KR102083609B1 - 표시장치, 주사 구동 장치 및 그 구동 방법 - Google Patents

표시장치, 주사 구동 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR102083609B1
KR102083609B1 KR1020130052584A KR20130052584A KR102083609B1 KR 102083609 B1 KR102083609 B1 KR 102083609B1 KR 1020130052584 A KR1020130052584 A KR 1020130052584A KR 20130052584 A KR20130052584 A KR 20130052584A KR 102083609 B1 KR102083609 B1 KR 102083609B1
Authority
KR
South Korea
Prior art keywords
input terminal
scan driving
voltage
scan
signal input
Prior art date
Application number
KR1020130052584A
Other languages
English (en)
Other versions
KR20140133051A (ko
Inventor
양진욱
구본석
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020130052584A priority Critical patent/KR102083609B1/ko
Priority to US14/047,850 priority patent/US9275582B2/en
Priority to TW102142968A priority patent/TWI608470B/zh
Priority to CN201310641710.8A priority patent/CN104143310B/zh
Publication of KR20140133051A publication Critical patent/KR20140133051A/ko
Priority to US14/931,797 priority patent/US9886907B2/en
Application granted granted Critical
Publication of KR102083609B1 publication Critical patent/KR102083609B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

주사 구동 장치는 복수의 주사 구동 블록을 포함하고, 상기 복수의 주사 구동 블록 각각은, 제1 노드에 게이트 전극이 연결되어 제1 전원전압을 출력단에 인가하는 제1 트랜지스터, 제2 노드에 게이트 전극이 연결되어 제2 클록 신호 입력단에 입력되는 제2 클록 신호를 상기 출력단에 인가하는 제2 트랜지스터, 제1 신호 입력단에 게이트 전극이 연결되어 상기 제1 전원전압을 상기 제1 노드에 인가하는 제3 트랜지스터, 제2 신호 입력단에 게이트 전극이 연결되어 제2 전원전압을 상기 제1 노드에 인가하는 제4 트랜지스터, 및 제1 클록 신호 입력단에 게이트 전극이 연결되어 상기 제1 신호 입력단에 인가되는 신호를 상기 제2 노드에 인가하는 제5 트랜지스터를 포함하고, 상기 복수의 주사 구동 블록 중에서 첫 번째 주사 구동 블록은, 상기 제2 신호 입력단과 상기 제4 트랜지스터의 게이트 전극 사이에 연결되어 있는 제6 트랜지스터, 및 상기 제1 신호 입력단에 인가되는 신호의 역상 신호를 상기 제6 트랜지스터의 게이트 전극에 인가하는 NOT 게이트를 더 포함한다.

Description

표시장치, 주사 구동 장치 및 그 구동 방법{DISPLAY DEVICE, SCAN DRIVING DEVICE AND DRIVING METHOD THEREOF}
본 발명은 표시장치, 주사 구동 장치 및 그 구동 방법에 관한 것으로, 보다 상세하게는 비정상적인 전원 오프시에 발생할 수 있는 불량 현상을 방지하기 위한 표시장치, 주사 구동 장치 및 그 구동 방법에 관한 것이다.
표시장치는 매트릭스 형태로 배열된 복수의 화소로 구성된 표시 패널을 포함한다. 표시 패널은 행 방향으로 형성된 복수의 주사선 및 열 방향으로 형성된 복수의 데이터선을 포함하고, 복수의 주사선 및 복수의 데이터선은 교차하면서 배열된다. 복수의 화소 각각은 대응하는 주사선 및 데이터선으로부터 전달되는 주사 신호 및 데이터 신호에 의해 구동된다.
표시장치는 영상을 표시하기 위하여 복수의 주사선에 순차적으로 게이트 온 전압의 주사 신호를 인가하고, 게이트 온 전압의 주사 신호에 대응하는 데이터 신호를 복수의 데이터선에 인가한다.
주사 구동 장치는 게이트 온 전압의 주사 신호를 순차적으로 출력하기 위해 복수의 주사 구동 블록이 순차적으로 배열되는 구조를 갖는다. 앞서 배열된 주사 구동 블록의 주사 신호를 그 다음의 주사 구동 블록이 전달받아 주사 신호를 생성하는 방식으로, 복수의 주사 구동 블록이 순차적으로 게이트 온 전압의 주사 신호를 순차적으로 출력할 수 있다.
복수의 주사 구동 블록이 순차적으로 게이트 온 전압의 주사 신호를 출력하는 동안 비정상적으로 전원이 오프(off)될 수 있다. 전원이 오프될 때에 앞서 배열된 주사 구동 블록으로부터 주사 신호를 전달받는 주사 구동 블록은 전압이 충전된 상태로 동작을 멈추게 된다. 이후, 전원이 온(on)되면 첫 번째 주사 구동 블록부터 게이트 온 전압의 주사 신호가 출력되는 동시에 전압이 충전되어 있는 주사 구동 블록에서도 게이트 온 전압의 주사 신호가 출력된다. 이에 따라, 첫 번째 프레임의 영상이 정상적으로 표시되는 않는 문제가 발생하게 된다.
뿐만 아니라, 비정상적인으로 전원이 오프된 후 전원이 온될 때 주사 구동 장치의 내부에서 쇼트(short)가 발생할 수 있으며, 내부의 쇼트에 의해 주사 구동 장치가 파괴될 수 있다.
본 발명이 해결하고자 하는 기술적 과제는 비정상적인 전원 오프시에 발생할 수 있는 불량 현상을 방지할 수 있는 표시장치, 주사 구동 장치 및 그 구동 방법을 제공함에 있다.
본 발명의 일 실시예에 따른 주사 구동 장치는 복수의 주사 구동 블록을 포함하고, 상기 복수의 주사 구동 블록 각각은, 제1 노드에 게이트 전극이 연결되어 제1 전원전압을 출력단에 인가하는 제1 트랜지스터, 제2 노드에 게이트 전극이 연결되어 제2 클록 신호 입력단에 입력되는 제2 클록 신호를 상기 출력단에 인가하는 제2 트랜지스터, 제1 신호 입력단에 게이트 전극이 연결되어 상기 제1 전원전압을 상기 제1 노드에 인가하는 제3 트랜지스터, 제2 신호 입력단에 게이트 전극이 연결되어 제2 전원전압을 상기 제1 노드에 인가하는 제4 트랜지스터, 및 제1 클록 신호 입력단에 게이트 전극이 연결되어 상기 제1 신호 입력단에 인가되는 신호를 상기 제2 노드에 인가하는 제5 트랜지스터를 포함하고, 상기 복수의 주사 구동 블록 중에서 첫 번째 주사 구동 블록은, 상기 제2 신호 입력단과 상기 제4 트랜지스터의 게이트 전극 사이에 연결되어 있는 제6 트랜지스터, 및 상기 제1 신호 입력단에 인가되는 신호의 역상 신호를 상기 제6 트랜지스터의 게이트 전극에 인가하는 NOT 게이트를 더 포함한다.
상기 복수의 주사 구동 블록 각각은, 상기 제1 전원전압에 연결되어 있는 일 전극 및 상기 제1 노드에 연결되어 있는 타 전극을 포함하는 제1 커패시터를 더 포함할 수 있다.
상기 복수의 주사 구동 블록 각각은, 상기 제2 노드에 연결되어 있는 일 전극 및 상기 출력단에 연결되어 있는 타 전극을 포함하는 제2 커패시터를 더 포함할 수 있다.
상기 복수의 주사 구동 블록 각각은, 상기 제1 전원전압에 연결되어 있는 일 전극 및 상기 출력단에 연결되어 있는 타 전극을 포함하는 제3 커패시터를 더 포함할 수 있다.
상기 첫 번째 주사 구동 블록의 제1 신호 입력단에는 프레임 시작 신호가 인가되고, 상기 복수의 주사 구동 블록 중에서 상기 첫 번째 주사 구동 블록을 제외한 나머지 주사 구동 블록 각각의 제1 신호 입력단에는 앞서 배열된 주사 구동 블록의 주사 신호가 인가될 수 있다.
상기 복수의 주사 구동 블록 각각의 제2 신호 입력단에는 뒤이어 배열된 주사 구동 블록의 주사 신호가 인가될 수 있다.
본 발명의 다른 실시예에 따른 표시장치는 복수의 화소, 상기 복수의 화소에 연결되어 있는 복수의 주사선에 게이트 온 전압의 주사 신호를 순차적으로 인가하는 주사 구동부, 및 상기 복수의 화소에 연결되어 있는 복수의 데이터선에 데이터 신호를 인가하는 데이터 구동부를 포함하고, 상기 주사 구동부는 복수의 주사 구동 블록을 포함하고, 상기 복수의 주사 구동 블록 중에서 제1 주사 구동 블록은, 제1 노드에 게이트 전극이 연결되어 제1 전원전압을 출력단에 인가하는 제1 트랜지스터, 제2 노드에 게이트 전극이 연결되어 제2 클록 신호 입력단에 입력되는 제2 클록 신호를 상기 출력단에 인가하는 제2 트랜지스터, 제1 신호 입력단에 게이트 전극이 연결되어 상기 제1 전원전압을 상기 제1 노드에 인가하는 제3 트랜지스터, 제2 신호 입력단에 게이트 전극이 연결되어 제2 전원전압을 상기 제1 노드에 인가하는 제4 트랜지스터, 제1 클록 신호 입력단에 게이트 전극이 연결되어 상기 제1 신호 입력단에 인가되는 신호를 상기 제2 노드에 인가하는 제5 트랜지스터, 상기 제2 신호 입력단과 상기 제4 트랜지스터의 게이트 전극 사이에 연결되어 있는 제6 트랜지스터, 및 상기 제1 신호 입력단에 인가되는 신호의 역상 신호를 상기 제6 트랜지스터의 게이트 전극에 인가하는 NOT 게이트를 포함한다.
상기 제1 주사 구동 블록은, 상기 제1 전원전압에 연결되어 있는 일 전극 및 상기 제1 노드에 연결되어 있는 타 전극을 포함하는 제1 커패시터를 더 포함할 수 있다.
상기 제1 주사 구동 블록은, 상기 제2 노드에 연결되어 있는 일 전극 및 상기 출력단에 연결되어 있는 타 전극을 포함하는 제2 커패시터를 더 포함할 수 있다.
상기 제1 주사 구동 블록은, 상기 제1 전원전압에 연결되어 있는 일 전극 및 상기 출력단에 연결되어 있는 타 전극을 포함하는 제3 커패시터를 더 포함할 수 있다.
상기 제1 주사 구동 블록은 상기 복수의 주사 구동 블록 중에서 첫 번째 주사 구동 블록이고, 상기 제1 신호 입력단에는 프레임 시작 신호가 인가되고, 상기 제2 신호 입력단에는 두 번째 주사 구동 블록의 주사 신호가 인가될 수 있다.
본 발명의 또 다른 실시예에 따른 제1 신호 입력단에 인가되는 신호에 따라 제1 전원전압이 인가되고 제2 신호 입력단에 인가되는 신호에 따라 제2 전원전압이 인가되는 제1 노드, 상기 제1 노드의 전압에 따라 상기 제1 전원전압을 출력단에 인가하는 제1 트랜지스터, 제1 클록 신호 입력단에 인가되는 제1 클록 신호에 따라 상기 제1 신호 입력단에 인가되는 신호가 인가되는 제2 노드, 및 상기 제2 노드의 전압에 따라 제2 클록 신호 입력단에 인가되는 제2 클록 신호를 상기 출력단에 인가하는 제2 트랜지스터를 포함하는 주사 구동 블록을 복수개 포함하는 주사 구동 장치의 구동 방법은, 상기 주사 구동 장치의 전원이 온됨에 따라 상기 복수의 주사 구동 블록 중에서 첫 번째 주사 구동 블록의 제1 신호 입력단에 게이트 온 전압의 프레임 시작 신호가 인가되는 단계, 상기 첫 번째 주사 구동 블록의 제1 클록 신호 입력단에 게이트 온 전압의 제1 클록 신호가 입력되고 상기 첫 번째 주사 구동 블록의 제2 클록 신호 입력단에 게이트 오프 전압의 제2 클록 신호가 입력되는 단계, 및 상기 첫 번째 주사 구동 블록의 제1 신호 입력단에 게이트 온 전압의 프레임 시작 신호가 인가될 때 상기 첫 번째 주사 구동 블록의 제2 신호 입력단에 입력되는 두 번째 주사 구동 블록의 게이트 온 전압의 주사 신호가 차단되는 단계를 포함한다.
상기 첫 번째 주사 구동 블록의 제1 신호 입력단에 게이트 온 전압의 프레임 시작 신호가 인가될 때 상기 첫 번째 주사 구동 블록의 제2 신호 입력단에 입력되는 두 번째 주사 구동 블록의 게이트 온 전압의 주사 신호가 차단되는 단계는, 상기 첫 번째 주사 구동 블록의 제1 신호 입력단에 게이트 전극이 연결되어 상기 제1 전원전압을 상기 첫 번째 주사 구동 블록의 제1 노드에 인가하는 제3 트랜지스터가 상기 게이트 온 전압의 프레임 시작 신호에 의해 턴 온되는 단계, 및 상기 제2 전원전압을 상기 첫 번째 주사 구동 블록의 제1 노드에 인가하는 제4 트랜지스터의 게이트 전극과 상기 첫 번째 주사 구동 블록의 제2 신호 입력단 사이에 연결되어 있는 제6 트랜지스터가 턴 오프되는 단계를 포함할 수 있다.
상기 제6 트랜지스터가 턴 오프되는 단계는, 상기 게이트 온 전압의 프레임 시작 신호의 역상 신호가 상기 제6 트랜지스터의 게이트 전극에 인가되는 단계를 포함할 수 있다.
상기 게이트 온 전압의 프레임 시작 신호의 역상 신호가 상기 제6 트랜지스터의 게이트 전극에 인가되는 단계는, 상기 첫 번째 주사 구동 블록의 제1 신호 입력단과 상기 제6 트랜지스터의 게이트 전극 사이에 연결되어 있는 NOT 게이트를 통해 상기 게이트 온 전압의 프레임 시작 신호의 역상 신호가 상기 제6 트랜지스터의 게이트 전극에 인가되는 단계를 포함할 수 있다.
본 발명의 또 다른 실시예에 따른 제1 신호 입력단에 인가되는 신호에 따라 제1 전원전압이 인가되고 제2 신호 입력단에 인가되는 신호에 따라 제2 전원전압이 인가되는 제1 노드, 상기 제1 노드의 전압에 따라 상기 제1 전원전압을 출력단에 인가하는 제1 트랜지스터, 제1 클록 신호 입력단에 인가되는 제1 클록 신호에 따라 상기 제1 신호 입력단에 인가되는 신호가 인가되는 제2 노드, 및 상기 제2 노드의 전압에 따라 제2 클록 신호 입력단에 인가되는 제2 클록 신호를 상기 출력단에 인가하는 제2 트랜지스터를 포함하는 주사 구동 블록을 복수개 포함하는 주사 구동 장치의 구동 방법은, 상기 주사 구동 장치의 전원이 온되는 단계, 첫 번째 프레임 동안 상기 복수의 주사 구동 블록 중에서 첫 번째 주사 구동 블록의 제1 신호 입력단에 게이트 오프 전압의 프레임 시작 신호가 인가되고, 상기 제1 클록 신호 및 상기 제2 클록 신호에 따라 상기 복수의 주사 구동 블록이 구동하는 단계, 및 두 번째 프레임에서 상기 첫 번째 주사 구동 블록의 제1 신호 입력단에 인가되는 게이트 온 전압의 프레임 시작 신호, 상기 제1 클록 신호 및 상기 제2 클록 신호에 따라 상기 복수의 주사 구동 블록이 게이트 온 전압의 주사 신호를 순차적으로 출력하는 단계를 포함한다.
비정상적으로 전원이 오프됨에 따라 주사 구동 장치의 제1 전원 전압과 제2 전원 전압이 쇼트되어 주사 구동 장치가 파괴되는 것을 방지할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시장치를 나타내는 블록도이다.
도 2는 화소의 일예를 나타내는 회로도이다.
도 3은 본 발명의 일 실시예에 따른 주사 구동 장치의 구성을 나타내는 블록도이다.
도 4는 본 발명의 일 실시예에 따른 첫 번째 주사 구동 블록을 나타내는 회로도이다.
도 5는 본 발명의 일 실시예에 따른 두 번째 주사 구동 블록을 나타내는 회로도이다.
도 6은 본 발명의 일 실시예에 따른 주사 구동 장치의 구동 방법을 나타내는 타이밍도이다.
도 7은 비정상적인 전원 오프에 따른 주사 구동 장치의 동작의 일예를 나타내는 타이밍도이다.
도 8은 비정상적인 전원 오프에 따라 쇼트가 발생할 수 있는 경우를 설명하기 위한 타이밍도이다.
도 9는 비정상적인 전원 오프에 따른 주사 구동 장치의 동작의 다른 예를 나타내는 타이밍도이다.
도 10은 비정상적인 전원 오프에 따른 주사 구동 장치의 동작의 또 다른 예를 나타내는 타이밍도이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다.
또한, 여러 실시예들에 있어서, 동일한 구성을 가지는 구성요소에 대해서는 동일한 부호를 사용하여 대표적으로 제1 실시예에서 설명하고, 그 외의 실시예에서는 제1 실시예와 다른 구성에 대해서만 설명하기로 한다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다.
명세서 전체에서, 어떤 부분이 다른 부분과 "연결"되어 있다고 할 때, 이는 "직접적으로 연결"되어 있는 경우뿐 아니라, 그 중간에 다른 소자를 사이에 두고 "전기적으로 연결"되어 있는 경우도 포함한다. 또한 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
도 1은 본 발명의 일 실시예에 따른 표시장치를 나타내는 블록도이다.
도 1을 참조하면, 표시장치(10)는 신호 제어부(100), 주사 구동 장치(200), 데이터 구동부(300) 및 표시부(500)를 포함한다.
신호 제어부(100)는 외부 장치로부터 입력되는 영상 신호(R, G, B) 및 동기 신호를 수신한다. 영상 신호(R, G, B)는 각 화소(PX)의 휘도(luminance) 정보를 담고 있으며, 휘도는 정해진 수효, 예를 들어 1024(=210), 256(=28) 또는 64(=26)개의 계조(gray)를 가지고 있다. 동기 신호는 수평 동기 신호(Hsync), 수직 동기 신호(Vsync), 메인 클록(MCLK) 및 데이터 인에이블 신호(DE)를 포함한다.
신호 제어부(100)는 영상 신호(R, G, B), 수평 동기 신호(Hsync), 수직 동기 신호(Vsync) 및 메인 클록 신호(MCLK)에 따라 제1 구동 제어신호(CONT1), 제2 구동 제어신호(CONT2) 및 영상 데이터 신호(DAT)를 생성한다.
신호 제어부(100)는 수직 동기 신호(Vsync)에 따라 프레임 단위로 영상 신호(R, G, B)를 구분하고, 수평 동기 신호(Hsync)에 따라 주사 라인 단위로 영상 신호(R, G, B)를 구분하여 영상 데이터 신호(DAT)를 생성한다. 신호 제어부(100)는 영상 데이터 신호(DAT)를 제2 구동 제어신호(CONT2)와 함께 데이터 구동부(300)로 전달한다.
표시부(500)는 대략 행렬의 형태로 배열되는 복수의 화소(PX)를 포함하는 표시 영역이다. 표시부(500)에는 대략 행 방향으로 연장되어 서로가 거의 평행한 복수의 주사선(S1~Sn) 및 대략 열 방향으로 연장되어 서로가 거의 평행한 복수의 데이터선(D1~Dm)이 복수의 화소(PX)에 연결되도록 형성된다.
주사 구동 장치(200)는 복수의 주사선(S1~Sn)에 연결되고, 제1 구동 제어신호(CONT1)에 따라 복수의 주사 신호(S[1]~S[n])를 생성한다. 주사 구동 장치(200)는 복수의 주사선(S1~Sn)에 게이트 온 전압의 주사 신호(S[1]~S[n])를 순차적으로 인가할 수 있다.
제1 구동 제어신호(CONT1)는 프레임 시작 신호(FLM), 클록 신호(SCLK) 등을 포함한다. 프레임 시작 신호(FLM)는 한 프레임의 영상을 표시하기 위한 첫 번째 주사 신호를 발생시키는 신호일 수 있다. 클록 신호(SCLK)는 복수의 주사선(S1~Sn)에 순차적으로 주사 신호를 인가시키기 위한 동기 신호이다.
데이터 구동부(300)는 복수의 데이터선(D1~Dm)에 연결되고, 제2 구동 제어신호(CONT2)에 따라 영상 데이터 신호(DAT)를 샘플링 및 홀딩하고, 복수의 데이터선(D1~Dm) 각각에 복수의 데이터 신호를 인가한다. 데이터 구동부(300)는 게이트 온 전압의 주사 신호(S[1]~S[n])에 대응하여 복수의 데이터선(D1~Dm)에 소정의 전압 범위를 갖는 데이터 신호를 인가하여 복수의 화소(PX)에 데이터를 기입할 수 있다.
도 2는 화소의 일예를 나타내는 회로도이다.
도 2를 참조하면, 표시장치(10)의 화소(PX)는 스위칭 트랜지스터(M1), 구동 트랜지스터(M2), 유지 커패시터(Cst) 및 유기발광 다이오드(OLED)를 포함한다.
스위칭 트랜지스터(M1)는 주사선(Si)에 연결되어 있는 게이트 전극, 데이터선(Dj)에 연결되어 있는 일 전극 및 구동 트랜지스터(M2)의 게이트 전극에 연결되어 있는 타 전극을 포함한다.
구동 트랜지스터(M2)는 스위칭 트랜지스터(M1)의 타 전극에 연결되어 있는 게이트 전극, ELVDD 전원에 연결되어 있는 일 전극 및 유기발광 다이오드(OLED)에 연결되어 있는 타 전극을 포함한다.
유지 커패시터(Cst)는 구동 트랜지스터(M1)의 게이트 전극에 연결되어 있는 일 전극 및 ELVDD 전원에 연결되어 있는 타 전극을 포함한다. 유지 커패시터(Cst)는 구동 트랜지스터(M2)의 게이트 전극에 인가되는 데이터 전압을 충전하고 스위칭 트랜지스터(M1)가 턴-오프된 뒤에도 이를 유지한다.
유기발광 다이오드(OLED)는 구동 트랜지스터(M2)의 타단에 연결되어 있는 애노드 전극 및 ELVSS 전원에 연결되어 있는 캐소드 전극을 포함한다. 유기발광 다이오드(OLED)는 기본색(primary color) 중 하나의 빛을 낼 수 있다. 기본색의 예로는 적색, 녹색, 청색의 삼원색을 들 수 있으며, 이들 삼원색의 공간적 합 또는 시간적 합으로 원하는 색상을 표시한다.
유기발광 다이오드(OLED)의 유기 발광층은 저분자 유기물 또는 PEDOT(Poly 3,4-ethylenedioxythiophene) 등의 고분자 유기물로 이루어질 수 있다. 또한, 유기 발광층은 발광층과, 정공 주입층(hole injection layer, HIL), 정공 수송층(hole transporting layer, HTL), 전자 수송층(electron transporting layer, ETL), 및 전자 주입층(electron injection layer, EIL) 중 하나 이상을 포함하는 다중막으로 형성될 수 있다. 이들 모두를 포함할 경우, 정공 주입층이 양극인 화소 전극 상에 배치되고, 그 위로 정공 수송층, 발광층, 전자 수송층, 전자 주입층이 차례로 적층된다.
유기 발광층은 적색을 발광하는 적색 유기 발광층, 녹색을 발광하는 녹색 유기 발광층 및 청색을 발광하는 청색 유기 발광층을 포함할 수 있으며, 적색 유기 발광층, 녹색 유기 발광층 및 청색 유기 발광층은 각각 적색 화소, 녹색 화소 및 청색 화소에 형성되어 컬러 화상을 구현하게 된다.
또한, 유기 발광층은 적색 유기 발광층, 녹색 유기 발광층 및 청색 유기 발광층을 적색 화소, 녹색 화소 및 청색 화소에 모두 함께 적층하고, 각 화소별로 적색 색필터, 녹색 색필터 및 청색 색필터를 형성하여 컬러 화상을 구현할 수 있다. 다른 예로, 백색을 발광하는 백색 유기 발광층을 적색 화소, 녹색 화소 및 청색 화소 모두에 형성하고, 각 화소별로 각각 적색 색필터, 녹색 색필터 및 청색 색필터를 형성하여 컬러 화상을 구현할 수도 있다. 백색 유기 발광층과 색필터를 이용하여 컬러 화상을 구현하는 경우, 적색 유기 발광층, 녹색 유기 발광층 및 청색 유기 발광층을 각각의 개별 화소 즉, 적색 화소, 녹색 화소 및 청색 화소에 증착하기 위한 증착 마스크를 사용하지 않아도 된다.
다른 예에서 설명한 백색 유기 발광층은 하나의 유기 발광층으로 형성될 수 있음은 물론이고, 복수 개의 유기 발광층을 적층하여 백색을 발광할 수 있도록 한 구성까지 포함한다. 예로, 적어도 하나의 옐로우 유기 발광층과 적어도 하나의 청색 유기 발광층을 조합하여 백색 발광을 가능하게 한 구성, 적어도 하나의 시안 유기 발광층과 적어도 하나의 적색 유기 발광층을 조합하여 백색 발광을 가능하게 한 구성, 적어도 하나의 마젠타 유기 발광층과 적어도 하나의 녹색 유기 발광층을 조합하여 백색 발광을 가능하게 한 구성 등도 포함할 수 있다.
스위칭 트랜지스터(M1) 및 구동 트랜지스터(M2)는 p-채널 전계 효과 트랜지스터일 수 있다. 이때, 스위칭 트랜지스터(M1) 및 구동 트랜지스터(M2)를 턴-온시키는 게이트 온 전압은 로우 레벨 전압이고 턴-오프시키는 게이트 오프 전압은 하이 레벨 전압이다.
여기서는 p-채널 전계 효과 트랜지스터를 나타내었으나, 스위칭 트랜지스터(M1) 및 구동 트랜지스터(M2) 중 적어도 어느 하나는 n-채널 전계 효과 트랜지스터일 수 있다. 이때 n-채널 전계 효과 트랜지스터를 턴-온시키는 게이트 온 전압은 하이 레벨 전압이고 턴-오프시키는 게이트 오프 전압은 로우 레벨 전압이다.
이하, 복수의 화소(PX) 각각에 포함된 스위칭 트랜지스터(M1)는 p-채널 전계 효과 트랜지스터이고, 이를 턴 온시키는 게이트 온 전압은 로우 레벨 전압인 것으로 가정한다.
주사선(Si)으로 게이트 온 전압의 주사 신호가 인가되면 스위칭 트랜지스터(M1)가 턴-온되고, 데이터선(Dj)으로 인가되는 데이터 신호가 턴-온된 스위칭 트랜지스터(M1)를 통해 유지 커패시터(Cst)의 일 전극으로 인가되어 유지 커패시터(Cst)를 충전시킨다. 구동 트랜지스터(M2)는 유지 커패시터(Cst)에 충전된 전압에 대응하여 ELVDD 전원으로부터 유기발광 다이오드(OLED)로 흐르는 전류량을 제어한다. 유기발광 다이오드(OLED)는 구동 트랜지스터(M2)를 통하여 흐르는 전류량에 대응하는 빛을 생성한다.
도 2에서 설명한 화소는 일예에 불과하며, 제안하는 표시장치(10)는 이에 한정되지 않는다. 표시장치(10)는 다양한 구성의 화소를 포함할 수 있다.
도 3은 본 발명의 일 실시예에 따른 주사 구동 장치의 구성을 나타내는 블록도이다.
도 3을 참조하면, 주사 구동 장치(200)는 순차적으로 배열되는 복수의 주사 구동 블록(210-1, 210-2, 210-3, ...)을 포함한다. 각 주사 구동 블록(210-1, 210-2, 210-3, ...)은 복수의 주사선(S1~Sn) 각각에 전달되는 주사 신호(S[1], S[2], S[3], ...)를 생성한다.
복수의 주사 구동 블록(210-1, 210-2, 210-3, ...) 각각은 제1 클록 신호 입력단(CLK1), 제2 클록 신호 입력단(CLK2), 제1 신호 입력단(IN), 제2 신호 입력단(INB) 및 출력단(OUT)을 포함한다. 복수의 주사 구동 블록(210-1, 210-2, 210-3, ...)에는 제1 전원 전압(VGH) 및 제2 전원 전압(VGL)이 인가된다. 제1 전원 전압(VGH)은 하이 레벨 전압이고, 제2 전원 전압(VGL)은 로우 레벨 전압이다. 제1 전원 전압(VGH) 및 제2 전원 전압(VGL)은 복수의 주사 구동 블록(210-1, 210-2, 210-3, ...)의 구동에 필요한 전력을 제공한다.
홀수 번째 주사 구동 블록(210-1, 210-3, ...)의 제1 클록 신호 입력단(CLK1)은 제1 클록 신호(SCLK1)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제2 클록 신호(SCLK2)의 배선에 연결된다. 짝수 번째 주사 구동 블록(210-2, ...)의 제1 클록 신호 입력단(CLK1)은 제2 클록 신호(SCLK2)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제1 클록 신호(SCLK1)의 배선에 연결된다.
첫 번째 주사 구동 블록(210-1)의 제1 신호 입력단(IN)에는 프레임 시작 신호(FLM)가 인가되고, 나머지 주사 구동 블록(210-2, 210-3, ...)의 제1 신호 입력단(IN)에는 앞서 배열된 주사 구동 블록의 주사 신호가 입력된다.
각 주사 구동 블록(210-1, 210-2, 210-3, ...)의 제2 신호 입력단(INB)에는 뒤이어 배열된 주사 구동 블록의 주사 신호가 입력된다.
각 주사 구동 블록(210-1, 210-2, 210-3, ...)은 제1 신호 입력단(IN), 제1 클록 신호 입력단(CLK1), 제2 클록 신호 입력단(CLK2) 및 제2 신호 입력단(INB)에 입력되는 신호에 따라 생성된 주사 신호(S[1], S[2], S[3], ...)를 출력단(OUT)으로 출력한다. 복수의 주사 구동 블록(210-1, 210-2, 210-3, ...)은 순차적으로 게이트 온 전압의 주사 신호(S[1], S[2], S[3], ...)를 출력한다.
도 4는 본 발명의 일 실시예에 따른 첫 번째 주사 구동 블록을 나타내는 회로도이다.
도 4를 참조하면, 도 3의 주사 구동 장치(200)에 포함된 첫 번째 주사 구동 블록(210-1)은 제1 트랜지스터(M11), 제2 트랜지스터(M12), 제3 트랜지스터(M13), 제4 트랜지스터(M14), 제5 트랜지스터(M15), 제6 트랜지스터(M16), NOT 게이트(NOT), 제1 커패시터(C11), 제2 커패시터(C12) 및 제3 커패시터(C13)를 포함한다.
제1 트랜지스터(M11)는 제1 노드(QB)에 연결되어 있는 게이트 전극, 제1 전원전압(VGH)에 연결되어 있는 일 전극 및 출력단(OUT)에 연결되어 있는 타 전극을 포함한다. 제1 트랜지스터(M11)는 제1 노드(QB)의 전압에 따라 제1 전원전압(VGH)을 출력단(OUT)에 인가한다.
제2 트랜지스터(M12)는 제2 노드(Q)에 연결되어 있는 게이트 전극, 제2 클록 신호 입력단(CLK2)에 연결되어 있는 일 전극 및 출력단(OUT)에 연결되어 있는 타 전극을 포함한다. 제2 트랜지스터(M12)는 제2 노드(Q)의 전압에 따라 제2 클록 신호 입력단(CLK2)에 입력되는 제2 클록 신호(SCLK2)를 출력단(OUT)에 인가한다.
제3 트랜지스터(M13)는 제1 신호 입력단(IN)에 연결되어 있는 게이트 전극, 제1 전원전압(VGH)에 연결되어 있는 일 전극 및 제1 노드(QB)에 연결되어 있는 타 전극을 포함한다. 제3 트랜지스터(M13)는 제1 신호 입력단(IN)에 인가되는 프레임 시작 신호(FLM)에 따라 제1 전원전압(VGH)을 제1 노드(QB)에 인가한다.
제4 트랜지스터(M14)는 제6 트랜지스터(M16)의 타 전극에 연결되어 있는 게이트 전극, 제2 전원전압(VGL)에 연결되어 있는 일 전극 및 제1 노드(QB)에 연결되어 있는 타 전극을 포함한다.
제5 트랜지스터(M15)는 제1 클록 신호 입력단(CLK1)에 연결되어 있는 게이트 전극, 제1 신호 입력단(IN)에 연결되어 있는 일 전극 및 제2 노드(Q)에 연결되어 있는 타 전극을 포함한다.
제6 트랜지스터(M16)는 NOT 게이트(NOT)의 출력단에 연결되어 있는 게이트 전극, 제2 신호 입력단(INB)에 연결되어 있는 일 전극 및 제4 트랜지스터(M14)의 게이트 전극에 연결되어 있는 타 전극을 포함한다.
NOT 게이트(NOT)는 제1 신호 입력단(IN)에 연결되어 있는 입력단 및 제6 트랜지스터(M16)의 게이트 전극에 연결되어 있는 출력단을 포함한다. NOT 게이트(NOT)는 제1 신호 입력단(IN)을 통해 입력되는 프레임 시작 신호(FLM)의 역상 신호를 출력하여 제6 트랜지스터(M16)의 게이트 전극에 인가한다. 즉, NOT 게이트(NOT)는 프레임 시작 신호(FLM)가 하이 레벨 전압으로 입력단에 입력되면 출력단으로 로우 레벨 전압을 출력하고, 프레임 시작 신호(FLM)가 로우 레벨 전압으로 입력단에 입력되면 출력단으로 하이 레벨 전압을 출력한다.
제1 커패시터(C11)는 제1 전원전압(VGH)에 연결되어 있는 일 전극 및 제1 노드(QB)에 연결되어 있는 타 전극을 포함한다.
제2 커패시터(C12)는 제2 노드(Q)에 연결되어 있는 일 전극 및 출력단(OUT)에 연결되어 있는 타 전극을 포함한다.
제3 커패시터(C13)는 제1 전원전압(VGH)에 연결되어 있는 일 전극 및 출력단(OUT)에 연결되어 있는 타 전극을 포함한다.
제1 내지 제6 트랜지스터(M11 내지 M16)는 p-채널 전계 효과 트랜지스터일 수 있다. 이때, 제1 내지 제6 트랜지스터(M11 내지 M16)를 턴 온시키는 게이트 온 전압은 로우 레벨 전압이고 턴 오프시키는 게이트 오프 전압은 하이 레벨 전압이다.
여기서는 p-채널 전계 효과 트랜지스터를 나타내었으나, 제1 내지 제6 트랜지스터(M11 내지 M16) 중 적어도 어느 하나는 n-채널 전계 효과 트랜지스터일 수 있다. 이때 n-채널 전계 효과 트랜지스터를 턴 온시키는 게이트 온 전압은 하이 레벨 전압이고 턴 오프시키는 게이트 오프 전압은 로우 레벨 전압이다.
도 5는 본 발명의 일 실시예에 따른 두 번째 주사 구동 블록을 나타내는 회로도이다.
도 5를 참조하면, 도 3의 주사 구동 장치(200)에 포함된 두 번째 주사 구동 블록(210-2)은 제1 트랜지스터(M21), 제2 트랜지스터(M22), 제3 트랜지스터(M23), 제4 트랜지스터(M24), 제5 트랜지스터(M25), 제1 커패시터(C21), 제2 커패시터(C22) 및 제3 커패시터(C23)를 포함한다.
제1 트랜지스터(M21)는 제1 노드(QB)에 연결되어 있는 게이트 전극, 제1 전원전압(VGH)에 연결되어 있는 일 전극 및 출력단(OUT)에 연결되어 있는 타 전극을 포함한다. 제1 트랜지스터(M21)는 제1 노드(QB)의 전압에 따라 제1 전원전압(VGH)을 출력단(OUT)에 인가한다.
제2 트랜지스터(M22)는 제2 노드(Q)에 연결되어 있는 게이트 전극, 제2 클록 신호 입력단(CLK2)에 연결되어 있는 일 전극 및 출력단(OUT)에 연결되어 있는 타 전극을 포함한다. 제2 트랜지스터(M22)는 제2 노드(Q)의 전압에 따라 제2 클록 신호 입력단(CLK2)에 입력되는 제1 클록 신호(SCLK1)를 출력단(OUT)에 인가한다.
제3 트랜지스터(M23)는 제1 신호 입력단(IN)에 연결되어 있는 게이트 전극, 제1 전원전압(VGH)에 연결되어 있는 일 전극 및 제1 노드(QB)에 연결되어 있는 타 전극을 포함한다. 제3 트랜지스터(M23)는 제1 신호 입력단(IN)에 인가되는 앞서 배열된 주사 구동 블록(첫 번째 주사 구동 블록(210-1))의 주사 신호(S[1])에 따라 제1 전원전압(VGH)을 제1 노드(QB)에 인가한다.
제4 트랜지스터(M24)는 제2 신호 입력단(INB)에 연결되어 있는 게이트 전극, 제2 전원 전압(VGL)에 연결되어 있는 일 전극 및 제1 노드(QB)에 연결되어 있는 타 전극을 포함한다. 제4 트랜지스터(M24)는 다음으로 배열된 주사 구동 블록(세 번째 주사 구동 블록(210-3))으로부터 제2 신호 입력단(INB)을 통해 인가되는 주사 신호(S[3])에 따라 제2 전원전압(VGL)을 제1 노드(QB)에 인가한다.
제5 트랜지스터(M25)는 제1 클록 신호 입력단(CLK1)에 연결되어 있는 게이트 전극, 제1 신호 입력단(IN)에 연결되어 있는 일 전극 및 제2 노드(Q)에 연결되어 있는 타 전극을 포함한다.
제1 커패시터(C21)는 제1 전원전압(VGH)에 연결되어 있는 일 전극 및 제1 노드(QB)에 연결되어 있는 타 전극을 포함한다.
제2 커패시터(C22)는 제2 노드(Q)에 연결되어 있는 일 전극 및 출력단(OUT)에 연결되어 있는 타 전극을 포함한다.
제3 커패시터(C23)는 제1 전원전압(VGH)에 연결되어 있는 일 전극 및 출력단(OUT)에 연결되어 있는 타 전극을 포함한다.
제1 내지 제5 트랜지스터(M21 내지 M25)는 p-채널 전계 효과 트랜지스터일 수 있다. 이때, 제1 내지 제5 트랜지스터(M21 내지 M25)를 턴 온시키는 게이트 온 전압은 로우 레벨 전압이고 턴 오프시키는 게이트 오프 전압은 하이 레벨 전압이다.
여기서는 p-채널 전계 효과 트랜지스터를 나타내었으나, 제1 내지 제5 트랜지스터(M21 내지 M25) 중 적어도 어느 하나는 n-채널 전계 효과 트랜지스터일 수 있다. 이때 n-채널 전계 효과 트랜지스터를 턴 온시키는 게이트 온 전압은 하이 레벨 전압이고 턴 오프시키는 게이트 오프 전압은 로우 레벨 전압이다.
도 4 및 5에서 상술한 복수의 트랜지스터(M11 내지 M16, M21 내지 M25) 중 적어도 어느 하나는 반도체층이 산화물 반도체로 이루어진 산화물 박막 트랜지스터(Oxide TFT)일 수 있다.
산화물 반도체는 티타늄(Ti), 하프늄(Hf), 지르코늄(Zr), 알루미늄(Al), 탄탈륨(Ta), 게르마늄(Ge), 아연(Zn), 갈륨(Ga), 주석(Sn) 또는 인듐(In)을 기본으로 하는 산화물, 이들의 복합 산화물인 산화아연(ZnO), 인듐-갈륨-아연 산화물(InGaZnO4), 인듐-아연 산화물(Zn-In-O), 아연-주석 산화물(Zn-Sn-O) 인듐-갈륨 산화물 (In-Ga-O), 인듐-주석 산화물(In-Sn-O), 인듐-지르코늄 산화물(In-Zr-O), 인듐-지르코늄-아연 산화물(In-Zr-Zn-O), 인듐-지르코늄-주석 산화물(In-Zr-Sn-O), 인듐-지르코늄-갈륨 산화물(In-Zr-Ga-O), 인듐-알루미늄 산화물(In-Al-O), 인듐-아연-알루미늄 산화물(In-Zn-Al-O), 인듐-주석-알루미늄 산화물(In-Sn-Al-O), 인듐-알루미늄-갈륨 산화물(In-Al-Ga-O), 인듐-탄탈륨 산화물(In-Ta-O), 인듐-탄탈륨-아연 산화물(In-Ta-Zn-O), 인듐-탄탈륨-주석 산화물(In-Ta-Sn-O), 인듐-탄탈륨-갈륨 산화물(In-Ta-Ga-O), 인듐-게르마늄 산화물(In-Ge-O), 인듐-게르마늄-아연 산화물(In-Ge-Zn-O), 인듐-게르마늄-주석 산화물(In-Ge-Sn-O), 인듐-게르마늄-갈륨 산화물(In-Ge-Ga-O), 티타늄-인듐-아연 산화물(Ti-In-Zn-O), 하프늄-인듐-아연 산화물(Hf-In-Zn-O) 중 어느 하나를 포함할 수 있다.
반도체층은 불순물이 도핑되지 않은 채널 영역과, 채널 영역의 양 옆으로 불순물이 도핑되어 형성된 소스 영역 및 드레인 영역을 포함한다. 여기서, 이러한 불순물은 박막 트랜지스터의 종류에 따라 달라지며, N형 불순물 또는 P형 불순물이 가능하다.
반도체층이 산화물 반도체로 이루어지는 경우에는 고온에 노출되는 등의 외부 환경에 취약한 산화물 반도체를 보호하기 위해 별도의 보호층이 추가될 수 있다.
도 3의 주사 구동 장치(200)에 포함된 복수의 주사 구동 블록(210-1, 210-2, 210-3, ...) 중에서 첫 번째 주사 구동 블록(210-1)을 제외한 나머지 주사 구동 블록(210-2, 210-3, ...)은 도 5에서 설명한 두 번째 주사 구동 블록(210-2)과 동일하게 구성될 수 있다. 이하, 설명의 편의를 위해 첫 번째 주사 구동 블록(210-1)을 제외한 나머지 주사 구동 블록(210-2, 210-3, ...)에 대해서는 도 5의 두 번째 주사 구동 블록(210-2)의 구성을 인용하여 설명한다.
도 4의 첫 번째 주사 구동 블록(210-1)에서, NOT 게이트(NOT)는 프레임 시작 신호(FLM)가 게이트 온 전압(로우 레벨 전압)으로 인가되는 시간을 제외한 나머지 시간 동안은 게이트 온 전압(로우 레벨 전압)을 출력하여 제6 트랜지스터(M16)를 턴 온된 상태로 유지시키고, 제2 신호 입력단(INB)으로 입력되는 신호는 제4 트랜지스터(M14)의 게이트 전극에 인가될 수 있다. 즉, 첫 번째 주사 구동 블록(210-1)은 프레임 시작 신호(FLM)가 게이트 온 전압(로우 레벨 전압)으로 인가되는 시간을 제외한 나머지 시간 동안은 도 5의 두 번째 주사 구동 블록(210-2)과 동일한 방식으로 동작할 수 있다.
도 6은 본 발명의 일 실시예에 따른 주사 구동 장치의 구동 방법을 나타내는 타이밍도이다.
도 3 내지 6을 참조하면, 제1 클록 신호(SCLK1)와 제2 클록 신호(SCLK2)는 1 수평 주기(1H)를 단위로 하이 레벨 전압 및 로우 레벨 전압으로 반복적으로 변동되어 인가된다. 이때, 제2 클록 신호(SCLK2)는 제1 클록 신호(SCLK1)의 역상의 신호이다. 1 수평 주기(1H)는 수평 동기 신호(Hsync) 및 데이터 인에이블 신호(DE)의 주기와 동일할 수 있다.
t11 기간 동안에, 프레임 시작 신호(FLM)가 로우 레벨 전압으로 첫 번째 주사 구동 블록(210-1)의 제1 신호 입력단(IN)에 인가된다. 이때, 제1 클록 신호(SCLK1)는 로우 레벨 전압으로 인가되고, 제2 클록 신호(SCLK2)는 하이 레벨 전압으로 인가된다. 제1 클록 신호(SCLK1)는 첫 번째 주사 구동 블록(210-1)의 제1 클록 신호 입력단(CLK1)에 입력되고, 제2 클록 신호(SCLK2)는 첫 번째 주사 구동 블록(210-1)의 제2 클록 신호 입력단(CLK2)에 인가된다. 첫 번째 주사 구동 블록(210-1)에서, 프레임 시작 신호(FLM)에 의해 제3 트랜지스터(M13)가 턴 온되고, 제1 클록 신호(SCLK1)에 의해 제5 트랜지스터(M15)가 턴 온된다. 턴 온된 제3 트랜지스터(M13)를 통해 제1 전원전압(VGH)이 제1 노드(QB)에 인가된다. 제1 노드(QB)의 전압은 하이 레벨 전압이 되고, 제1 노드(QB)의 전압에 의해 제1 트랜지스터(M11)는 턴 오프된다. 턴 온된 제5 트랜지스터(M15)를 통해 로우 레벨 전압의 프레임 시작 신호(FLM)가 제2 노드(Q)에 인가된다. 제2 노드(Q)의 전압은 로우 레벨 전압이 되고, 제2 노드(Q)의 전압에 의해 제2 트랜지스터(M12)가 턴 온된다. 턴 온된 제2 트랜지스터(M12)를 통해 하이 레벨 전압의 제2 클록 신호(SCLK2)가 출력단(OUT)으로 출력된다. 즉, 하이 레벨 전압의 제1 주사 신호(S[1])가 출력된다. 이때, 제2 커패시터(C12)는 제2 노드(Q)의 로우 레벨 전압 및 출력단(OUT)의 하이 레벨 전압으로 충전된다.
t12 기간 동안에, 프레임 시작 신호(FLM) 및 제1 클록 신호(SCLK1)는 하이 레벨 전압으로 인가되고, 제2 클록 신호(SCLK2)는 로우 레벨 전압으로 인가된다. 첫 번째 주사 구동 블록(210-1)에서, 프레임 시작 신호(FLM)에 의해 제3 트랜지스터(M13)가 턴 오프되고, 제1 클록 신호(SCLK1)에 의해 제5 트랜지스터(M15)가 턴 오프된다. 이때, 하이 레벨 전압의 프레임 시작 신호(FLM)는 NOT 게이트(NOT)에 인가되고, NOT 게이트(NOT)를 통해 로우 레벨 전압이 출력되어 제6 트랜지스터(M16)를 턴 온시킨다. 제2 신호 입력단(INB)에는 하이 레벨 전압의 제2 주사 신호(S[2])가 입력되므로, 턴 온된 제6 트랜지스터(M16)를 통해 하이 레벨 전압이 제4 트랜지스터(M14)의 게이트 전극에 인가되고, 제4 트랜지스터(M14)는 턴 오프된다. 제1 노드(QB)는 플로팅 상태가 되고, 제1 노드(QB)의 전압은 하이 레벨 전압을 유지한다. 제5 트랜지스터(M15)가 턴 오프됨에 따라 제2 노드(Q)는 플로팅 상태가 된다. 제2 노드(Q)의 전압은 제2 커패시터(C12)에 의한 부트스트랩(bootstrap)에 의해 더욱 낮은 로우 레벨 전압이 된다. 제2 노드(Q)의 전압에 의해 제2 트랜지스터(M12)는 턴 온된 상태를 유지하고, 로우 레벨 전압의 제2 클록 신호(SCLK2)가 출력단(OUT)으로 출력된다. 즉, 게이트 온 전압의 제1 주사 신호(S[1])가 출력된다.
두 번째 주사 구동 블록(210-2)의 제1 클록 신호 입력단(CLK1)에는 제2 클록 신호(SCLK2)가 인가되고, 제2 클록 신호 입력단(CLK2)에는 제1 클록 신호(SCLK1)가 인가되며, t12 기간 동안에 로우 레벨 전압의 제1 주사 신호(S[1])가 두 번째 주사 구동 블록(210-2)의 제1 신호 입력단(IN)에 인가된다. 따라서, 두 번째 주사 구동 블록(210-2)은 제1 주사 신호(S[1])보다 1 수평 주기(1H)만큼 지연된 t13 기간 동안에 로우 레벨 전압의 제2 주사 신호(S[2])를 출력한다.
t13 기간 동안에, 첫 번째 주사 구동 블록(210-1)의 제2 신호 입력단(INB)에 로우 레벨 전압의 제2 주사 신호(S[2])가 입력된다. 이때, 프레임 시작 신호(FLM)는 하이 레벨 전압이고, NOT 게이트(NOT)를 통해 제6 트랜지스터(M16)의 게이트 전극에는 로우 레벨 전압이 인가된다. 제6 트랜지스터(M16)는 턴 온되고, 제2 신호 입력단(INB)으로 입력되는 로우 레벨 전압의 제2 주사 신호(S[2])가 제4 트랜지스터(M14)의 게이트 전극에 인가된다. 제4 트랜지스터(M14)는 턴 온되고, 제2 전원전압(VGL)이 제1 노드(QB)에 인가된다. 제1 노드(QB)의 전압은 로우 레벨 전압이 되고, 제1 노드(QB)의 전압에 의해 제1 트랜지스터(M11)가 턴 온된다. 턴 온된 제1 트랜지스터(M11)를 통해 제1 전원전압(VGH)이 출력단(OUT)으로 출력된다. 즉, 게이트 오프 전압의 제1 주사 신호(S[1])가 출력된다. 이때, 제1 클록 신호(SCLK1)는 로우 레벨 전압으로 인가되므로 제5 트랜지스터(M15)가 턴 온되고, 턴 온된 제5 트랜지스터(M15)를 통해 하이 레벨 전압의 프레임 시작 신호(FLM)가 제2 노드(Q)에 인가된다. 제2 노드(Q)의 전압에 의해 제2 트랜지스터(M12)는 턴 오프된다.
상술한 방식으로, 복수의 주사 구동 블록(210-1, 210-2, 210-3, ...)은 순차적으로 게이트 온 전압의 주사 신호(S[1], S[2], S[3], ...)를 출력한다.
복수의 주사 구동 블록(210-1, 210-2, 210-3, ...)이 게이트 온 전압의 주사 신호(S[1], S[2], S[3], ...)를 순차적으로 출력하는 동작은 매 프레임마다 반복된다. 복수의 주사 구동 블록(210-1, 210-2, 210-3, ...)이 게이트 온 전압의 주사 신호(S[1], S[2], S[3], ...)를 순차적으로 출력하는 동안 비정상적으로 전원이 오프되는 경우가 발생할 수 있다.
이하, 비정상적인 전원 오프에 따른 주사 구동 장치(200)의 동작에 대하여 설명한다.
도 7은 비정상적인 전원 오프에 따른 주사 구동 장치의 동작의 일예를 나타내는 타이밍도이다.
도 7을 참조하면, 주사 구동 장치(200)로부터 게이트 온 전압의 주사 신호(S[1], S[2], S[3], ...)가 순차적으로 출력되는 과정에서 게이트 온 전압의 제5 주사 신호(S[5])가 출력되는 t26 기간에 전원이 비정상적으로 오프되었다고 가정한다.
t26 기간에, 여섯 번째 주사 구동 블록의 제1 신호 입력단(IN)에는 로우 레벨 전압의 제5 주사 신호(S[5])가 입력되고, 제1 클록 신호 입력단(CLK1)에는 로우 레벨 전압의 제2 클록 신호(SCLK2)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 하이 레벨 전압의 제1 클록 신호(SCLK1)가 입력된다. 여섯 번째 주사 구동 블록의 제2 노드(Q)에는 로우 레벨 전압이 인가되고, 제1 노드(QB)에는 하이 레벨 전압이 인가된다. 여섯 번째 주사 구동 블록의 제2 커패시터(C22)는 제2 노드(Q)의 로우 레벨 전압 및 출력단(OUT)의 하이 레벨 전압으로 충전된다. 전원이 오프 됨에 따라 제1 클록 신호(SCLK1) 및 제2 클록 신호(SCLK2)는 출력되지 않으므로, 여섯 번째 주사 구동 블록의 제2 노드(Q)에 로우 레벨 전압이 충전된 상태로 주사 구동 장치(200)의 동작이 정지된다.
이후, 전원이 온 되면 게이트 온 전압의 주사 신호(S[1], S[2], S[3], ...)를 순차적으로 출력하는 동작이 첫 번째 주사 구동 블록부터 시작된다.
이때, 여섯 번째 주사 구동 블록의 제2 노드(Q)에 로우 레벨 전압이 충전된 상태이고, 여섯 번째 주사 구동 블록의 제2 클록 신호 입력단(CLK2)에 로우 레벨 전압의 제1 클록 신호(SCLK1)가 입력된다. 제2 노드(Q)의 로우 레벨 전압에 의해 제2 트랜지스터(M22)가 턴 온되고, 턴 온된 제2 트랜지스터(M22)를 통해 로우 레벨 전압의 제1 클록 신호(SCLK1)가 출력단(OUT)으로 출력된다. 즉, t21' 기간에 여섯 번째 주사 구동 블록에서 게이트 온 전압의 제6 주사 신호(S[6])가 출력된다. 여섯 번째 주사 구동 블록에서 게이트 온 전압의 제6 주사 신호(S[6])가 출력됨에 따라 이후의 주사 구동 블록들도 순차적으로 게이트 온 전압의 주사 신호를 출력하게 된다.
이와 같이, 전원이 비정상적으로 오프된 이후 다시 전원이 온되면, 첫 번째 주사 구동 블록부터 순차적으로 출력되는 정상적 주사 신호와 함께 제2 노드(Q)에 로우 레벨 전압이 충전된 상태로 정지되었던 주사 구동 블록부터 순차적으로 출력되는 비정상적 주사 신호가 동시에 출력되는 이중 주사 현상이 발생한다.
이러한 이중 주사 현상에 의해, 복수의 화소에 이중으로 데이터 신호가 인가되어 영상이 정상적으로 표시되지 않을 수 있다. 이러한 이중 주사 현상은 첫 번째 프레임 이후에는 사라지게 되고, 두 번째 프레임부터는 정상적인 영상이 표시될 수 있다.
한편, 주사 구동 장치에 포함되는 복수의 주사 구동 블록 전체가 도 5에서 설명한 구조로 마련될 수 있다. 이러한 경우에도 비정상적 전원 오프에 의해 발생하는 이중 주사 현상은 첫 번째 프레임 이후에 사라지고, 두 번째 프레임부터는 정상적인 영상이 표시될 수 있다.
하지만, 주사 구동 장치에 포함되는 복수의 주사 구동 블록 전체가 도 5에서 설명한 구조로 마련된 경우에 있어서, 비정상적 전원 오프가 첫 번째 주사 구동 블록의 제1 주사 신호가 출력되는 시점에 발생하면 제1 전원전압(VGH)과 제2 전원전압(VGL)의 쇼트(short)가 발생할 수 있으며, 이에 의해 주사 구동 장치가 파괴될 수도 있다.
이하, 도 8을 참조하여 주사 구동 장치에 포함되는 복수의 주사 구동 블록 전체가 도 5에서 설명한 구조로 마련된 것으로 가정하여 비정상적인 전원 오프에 따라 쇼트가 발생하는 경우에 대하여 설명한다.
도 8은 비정상적인 전원 오프에 따라 쇼트가 발생할 수 있는 경우를 설명하기 위한 타이밍도이다.
도 8을 참조하면, 주사 구동 장치에 포함되는 복수의 주사 구동 블록 전체가 도 5에서 설명한 구조로 마련된 것으로 가정한다.
게이트 온 전압의 주사 신호(S[1], S[2], S[3], ...)가 순차적으로 출력되는 과정에서 게이트 온 전압의 제1 주사 신호(S[1])가 출력되는 t32 기간에 전원이 비정상적으로 오프되었다고 가정한다.
t32 기간에, 두 번째 주사 구동 블록의 제1 신호 입력단(IN)에는 로우 레벨 전압의 제1 주사 신호(S[1])가 입력되고, 제1 클록 신호 입력단(CLK1)에는 로우 레벨 전압의 제2 클록 신호(SCLK2)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 하이 레벨 전압의 제1 클록 신호(SCLK1)가 입력된다. 두 번째 주사 구동 블록의 제2 노드(Q)에는 로우 레벨 전압이 인가되고, 제1 노드(QB)에는 하이 레벨 전압이 인가된다. 두 번째 주사 구동 블록의 제2 커패시터(C22)는 제2 노드(Q)의 로우 레벨 전압 및 출력단(OUT)의 하이 레벨 전압으로 충전된다. 전원이 오프 됨에 따라 제1 클록 신호(SCLK1) 및 제2 클록 신호(SCLK2)는 출력되지 않으므로, 두 번째 주사 구동 블록의 제2 노드(Q)에 로우 레벨 전압이 충전된 상태로 주사 구동 장치의 동작이 정지된다.
이후, 전원이 온되면 두 번째 주사 구동 블록의 제2 트랜지스터(M22)는 제2 노드(Q)에 충전된 로우 레벨 전압에 의해 턴 온되고, 제2 클록 신호 입력단(CLK2)으로 입력되는 로우 레벨 전압의 제1 클록 신호(SCLK1)가 출력단(OUT)으로 출력된다. 즉, t31' 기간에 로우 레벨 전압의 제2 주사 신호(S[2])가 출력된다.
t31' 기간에, 게이트 온 전압의 제2 주사 신호(S[2])는 첫 번째 주사 구동 블록의 제2 신호 입력단(INB)에 입력된다. 이때, 첫 번째 주사 구동 블록의 제1 신호 입력단(IN)에는 로우 레벨 전압의 프레임 시작 신호(FLM)가 인가되고, 제1 클록 신호 입력단(CLK1)에는 로우 레벨 전압의 제1 클록 신호(SCLK1)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 하이 레벨 전압의 제2 클록 신호(SCLK2)가 입력된다. 제1 신호 입력단(IN)에 입력되는 로우 레벨 전압의 프레임 시작 신호(FLM)에 의해 제3 트랜지스터(M23)가 턴 온되고, 제2 신호 입력단(INB)에 입력되는 로우 레벨 전압의 제2 주사 신호(S[2])에 의해 제4 트랜지스터(M24)가 턴 온된다. 제3 트랜지스터(M23)와 제4 트랜지스터(M24)가 턴 온됨에 따라 제1 전원전압(VGH)과 제2 전원전압(VGL)의 쇼트가 발생하게 된다. 제1 전원전압(VGH)과 제2 전원전압(VGL)은 주사 구동 장치의 구동을 위한 전원으로서 큰 전압차를 갖는다. 큰 전압차를 갖는 제1 전원전압(VGH)과 제2 전원전압(VGL) 간에 쇼트가 발생하면 하드웨어적으로 주사 구동 장치가 파괴될 수 있다.
이와 같이, 주사 구동 장치에 포함되는 복수의 주사 구동 블록 전체가 도 5에서 설명한 구조로 마련되는 경우에는 비정상적인 전원 오프시에 제1 전원전압(VGH)과 제2 전원전압(VGL) 간에 쇼트가 발생되는 문제가 있다.
하지만, 제안하는 주사 구동 장치(200)는 첫 번째 주사 구동 블록(210-1)이 도 4에서 설명한 구조로 마련됨에 따라 이러한 문제를 해결할 수 있다.
이하, 도 9를 참조하여 제안하는 주사 구동 장치(200)가 비정상적인 전원 오프에 따라 발생할 수 있는 제1 전원전압(VGH)과 제2 전원전압(VGL) 간의 쇼트를 방지하는 방법에 대하여 설명한다.
도 9는 비정상적인 전원 오프에 따른 주사 구동 장치의 동작의 다른 예를 나타내는 타이밍도이다.
도 9를 참조하면, 제안하는 주사 구동 장치(200)의 첫 번째 주사 구동 블록(210-1)은 도 4에서 설명한 구조로 마련되고, 나머지 주사 구동 블록은 도 5에서 설명한 구조로 마련된다.
게이트 온 전압의 주사 신호(S[1], S[2], S[3], ...)가 순차적으로 출력되는 과정에서 게이트 온 전압의 제1 주사 신호(S[1])가 출력되는 t42 기간에 전원이 비정상적으로 오프되었다고 가정한다.
t42 기간에, 두 번째 주사 구동 블록의 제1 신호 입력단(IN)에는 로우 레벨 전압의 제1 주사 신호(S[1])가 입력되고, 제1 클록 신호 입력단(CLK1)에는 로우 레벨 전압의 제2 클록 신호(SCLK2)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 하이 레벨 전압의 제1 클록 신호(SCLK1)가 입력된다. 두 번째 주사 구동 블록의 제2 노드(Q)에는 로우 레벨 전압이 인가되고, 제1 노드(QB)에는 하이 레벨 전압이 인가된다. 두 번째 주사 구동 블록의 제2 커패시터(C22)는 제2 노드(Q)의 로우 레벨 전압 및 출력단(OUT)의 하이 레벨 전압으로 충전된다. 전원이 오프 됨에 따라 제1 클록 신호(SCLK1) 및 제2 클록 신호(SCLK2)는 출력되지 않으므로, 두 번째 주사 구동 블록의 제2 노드(Q)에 로우 레벨 전압이 충전된 상태로 주사 구동 장치(200)의 동작이 정지된다.
이후, 전원이 온되면 두 번째 주사 구동 블록의 제2 트랜지스터(M22)는 제2 노드(Q)에 충전된 로우 레벨 전압에 의해 턴 온되고, 제2 클록 신호 입력단(CLK2)으로 입력되는 로우 레벨 전압의 제1 클록 신호(SCLK1)가 출력단(OUT)으로 출력된다. 즉, t41' 기간에 로우 레벨 전압의 제2 주사 신호(S[2])가 출력된다.
t41' 기간에, 게이트 온 전압의 제2 주사 신호(S[2])는 첫 번째 주사 구동 블록의 제2 신호 입력단(INB)에 입력된다. 이때, 첫 번째 주사 구동 블록의 제1 신호 입력단(IN)에는 로우 레벨 전압의 프레임 시작 신호(FLM)가 인가되고, 제1 클록 신호 입력단(CLK1)에는 로우 레벨 전압의 제1 클록 신호(SCLK1)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 하이 레벨 전압의 제2 클록 신호(SCLK2)가 입력된다. 제1 신호 입력단(IN)에 인가되는 로우 레벨 전압의 프레임 시작 신호(FLM)는 NOT 게이트(NOT)를 통해 하이 레벨 전압으로 변동되어 제6 트랜지스터(M16)의 게이트 전극에 인가된다. 제6 트랜지스트(M16)는 턴 오프되고, 제2 신호 입력단(INB)에 인가되는 게이트 온 전압의 제2 주사 신호(S[2])는 차단된다. 즉, 제4 트랜지스터(M14)는 턴 오프 상태를 유지한다. 따라서, 로우 레벨 전압의 프레임 시작 신호(FLM)에 의해 제3 트랜지스터(M23)가 턴 온됨에 따라 제1 노드(QB)에 제1 전원전압(VGH)이 인가될 때, 제2 전원전압(VGL)이 제1 노드(QB)에 인가되는 것이 차단되어 제1 전원전압(VGH)과 제2 전원전압(VGL) 간에 쇼트가 발생하는 것이 방지된다.
도 10은 비정상적인 전원 오프에 따른 주사 구동 장치의 동작의 또 다른 예를 나타내는 타이밍도이다.
도 10을 참조하면, 전원이 비정상적으로 오프된 이후 다시 전원이 온되면, 첫 번째 주사 구동 블록부터 순차적으로 출력되는 정상적 주사 신호와 함께 제2 노드(Q)에 로우 레벨 전압이 충전된 상태로 정지되었던 주사 구동 블록부터 순차적으로 출력되는 비정상적 주사 신호가 동시에 출력되는 이중 주사 현상이 발생한다.
이러한 이중 주사 현상을 방지하기 위해서, 전원이 온 된 이후 첫 번째 프레임에서는 프레임 시작 신호(FLM)가 게이트 온 전압, 즉 로우 레벨 전압으로 인가되지 않고, 두 번째 프레임부터 게이트 온 전압의 프레임 시작 신호(FLM)가 게이트 온 전압으로 인가된다.
제안하는 주사 구동 장치(200)에서 게이트 온 전압의 주사 신호(S[1], S[2], S[3], ...)가 순차적으로 출력될 때, 게이트 온 전압의 제1 주사 신호(S[1])가 출력되는 t52 기간에 전원이 비정상적으로 오프되었다고 가정한다.
도 9에서 설명한 바와 같이, 두 번째 주사 구동 블록의 제2 커패시터(C22)는 제2 노드(Q)의 로우 레벨 전압 및 출력단(OUT)의 하이 레벨 전압으로 충전된다. 두 번째 주사 구동 블록의 제2 노드(Q)에 로우 레벨 전압이 충전된 상태로 주사 구동 장치(200)의 동작이 정지된다.
이후, 전원이 온되면 두 번째 주사 구동 블록의 제2 트랜지스터(M22)는 제2 노드(Q)에 충전된 로우 레벨 전압에 의해 턴 온되고, 제2 클록 신호 입력단(CLK2)으로 입력되는 로우 레벨 전압의 제1 클록 신호(SCLK1)가 출력단(OUT)으로 출력된다. 즉, t51' 기간에 로우 레벨 전압의 제2 주사 신호(S[2])가 출력된다. 두 번째 주사 구동 블록에서 게이트 온 전압의 제2 주사 신호(S[2])가 출력됨에 따라 이후의 주사 구동 블록들도 순차적으로 게이트 온 전압의 주사 신호를 출력하게 된다.
이때, 첫 번째 프레임에서 게이트 온 전압의 프레임 시작 신호(FLM)가 인가되지 않으므로, 첫 번째 주사 구동 블록부터 순차적으로 출력되는 정상적 주사 신호는 출력되지 않는다.
따라서, 전원이 비정상적으로 오프된 이후 다시 전원이 온되는 첫 번째 프레임에서 정상적인 주사 신호와 비정상적인 주사 신호가 동시에 출력되는 이중 주사 현상이 발생되는 것이 방지된다. 즉, 이중 주사 현상에 의해 복수의 화소에 이중으로 데이터 신호가 인가되어 영상이 정상적으로 표시되지 않는 문제를 해결할 수 있다.
지금까지 참조한 도면과 기재된 발명의 상세한 설명은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
100 : 신호 제어부
200 : 주사 구동 장치
210 : 주사 구동 블록
300 : 데이터 구동부
500 : 표시부
PX : 화소

Claims (16)

  1. 복수의 주사 구동 블록을 포함하고,
    상기 복수의 주사 구동 블록 각각은,
    제1 노드에 게이트 전극이 연결되어 제1 전원전압을 출력단에 인가하는 제1 트랜지스터;
    제2 노드에 게이트 전극이 연결되어 제2 클록 신호 입력단에 입력되는 제2 클록 신호를 상기 출력단에 인가하는 제2 트랜지스터;
    제1 신호 입력단에 게이트 전극이 연결되어 상기 제1 전원전압을 상기 제1 노드에 인가하는 제3 트랜지스터;
    제2 신호 입력단에 게이트 전극이 연결되어 제2 전원전압을 상기 제1 노드에 인가하는 제4 트랜지스터; 및
    제1 클록 신호 입력단에 게이트 전극이 연결되어 상기 제1 신호 입력단에 인가되는 신호를 상기 제2 노드에 인가하는 제5 트랜지스터를 포함하고,
    상기 복수의 주사 구동 블록 중에서 첫 번째 주사 구동 블록은,
    상기 제2 신호 입력단과 상기 제4 트랜지스터의 게이트 전극 사이에 연결되어 있는 제6 트랜지스터; 및
    상기 제1 신호 입력단에 인가되는 신호의 역상 신호를 상기 제6 트랜지스터의 게이트 전극에 인가하는 NOT 게이트를 더 포함하는 주사 구동 장치.
  2. 제1 항에 있어서,
    상기 복수의 주사 구동 블록 각각은,
    상기 제1 전원전압에 연결되어 있는 일 전극 및 상기 제1 노드에 연결되어 있는 타 전극을 포함하는 제1 커패시터를 더 포함하는 주사 구동 장치.
  3. 제1 항에 있어서,
    상기 복수의 주사 구동 블록 각각은,
    상기 제2 노드에 연결되어 있는 일 전극 및 상기 출력단에 연결되어 있는 타 전극을 포함하는 제2 커패시터를 더 포함하는 주사 구동 장치.
  4. 제1 항에 있어서,
    상기 복수의 주사 구동 블록 각각은,
    상기 제1 전원전압에 연결되어 있는 일 전극 및 상기 출력단에 연결되어 있는 타 전극을 포함하는 제3 커패시터를 더 포함하는 주사 구동 장치.
  5. 제1 항에 있어서,
    상기 첫 번째 주사 구동 블록의 제1 신호 입력단에는 프레임 시작 신호가 인가되고, 상기 복수의 주사 구동 블록 중에서 상기 첫 번째 주사 구동 블록을 제외한 나머지 주사 구동 블록 각각의 제1 신호 입력단에는 앞서 배열된 주사 구동 블록의 주사 신호가 인가되는 주사 구동 장치.
  6. 제1 항에 있어서,
    상기 첫 번째 주사 구동 블록의 제2 신호 입력단에는 상기 복수의 주사 구동 블록 중에서 두 번째 주사 구동 블록의 주사 신호가 인가되는 주사 구동 장치.
  7. 복수의 화소;
    상기 복수의 화소에 연결되어 있는 복수의 주사선에 게이트 온 전압의 주사 신호를 순차적으로 인가하는 주사 구동부; 및
    상기 복수의 화소에 연결되어 있는 복수의 데이터선에 데이터 신호를 인가하는 데이터 구동부를 포함하고,
    상기 주사 구동부는 복수의 주사 구동 블록을 포함하고,
    상기 복수의 주사 구동 블록 중에서 제1 주사 구동 블록은,
    제1 노드에 게이트 전극이 연결되어 제1 전원전압을 출력단에 인가하는 제1 트랜지스터;
    제2 노드에 게이트 전극이 연결되어 제2 클록 신호 입력단에 입력되는 제2 클록 신호를 상기 출력단에 인가하는 제2 트랜지스터;
    제1 신호 입력단에 게이트 전극이 연결되어 상기 제1 전원전압을 상기 제1 노드에 인가하는 제3 트랜지스터;
    제2 신호 입력단에 게이트 전극이 연결되어 제2 전원전압을 상기 제1 노드에 인가하는 제4 트랜지스터;
    제1 클록 신호 입력단에 게이트 전극이 연결되어 상기 제1 신호 입력단에 인가되는 신호를 상기 제2 노드에 인가하는 제5 트랜지스터;
    상기 제2 신호 입력단과 상기 제4 트랜지스터의 게이트 전극 사이에 연결되어 있는 제6 트랜지스터; 및
    상기 제1 신호 입력단에 인가되는 신호의 역상 신호를 상기 제6 트랜지스터의 게이트 전극에 인가하는 NOT 게이트를 포함하는 표시장치.
  8. 제7 항에 있어서,
    상기 제1 주사 구동 블록은,
    상기 제1 전원전압에 연결되어 있는 일 전극 및 상기 제1 노드에 연결되어 있는 타 전극을 포함하는 제1 커패시터를 더 포함하는 표시장치.
  9. 제7 항에 있어서,
    상기 제1 주사 구동 블록은,
    상기 제2 노드에 연결되어 있는 일 전극 및 상기 출력단에 연결되어 있는 타 전극을 포함하는 제2 커패시터를 더 포함하는 표시장치.
  10. 제7 항에 있어서,
    상기 제1 주사 구동 블록은,
    상기 제1 전원전압에 연결되어 있는 일 전극 및 상기 출력단에 연결되어 있는 타 전극을 포함하는 제3 커패시터를 더 포함하는 표시장치.
  11. 제7 항에 있어서,
    상기 제1 주사 구동 블록은 상기 복수의 주사 구동 블록 중에서 첫 번째 주사 구동 블록이고, 상기 제1 신호 입력단에는 프레임 시작 신호가 인가되고, 상기 제2 신호 입력단에는 두 번째 주사 구동 블록의 주사 신호가 인가되는 표시장치.
  12. 제1 신호 입력단에 인가되는 신호에 따라 제1 전원전압이 인가되고 제2 신호 입력단에 인가되는 신호에 따라 제2 전원전압이 인가되는 제1 노드, 상기 제1 노드의 전압에 따라 상기 제1 전원전압을 출력단에 인가하는 제1 트랜지스터, 제1 클록 신호 입력단에 인가되는 제1 클록 신호에 따라 상기 제1 신호 입력단에 인가되는 신호가 인가되는 제2 노드, 및 상기 제2 노드의 전압에 따라 제2 클록 신호 입력단에 인가되는 제2 클록 신호를 상기 출력단에 인가하는 제2 트랜지스터를 포함하는 주사 구동 블록을 복수개 포함하는 주사 구동 장치의 구동 방법에 있어서,
    상기 주사 구동 장치의 전원이 온됨에 따라 상기 복수의 주사 구동 블록 중에서 첫 번째 주사 구동 블록의 제1 신호 입력단에 게이트 온 전압의 프레임 시작 신호가 인가되는 단계;
    상기 첫 번째 주사 구동 블록의 제1 클록 신호 입력단에 게이트 온 전압의 제1 클록 신호가 입력되고 상기 첫 번째 주사 구동 블록의 제2 클록 신호 입력단에 게이트 오프 전압의 제2 클록 신호가 입력되는 단계; 및
    상기 첫 번째 주사 구동 블록의 제1 신호 입력단에 게이트 온 전압의 프레임 시작 신호가 인가될 때 상기 첫 번째 주사 구동 블록의 제2 신호 입력단에 입력되는 두 번째 주사 구동 블록의 게이트 온 전압의 주사 신호가 차단되는 단계를 포함하는 주사 구동 장치의 구동 방법.
  13. 제12 항에 있어서,
    상기 첫 번째 주사 구동 블록의 제1 신호 입력단에 게이트 온 전압의 프레임 시작 신호가 인가될 때 상기 첫 번째 주사 구동 블록의 제2 신호 입력단에 입력되는 두 번째 주사 구동 블록의 게이트 온 전압의 주사 신호가 차단되는 단계는,
    상기 첫 번째 주사 구동 블록의 제1 신호 입력단에 게이트 전극이 연결되어 상기 제1 전원전압을 상기 첫 번째 주사 구동 블록의 제1 노드에 인가하는 제3 트랜지스터가 상기 게이트 온 전압의 프레임 시작 신호에 의해 턴 온되는 단계;
    상기 제2 전원전압을 상기 첫 번째 주사 구동 블록의 제1 노드에 인가하는 제4 트랜지스터의 게이트 전극과 상기 첫 번째 주사 구동 블록의 제2 신호 입력단 사이에 연결되어 있는 제6 트랜지스터가 턴 오프되는 단계를 포함하는 주사 구동 장치의 구동 방법.
  14. 제13 항에 있어서,
    상기 제6 트랜지스터가 턴 오프되는 단계는,
    상기 게이트 온 전압의 프레임 시작 신호의 역상 신호가 상기 제6 트랜지스터의 게이트 전극에 인가되는 단계를 포함하는 주사 구동 장치의 구동 방법.
  15. 제14 항에 있어서,
    상기 게이트 온 전압의 프레임 시작 신호의 역상 신호가 상기 제6 트랜지스터의 게이트 전극에 인가되는 단계는,
    상기 첫 번째 주사 구동 블록의 제1 신호 입력단과 상기 제6 트랜지스터의 게이트 전극 사이에 연결되어 있는 NOT 게이트를 통해 상기 게이트 온 전압의 프레임 시작 신호의 역상 신호가 상기 제6 트랜지스터의 게이트 전극에 인가되는 단계를 포함하는 주사 구동 장치의 구동 방법.
  16. 제1 신호 입력단에 인가되는 신호에 따라 제1 전원전압이 인가되고 제2 신호 입력단에 인가되는 신호에 따라 제2 전원전압이 인가되는 제1 노드, 상기 제1 노드의 전압에 따라 상기 제1 전원전압을 출력단에 인가하는 제1 트랜지스터, 제1 클록 신호 입력단에 인가되는 제1 클록 신호에 따라 상기 제1 신호 입력단에 인가되는 신호가 인가되는 제2 노드, 및 상기 제2 노드의 전압에 따라 제2 클록 신호 입력단에 인가되는 제2 클록 신호를 상기 출력단에 인가하는 제2 트랜지스터를 포함하는 주사 구동 블록을 복수개 포함하는 주사 구동 장치의 구동 방법에 있어서,
    상기 주사 구동 장치의 전원이 온되는 단계;
    첫 번째 프레임 동안 상기 복수의 주사 구동 블록 중에서 첫 번째 주사 구동 블록의 제1 신호 입력단에 게이트 오프 전압의 프레임 시작 신호가 인가되고, 상기 제1 클록 신호 및 상기 제2 클록 신호에 따라 상기 복수의 주사 구동 블록이 구동하는 단계; 및
    두 번째 프레임에서 상기 첫 번째 주사 구동 블록의 제1 신호 입력단에 인가되는 게이트 온 전압의 프레임 시작 신호, 상기 제1 클록 신호 및 상기 제2 클록 신호에 따라 상기 복수의 주사 구동 블록이 게이트 온 전압의 주사 신호를 순차적으로 출력하는 단계를 포함하는 주사 구동 장치의 구동 방법.
KR1020130052584A 2013-05-09 2013-05-09 표시장치, 주사 구동 장치 및 그 구동 방법 KR102083609B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020130052584A KR102083609B1 (ko) 2013-05-09 2013-05-09 표시장치, 주사 구동 장치 및 그 구동 방법
US14/047,850 US9275582B2 (en) 2013-05-09 2013-10-07 Dual scan correction for power fluxuations
TW102142968A TWI608470B (zh) 2013-05-09 2013-11-26 顯示裝置、掃描驅動裝置及其驅動方法
CN201310641710.8A CN104143310B (zh) 2013-05-09 2013-12-03 显示装置、扫描驱动装置及其驱动方法
US14/931,797 US9886907B2 (en) 2013-05-09 2015-11-03 Method for driving scan driver comprising plurality of scan-driving blocks

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130052584A KR102083609B1 (ko) 2013-05-09 2013-05-09 표시장치, 주사 구동 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20140133051A KR20140133051A (ko) 2014-11-19
KR102083609B1 true KR102083609B1 (ko) 2020-03-03

Family

ID=51852472

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130052584A KR102083609B1 (ko) 2013-05-09 2013-05-09 표시장치, 주사 구동 장치 및 그 구동 방법

Country Status (4)

Country Link
US (2) US9275582B2 (ko)
KR (1) KR102083609B1 (ko)
CN (1) CN104143310B (ko)
TW (1) TWI608470B (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6426402B2 (ja) * 2013-08-30 2018-11-21 株式会社半導体エネルギー研究所 表示装置
CN104318888B (zh) * 2014-11-06 2017-09-15 京东方科技集团股份有限公司 阵列基板栅极驱动单元、方法、电路和显示装置
WO2017053317A1 (en) * 2015-09-25 2017-03-30 Sxaymiq Technologies Llc Redundancy configuration of row driver
TWI630591B (zh) * 2017-05-11 2018-07-21 友達光電股份有限公司 顯示裝置及其保護電路
JP2019061208A (ja) * 2017-09-28 2019-04-18 シャープ株式会社 表示装置
CN109215601B (zh) * 2018-10-24 2021-04-27 合肥鑫晟光电科技有限公司 电压提供单元、方法、显示驱动电路和显示装置
KR20200066482A (ko) * 2018-11-30 2020-06-10 삼성디스플레이 주식회사 주사 구동부
KR20200120835A (ko) * 2019-04-12 2020-10-22 삼성디스플레이 주식회사 주사 구동부 및 표시 장치
CN117337457A (zh) * 2022-04-28 2024-01-02 京东方科技集团股份有限公司 扫描电路、显示设备和操作扫描电路的方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100748321B1 (ko) 2006-04-06 2007-08-09 삼성에스디아이 주식회사 주사 구동회로와 이를 이용한 유기 전계발광 표시장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI225237B (en) * 2003-12-04 2004-12-11 Hannstar Display Corp Active matrix display and its driving method
US20060056267A1 (en) * 2004-09-13 2006-03-16 Samsung Electronics Co., Ltd. Driving unit and display apparatus having the same
JP4826213B2 (ja) * 2005-03-02 2011-11-30 ソニー株式会社 レベルシフト回路およびシフトレジスタ並びに表示装置
KR101157241B1 (ko) * 2005-04-11 2012-06-15 엘지디스플레이 주식회사 게이트 드라이버 및 그 구동 방법
JP5132884B2 (ja) * 2005-12-28 2013-01-30 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
CN100449604C (zh) * 2006-07-12 2009-01-07 友达光电股份有限公司 移位寄存器电路及搭载该电路的显示器装置
KR20100006063A (ko) * 2008-07-08 2010-01-18 삼성전자주식회사 게이트 드라이버 및 이를 갖는 표시장치
KR101658144B1 (ko) 2009-12-18 2016-09-21 엘지디스플레이 주식회사 내장회로를 구비한 액정표시장치
KR101146990B1 (ko) 2010-05-07 2012-05-22 삼성모바일디스플레이주식회사 주사 구동부와 그 구동 방법 및 이를 포함하는 유기 전계 발광 표시 장치
CN102254503B (zh) * 2010-05-19 2013-06-12 北京京东方光电科技有限公司 移位寄存器单元、显示器用栅极驱动装置及液晶显示器
KR101739575B1 (ko) 2010-09-28 2017-05-25 삼성디스플레이 주식회사 주사 구동 장치 및 그 구동 방법
JP2012133182A (ja) 2010-12-22 2012-07-12 Sharp Corp 液晶表示装置
KR101891651B1 (ko) * 2011-11-14 2018-08-27 삼성디스플레이 주식회사 주사 구동 장치 및 그 구동 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100748321B1 (ko) 2006-04-06 2007-08-09 삼성에스디아이 주식회사 주사 구동회로와 이를 이용한 유기 전계발광 표시장치

Also Published As

Publication number Publication date
KR20140133051A (ko) 2014-11-19
US9275582B2 (en) 2016-03-01
US20140333596A1 (en) 2014-11-13
CN104143310B (zh) 2018-04-13
US9886907B2 (en) 2018-02-06
CN104143310A (zh) 2014-11-12
US20160078817A1 (en) 2016-03-17
TW201443853A (zh) 2014-11-16
TWI608470B (zh) 2017-12-11

Similar Documents

Publication Publication Date Title
KR102083609B1 (ko) 표시장치, 주사 구동 장치 및 그 구동 방법
TWI603309B (zh) 畫素、包含該畫素之顯示裝置、及其方法
US10783832B2 (en) Scan driver and display device including the same
US8138997B2 (en) Pixel, organic light emitting display using the same, and associated methods
US9552756B2 (en) Method for repairing organic light emitting display
US10565931B2 (en) Organic light emitting display and apparatus for driving same
US9105236B2 (en) Light emitting display device
US9514677B2 (en) Display device and driving method thereof
US8547369B2 (en) Organic light emitting display for improving display quality and lifetime and driving method thereof
US9805647B2 (en) Organic light emitting display including demultiplexer and driving method thereof
US9336715B2 (en) Pixel, display device and driving method with simultaneous writing and emisson
US9318052B2 (en) Compensating organic light emitting diode display device and method for driving the same using two adjacent gate lines per pixel
US9589528B2 (en) Display device
JP2013186370A (ja) 有機el表示装置およびその駆動方法
KR20150061898A (ko) 표시 장치 및 그 구동 방법
US20240221682A1 (en) Gate driver and display device including same
KR20100071391A (ko) 유기발광다이오드표시장치 및 그 구동방법
US9449555B2 (en) Display device and driving method thereof
GB2625632A (en) Display panel and display device including the same
KR20140124611A (ko) 화소, 이를 포함하는 표시장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant