KR102046847B1 - 타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치 - Google Patents

타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치 Download PDF

Info

Publication number
KR102046847B1
KR102046847B1 KR1020120146183A KR20120146183A KR102046847B1 KR 102046847 B1 KR102046847 B1 KR 102046847B1 KR 1020120146183 A KR1020120146183 A KR 1020120146183A KR 20120146183 A KR20120146183 A KR 20120146183A KR 102046847 B1 KR102046847 B1 KR 102046847B1
Authority
KR
South Korea
Prior art keywords
source drive
drive ics
image data
port
ports
Prior art date
Application number
KR1020120146183A
Other languages
English (en)
Other versions
KR20140077406A (ko
Inventor
최성훈
황근영
이진원
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020120146183A priority Critical patent/KR102046847B1/ko
Priority to US14/102,301 priority patent/US9412342B2/en
Priority to CN201310665283.7A priority patent/CN103871381B/zh
Publication of KR20140077406A publication Critical patent/KR20140077406A/ko
Application granted granted Critical
Publication of KR102046847B1 publication Critical patent/KR102046847B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Multimedia (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정표시장치에 관한 것으로서, 특히, 하나의 포트를 통해 하나 이상의 소스 드라이브 IC들과 연결될 수 있으며, 두 개 이상의 소스 드라이브 IC가 하나의 포트에 연결된 경우에는, 선택신호를 이용하여 상기 두 개 이상의 소스 드라이브 IC들 각각으로 영상데이터들을 전송할 수 있는, 타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치를 제공하는 것을 기술적 과제로 한다. 이를 위해, 본 발명에 따른 타이밍 컨트롤러는, 외부시스템으로부터 입력영상데이터와 타이밍 신호를 수신하기 위한 수신부; 상기 타이밍 신호를 이용하여 제어신호를 생성하기 위한 제어신호 생성부; 패널에 맞게 정렬된 영상데이터들을 출력하기 위한 데이터 정렬부; 및 상기 입력영상데이터와 상기 제어신호를 복수의 소스 드라이브 IC들로 전송하기 위해 복수의 포트들로 형성된 송신부를 포함하고, 상기 소스 드라이브 IC들의 숫자가 상기 포트들의 숫자보다 작거나 같은 경우, 상기 포트들 각각은 상기 소스 드라이브 IC들 각각과 1대1로 연결되며, 상기 소스 드라이브 IC들의 숫자가 상기 포트들의 숫자보다 큰 경우, 상기 포트들 각각은 적어도 두 개 이상의 상기 소스 드라이브 IC들과 연결되는 것을 특징으로 한다.

Description

타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치{TIMING CONTROLLER, DRIVING METHOD THEREOF AND LIQUID CRYSTAL DISPLAY USING THE SAME}
본 발명은 액정표시장치에 관한 것으로서, 특히, 소스 드라이브 IC와 점 대 점 방식(EPI)으로 통신을 수행하고 있는, 타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치에 관한 것이다.
이동통신 단말기, 스마트폰, 태블릿 컴퓨터, 노트북 컴퓨터 등과 같은 각종 휴대용 전자기기가 발전함에 따라 이에 적용할 수 있는 평판 표시 장치(Flat Panel Display Device)에 대한 요구가 점차 증대되고 있다. 이러한 평판 표시 장치로는 액정표시장치(Liquid Crystal Display Device), 플라즈마 디스플레이 패널(Plasma Display Panel), 전계 방출 표시 장치(Field Emission Display Device), 유기 발광 표시 장치(Organic Light Emitting Display Device) 등이 활발히 연구되고 있다.
평판 표시 장치 중에서, 액정표시장치는 양산화 기술, 구동 수단의 용이성, 고화질의 구현이라는 장점으로 인하여 현재 가장 널리 상용화되고 있다.
액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여 액정표시장치는 화소들이 매트릭스 형태로 배열되어진 패널과, 이 패널을 구동하기 위한 구동회로를 구비한다.
도 1은 종래의 액정표시장의 구성을 나타낸 예시도로서, (a)는 일반적인 베젤구조를 갖는 액정표시장치를 나타내고 있으며, (b)는 네로우 베젤 구조를 갖는 액정표시장치를 나타내고 있다. 도 2는 종래의 EPI 방식을 설명하기 위한 예시도이다.
액정표시장치는 데이터라인과 게이트라인이 교차되게 형성되어 있는 패널(10), 상기 데이터라인에 데이터전압을 공급하기 위한 소스 드라이브 IC(30), 상기 게이트라인에 스캔신호를 공급하기 위한 게이트 드라이브 IC(미도시) 및 상기 소스 드라이브 IC와 상기 게이트 드라이브 IC를 제어하기 위한 타이밍 컨트롤러(40)를 포함하여 구성된다.
최근에는, 액정표시장치의 기능뿐만 아니라, 액정표시장치의 디자인에 대한 연구가 활발히 진행되고 있다.
즉, 사용자들은, 액정표시장치를 구매할 때, 액정표시장치의 기능적인 측면뿐만 아니라, 액정표시장치의 디자인을 고려하여, 구매여부를 결정하고 있다.
이러한 액정표시장치의 디자인 중 특히, 베젤을 감소시키는, 네로우 베젤 기술에 대한 연구가 활발히 진행되고 있다.
베젤(12)이란, 도 1에 도시된 바와 같이, 상기 패널(10) 중 영상이 표시되는 표시영역(11)의 외곽을 말하는 것이고, 네로우 베젤은 상기 베젤의 폭이 좁게 형성되어 있는 베젤을 말하며, 네로우 베젤 기술이란 상기 베젤을 형성시키는 기술을 말한다.
한편, 상기한 바와 같은 네로우 베젤은, DRD(Double Rate Driving) 방식보다는 Non-DRD 방식을 통해 구현이 가능하다.
상기 DRD 방식은 액정표시장치의 소스 드라이브 IC의 갯수를 줄이기 위한 방안의 하나로 개발된 것이다. DRD 방식에서는, 기존 대비 게이트라인들의 갯수는 2배로 늘리는 대신, 데이터라인들의 갯수가 1/2배로 줄어들 수 있다. 따라서, 필요로 하는 데이터 드라이브 IC의 갯수가 반으로 줄어들면서도, 종래와 동일한 해상도가 구현될 수 있다.
상기 DRD 방식은 이피아이(EPI : Embedded Clock Point-Point Interface)(이하, 간단히 'EPI'라 함) 방식의 인터페이스를 이용하여 구현이 가능하다.
일반적으로, 상기 타이밍 컨트롤러(40)와 상기 소스 드라이브 IC(30)가 통신을 수행하는 방법으로는, 도 1의 (a) 및 도 2의 (a)에 도시된 바와 같은 점 대 점 방식(Point to Point 방식) 및 도 1의 (b) 및 도 2의 (b)에 도시된 바와 같은 mini-LVDS 방식이 있다.
상기 점 대 점 방식은, 이피아이(EPI : Embedded Clock Point-Point Interface)(이하, 간단히 'EPI'라 함) 방식이라고도 한다. 상기 EPI 방식은 상기 타이밍 컨트롤러와 상기 소스 드라이브 IC가 1대1통신을 수행하는 방식이다. 따라서, 상기 EPI 방식에서는, 상기 타이밍 컨트롤러(40)의 출력 포트(Port) 수가 상기 소스 드라이브 IC(30)의 수만큼 구비되어야 한다.
상기 mini-LVDS 방식은, 복수의 소스 드라이브 IC가 도 2의 (b)에 도시된 바와 같이, 상기 타이밍 컨트롤러(40)에 대하여 병렬적으로 연결되어 있다. 따라서, 상기 mini-LVDS 방식에서는, 상기 소스 드라이브 IC(30)의 수가 증가되더라도 상기 타이밍 컨트롤러(40)의 출력 포트 수가 증가되지 않는다.
상기 EPI 방식은, 상기한 바와 같이, 상기 DRD 방식을 구현하기 위한 목적으로 제안된 것으로서, 상기 DRD 방식 구현에 있어서는 상기 mini-LVDS 방식보다 유리하다.
그러나, 상기한 바와 같이, 네로우 베젤은, DRD(Double Rate Driving) 방식보다는 Non-DRD 방식을 통해 구현이 가능하기 때문에, DRD 방식에 적합한 EPI 방식보다는 mini-LVDS 방식의 이용이 증대되고 있다.
즉, 상기 EPI 방식은 상기 mini-LVDS 방식과 달리, 상기 소스 드라이브 IC의 갯수가 늘어날수록, 상기 타이밍 컨트롤러의 포트수도 동일하게 늘어난다. 따라서, 해상도가 높은 액정표시장치에서 네로우 베젤을 구현함에 있어서는, 상기 mini-LVDS 방식이 상기 EPI 방식보다 유리하다. 예를 들어, 도 1의 (a)에 도시된 바와 같이, EPI방식을 이용하는 패널에서 소스 드라이브 IC(30)가 연결되는 베젤의 폭(A)은, 도 1의 (b)에 도시된 바와 같이, mini-LVDS 방식을 이용하는 패널에서 소스 드라이브 IC(30)가 연결되는 베젤의 폭(B)보다 크게 형성된다.
부연하여 설명하면, 최근에는, DRD 방식의 장점을 살리는 방식보다는, 네로우 베젤을 구현하는 방식에 촛점이 맞추어지고 있기 때문에, DRD 방식에 적합한 EPI 방식의 사용이 감소하고 있다.
이러한 추세에 따라, 최근에는, 8개의 소스 드라이브 IC를 이용한 Non DRD 방식의 액정표시장치가 개발되고 있다.
한편, 상기한 바와 같이 EPI 방식의 이용이 감소됨에 따라, 종래에 개발되었던 EPI 방식용 타이밍 컨트롤러가 폐기처분되고 있다.
즉, EPI 방식은 DRD 방식을 위한 것으로서, 종래의 EPI 방식을 이용한 액정표시장치는, 예를 들어, 4개의 소스 드라이브 IC만을 가지고도 패널을 구동시킬 수 있다. 그러나, 네로우 베젤을 위해 Non DRD 방식으로 전환되면서, 다시, 8개의 소스 드라이브 IC가 사용되고 있다.
따라서, 상기 DRD 방식 및 상기 EPI 방식을 이용하기 위해, 상기 소스 드라이브 IC의 갯수와 일치하는 숫자(4개)의 포트만을 가지고 있는 종래의 타이밍 컨트롤러는, 8개의 소스 드라이브 IC가 적용되는, Non-DRD 방식 및 상기 mini-LVDS 방식에는 적용되지 못하고 있다.
즉, 동일한 해상도를 가지고 있는 액정표시장치에 적용되는 두 개의 타이밍 컨트롤러들 중, DRD 방식을 위해 제안된 EPI 방식을 이용하는 타이밍 컨트롤러의 포트 수는, Non-DRD 방식에 적용되는 mini-LVDS 방식을 이용하는 타이밍 컨트롤러의 포트 수의 1/2에 해당된다. 따라서, DRD 방식을 위해 개발되었던 EPI 방식을 이용한 타이밍 컨트롤러는, 네로우 베젤을 위해 Non-DRD 방식으로 구현되는 액정표시장치에는 적용되지 못하고 있으며, 결국, 폐기처분되고 있다.
한편, 상기한 바와 같이, mini-LVDS 방식에 적용되는 종래의 타이밍 컨트롤러는, EPI 방식에 적용되는 타이밍 컨트롤러보다 두 배 많은 포트 수를 가지고 있다. 따라서, 네로우 베젤을 위해, mini-LVDS 방식에 적용되는 종래의 타이밍 컨트롤러가 그대로 이용되면, 타이밍 컨트롤러가 장착되는 인쇄회로기판의 사이즈가 증가되며, 포트 수 증가에 의해 타이밍 컨트롤러의 제조 비용이 증가하고, 타이밍 컨트롤러 제조 공정 및 타이밍 컨트롤러의 장착 공정이 복잡해 진다.
본 발명은 상술한 문제점을 해결하기 위해 제안된 것으로서, 하나의 포트를 통해 하나 이상의 소스 드라이브 IC들과 연결될 수 있으며, 두 개 이상의 소스 드라이브 IC가 하나의 포트에 연결된 경우에는, 선택신호를 이용하여 상기 두 개 이상의 소스 드라이브 IC들 각각으로 영상데이터들을 전송할 수 있는, 타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치를 제공하는 것을 기술적 과제로 한다.
상술한 기술적 과제를 달성하기 위한 본 발명에 따른 타이밍 컨트롤러는, 외부시스템으로부터 입력영상데이터와 타이밍 신호를 수신하기 위한 수신부; 상기 타이밍 신호를 이용하여 제어신호를 생성하기 위한 제어신호 생성부; 패널에 맞게 정렬된 영상데이터들을 출력하기 위한 데이터 정렬부; 및 상기 입력영상데이터와 상기 제어신호를 복수의 소스 드라이브 IC들로 전송하기 위해 복수의 포트들로 형성된 송신부를 포함하고, 상기 소스 드라이브 IC들의 숫자가 상기 포트들의 숫자보다 작거나 같은 경우, 상기 포트들 각각은 상기 소스 드라이브 IC들 각각과 1대1로 연결되며, 상기 소스 드라이브 IC들의 숫자가 상기 포트들의 숫자보다 큰 경우, 상기 포트들 각각은 적어도 두 개 이상의 상기 소스 드라이브 IC들과 연결되는 것을 특징으로 한다.
상술한 기술적 과제를 달성하기 위한 본 발명에 따른 타이밍 컨트롤러 구동방법은, 타이밍 컨트롤러의 포트에 두 개 이상의 소스 드라이브 IC들이 연결되어 있는 경우, 상기 타이밍 컨트롤러가 상기 하나의 포트에 연결된 소스 드라이브 IC들을 식별하기 위한 선택신호들을 생성하는 단계; 상기 타이밍 컨트롤러가 상기 하나의 포트에 연결된 소스 드라이브 IC들로 전송될 영상데이터 그룹들을 생성하는 단계; 및 상기 타이밍 컨트롤러가, 상기 영상데이터 그룹들의 사이마다에, 상기 선택신호들을 삽입하여, 상기 포트를 통해 출력하는 단계를 포함한다.
상술한 기술적 과제를 달성하기 위한 본 발명에 따른 액정표시장치는, 타이밍 컨트롤러, 게이트라인과 데이터라인이 교차되는 영역마다 픽셀이 형성되어 있는 패널; 상기 타이밍 컨트롤러의 제어에 의해 상기 게이트라인들을 순차적으로 구동하기 위한 게이트 드라이브 IC; 및 상기 타이밍 컨트롤러의 상기 포트들 각각에 적어도 두 개 이상씩 연결되어 있는 소스 드라이브 IC들을 포함한다.
상술한 기술적 과제를 달성하기 위한 본 발명에 따른 또 다른 액정표시장치는, 상기 타이밍 컨트롤러; 게이트라인과 데이터라인이 교차되는 영역마다 픽셀이 형성되어 있는 패널; 상기 타이밍 컨트롤러의 제어에 의해 상기 게이트라인들을 순차적으로 구동하기 위한 게이트 드라이브 IC; 및 상기 타이밍 컨트롤러의 상기 포트들 각각과 1대1로 연결되어 있는 적어도 하나 이상의 소스 드라이브 IC들을 포함한다.
본 발명에 의하면, DRD 방식을 위해 개발되었던 EPI 방식을 이용한 타이밍 컨트롤러가, Non-DRD 방식을 이용하는 액정표시장치에 그대로 이용될 수 있다. 즉, DRD 방식을 위해 개발되었던 EPI 방식을 이용한 타이밍 컨트롤러는, DRD 방식을 이용한 액정표시장치 및 Non-DRD 방식을 이용한 액정표시장치 모두에 공통적으로 이용될 수 있다.
또한, 본 발명에 의하면, 타이밍 컨트롤러의 포트 수가, mini-LVDS 방식에 적용되는 종래의 타이밍 컨트롤러의 포트 수보다 적기 때문에, 인쇄회로기판의 사이즈가 감소될 수 있으며, 포트 수 감소에 의해 타이밍 컨트롤러의 제조 비용이 감소하고, 타이밍 컨트롤러 제조 공정 및 타이밍 컨트롤러의 장착 공정이 단순화될 수 있다.
도 1은 종래의 액정표시장의 구성을 나타낸 예시도.
도 2는 종래의 EPI 방식을 설명하기 위한 예시도.
도 3은 본 발명에 따른 타이밍 컨트롤러의 구성을 나타낸 예시도.
도 4는 본 발명에 따른 액정표시장치의 구성을 나타낸 예시도로서, EPI 방식을 이용하고 있는 액정표시장치의 구성을 나타낸 예시도.
도 5는 본 발명의 제1실시예에 따른 액정표시장치에 적용되는 타이밍 컨트롤러와 소스 드라이브 IC들을 나타낸 예시도.
도 6은 본 발명의 제1실시예에 따른 액정표시장치에 적용되는 데이터 패킷의 구성을 나타낸 예시도.
도 7은 본 발명의 제2실시예에 따른 액정표시장치에 적용되는 타이밍 컨트롤러와 소스 드라이브 IC들을 나타낸 예시도.
이하, 첨부된 도면을 참조하여 본 발명의 실시 예에 대해 상세히 설명한다.
도 3은 본 발명에 따른 타이밍 컨트롤러의 구성을 나타낸 예시도이다.
본 발명에 따른 타이밍 컨트롤러(400)는, 도 3에 도시된 바와 같이, 외부시스템으로부터 타이밍 신호와 입력영상데이터를 수신하는 수신부(410), 상기 타이밍 신호를 이용하여 제어신호를 생성하기 위한 제어신호 생성부(420), 패널에 맞게 정렬된 영상데이터들을 출력하기 위한 데이터 정렬부(430) 및 상기 입력영상데이터와 상기 제어신호를 복수의 소스 드라이브 IC들로 전송하기 위해 복수의 포트들(P1 내지 Pn)로 형성된 송신부(440)를 포함한다.
여기서, 상기 소스 드라이브 IC들의 숫자가 상기 포트들의 숫자(n)보다 작거나 같은 경우, 상기 포트들 각각은 상기 소스 드라이브 IC들 각각과 1대1로 연결될 수 있다.
또한, 상기 소스 드라이브 IC들의 숫자가 상기 포트들의 숫자(n)보다 큰 경우, 상기 포트들 각각은 적어도 두 개 이상의 상기 소스 드라이브 IC들과 연결될 수 있다.
우선, 상기 수신부(410)는 상기 외부 시스템으로부터 상기 입력영상데이터 및 상기 타이밍 신호를 수신하여, 상기 입력영상데이터를 상기 데이터 정렬부(420)로 전송하는 기능을 수행한다. 상기 수신부(410)를 통해 수신된 상기 타이밍 신호는 상기 수신부(410)로부터 상기 제어신호 생성부(420)로 직접 전송될 수도 있으나, 상기 데이터 정렬부(420)를 거쳐 상기 제어신호 생성부(420)로 전성될 수 있다.
다음, 상기 제어신호 생성부(420)는 상기 수신부(410)로부터 수신된 타이밍 신호들을 이용하여, 상기 게이트 구동부(200)의 타이밍을 제어할 게이트 제어신호 및 상기 데이터 구동부(300)의 타이밍을 제어할 게이트 제어신호를 생성한다.
특히, 상기 제어신호 생성부(420)는, 상기 포트가 두 개 이상의 소스 드라이브 IC들과 연결되어 있는 경우, 상기 영상데이터 그룹이 수신될 소스 드라이브 IC들을 식별하기 위해, 상기 소스 드라이브 IC들별로 전송될 영상데이터 그룹들의 사이에 사이에 삽입될 선택신호들을 생성할 수 있다.
상기 영상데이터 그룹은, 각각의 소스 드라이브 IC들로 전송될 영상데이터들의 묶음을 말한다.
상기 선택신호는, 상기 하나의 포트에 연결되어 있는 두 개 이상의 소스 드라이브 IC들을 서로 구분하기 위한 신호를 말한다.
즉, 상기 제어신호 생성부(420)는, 제1소스 드라이브 IC로 전송될 제1영상데이터 그룹과 매칭될 제1선택신호(SEL1)를 생성한다. 동일한 방법으로, 상기 제어신호 생성부(420)는, 제2소스 드라이브 IC 내지 제n소스 드라이브 IC로 전송될 제2선택신호(SEL2) 내지 제n선택신호(SEL3)를 생성한다.
다음, 상기 데이터 정렬부(430)는, 상기 수신부(410)를 통해 수신된 상기 입력영상데이터를 패널의 크기 및 구조에 맞게 정렬하여, 정렬된 영상데이터들을 출력한다.
마지막으로, 상기 송신부(440)는, 상기 입력영상데이터와 상기 제어신호를 복수의 소스 드라이브 IC들로 전송하기 위해 복수의 포트들(P1 내지 Pn)로 형성된 다.
상기 송신부(440)는, 상기 하나의 포트가, 상기 소스 드라이브 IC와 1대1로 연결된 경우에는, 상기 데이터 정렬부(430)에서 전송된, 상기 포트에 연결되는 소스 드라이브 IC로 전송될 영상데이터들을, 상기 포트를 통해 출력한다. 즉, 상기 송신부(440)는, 하나의 포트에 하나의 소스 드라이브 IC가 연결되어 있는 경우에는, 상기 포트에 연결되어 있는 소스 드라이브 IC로 전송될 영상데이터들만을 상기 포트를 통해 상기 소스 드라이브 IC로 출력한다.
상기 송신부(440)는, 상기 하나의 포트가 두 개 이상의 소스 드라이브 IC들과 연결된 경우에는, 상기 데이터 정렬부(430)에서 전송된, 상기 포트에 연결되는 소스 드라이브 IC들로 전송될 영상데이터들을, 상기 포트를 통해 출력한다. 즉, 상기 송신부(440)는, 하나의 포트에 하나의 소스 드라이브 IC가 연결되어 있는 경우에는, 상기 하나의 포트에 연결되어 있는 소스 드라이브 IC들로 전송될 모든 영상데이터들을 상기 포트를 통해 출력한다.
이때, 상기 송신부(440)는, 상기 소스 드라이브 IC들별로 전송될 영상데이터 그룹들의 사이에, 상기 영상데이터 그룹이 수신될 소스 드라이브 IC들을 식별하기 위해, 상기 제어신호 생성부(420)에서 전송된 선택신호들을 삽입하여, 상기 포트를 통해 출력한다.
즉, 상기 하나의 포트가 두 개 이상의 소스 드라이브 IC들과 연결된 경우, 상기 제어신호 생성부(420)는, 상기 영상데이터 그룹이 수신될 소스 드라이브 IC들을 식별하기 위해, 상기 소스 드라이브 IC들별로 전송될 영상데이터 그룹들의 사이에 사이에 삽입될 선택신호들을 생성하여 상기 송신부(440)로 전송한다.
상기 송신부(440)는 상기 선택신호들과, 상기 하나의 포트에 연결되어 있는 소스 드라이브 IC들로 전송될 영상데이터들이 수신되면, 상기 선택신호들 중 제1선택신호를 선택하여 출력한 후, 상기 제1선택신호와 매칭되어 있는 제1소스 드라이브 IC로 전송될 제1영상데이터 그룹을 출력한다. 다음, 상기 송신부(440)는, 상기 선택신호들 중 제2선택신호를 선택하여 출력한 후, 상기 제2선택신호와 매칭되어 있는 제2소스 드라이브 IC로 전송될 제2영상데이터 그룹을 출력한다. 동일한 방법으로, 상기 송신부(440)는, 어느 하나의 선택신호를 선택하여 출력한 후, 출력된 상기 선택신호와 매칭되어 있는 소스 드라이브 IC로 전송될 영상데이터 그룹을 출력한다.
한편, 상기 포트가 두 개 이상의 소스 드라이브 IC들과 연결된 경우의 상기 송신부(440)의 구동주파수는, 상기 포트가 상기 소스 드라이브 IC와 1대1로 연결된 경우의 상기 송신부의 구동주파수보다, 상기 하나의 포트에 연결되어 있는 상기 소스 드라이브 IC들의 수에 해당되는 배수만큼 크도록 설정된다.
예를 들어, 상기 포트에 하나의 소스 드라이브 IC가 연결되어 있는 경우, 상기 송신부(440)가 상기 소스 드라이브 IC로 영상데이터들을 전송하기 위해, 100Hz로 구동될 때, 상기 포트에 두 개의 소스 드라이브 IC들이 연결되어, 제1선택신호, 제1영상데이터 그룹, 제2선택신호 및 제2영상데이터 그룹이 출력되는 경우의 상기 송신부(440)의 구동주파수는, 상기 100Hz의 2배인 200Hz로 구동된다.
동일한 방법으로, 상기 포트에 세 개의 소스 드라이브 IC들이 연결되어, 제1선택신호, 제1영상데이터 그룹, 제2선택신호, 제2영상데이터 그룹, 제3선택신호 및 제3영상데이터 그룹이 출력되는 경우의 상기 송신부(440)의 구동주파수는, 상기 100Hz의 3배인 300Hz로 구동된다.
상기한 바와 같이 구성되어 있는 상기 타이밍 컨트롤러(400)의 상기 포트에 하나의 소스 드라이브 IC가 연결되어 있는 경우의, 상기 타이밍 컨트롤러의 구동 방법은 종래와 동일하다.
상기한 바와 같이 구성되어 있는 상기 타이밍 컨트롤러(400)의 상기 포트에 두 개 이상의 소스 드라이브 IC들이 연결되어 있는 경우의, 상기 타이밍 컨트롤러의 구동방법은 다음과 같다.
우선, 상기한 바와 같이, 타이밍 컨트롤러(400)의 포트에 두 개 이상의 소스 드라이브 IC들이 연결되어 있는 경우, 상기 타이밍 컨트롤러는, 상기 하나의 포트에 연결된 소스 드라이브 IC들을 식별하기 위한 선택신호들을 생성한다. 상기 선택신호들은, 상기 제어신호 생성부(420)에서 생성된다.
다음, 상기 타이밍 컨트롤러(400)가 상기 하나의 포트에 연결된 소스 드라이브 IC들로 전송될 영상데이터 그룹들을 생성한다. 상기 영상데이터 그룹들은, 상기 데이터 정렬부(430)에서 생성된다.
여기서, 상기 영상데이터 그룹은 어느 하나의 소스 드라이브 IC로 전송될 영상데이터들의 묶음을 말한다. 상기 영상데이터 그룹은 설명의 편의를 위해 정의된 용어로서, 상기 영상데이터 그룹 생성을 위한 특별한 과정이 수행되는 것은 아니다. 즉, 상기 데이터 정렬부가 생성한 영상데이터들 중 어느 하나의 소스 드라이브 IC로 전송될 영상데이터들이, 하나의 영상데이터 그룹으로 정의될 수 있다.
마지막으로, 상기 타이밍 컨트롤러(400)는, 상기 영상데이터 그룹들의 사이 마다에, 상기 선택신호들을 삽입하여, 상기 포트를 통해 출력한다.
즉, 상기 송신부(440)는 상기한 바와 같이, 제1선택신호, 제1영상데이터 그룹, 제n선택신호 및 제n영상데이터 그룹의 순서로, 상기 정보들을 하나의 포트를 통해 출력한다.
도 4는 본 발명에 따른 액정표시장치의 구성을 나타낸 예시도로서, EPI 방식을 이용하고 있는 액정표시장치의 구성을 나타낸 예시도이다.
EPI(Embedded Clock Point-Point Interface) 방식을 이용하고 있는 본 발명에 따른 액정표시장치는, 도 4에 도시된 바와 같이, 도 3을 참조하여 설명된 상기 타이밍 컨트롤러(400), 게이트라인과 데이터라인이 교차되는 영역마다 픽셀이 형성되어 있는 패널(100), 상기 타이밍 컨트롤러의 제어에 의해 상기 게이트라인들을 순차적으로 구동하기 위한 게이트 드라이브 IC(200) 및 상기 타이밍 컨트롤러의 상기 포트들 각각과 1대1로 연결되어 있는 적어도 하나 이상의 소스 드라이브 IC(300)들을 포함한다.
특히, 도 5에서는 8개의 소스 드라이브 IC들(SDIC#1~SDIC#8)(300) 및 4개의 게이트 드라이브 IC들(GDIC#1~GDIC#4)(200)이 구비되어 있는 액정표시장치가, 본 발명의 일예로서 도시되어 있다. 또한, 도 5에 도시된 액정표시장치에는, 상기 타이밍 컨트롤러(400)의 하나의 포트에 두 개의 소스 드라이브 IC(300)가 연결되어 있다. 이러한 형태의 액정표시장치는 본 발명의 제1실시예에 대한 것으로서, 본 발명의 제1실시예에 대한 구체적인 설명은 도 5 및 도 6을 참조하여 설명된다.
우선, 상기 패널(100)은 두 장의 유리기판으로 구성되며, 두 장의 유리기판 사이에는 액정이 주입된다. 상기 패널(100)의 데이터라인들(DL)과 게이트라인들(GL)의 교차부에는 픽셀이 형성되며, 각 픽셀에 구비된 박막트랜지스터(TFT)는, 상기 게이트 드라이브 IC(200)로부터 인가되는 스캔펄스에 응답하여, 상기 소스 드라이브 IC(300)로부터 인가되는 데이터전압을 각 픽셀에 구비된 픽셀전극에 공급한다.
다음, 상기 게이트 드라이브 IC(200)는 상기 타이밍 컨트롤러(400)로부터 입력되는 게이트 스타트 펄스(GSP)에 응답하여 순차적으로 스캔펄스를 발생하는 쉬프트 레지스터와, 상기 스캔펄스의 전압을 상기 액정의 구동에 적합한 레벨로 쉬프트 시키기 위한 레벨 쉬프터 등으로 구성된다. 그러나, 상기 게이트 드라이브 IC(200)가 상기 패널에 실장되어 있는 게이트 인 패널(GIP) 타입인 경우, 상기 게이트 드라이브 IC(200)는 상기 타이밍 컨트롤러(400)에서 발생되는 게이트 스타트신호(VST) 및 게이트 클럭(GCLK) 등과 같은 게이트 제어신호들에 의해 구동될 수 있다. 게이트 드라이브 IC(200)는 패널의 크기 및 특성에 따라 하나 이상 구비될 수 있으며, 도 4에는 그 일예로서, 4개의 게이트 드라이브 IC(200)가 형성되어 있는 액정표시장치가 도시되어 있다.
다음, 타이밍 컨트롤러(400)는 상기에서 도 3을 참조하여 설명된 바와 같이, 상기 수신부(410), 상기 제어신호 생성부(420), 상기 데이터 정렬부(430) 및 상기 송신부(440)를 포함하며, 상기한 바와 같은 기능을 수행하고 있다.
상기 기능들 이외에도, 상기 타이밍 컨트롤러(400)는, 상기 외부 시스템으로부터, 수직/수평 동기신호(Vsync, Hsync), 외부 데이터 인에이블 신호(Data Enable, DE), 도트 클럭(CLK) 등의 외부 타이밍신호를 입력받아, 상기 소스 드라이브 IC들(SDIC#1~SDIC#8)(300)과 게이트 드라이브 IC들(GDIC#1~GDIC#4)(200)의 동작 타이밍을 제어하기 위한 제어신호들을 발생한다.
상기 타이밍 컨트롤러(400)는, EPI 방식으로 상기 소스 드라이브 IC들(SDIC#1~SDIC#8)에 접속되어 있기 때문에, 상기 타이밍 컨트롤러(400)는 소스 드라이브 IC들(SDIC#1~SDIC#8)을 초기화하기 위한 프리앰블 신호(Preamble signal)와 데이터 제어신호를 포함한 소스 컨트롤 데이터 패킷, 클럭, 영상 데이터 패킷 등을 하나의 데이터 배선쌍을 통해 상기 소스 드라이브 IC들(SDIC#1~SDIC#8)(300)에 전송한다.
상기 타이밍 컨트롤러(400)의 상기 제어신호 생성부(420)에서 생성되는 게이트 제어신호(GCS)는 게이트 스타트 펄스(Gate Start Pulse : GSP), 게이트 쉬프트 클럭(Gate Shift Clock : GSC), 게이트 출력 인에이블신호(Gate Output Enable : GOE) 등을 포함한다.
상기 타이밍 컨트롤러(400)의 상기 제어신호 생성부(420)에서 생성되는 데이터 제어신호(DCS)는, 프리엠블 신호(Pre-amble)를 전송하는 시간과 영상 데이터 패킷을 전송하는 시간 사이의 시간 동안 데이터 배선쌍을 통해, 상기 소스 드라이브 IC들(SDIC#1~SDIC#8)에 전송된다. 상기 데이터 제어신호(DCS)는 극성제어 관련 컨트롤 데이터와, 소스 출력 관련 컨트롤 데이터 등을 포함한다.
상기 극성제어 관련 컨트롤 데이터는 상기 소스 드라이브 IC들(SDIC#1~SDIC#8) 내에서 생성되는 펄스 형태의 극성제어신호(Polarity control signal : POL)를 제어하기 위한 제어정보를 포함한다. 상기 소스 출력 관련 컨트롤 데이터는 상기 소스 드라이브 IC들 내에서 생성되는 펄스 형태의 소스 출력 인에이블신호(Source Output Enable Signal, SOE)를 생성, 복원 또는 제어하기 위한 제어정보를 포함한다.
마지막으로, 상기 소스 드라이브 IC들(SDIC#1~SDIC#8)(300)은 상기 데이터 배선쌍을 통해 상기 타이밍 컨트롤러(400)로부터 공급되는 프리앰블 신호(Pre-amble)에 따라, 출력 주파수와 위상을 고정(Locking)한다. 출력 주파수와 위상이 고정된 후, 상기 소스 드라이브 IC들(SDIC#1~SDIC#8)은 상기 데이터 배선쌍을 통해 디지털 비트 스트림으로 입력되는 영상 데이터 패킷으로부터 직렬 클럭을 복원한다. 상기 소스 드라이브 IC들(SDIC#1~SDIC#8)(300)은 소스 컨트롤 데이터 패킷을 이용하여 극성제어신호(POL)와 소스 출력 인에이블신호(SOE)를 출력한다.
상기 소스 드라이브 IC들(SDIC#1~SDIC#8)은 상기 데이터 배선쌍을 통해 입력되는 영상 데이터 패킷으로부터 클럭을 복원하여 데이터 샘플링을 위한 직렬 클럭을 발생하고, 그 직렬 클럭에 따라 직렬로 입력되는 영상 데이터를 샘플링한다.
상기 소스 드라이브 IC들(SDIC#1~SDIC#8)은 순차적으로 샘플링한 영상 데이터들을 병렬 체계로 변환한 후에, 극성제어신호(POL)에 응답하여, 영상 데이터들을 정극성/부극성의 데이터 전압으로 변환하고, 변환된 데이터 전압을 소스 출력 인에이블신호(SOE)에 응답하여 데이터라인들(DL)에 공급한다.
이하에서는, 상기와 같이 구성된 본 발명에 따른 액정표시장치가 각 실시예별로 설명된다.
도 5는 본 발명의 제1실시예에 따른 액정표시장치에 적용되는 타이밍 컨트롤러와 소스 드라이브 IC들을 나타낸 예시도로서, 도 4에 도시된 액정표시장치에서 상기 타이밍 컨트롤러(400)와 상기 소스 드라이브 IC(300)들만을 구체적으로 나타낸 것이다. 도 6은 본 발명의 제1실시예에 따른 액정표시장치에 적용되는 데이터 패킷의 구성을 나타낸 예시도이다.
본 발명의 제1실시예에 따른 액정표시장치는, 도 5에 도시된 바와 같이, 타이밍 컨트롤러(400), 게이트라인과 데이터라인이 교차되는 영역마다 픽셀이 형성되어 있는 패널(100), 상기 타이밍 컨트롤러의 제어에 의해 상기 게이트라인들을 순차적으로 구동하기 위한 게이트 드라이브 IC(300) 및 상기 타이밍 컨트롤러(400)의 상기 포트들 각각에 적어도 두 개 이상씩 연결되어 있는 소스 드라이브 IC(300)들을 포함한다. 즉, 본 발명의 제1실시예에 따른 액정표시장치는, 도 5에 도시된 바와 같이, 상기 타이밍 컨트롤러(400)의 상기 송신부(440)를 구성하는 상기 포트들 각각에 두 개 이상의 소스 드라이브 IC(300)들이 연결되어 있다.
상기 패널(100), 상기 게이트 드라이브 IC(200), 상기 소스 드라이브 IC(300) 및 상기 타이밍 컨트롤러(400)의 구성 및 기능은 상기에서 도 3 및 도 4를 참조하여 설명된 상기 패널, 상기 게이트 드라이브 IC, 상기 소스 드라이브 IC 및 상기 타이밍 컨트롤러의 구성 및 기능과 동일하므로 그에 대한 상세한 설명은 생략되며, 상기 타이밍 컨트롤러의 기능에 대해 중점적으로 설명된다.
상기 타이밍 컨트롤러(400)는, 상기 도 3 및 도 4를 참조하여 설명된 구성 및 기능을 수행한다.
즉, 상기 타이밍 컨트롤러(400)에 형성된 상기 포트에는 하나의 소스 드라이브 IC들이 연결될 수도 있으며, 두 개 이상의 소스 드라이브 IC(300)들이 연결될 수도 있다. 이 중, 본 발명의 제1실시예에서는 상기 하나의 포트에 두 개 이상의 소스 드라이브 IC(300)들이 연결되어 있다.
본 발명의 제1실시예로서, 도 5에 도시된 액정표시장치에는, 8개의 소스 드라이브 IC(300)들이 형성되어 있으나, 소스 드라이브 IC(300)의 숫자는 다양하게 설정될 수 있다.
그러나, 본 발명의 제2실시예로서 도 7에 도시된 액정표시장치와의 비교를 위해, 이하에서는 8개의 소스 드라이브 IC(300)들이 형성되어 있는 액정표시장치가 본 발명의 제1실시예로서 설명된다.
즉, 도 7에 도시된 타이밍 컨트롤러(400)의 상기 송신부(440)는, 4개의 포트들(P1, P2, P3, P4)를 가지고 있으며, 상기 4개의 포트들 각각은 두 개의 소스 드라이브 IC들과 연결되어 있다.
제1포트(P1)는 제1소스 드라이브 IC(SDIC#1) 및 제2소스 드라이브 IC(SDIC#2)와 연결되고 있고, 제2포트(P2)는 제3소스 드라이브 IC(SDIC#3) 및 제4소스 드라이브 IC(SDIC#4)와 연결되고 있고, 제3포트(P3)는 제5소스 드라이브 IC(SDIC#5) 및 제6소스 드라이브 IC(SDIC#6)와 연결되고 있으며, 제4포트(P4)는 제7소스 드라이브 IC(SDIC#7) 및 제8소스 드라이브 IC(SDIC#8)와 연결되고 있다.
상기 타이밍 컨트롤러(400)는, 도 6에 도시된 바와 같이, 상기 소스 드라이브 IC들별로 전송될 영상데이터 그룹들의 사이에, 상기 영상데이터 그룹이 수신될 소스 드라이브 IC들을 식별하기 위해, 상기 제어신호 생성부(420)에서 전송된 선택신호들을 삽입하여, 상기 각 포트를 통해 출력하다.
즉, 상기 제1포트(P1)로는, 프리엠블 신호(Pre-amble), 각종 제어신호(CTR), 제1선택신호(SEL#1), 제1영상데이터 그룹(Active Data#1), 제2선택신호(SEL#2) 및 제2영상데이터 그룹(Active Data#2)가 순차적으로 출력된다. 여기서, 상기 제어신호는 상기 데이터 제어신호(DCS)가 될 수 있다.
동일한 방법으로, 상기 제2포트(P2)로는, 프리엠블 신호(Pre-amble), 각종 제어신호(CTR), 제3선택신호(SEL#3), 제3영상데이터 그룹(Active Data#1), 제4선택신호(SEL#4) 및 제4영상데이터 그룹(Active Data#4)이 순차적으로 출력되고, 상기 제3포트(P3)로는, 프리엠블 신호(Pre-amble), 각종 제어신호(CTR), 제5선택신호(SEL#5), 제5영상데이터 그룹(Active Data#5), 제6선택신호(SEL#6) 및 제6영상데이터 그룹(Active Data#6)이 순차적으로 출력되며, 상기 제4포트(P4)로는, 프리엠블 신호(Pre-amble), 각종 제어신호(CTR), 제7선택신호(SEL#7), 제7영상데이터 그룹(Active Data#7), 제8선택신호(SEL#8) 및 제8영상데이터 그룹(Active Data#8)이 순차적으로 출력된다.
도 7은 본 발명의 제2실시예에 따른 액정표시장치에 적용되는 타이밍 컨트롤러와 소스 드라이브 IC들을 나타낸 예시도로서, 도 4에 도시된 액정표시장치에서 상기 타이밍 컨트롤러(400)와 상기 소스 드라이브 IC(300)들만을 구체적으로 나타낸 것이다.
본 발명의 제2실시예에 따른 액정표시장치는, 도 7에 도시된 바와 같이, 타이밍 컨트롤러(400), 게이트라인과 데이터라인이 교차되는 영역마다 픽셀이 형성되어 있는 패널(100) 상기 타이밍 컨트롤러의 제어에 의해 상기 게이트라인들을 순차적으로 구동하기 위한 게이트 드라이브 IC(200) 및 상기 타이밍 컨트롤러의 상기 포트들 각각과 1대1로 연결되어 있는 적어도 하나 이상의 소스 드라이브 IC(300)들을 포함한다.
상기 패널(100), 상기 게이트 드라이브 IC(200), 상기 소스 드라이브 IC(300) 및 상기 타이밍 컨트롤러(400)의 구성 및 기능은 상기에서 도 3 및 도 4를 참조하여 설명된 상기 패널, 상기 게이트 드라이브 IC, 상기 소스 드라이브 IC 및 상기 타이밍 컨트롤러의 구성 및 기능과 동일하므로 그에 대한 상세한 설명은 생략된다.
본 발명의 제2실시예에 따른 액정표시장치가, 본 발명의 제1실시예에 따른 액정표시장치와 다른 점은, 상기 타이밍 컨트롤러(400)의 상기 송신부(440)를 구성하는 4개의 포트들(P1 내지 P4) 각각이, 하나의 소스 드라이브 IC(300)와만 연결되어 있다는 것이다.
이 경우, 본 발명의 제2실시예에 따른 액정표시장치는, 일반적인 EPI 방식과 동일한 방법으로 구성되어 동작된다.
즉, 상기 타이밍 컨트롤러(400)는, 상기 포트에 연결되는 소스 드라이브 IC로 전송될 영상데이터들을, 일반적인 EPI 방식을 이용하여, 상기 포트를 통해 출력한다.
그러나, 본 발명의 제2실시예에 따른 액정표시장치에 적용되는 상기 타이밍 컨트롤러(400)는, 본 발명의 제1실시예에 따른 액정표시장치에 적용되는 상기 타이밍 컨트롤러가 그대로 적용될 수 있다.
즉, 본 발명에 따른 상기 타이밍 컨트롤러(400)는, 도 5에 도시된 바와 같은 액정표시장치에 구비되어, Non-DRD 방식으로 구동될 수 있으며, 도 7에 도시된 바와 같은 액정표시장치에 구비되어, DRD 방식으로 구동될 수도 있다.
부연하여 설명하면, 본 발명에 따른 하나의 타이밍 컨트롤러(400)는, Non-DRD 방식의 액정표시장치 및 DRD 방식의 액정표시장치에, 공통적으로 이용될 수 있다.
이 경우, 도 5에 도시된 바와 같이, 상기 하나의 포트에 상기 소스 드라이브 IC(300)가 두 개 이상 연결되어 있는 상기 타이밍 컨트롤러(400)의 구동주파수는, 도 7에 도시된 바와 같이, 상기 하나의 포트가 상기 소스 드라이브 IC와 1대1로 연결된 경우의 타이밍 컨트롤러(400)의 구동주파수보다, 상기 하나의 포트에 연결되어 있는 상기 소스 드라이브 IC들의 수에 해당되는 배수 만큼 크도록 설정된다.
본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.  그러므로, 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
100 : 패널 200 : 게이트 드라이브 IC
300 : 소스 드라이브 IC 400 : 타이밍 컨트롤러

Claims (10)

  1. 외부시스템으로부터 입력영상데이터와 타이밍 신호를 수신하기 위한 수신부;
    상기 타이밍 신호를 이용하여 제어신호를 생성하기 위한 제어신호 생성부;
    패널에 맞게 정렬된 영상데이터들을 출력하기 위한 데이터 정렬부; 및
    상기 입력영상데이터와 상기 제어신호를 복수의 소스 드라이브 IC들로 전송하기 위해 복수의 포트들로 형성된 송신부를 포함하고,
    상기 소스 드라이브 IC들의 숫자가 상기 포트들의 숫자보다 작거나 같은 경우, 상기 포트들 각각은 상기 소스 드라이브 IC들 각각과 1대1로 연결되며,
    상기 소스 드라이브 IC들의 숫자가 상기 포트들의 숫자보다 큰 경우, 상기 포트들 각각은 적어도 두 개 이상의 상기 소스 드라이브 IC들과 연결되고,
    상기 포트들 각각이 적어도 두 개 이상의 상기 소스 드라이브 IC들과 연결된 경우, 상기 포트들 각각은 하나의 데이터 배선쌍을 통해 적어도 두 개 이상의 상기 소스 드라이브 IC들과 연결되고,
    영상데이터 그룹들, 선택신호 및 데이터 제어신호는 상기 포트들 각각으로부터 상기 데이터 배선쌍을 통해 적어도 두 개 이상의 상기 소스 드라이브 IC들로 전송되고,
    상기 영상데이터 그룹은 상기 소스 드라이브 IC들 각각으로 전송될 영상데이터들의 묶음이고,
    상기 선택신호는 상기 포트들 각각에 연결된 소스 드라이브 IC들을 식별하기 위한 신호이며,
    상기 데이터 제어신호는 상기 소스 드라이브 IC들의 동작 타이밍을 제어하기 위한 신호인 것을 특징으로 하는 타이밍 컨트롤러.
  2. 제 1 항에 있어서,
    상기 송신부는,
    상기 포트가 상기 소스 드라이브 IC와 1대1로 연결된 경우에는, 상기 데이터 정렬부에서 전송된, 상기 포트에 연결되는 소스 드라이브 IC로 전송될 영상데이터들을, 상기 포트를 통해 출력하며,
    상기 포트가 두 개 이상의 소스 드라이브 IC들과 연결된 경우에는, 상기 데이터 정렬부에서 전송된, 상기 포트에 연결되는 소스 드라이브 IC들로 전송될 영상데이터들을, 상기 포트를 통해 출력하는 것을 특징으로 하는 타이밍 컨트롤러.
  3. 제 2 항에 있어서,
    상기 송신부는,
    상기 포트가 두 개 이상의 소스 드라이브 IC들과 연결된 경우, 상기 소스 드라이브 IC들별로 전송될 영상데이터 그룹들의 사이에, 상기 영상데이터 그룹이 수신될 소스 드라이브 IC들을 식별하기 위해, 상기 제어신호 생성부에서 전송된 선택신호들을 삽입하여, 상기 포트에 연결되는 소스 드라이브 IC들로 전송될 영상 데이터들을, 상기 포트를 통해 출력하는 것을 특징으로 하는 타이밍 컨트롤러.
  4. 제 1 항에 있어서,
    상기 포트가 두 개 이상의 소스 드라이브 IC들과 연결된 경우의 상기 송신부의 구동주파수는, 상기 포트가 상기 소스 드라이브 IC와 1대1로 연결된 경우의 상기 송신부의 구동주파수보다, 하나의 상기 포트에 연결되어 있는 상기 소스 드라이브 IC들의 수에 해당되는 배수만큼 큰 것을 특징으로 하는 타이밍 컨트롤러.
  5. 타이밍 컨트롤러의 포트에 두 개 이상의 소스 드라이브 IC들이 연결되어 있는 경우, 상기 타이밍 컨트롤러가 하나의 상기 포트에 연결된 소스 드라이브 IC들을 식별하기 위한 선택신호들을 생성하는 단계;
    상기 타이밍 컨트롤러가 하나의 상기 포트에 연결된 소스 드라이브 IC들로 전송될 영상데이터 그룹들을 생성하는 단계; 및
    상기 타이밍 컨트롤러가, 상기 영상데이터 그룹들의 사이마다에, 상기 선택신호들을 삽입하여, 상기 포트를 통해 출력하는 단계를 포함하고,
    상기 포트들 각각은 하나의 데이터 배선쌍을 통해 두 개 이상의 상기 소스 드라이브 IC들과 연결되고,
    상기 영상데이터 그룹들, 상기 선택신호들 및 데이터 제어신호는 상기 포트들 각각으로부터 상기 데이터 배선쌍을 통해 두 개 이상의 상기 소스 드라이브 IC들로 전송되고,
    상기 영상데이터 그룹은 상기 소스 드라이브 IC들 각각으로 전송될 영상데이터들의 묶음이고,
    상기 데이터 제어신호는 상기 소스 드라이브 IC들의 동작 타이밍을 제어하기 위한 신호인 타이밍 컨트롤러 구동방법.
  6. 타이밍 컨트롤러,
    게이트라인과 데이터라인이 교차되는 영역마다 픽셀이 형성되어 있는 패널;
    상기 타이밍 컨트롤러의 제어에 의해 상기 게이트라인들을 순차적으로 구동하기 위한 게이트 드라이브 IC; 및
    상기 타이밍 컨트롤러의 포트들 각각에 적어도 두 개 이상씩 연결되어 있는 소스 드라이브 IC들을 포함하고,
    상기 포트들 각각은 하나의 데이터 배선쌍을 통해 적어도 두 개 이상의 상기 소스 드라이브 IC들과 연결되고,
    영상데이터 그룹들, 선택신호 및 데이터 제어신호는 상기 포트들 각각으로부터 상기 데이터 배선쌍을 통해 적어도 두 개 이상의 상기 소스 드라이브 IC들로 전송되고,
    상기 영상데이터 그룹은 상기 소스 드라이브 IC들 각각으로 전송될 영상데이터들의 묶음이고,
    상기 선택신호는 상기 포트들 각각에 연결된 소스 드라이브 IC들을 식별하기 위한 신호이며,
    상기 데이터 제어신호는 상기 소스 드라이브 IC들의 동작 타이밍을 제어하기 위한 신호인 액정표시장치.
  7. 제 6 항에 있어서,
    상기 타이밍 컨트롤러는,
    상기 소스 드라이브 IC들별로 전송될 영상데이터 그룹들의 사이에, 상기 영상데이터 그룹이 수신될 소스 드라이브 IC들을 식별하기 위해, 제어신호 생성부에서 전송된 선택신호들을 삽입하여, 상기 포트에 연결되는 소스 드라이브 IC들로 전송될 영상 데이터들을, 상기 포트를 통해 출력하는 것을 특징으로 하는 액정표시장치.
  8. 제 6 항에 있어서,
    상기 타이밍 컨트롤러의 구동주파수는,
    상기 포트가 상기 소스 드라이브 IC와 1대1로 연결된 경우의 구동주파수보다, 하나의 상기 포트에 연결되어 있는 상기 소스 드라이브 IC들의 수에 해당되는 배수 만큼 큰 것을 특징으로 하는 액정표시장치.
  9. 제 1 항에 기재되어 있는 상기 타이밍 컨트롤러;
    게이트라인과 데이터라인이 교차되는 영역마다 픽셀이 형성되어 있는 패널;
    상기 타이밍 컨트롤러의 제어에 의해 상기 게이트라인들을 순차적으로 구동하기 위한 게이트 드라이브 IC; 및
    상기 타이밍 컨트롤러의 상기 포트들 각각과 1대1로 연결되어 있는 적어도 하나 이상의 소스 드라이브 IC들을 포함하는 액정표시장치.
  10. 제 9 항에 있어서,
    상기 타이밍 컨트롤러는,
    상기 포트에 연결되는 소스 드라이브 IC로 전송될 영상데이터들을, 상기 포트를 통해 출력하는 것을 특징으로 하는 액정표시장치.
KR1020120146183A 2012-12-14 2012-12-14 타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치 KR102046847B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020120146183A KR102046847B1 (ko) 2012-12-14 2012-12-14 타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치
US14/102,301 US9412342B2 (en) 2012-12-14 2013-12-10 Timing controller, driving method thereof, and liquid crystal display using the same
CN201310665283.7A CN103871381B (zh) 2012-12-14 2013-12-10 时序控制器及其驱动方法和使用该控制器的液晶显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120146183A KR102046847B1 (ko) 2012-12-14 2012-12-14 타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치

Publications (2)

Publication Number Publication Date
KR20140077406A KR20140077406A (ko) 2014-06-24
KR102046847B1 true KR102046847B1 (ko) 2019-11-20

Family

ID=50909854

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120146183A KR102046847B1 (ko) 2012-12-14 2012-12-14 타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치

Country Status (3)

Country Link
US (1) US9412342B2 (ko)
KR (1) KR102046847B1 (ko)
CN (1) CN103871381B (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102105362B1 (ko) * 2013-09-17 2020-04-28 삼성전자주식회사 집적 회로 및 이를 포함하는 이미지 센서
KR102288529B1 (ko) * 2014-12-24 2021-08-10 엘지디스플레이 주식회사 표시장치
CN104575434B (zh) * 2015-02-05 2017-11-10 北京集创北方科技股份有限公司 一种面板内部接口链路配置与方法
CN105304053B (zh) * 2015-11-25 2018-06-29 深圳市华星光电技术有限公司 时序控制芯片内起始信号控制方法、芯片及显示面板
CN105609068B (zh) * 2016-01-04 2017-11-07 京东方科技集团股份有限公司 一种时序控制器、源极驱动ic以及源极驱动方法
CN107507584B (zh) * 2017-08-23 2019-05-10 惠科股份有限公司 显示面板驱动装置
US10643559B2 (en) 2017-08-23 2020-05-05 HKC Corporation Limited Display panel driving apparatus and driving method thereof
CN108257566A (zh) * 2018-01-23 2018-07-06 深圳市华星光电技术有限公司 源极驱动电路及液晶显示驱动电路
US11257446B2 (en) * 2019-08-09 2022-02-22 Sharp Kabushiki Kaisha Liquid crystal display device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100661828B1 (ko) * 2006-03-23 2006-12-27 주식회사 아나패스 직렬화된 멀티레벨 데이터 신호를 전달하기 위한디스플레이, 타이밍 제어부 및 데이터 구동부

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100594539C (zh) 2005-03-31 2010-03-17 奇景光电股份有限公司 源极驱动器
KR100583631B1 (ko) 2005-09-23 2006-05-26 주식회사 아나패스 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로
KR20080036844A (ko) * 2006-10-24 2008-04-29 삼성전자주식회사 타이밍 컨트롤러 및 이를 포함하는 액정 표시 장치
KR100928515B1 (ko) 2008-04-02 2009-11-26 주식회사 동부하이텍 데이터 수신 장치
KR100928516B1 (ko) 2008-04-02 2009-11-26 주식회사 동부하이텍 디스플레이
KR20100047071A (ko) * 2008-10-28 2010-05-07 엘지디스플레이 주식회사 액정표시장치
KR101323703B1 (ko) 2008-12-15 2013-10-30 엘지전자 주식회사 액정표시장치
KR101322119B1 (ko) 2008-12-15 2013-10-25 엘지디스플레이 주식회사 액정표시장치
US20100176749A1 (en) 2009-01-13 2010-07-15 Himax Technologies Limited Liquid crystal display device with clock signal embedded signaling
KR101363136B1 (ko) * 2009-05-15 2014-02-14 엘지디스플레이 주식회사 액정표시장치
KR101611921B1 (ko) * 2010-05-25 2016-04-14 엘지디스플레이 주식회사 영상 표시장치의 구동장치와 그 구동방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100661828B1 (ko) * 2006-03-23 2006-12-27 주식회사 아나패스 직렬화된 멀티레벨 데이터 신호를 전달하기 위한디스플레이, 타이밍 제어부 및 데이터 구동부

Also Published As

Publication number Publication date
CN103871381A (zh) 2014-06-18
US9412342B2 (en) 2016-08-09
US20140168042A1 (en) 2014-06-19
KR20140077406A (ko) 2014-06-24
CN103871381B (zh) 2017-06-30

Similar Documents

Publication Publication Date Title
KR102046847B1 (ko) 타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치
KR102381885B1 (ko) 디스플레이 장치
CN106933405B (zh) 触摸驱动信号发生及触摸驱动装置、显示装置及驱动方法
TWI546785B (zh) 顯示裝置及其驅動方法
CN105047146B (zh) 显示设备
EP3165998B1 (en) Transmit electrode scanning circuit, array substrate and display device
KR101333519B1 (ko) 액정표시장치 및 그 구동 방법
US8564629B2 (en) Liquid crystal display device and driving method thereof
US9524693B2 (en) Display device and method for driving the same
CN101751890A (zh) 液晶显示器及其驱动方法
CN101763831A (zh) 液晶显示器及其驱动方法
KR20040057805A (ko) 커넥터 및 이를 이용한 액정표시장치의 구동장치
KR20120135805A (ko) 표시장치와 그 구동 방법
KR101803575B1 (ko) 표시장치와 그 구동 방법
CN102087839B (zh) 驱动液晶显示设备的装置和方法
KR102288529B1 (ko) 표시장치
KR102019763B1 (ko) 액정표시장치 및 그 구동방법
KR20120068414A (ko) 액정표시장치
KR101629515B1 (ko) 액정표시장치
KR20150075640A (ko) 평판 표시 장치 및 그의 구동 방법
KR101403855B1 (ko) 액정표시장치 및 그 구동방법
KR101981277B1 (ko) 액정표시장치 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant