KR102018189B1 - Apparatus and method for controlling a binning mode of an x-ray detector - Google Patents

Apparatus and method for controlling a binning mode of an x-ray detector Download PDF

Info

Publication number
KR102018189B1
KR102018189B1 KR1020170176080A KR20170176080A KR102018189B1 KR 102018189 B1 KR102018189 B1 KR 102018189B1 KR 1020170176080 A KR1020170176080 A KR 1020170176080A KR 20170176080 A KR20170176080 A KR 20170176080A KR 102018189 B1 KR102018189 B1 KR 102018189B1
Authority
KR
South Korea
Prior art keywords
signal
gate
ray detector
binning mode
control
Prior art date
Application number
KR1020170176080A
Other languages
Korean (ko)
Other versions
KR20190074602A (en
Inventor
박종현
Original Assignee
주식회사 에이치앤아비즈
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 에이치앤아비즈 filed Critical 주식회사 에이치앤아비즈
Priority to KR1020170176080A priority Critical patent/KR102018189B1/en
Publication of KR20190074602A publication Critical patent/KR20190074602A/en
Application granted granted Critical
Publication of KR102018189B1 publication Critical patent/KR102018189B1/en

Links

Images

Classifications

    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61BDIAGNOSIS; SURGERY; IDENTIFICATION
    • A61B6/00Apparatus or devices for radiation diagnosis; Apparatus or devices for radiation diagnosis combined with radiation therapy equipment
    • A61B6/54Control of apparatus or devices for radiation diagnosis

Landscapes

  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Medical Informatics (AREA)
  • Engineering & Computer Science (AREA)
  • Radiology & Medical Imaging (AREA)
  • Molecular Biology (AREA)
  • Biophysics (AREA)
  • Nuclear Medicine, Radiotherapy & Molecular Imaging (AREA)
  • Optics & Photonics (AREA)
  • Pathology (AREA)
  • Physics & Mathematics (AREA)
  • Biomedical Technology (AREA)
  • Heart & Thoracic Surgery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Surgery (AREA)
  • Animal Behavior & Ethology (AREA)
  • General Health & Medical Sciences (AREA)
  • Public Health (AREA)
  • Veterinary Medicine (AREA)
  • Apparatus For Radiation Diagnosis (AREA)
  • Measurement Of Radiation (AREA)

Abstract

본 발명은 엑스레이 디텍터의 비닝 모드 제어방법에 관한 것이다. 상기 방법은 클록신호관리부가 게이트 IC에 클록 신호를 인가하는 단계, 입력신호관리부가 게이트 IC에 입력신호를 인가하는 단계, 및 출력신호관리부가 게이트 IC에 출력제어신호를 인가하는 단계를 포함하고, 상기 입력신호가 하이를 유지하는 기간동안 상기 두 개 이상의 클록신호의 라이징 또는 폴링 에지가 상기 기간에 포함하도록 제어되는 것을 특징으로 한다. The present invention relates to a binning mode control method of an X-ray detector. The method includes a clock signal manager applying a clock signal to the gate IC, an input signal manager applying an input signal to the gate IC, and an output signal manager applying an output control signal to the gate IC, The rising or falling edges of the two or more clock signals are controlled to be included in the period during the period in which the input signal remains high.

Description

엑스레이 디텍터의 비닝 모드 제어장치 및 방법{APPARATUS AND METHOD FOR CONTROLLING A BINNING MODE OF AN X-RAY DETECTOR}{APPARATUS AND METHOD FOR CONTROLLING A BINNING MODE OF AN X-RAY DETECTOR}

본 발명은 엑스레이 디텍터의 비닝 제어장치 및 방법에 관한 것으로 보다 상세하게는 TFT 패널을 이용한 엑스레이 디텍터에서 모든 게이트 IC에서 비닝 모드를 지원할 수 있는 비닝 제어장치 및 방법에 관한 것이다. The present invention relates to a binning control device and method of the X-ray detector, and more particularly to a binning control device and method that can support the binning mode in all the gate IC in the X-ray detector using a TFT panel.

엑스레이 디텍터에서 사용되는 TFT 패널의 경우 포토 다이오드 및 스위칭 트랜지스터로 구성된 수동 픽셀 구조의 픽셀 어레이로 구성되어 있으며 게이트 IC(Gate Integrated Circuit)와 ROIC(Read Out Integrated Circuit)가 반드시 요 구된다. The TFT panel used in the X-ray detector is composed of a pixel array having a passive pixel structure composed of a photo diode and a switching transistor, and a gate IC (gate integrated circuit) and a read out integrated circuit (ROIC) are required.

도 1은 종래의 엑스레이 디텍터에 사용되는 TFT 패널의 구조를 도시한 도면이다.1 is a diagram showing the structure of a TFT panel used in a conventional X-ray detector.

상기 도 1에서, 게이트 IC의 역할은 게이트 IC의 출력과 연결된 열이 속해 있는 모든 TFT의 턴온 또는 턴오프를 제어하고, ROIC는 턴온된 열 속에 속해 있는 포토 다이오드의 전하를 리드아웃(readout)하는 역할을 담당한다.In FIG. 1, the role of the gate IC controls the turn-on or turn-off of all the TFTs to which the column connected to the output of the gate IC belongs, and the ROIC reads out the charge of the photodiode belonging to the turned-on column. Play a role.

비닝(binning)은 리드아웃 동안 CCD 내의 인접한 픽셀의 전하를 합하는 과정으로, 비닝 구동을 위해서는 반드시 게이트 IC에서 비닝 기능이 지원되어야 한다. Binning is the process of summing charges from adjacent pixels in a CCD during readout, and the binning function must be supported at the gate IC for binning driving.

또한 게이트 IC가 비닝 기능을 지원한다고 하더라도 라인 2 또는 라인 4와 같이 주어진 모드에서의 비닝 기능만이 가능하였다.Also, even if the gate IC supports binning, only binning in a given mode, such as line 2 or line 4, was possible.

따라서 기존의 게이트 IC의 비닝 모드는 지원되지 않거나 지원되더라도 특정 모드로 제한되어 제약사항이 많았다. Therefore, the binning mode of the conventional gate IC was limited to a specific mode even if it was not supported or supported, which had many limitations.

본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 게이트 IC가 비닝 모드를 지원하는지 여부에 관계없이 모든 게이트 IC에서 비닝 모드를 지원할 수 있는 엑스레이 디텍터의 비닝 모드 제어장치 및 방법을 제공하는 것을 목적으로 한다. SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and an object of the present invention is to provide a binning mode control apparatus and method for an x-ray detector capable of supporting binning modes in all gate ICs regardless of whether the gate IC supports binning modes. do.

상기 과제를 해결하기 위한 본 발명의 일 양상에 따른 엑스레이 디텍터의 비닝 모드 제어방법은 클록신호관리부가 게이트 IC에 클록 신호를 인가하는 단계, 입력신호관리부가 게이트 IC에 입력신호를 인가하는 단계, 및 출력신호관리부가 게이트 IC에 출력제어신호를 인가하는 단계를 포함하고, 상기 입력신호가 하이를 유지하는 기간동안 상기 두 개 이상의 클록신호의 라이징 또는 폴링 에지가 상기 기간에 포함하도록 제어되는 것을 특징으로 한다. According to an aspect of the present invention, there is provided a binning mode control method of an x-ray detector, the clock signal managing unit applying a clock signal to a gate IC, the input signal managing unit applying an input signal to the gate IC, and And applying an output control signal to a gate IC by an output signal manager, wherein the rising or falling edges of the two or more clock signals are included in the period while the input signal is held high. do.

상기 출력제어신호는 복수의 라인을 동시에 리드아웃하기 위한 게이트 IC 인에이블 신호일 수 있다. The output control signal may be a gate IC enable signal for simultaneously reading out a plurality of lines.

상기 두 개 이상의 클록신호는 TFT 패널의 한 컬럼을 리드아웃하기 위한 한 시퀀스 내에서 생성될 수 있다. The two or more clock signals may be generated in one sequence for reading out one column of the TFT panel.

상기 입력 신호는 STV(Strat Vertical) 신호일 수 있다. The input signal may be a STV signal.

상기 클록 신호는 CPV(Clock Pulse Vertical) 신호일 수 있다. The clock signal may be a clock pulse vertical (CPV) signal.

상기 과제를 해결하기 위한 본 발명의 다른 양상에 따른 엑스레이 디텍터의 비닝 모드 제어장치는 게이트 IC에 클록 신호를 인가하는 클록신호관리부, 상기 게이트 IC에 입력신호를 인가하는 입력신호관리부, 및 상기 게이트 IC에 출력제어신호를 인가하는 출력신호관리부를 포함하고, 상기 입력신호가 하이를 유지하는 기간동안 상기 두 개 이상의 클록신호의 라이징 또는 폴링 에지가 상기 기간에 포함하도록 제어되는 것을 특징으로 한다. According to another aspect of the present invention, there is provided an apparatus for controlling a binning mode of an X-ray detector, the clock signal managing unit applying a clock signal to a gate IC, an input signal managing unit applying an input signal to the gate IC, and the gate IC. And an output signal manager for applying an output control signal to the controller, wherein the output signal manager is controlled to include rising or falling edges of the two or more clock signals in the period while the input signal is held high.

상기 출력제어신호는 복수의 라인을 동시에 리드아웃하기 위한 게이트 IC 인에이블 신호일 수 있다. The output control signal may be a gate IC enable signal for simultaneously reading out a plurality of lines.

상기 두 개 이상의 클록신호는 TFT 패널의 한 컬럼을 리드아웃하기 위한 한 시퀀스 내에서 생성될 수 있다. The two or more clock signals may be generated in one sequence for reading out one column of the TFT panel.

상기 입력 신호는 STV(Strat Vertical) 신호일 수 있다. The input signal may be a STV signal.

상기 클록 신호는 CPV(Clock Pulse Vertical) 신호일 수 있다. The clock signal may be a clock pulse vertical (CPV) signal.

본 발명의 실시예에 따른 엑스레이 디텍터의 비닝 모드 제어방법에 따르면 게이트 IC의 비닝 모드 지원여부에 관계없이 모든 게이트 IC에 대해 자유롭게 비닝 모드를 구현할 수 있다. According to the binning mode control method of the X-ray detector according to an exemplary embodiment of the present invention, binning mode may be freely implemented for all gate ICs regardless of whether the gate IC supports binning mode.

도 1은 종래의 엑스레이 디텍터에 사용되는 TFT 패널의 구조를 도시한 도면이다.
도 2는 비닝모드를 지원하지 않는 종래의 게이트 IC의 구성 및 구동원리를 도시한 도면이다.
도 3은 비닝모드를 지원하는 종래의 게이트 IC의 구성 및 구동원리를 도시한 도면이다.
도 4는 본 발명의 실시예에 따른 엑스레이 디텍터의 비닝 모드 제어방법을 수행하기 위한 장치의 구성도이다.
도 5는 본 발명의 실시예에 따른 엑스레이 디텍터의 비닝 모드 제어방법의 순서도이다.
도 6은 본 발명의 실시예에 따른 엑스레이 디텍터의 비닝 모드 제어방법에 있어서, 게이트 IC의 입출력을 도시한 도면이다.
도 7은 본 발명의 실시예에 따른 엑스레이 디텍터의 비닝 모드 제어방법에 있어서, 포토 다이오드의 전하의 리드아웃 시점을 도시한 도면이다.
1 is a diagram showing the structure of a TFT panel used in a conventional X-ray detector.
2 is a diagram illustrating a configuration and driving principle of a conventional gate IC that does not support the binning mode.
3 is a diagram illustrating the configuration and driving principle of a conventional gate IC supporting the binning mode.
4 is a block diagram of an apparatus for performing a binning mode control method of an X-ray detector according to an exemplary embodiment of the present invention.
5 is a flowchart illustrating a binning mode control method of an X-ray detector according to an exemplary embodiment of the present invention.
6 is a diagram illustrating input and output of a gate IC in the binning mode control method of the X-ray detector according to the exemplary embodiment of the present invention.
7 is a diagram illustrating a readout time point of charge of a photodiode in the binning mode control method of the X-ray detector according to the exemplary embodiment of the present invention.

본 발명의 목적 및 효과, 그리고 그것들을 달성하기 위한 기술적 구성들은 첨부되는 도면과 함께 상세하게 뒤에 설명이 되는 실시 예들을 참조하면 명확해질 것이다. 본 발명을 설명함에 있어서 공지 기능 또는 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략할 것이다. 그리고 뒤에 설명되는 용어들은 본 발명에서의 구조, 역할 및 기능 등을 고려하여 정의된 용어들로서 이는 사용자, 운용자의 의도 또는 관례 등에 따라 달라질 수 있다.Objects and effects of the present invention, and technical configurations for achieving them will be apparent with reference to the embodiments described later in detail in conjunction with the accompanying drawings. In describing the present invention, when it is determined that a detailed description of a known function or configuration may unnecessarily obscure the subject matter of the present invention, the detailed description thereof will be omitted. The terms to be described later are terms defined in consideration of structures, roles, functions, and the like in the present invention, which may vary according to intentions or customs of users and operators.

그러나 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있다. 단지 본 실시 예들은 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 오로지 특허청구범위에 기재된 청구항의 범주에 의하여 정의될 뿐이다. 그러므로 그 정의는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다.However, the present invention is not limited to the embodiments disclosed below but may be implemented in various forms. The present embodiments are merely provided to complete the disclosure of the present invention, and to fully inform the scope of the invention to those skilled in the art, and the present invention is described only in the claims. It is only defined by the scope of the claims. Therefore, the definition should be made based on the contents throughout the specification.

명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.Throughout the specification, when a part is said to "include" a certain component, it means that it can further include other components, without excluding other components unless specifically stated otherwise.

한편, 본 발명의 실시 예에 있어서, 각 구성요소들, 기능 블록들 또는 수단들은 하나 또는 그 이상의 하부 구성요소로 구성될 수 있으며, 각 구성요소들이 수행하는 전기, 전자, 기계적 기능들은 전자회로, 집적회로, ASIC(Application Specific Integrated Circuit) 등 공지된 다양한 소자들 또는 기계적 요소들로 구현될 수 있으며, 각각 별개로 구현되거나 2 이상이 하나로 통합되어 구현될 수도 있다.On the other hand, in an embodiment of the present invention, each of the components, functional blocks or means may be composed of one or more sub-components, the electrical, electronic, mechanical functions performed by each component is an electronic circuit, It may be implemented by various known elements or mechanical elements such as an integrated circuit, an application specific integrated circuit (ASIC), or may be implemented separately, or two or more may be integrated into one.

또한 첨부된 블록도의 각 블록과 흐름도의 각 단계의 조합들은 컴퓨터 프로그램 인스트럭션들에 의해 수행될 수도 있다. 이들 컴퓨터 프로그램 인스트럭션들은 범용 컴퓨터, 특수용 컴퓨터, 휴대용 노트북 컴퓨터, 네트워크 컴퓨터 등 기타 프로그램 가능한 데이터 프로세싱 장비의 프로세서에 탑재될 수 있으므로, 컴퓨터 장치 또는 기타 프로그램 가능한 데이터 프로세싱 장비의 프로세서를 통해 수행되는 그 인스트럭션들이 아래에서 설명할 블록도의 각 블록 또는 흐름도의 각 단계에서 설명된 기능들을 수행하는 수단을 생성하게 된다. 이들 컴퓨터 프로그램 인스트럭션들은 특정 방식으로 기능을 구현하기 위해 컴퓨터 장치 또는 기타 프로그램 가능한 데이터 프로세싱 장비를 지향할 수 있는 컴퓨터 장치에 이용 가능한 메모리 또는 컴퓨터 판독 가능 메모리에 저장되는 것도 가능하므로, 블록도의 각 블록 또는 흐름도 각 단계에서 설명된 기능을 수행하는 인스트럭션 수단을 내포하는 제조물을 생산하는 것도 가능하다. 컴퓨터 프로그램 인스트럭션들은 컴퓨터 장치 또는 기타 프로그램 가능한 데이터 프로세싱 장비 상에 탑재되는 것도 가능하므로, 컴퓨터 장치 또는 기타 프로그램 가능한 데이터 프로세싱 장비 상에서 일련의 동작 단계들이 수행되기 위한 프로세스를 생성하여 블록도의 각 블록 및 흐름도의 각 단계에서 설명된 기능들을 실행하기 위한 단계들을 제공하는 것도 가능하다.Combinations of each block in the accompanying block diagram and in each step of the flowchart may also be performed by computer program instructions. These computer program instructions may be mounted on a processor of a general purpose computer, a special purpose computer, a portable notebook computer, a network computer, or other programmable data processing equipment, such that the instructions executed by the processor of the computer device or other programmable data processing equipment may be used. It will create means for performing the functions described in each block of the block diagram or flow diagram described below. These computer program instructions may also be stored in a memory or computer readable memory available to a computer device capable of directing the computer device or other programmable data processing equipment to implement functionality in a particular manner, so that each block in the block diagram Alternatively, it is also possible to produce an article containing instruction means for performing the functions described in each step of the flowchart. Computer program instructions may also be mounted on a computer device or other programmable data processing equipment, thereby creating a process for performing a series of operational steps on the computer device or other programmable data processing equipment, so that each block and flowchart in the block diagram. It is also possible to provide steps for executing the functions described in each step of.

또한, 각 블록 또는 각 단계는 특정된 논리적 기능(들)을 실행하기 위한 하나 이상의 실행 가능한 인스트럭션들을 포함하는 모듈, 세그먼트 또는 코드의 일부를 나타낼 수 있다. 또, 몇 가지 대체 실시예들에서는 블록들 또는 단계들에서 언급된 기능들이 순서를 벗어나서 발생하는 것도 가능함을 주목해야 한다. 예컨대, 잇달아 도시되어 있는 두 개의 블록들 또는 단계들은 사실 실질적으로 동시에 수행되는 것도 가능하고 또는 그 블록들 또는 단계들이 때때로 해당하는 기능에 따라 역순으로 수행되는 것도 가능하다.In addition, each block or step may represent a portion of a module, segment or code that includes one or more executable instructions for executing a specified logical function (s). It should also be noted that in some alternative embodiments, the functions noted in the blocks or steps may occur out of order. For example, the two blocks or steps shown in succession may in fact be executed substantially concurrently or the blocks or steps may sometimes be performed in the reverse order, depending on the functionality involved.

이하에서는 첨부한 도면을 참조하며, 본 발명의 실시예에 따른 엑스레이 디텍터의 비닝 모드 제어방법을 보다 상세하게 설명하기로 한다. Hereinafter, with reference to the accompanying drawings, it will be described in detail the binning mode control method of the X-ray detector according to an embodiment of the present invention.

도 2는 비닝모드를 지원하지 않는 종래의 게이트 IC의 구성 및 구동원리를 도시한 도면이다.2 is a diagram illustrating a configuration and driving principle of a conventional gate IC that does not support the binning mode.

상기 도 2에 도시된 바와 같이, 종래의 게이트 IC(100)는 복수의 D플립플롭 으로 구성되어 있으며 입력신호인 STV(Start Vertical) 신호는 첫 번째 D플립플롭의 입력으로, CPV(Clock Pulse Vertical)는 모든 D플립플롭의 클록으로 연결된다.As shown in FIG. 2, the conventional gate IC 100 includes a plurality of D flip-flops, and an STV (Start Vertical) signal, which is an input signal, is an input of the first D flip-flop and is a CPV (Clock Pulse Vertical). ) Is connected to the clock of all D flip-flops.

N번째 D플립플롭의 Q 출력은 (N+1)번째 D플립플롭의 D입력으로 연결되어 N개의 D플립플롭은 체인 형태로 서로 연결된다. D플립플롭의 동작 원리에 따라 N번째 D플립플롭은 N번째 CPV의 상승엣지에서 (N-1)번째 D플립플롭의 Q 출력을 래치하여 (N+1)번째 CPV의 상승 엣지까지 Q 출력을 유지한다.The Q output of the Nth D flip flop is connected to the D input of the (N + 1) th D flip flop, and the N D flip flops are connected to each other in a chain form. According to the operating principle of the D flip-flop, the N-th D flip-flop latches the Q output of the (N-1) -th D flip-flop to the rising edge of the (N + 1) -th CPV by rising the edge of the N-th CPV. Keep it.

복수의 열이 평행하게 배열된 TFT 패널의 각 라인은 순차적으로 턴온 및 턴오프되어 포토 다이오드들의 전하는 리드 아웃 된다. Each line of the TFT panel in which a plurality of columns are arranged in parallel is sequentially turned on and off so that the charges of the photodiodes are read out.

한편, 도 3은 비닝모드를 지원하는 종래의 게이트 IC의 구성 및 구동원리를 도시한 도면이다.On the other hand, Figure 3 is a diagram showing the configuration and driving principle of a conventional gate IC supporting the binning mode.

케이트 IC 제조사에 따라 2 라인 또는 4 라인 비닝모드가 지원되며 제한된 비닝모드 내에서 비닝구동이 가능하다. 이러한 제한된 비닝 내에서의 비닝 구동은 아래 도 3에 도시된 바와 같이, 게이트 IC(100)에 의해 2 라인 비닝 구동에 대한 예로서 홀수 또는 짝수 라인이 스킵되는 형태로 비닝 구동이 이루어진다.Two or four-line binning modes are supported, depending on the manufacturer of the Kate IC, and binning can be performed within a limited binning mode. Binning driving within this limited binning is performed as shown in FIG. 3 below, in which binning driving is performed such that odd or even lines are skipped by the gate IC 100 as an example of a two-line binning driving.

도 4는 본 발명의 실시예에 따른 엑스레이 디텍터의 비닝 모드 제어방법을 수행하기 위한 장치의 구성도이고, 도 5는 본 발명의 실시예에 따른 엑스레이 디텍터의 비닝 모드 제어방법의 순서도이다.4 is a block diagram of an apparatus for performing a binning mode control method of an X-ray detector according to an exemplary embodiment of the present invention, and FIG. 5 is a flowchart illustrating a binning mode control method of an X-ray detector according to an exemplary embodiment of the present invention.

상기 도 4에 도시된 바와 같이 본 발명의 실시예에 따른 엑스레이 디텍터의 비닝 모드 제어방법을 수행하기 위한 장치(200)는 게이트 IC의 클록신호를 제어하는 클록신호관리부(210), 게이트 IC의 입력신호를 제어하는 입력신호 관리부(220) 및 게이트 IC의 출력신호를 제어하는 출력신호 관리부(230)를 포함한다. As shown in FIG. 4, the apparatus 200 for performing the binning mode control method of the X-ray detector according to the exemplary embodiment of the present invention includes a clock signal manager 210 that controls a clock signal of a gate IC, and an input of a gate IC. An input signal manager 220 for controlling the signal and an output signal manager 230 for controlling the output signal of the gate IC.

우선, 클록신호관리부(210)는 게이트 IC에 클록 신호인 CPV(Clock Pulse Vertical) 신호를 인가한다(S100). First, the clock signal managing unit 210 applies a clock pulse vertical (CPV) signal, which is a clock signal, to the gate IC (S100).

입력신호관리부(220)는 게이트 IC에 입력신호인 입력 신호는 STV(Strat Vertical) 신호를 인가한다(S200).The input signal manager 220 applies an STV (Strat Vertical) signal to the gate IC as an input signal (S200).

출력신호관리부(230)는 게이트 IC에 출력제어신호를 인가한다(S300). The output signal manager 230 applies an output control signal to the gate IC (S300).

도 6은 본 발명의 실시예에 따른 엑스레이 디텍터의 비닝 모드 제어방법에 있어서, 게이트 IC의 입출력을 도시한 도면이고, 도 7은 본 발명의 실시예에 따른 엑스레이 디텍터의 비닝 모드 제어방법에 있어서, 포토 다이오드의 전하의 리드아웃 시점을 도시한 도면이다.6 is a view illustrating an input / output of a gate IC in a binning mode control method of an x-ray detector according to an embodiment of the present invention, and FIG. 7 is a binning mode control method of an x-ray detector according to an embodiment of the present invention. It is a figure which shows the readout time of the charge of a photodiode.

상기 도 6 및 7을 참조하여 설명하면, 클록신호관리부(210)는 게이트 IC에 인가되는 복수의 CPV 신호의 상승 엣지 또는 하강 엣지가 입력신호관리부(220)에서 게이트 IC에 인가되는 입력 신호인 STV가 하이 레벨을 유지하는 기간 안에 포함되도록 제어하고, 출력신호관리부(230)의 출력 인에이블/디스에이블(enable/disable)신호를 제어하여 원하는 라인 수만큼 비닝 모드를 구현할 수 있다.Referring to FIGS. 6 and 7, the clock signal management unit 210 is an STV that is an input signal applied to the gate IC by the rising edge or the falling edge of the plurality of CPV signals applied to the gate IC. Is controlled to be included within a period of maintaining a high level, and the bin enable mode can be implemented by controlling the output enable / disable signal of the output signal manager 230 to have a desired number of lines.

이때, STV가 하이 레벨을 유지하는 기간 안에 원하는 비닝 라인 수만큼의 CPV 신호의 상승 엣지 또는 하강 엣지가 존재하여야 하며, 두 개 이상의 CPV 신호는 패널의 한 열을 리드아웃하기 위한 일련의 한 시퀀스 내에서 생성되어야 한다. At this time, there must be as many rising edges or falling edges of CPV signals as desired binning lines within the period during which the STV maintains the high level, and two or more CPV signals must be included in a sequence of sequences for reading out one column of the panel. Should be generated from

이와 같이 제어함으로써, 복수의 라인의 포토 다이오드의 전하를 한 번에 리드아웃할 수 있는 비닝 모드가 구현될 수 있다. By controlling in this manner, a binning mode capable of reading out charges of photodiodes of a plurality of lines at once can be implemented.

본 발명의 실시예에 따른 엑스레이 디텍터의 비닝 모드 제어방법은 컴퓨터로 읽을 수 있는 기록매체에 컴퓨터가 읽을 수 있는 코드로서 구현하는 것이 가능하다. 컴퓨터가 읽을 수 있는 기록매체는 컴퓨터 시스템에 의하여 읽혀질 수 있는 데이터가 저장되는 모든 종류의 기록장치를 포함한다. 기록매체의 예로는 ROM, RAM, CD-ROM, 자기 테이프, 플로피 디스크, 광데이터 저장장치 등이 있으며, 또한 캐리어 웨이브(예를 들어 인터넷을 통한 전송)의 형태로 구현되는 것도 포함한다. 또한 컴퓨터가 읽을 수 있는 기록매체는 네트워크로 연결된 컴퓨터 시스템에 분산되어 분산방식으로 컴퓨터가 읽을 수 있는 코드가 저장되고 실행될 수 있다. The binning mode control method of the X-ray detector according to the exemplary embodiment of the present invention may be embodied as computer readable codes on a computer readable recording medium. The computer-readable recording medium includes all kinds of recording devices in which data that can be read by a computer system is stored. Examples of the recording medium include a ROM, a RAM, a CD-ROM, a magnetic tape, a floppy disk, an optical data storage device, and the like, and also include a carrier wave (for example, transmission through the Internet). The computer readable recording medium can also be distributed over network coupled computer systems so that the computer readable code is stored and executed in a distributed fashion.

본 명세서와 도면에는 본 발명의 바람직한 실시예에 대하여 개시하였으며, 비록 특정 용어들이 사용되었으나, 이는 단지 본 발명의 기술 내용을 쉽게 설명하고 발명의 이해를 돕기 위한 일반적인 의미에서 사용된 것이지, 본 발명의 범위를 한정하고자 하는 것은 아니다. 여기에 개시된 실시예 외에도 본 발명의 기술적 사상에 바탕을 둔 다른 변형예들이 실시 가능하다는 것은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 자명한 것이다.In the present specification and drawings, preferred embodiments of the present invention have been disclosed, and although specific terms have been used, these are merely used in a general sense to easily explain the technical contents of the present invention and to help the understanding of the present invention. It is not intended to limit the scope. It will be apparent to those skilled in the art that other modifications based on the technical idea of the present invention can be carried out in addition to the embodiments disclosed herein.

100: 게이트 IC 200: 장치
210: 클록신호관리부 220: 입력신호관리부
230: 출력신호관리부
100: gate IC 200: device
210: clock signal management unit 220: input signal management unit
230: output signal management unit

Claims (11)

클록신호관리부가 게이트 IC에 클록 신호를 인가하는 단계;
입력신호관리부가 게이트 IC에 입력신호를 인가하는 단계; 및
출력신호관리부가 게이트 IC에 출력제어신호를 인가하는 단계를 포함하고,
상기 입력신호가 하이를 유지하는 기간동안 상기 두 개 이상의 클록신호의 라이징 또는 폴링 에지가 상기 기간에 포함하도록 제어되는 것을 특징으로 하는
엑스레이 디텍터의 비닝 모드 제어방법.
The clock signal management unit applying a clock signal to the gate IC;
The input signal manager applying an input signal to the gate IC; And
The output signal management unit includes the step of applying the output control signal to the gate IC,
Characterized in that the rising or falling edges of the two or more clock signals are included in the period during the period during which the input signal remains high.
How to control binning mode of X-ray detector.
제1항에 있어서,
상기 출력제어신호는 복수의 라인을 동시에 리드아웃하기 위한 게이트 IC 인에이블 신호인 것을 특징으로 하는,
엑스레이 디텍터의 비닝 모드 제어방법.
The method of claim 1,
The output control signal is a gate IC enable signal for simultaneously reading out a plurality of lines, characterized in that
How to control binning mode of X-ray detector.
제1항에 있어서,
상기 두 개 이상의 클록신호는 TFT 패널의 한 컬럼을 리드아웃하기 위한 한 시퀀스 내에서 생성되는 것을 특징으로 하는,
엑스레이 디텍터의 비닝 모드 제어방법.
The method of claim 1,
Wherein the two or more clock signals are generated in one sequence for reading out one column of a TFT panel,
How to control binning mode of X-ray detector.
제1항에 있어서,
상기 입력 신호는 STV(Strat Vertical) 신호인 것을 특징으로 하는,
엑스레이 디텍터의 비닝 모드 제어방법.
The method of claim 1,
The input signal is characterized in that the STV (Strat Vertical) signal,
How to control binning mode of X-ray detector.
제1항에 있어서,
상기 클록 신호는 CPV(Clock Pulse Vertical) 신호인 것을 특징으로 하는,
엑스레이 디텍터의 비닝 모드 제어방법.
The method of claim 1,
The clock signal is characterized in that the CPV (Clock Pulse Vertical) signal,
How to control binning mode of X-ray detector.
제1항 내지 제5항 중 어느 한 항의 방법을 컴퓨터로 하여금 수행시키기 위한 컴퓨터 판독 가능한 기록매체에 저장된 컴퓨터 프로그램.
A computer program stored in a computer readable recording medium for causing a computer to perform the method of any one of claims 1 to 5.
게이트 IC에 클록 신호를 인가하는 클록신호관리부;
상기 게이트 IC에 입력신호를 인가하는 입력신호관리부; 및
상기 게이트 IC에 출력제어신호를 인가하는 출력신호관리부를 포함하고,
상기 입력신호가 하이를 유지하는 기간동안 상기 두 개 이상의 클록신호의 라이징 또는 폴링 에지가 상기 기간에 포함하도록 제어되는 것을 특징으로 하는
엑스레이 디텍터의 비닝 모드 제어장치.
A clock signal manager which applies a clock signal to the gate IC;
An input signal manager which applies an input signal to the gate IC; And
An output signal manager for applying an output control signal to the gate IC;
Characterized in that the rising or falling edges of the two or more clock signals are included in the period during the period during which the input signal remains high.
Binning mode control of X-ray detector.
제7항에 있어서,
상기 출력제어신호는 복수의 라인을 동시에 리드아웃하기 위한 게이트 IC 인에이블 신호인 것을 특징으로 하는,
엑스레이 디텍터의 비닝 모드 제어장치.
The method of claim 7, wherein
The output control signal is a gate IC enable signal for simultaneously reading out a plurality of lines, characterized in that
Binning mode control of X-ray detector.
제7항에 있어서,
상기 두 개 이상의 클록신호는 TFT 패널의 한 컬럼을 리드아웃하기 위한 한 시퀀스 내에서 생성되는 것을 특징으로 하는,
엑스레이 디텍터의 비닝 모드 제어장치.
The method of claim 7, wherein
Wherein the two or more clock signals are generated in one sequence for reading out one column of a TFT panel,
Binning mode control of X-ray detector.
제7항에 있어서,
상기 입력 신호는 STV(Strat Vertical) 신호인 것을 특징으로 하는,
엑스레이 디텍터의 비닝 모드 제어방법.
The method of claim 7, wherein
The input signal is characterized in that the STV (Strat Vertical) signal,
How to control binning mode of X-ray detector.
제7항에 있어서,
상기 클록 신호는 CPV(Clock Pulse Vertical) 신호인 것을 특징으로 하는,
엑스레이 디텍터의 비닝 모드 제어장치.

The method of claim 7, wherein
The clock signal is characterized in that the CPV (Clock Pulse Vertical) signal,
Binning mode control of X-ray detector.

KR1020170176080A 2017-12-20 2017-12-20 Apparatus and method for controlling a binning mode of an x-ray detector KR102018189B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020170176080A KR102018189B1 (en) 2017-12-20 2017-12-20 Apparatus and method for controlling a binning mode of an x-ray detector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170176080A KR102018189B1 (en) 2017-12-20 2017-12-20 Apparatus and method for controlling a binning mode of an x-ray detector

Publications (2)

Publication Number Publication Date
KR20190074602A KR20190074602A (en) 2019-06-28
KR102018189B1 true KR102018189B1 (en) 2019-09-04

Family

ID=67066020

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170176080A KR102018189B1 (en) 2017-12-20 2017-12-20 Apparatus and method for controlling a binning mode of an x-ray detector

Country Status (1)

Country Link
KR (1) KR102018189B1 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001231779A (en) 2000-02-21 2001-08-28 Morita Mfg Co Ltd X-ray radiography detector and x-ray equipment
US20140037056A1 (en) 2012-07-31 2014-02-06 Canon Kabushiki Kaisha Imaging apparatus, control method therefor, and storage medium

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5027728B2 (en) * 2008-04-24 2012-09-19 浜松ホトニクス株式会社 Solid-state imaging device and X-ray inspection system
JP5248395B2 (en) * 2009-04-01 2013-07-31 浜松ホトニクス株式会社 Solid-state imaging device and manufacturing method thereof, radiation imaging apparatus and manufacturing method thereof, and inspection method of solid-state imaging device
KR101753896B1 (en) * 2010-12-22 2017-07-05 삼성디스플레이 주식회사 A X-ray detector and a method for driving the same
JP5730030B2 (en) * 2011-01-17 2015-06-03 浜松ホトニクス株式会社 Solid-state imaging device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001231779A (en) 2000-02-21 2001-08-28 Morita Mfg Co Ltd X-ray radiography detector and x-ray equipment
US20140037056A1 (en) 2012-07-31 2014-02-06 Canon Kabushiki Kaisha Imaging apparatus, control method therefor, and storage medium

Also Published As

Publication number Publication date
KR20190074602A (en) 2019-06-28

Similar Documents

Publication Publication Date Title
US10811114B2 (en) Shift register unit and method for driving the same, gate driving circuit, and display apparatus
US10692443B2 (en) Synchronous backlight device and operation method thereof
US20170287428A1 (en) Gate driving circuit and method of driving the same, display panel
US10121401B2 (en) Shift register circuit and driving method thereof
US10152164B2 (en) Touch driving circuit, touch driving method and touch screen
EP3200182B1 (en) Shift register unit, shift register, gate drive circuit and display device
EP3232430B1 (en) Shift register and drive method therefor, shift scanning circuit and display device
EP3333843A1 (en) Shift register, gate driving circuit, display panel driving method, and display device
US10930191B2 (en) Display driving circuit and driving method therefor, display device
EP3276605A1 (en) Shift register, gate electrode drive circuit, display panel, and display apparatus
US20180091151A1 (en) A shift register and a driving method thereof, a gate driving circuit and a display device
US20180108289A1 (en) Shift register unit and driving method thereof, gate driving circuit and display device
US20170123537A1 (en) In-cell touch display device and operating method thereof
KR102343268B1 (en) Shift registers, GOA circuits, and display devices
WO2017156850A1 (en) Shift register and drive method therefor, drive circuit, array substrate, and display device
US9159447B2 (en) Shift register unit, shift register, array substrate and display apparatus
US20180122290A1 (en) Source driving circuit, source driving chip and display apparatus
KR102098133B1 (en) Shift register circuit, XOA circuit, and display device and driving method thereof
US11961582B2 (en) Shift register unit, driving method thereof, and device
US9159448B2 (en) Shift register unit, shift register and scanning method thereof, and display device
US20160293081A1 (en) Display With Driver Circuitry Having Intraframe Pause Capabilities
KR102018189B1 (en) Apparatus and method for controlling a binning mode of an x-ray detector
CN103927957A (en) Driving method and device of display device and display facility
US20170249042A1 (en) Driving unit, driving method, driving circuit of touch driving electrode, and touch display device
US10885863B2 (en) Shifting register and driving method thereof, driving circuit, and driving method of panel

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right