KR101987811B1 - 고 전압 mosfet과 이의 제조방법 - Google Patents
고 전압 mosfet과 이의 제조방법 Download PDFInfo
- Publication number
- KR101987811B1 KR101987811B1 KR1020147004757A KR20147004757A KR101987811B1 KR 101987811 B1 KR101987811 B1 KR 101987811B1 KR 1020147004757 A KR1020147004757 A KR 1020147004757A KR 20147004757 A KR20147004757 A KR 20147004757A KR 101987811 B1 KR101987811 B1 KR 101987811B1
- Authority
- KR
- South Korea
- Prior art keywords
- region
- well
- substrate
- doped
- heavily doped
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title description 12
- 239000000758 substrate Substances 0.000 claims abstract description 80
- 230000005669 field effect Effects 0.000 claims abstract description 31
- 239000004065 semiconductor Substances 0.000 claims abstract description 26
- 229910044991 metal oxide Inorganic materials 0.000 claims abstract description 25
- 150000004706 metal oxides Chemical class 0.000 claims abstract description 25
- 238000005530 etching Methods 0.000 claims abstract description 11
- 238000000034 method Methods 0.000 claims description 26
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 25
- 229920005591 polysilicon Polymers 0.000 claims description 25
- 238000002513 implantation Methods 0.000 claims description 23
- 239000003795 chemical substances by application Substances 0.000 claims 2
- 239000007943 implant Substances 0.000 abstract description 22
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 abstract description 4
- 229910052710 silicon Inorganic materials 0.000 abstract description 4
- 239000010703 silicon Substances 0.000 abstract description 4
- 238000010438 heat treatment Methods 0.000 description 6
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 230000004075 alteration Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 238000001802 infusion Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7833—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/544—Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
- H01L29/0852—Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
- H01L29/0873—Drain regions
- H01L29/0878—Impurity concentration or distribution
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66659—Lateral single gate silicon transistors with asymmetry in the channel direction, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66674—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/66681—Lateral DMOS transistors, i.e. LDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7816—Lateral DMOS transistors, i.e. LDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/783—Field effect transistors with field effect produced by an insulated gate comprising a gate to body connection, i.e. bulk dynamic threshold voltage MOSFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7833—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
- H01L29/7835—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/54426—Marks applied to semiconductor devices or parts for alignment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/54453—Marks applied to semiconductor devices or parts for use prior to dicing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42364—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
- H01L29/42368—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
상이한 도핑 수준을 갖는 적어도 하나의 N-웰 주입부는 얼라이먼트 타겟에 마스크를 추후 정렬하기 위하여 얼라이먼트 타겟을 써서 기판을 1차로 에칭하여 실리콘 기판에 형성된다. 이 얼라이먼트 타겟은 임의의 활성 디바이스 영역의 외측부에 있다. 기판과 결합하여 상이한 도핑 수준을 갖는 적어도 하나의 N-웰 주입부를 사용하여, 금속 산화물 반도체(MOS) 전계 효과 트랜지스터(FET)의 드리프트 영역에 경사 접합부가 형성될 수 있고, 이에 따라 슈도 Ldd 구조가 실현될 수 있다.
Description
관련 특허 출원
본 출원은 그레그 딕스(Greg Dix), 레이톤 이. 맥킨(Leighton E. McKeen), 이안 리빙스톤(Ian Livingston), 로져 멜쳐(Roger Melcher) 및 로한 브레이스웨이트(Rohan Braithwaite)에 의해 2011년 7월 25일에 출원된 공동 소유의 미국 가특허출원 제61/511,195호, 발명의 명칭 "HV MOS 디바이스용 다중 웰 드레인 엔지니어링(Multiple Well Drain Engineering for HV MOS Devices)"에 대하여 우선권을 주장하며, 모든 목적을 위해 본 명세서에 참조로 포함된다.
기술분야
본 발명은 고 전압(high voltage; HV) 금속 산화물 반도체(MOS) 디바이스들의 제조에 관한 것으로, 보다 구체적으로는 HV MOS 디바이스들의 다중 웰 드레인들의 제조에 관한 것이다.
고 전압(HV) 금속 산화물 반도체(MOS) 디바이스들은 드레인 및 드리프트 구조들을 생성하기 위해 전형적으로 웰 주입부들(well implant)을 사용한다. 핫 캐리어 임펙트 이온화(hot carrier impact ionization)는 이 디바이스들의 전압 범위를 제한하고, 전형적으로 저농도로 도핑된 드레인(lightly doped drain; Ldd) 주입부들은 드레인이 필드 산화물(field oxide) 하에 있으면 드레인 엔지니어링에서 유용하지 않다. 전형적인 종래의 기술인 자기 정렬된(self aligned) 웰 구조들은 실리콘(Si) 기판 표면에서 웰 에지들(well edges)에 바람직하지 않은 스텝들(표고의 변화(change in elevation))을 생성하고 연속적 웰 주입부의 정렬 문제들(issues)을 초래한다.
도 1을 참조하면, p-기판에서 n-웰 주입부를 형성하는데 사용되는 종래 공정 단계들의 개략 단면도(schematic elevational diagram)들을 도시한다. 도 1(a)는 질화물 층(106)에 의해 마스킹된 p-기판(102)에서 n-웰 주입부(104)의 개략 단면도를 나타낸다. 도 1(b)는 산화물 층(108)이 n-웰 주입부(104) 위에 성장되고 이어서 질화물 층(106)이 거기로부터 박리되는 것을 나타낸다. 도 1(c)는 산화 층(108)을 에칭하여 제거한 후에 p-기판(102)에서의 N-웰 주입부(104a)를 나타낸다. 산화물의 성장은 일정량의 산화 층(108)을 소모하여 N-웰 주입부(104)의 상부 부분의 일부를 제거시키고, 이로 인해 N-웰 에지(110)에 스텝들(steps)이 형성된다. 이 n-웰 에지들(110)(스텝들)은 이후의 마스크 정렬(subsequent mask alignment)에 사용된다.
따라서, 더 견고한 HV MOS 디바이스를 얻기 위해서는 폴리실리콘 게이트 및/또는 필드 산화물 아래의 드리프트 영역에 드레인 엔지니어링을 통합시키는 능력이 필요하다. 상이하게 도핑된 웰 주입부들의 사용은 드레인 엔지니어링을 용이하게 한다.
실시형태에 따르면, 고 전압(HV) 금속 산화물 반도체(MOS) 전계 효과 트랜지스터(FET) 디바이스를 제조하는 방법은 다음의 단계를 포함한다: P-기판(202)의 표면이고 P-기판(202)의 활성 디바이스 영역들의 외측부(outside)에 얼라이먼트 타겟(220)을 에칭하여 P-기판(202)에 제로 층(zero layer; 222)을 형성하는 단계; 주입에 의해 P-기판(202)의 부분에 저농도로 도핑된 N-웰(204a)을 형성하는 단계; 주입에 의해 저농도로 도핑된 N-웰(204a)의 부분에 도핑된 N-웰(204b)을 형성하는 단계; P-기판(202)의 특정 부분 위에 필드 산화물들(214)을 형성하는 단계; 저농도로 도핑된 N-웰(204a)의 부분과 P-기판(202)의 부분 위에 게이트 산화물(216)을 형성하는 단계; 게이트 산화물(216) 위에 폴리실리콘 게이트(218)를 형성하는 단계; 및 주입에 의해 도핑된 N-웰(204b)의 부분에 고농도로 도핑된(heavily doped) N+ 영역(204c) 및 P-기판(202)의 또 하나의 부분에 또 하나의 고농도로 도핑된 N+ 영역(212)을 형성하는 단계.
방법의 추가 실시형태에 따르면, 형성하는 단계들은 얼라이먼트 타겟(220)과 정렬된 마스크들을 사용하는 단계를 포함할 수 있다. 발명의 추가 실시형태에 따르면, 드레인 접속부(drain connection)는 고농도로 도핑된 N+ 영역(204c)에 만들어질 수 있고, 게이트 접속부(gate connection)는 폴리실리콘 게이트(218)에 만들어질 수 있고, 소스 접속부(source connection)는 또 하나의 고농도로 도핑된 N+ 영역(212)에 만들어질 수 있다. 방법의 추가 실시형태에 따르면, 복수의 HV MOSFET 디바이스들이 형성될 수 있다. 방법의 추가 실시형태에 따르면, 저농도로 도핑된 N-웰(204a) 및 도핑된 N-웰(204b)은 MOSFET 디바이스의 드리프트 영역에 경사 접합부(graded junction)를 형성할 수 있다. 방법의 추가 실시형태에 따르면, 저농도로 도핑된 N-웰 및 도핑된 N-웰(204a 및 204b)의 길이를 조절하는 단계들은 MOSFET 디바이스의 높은 전계 효과를 감소시키는데 사용될 수 있다. 방법의 추가 실시형태에 따르면, 저농도로 도핑된 N-웰 및 도핑된 N-웰(204a 및 204b)의 길이를 조절하는 단계들은 MOSFET 디바이스의 온 저항(on resistance)을 감소시키는데 사용될 수 있다.
또 하나의 실시형태에 따르면, 고 전압(HV) 금속 산화물 반도체(MOS) 전계 효과 트랜지스터(FET) 디바이스는 다음을 포함할 수 있다: P-기판(202)의 표면이고 P-기판(202)의 활성 디바이스 영역의 외측부에 에칭된 얼라이먼트 타겟을 갖는 P-기판(202)의 제로 층(222); P-기판의 부분에 주입된 저농도로 도핑된 N-웰(204a); 저농도로 도핑된 N-웰(204a)의 부분에 주입된 도핑된 N-웰(204b); 도핑된 N-웰(204b)의 부분에 주입된 고농도로 도핑된 N+ 영역(204c); P-기판(202)의 또 하나의 부분에 주입된 또 하나의 고농도로 도핑된 N+ 영역(212); 고농도로 도핑된 N+ 영역(204c)과 또 하나의 고농도로 도핑된 N+ 영역(212) 근처에 형성된 필드 산화물들(214); 저농도로 도핑된 N-웰(204a)의 부분 위와 또 하나의 고농도로 도핑된 N+ 영역(212) 근처에 형성된 게이트 산화물(216); 및 게이트 산화물(216) 위에 형성된 폴리실리콘 게이트(218).
추가 실시형태에 따르면, 얼라이먼트 타겟(220)은 저농도로 도핑된 N- 웰(204a), 도핑된 N-웰(204b), 고농도로 도핑된 N+ 영역(204c), 또 하나의 고농도로 도핑된 N+ 영역(212), 필드 산화물들(214), 게이트 산화물(216), 및 폴리실리콘 게이트(218)의 정렬 주입(aligning implantation)에 사용될 수 있다. 추가 실시형태에 따르면, 드레인 접속부는 고농도로 도핑된 N+ 영역(204c)에 만들어질 수 있고, 게이트 접속부는 폴리실리콘 게이트(218)에 만들어질 수 있고, 소스 접속부는 또 하나의 고농도로 도핑된 N+ 영역(212)에 만들어질 수 있다. 추가 실시형태에 따르면, 복수의 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스들이 형성될 수 있다. 추가 실시형태에 따르면, 저농도로 도핑된 N-웰(204a) 및 도핑된 N-웰(204b)은 MOSFET 디바이스의 드리프트 영역에 경사 접합부를 형성할 수 있다. 추가 실시형태에 따르면, 저농도로 도핑된 N-웰(204a) 및 도핑된 N-웰(204b)의 길이들은 MOSFET 디바이스의 높은 전계 효과가 감소되도록 조절될 수 있다. 추가 실시형태에 따르면, 저농도로 도핑된 N-웰(204a) 및 도핑된 N-웰(204b)의 길이들은 MOSFET 디바이스의 온 저항이 감소되도록 조절될 수 있다.
또 하나의 실시형태에 따르면, 고 전압(HV) 금속 산화물 반도체(MOS) 전계 효과 트랜지스터(FET) 디바이스를 제조하는 방법은 다음의 단계들을 포함할 수 있다: 저농도로 도핑된 N--기판(402)의 표면이고 저농도로 도핑된 N--기판(402)의 활성 디바이스 영역의 외측부에 얼라이먼트 타겟(420)을 에칭하여 저농도로 도핑된 N--기판(402)에 제로 층(422)을 형성하는 단계; 주입에 의해 저농도로 도핑된 N--기판(402)의 부분에 N-웰(404a)을 형성하는 단계-상기 N-웰(404a)은 저농도로 도핑된 N--기판(402)보다 더 고농도로 도핑될 수 있음-; 저농도로 도핑된 N--기판(402)의 특정 부분 위에 필드 산화물들(414)을 형성하는 단계; 저농도로 도핑된 N--기판(402)의 부분들 위에 게이트 산화물(416)을 형성하는 단계; 게이트 산화물(416) 위에 폴리실리콘 게이트(418)를 형성하는 단계; 주입에 의해 저농도로 도핑된 N--기판(402)의 부분에 P-형 영역(424)을 형성하는 단계; 주입에 의해 N-웰(404a)의 부분에 고농도로 도핑된 N+ 영역(404b) 및 P-형 영역(424)의 부분에 또 하나의 고농도로 도핑된 N+ 영역(412)을 형성하는 단계; 및 주입에 의해 P-형 영역(424)의 부분에 고농도로 도핑된 P+ 영역(426)을 형성하는 단계.
방법의 추가 실시형태에 따르면, 형성하는 단계들은 얼라이먼트 타겟(420)과 정렬된 마스크들을 사용하는 단계를 추가로 포함할 수 있다. 방법의 추가 실시형태에 따르면, 드레인 접속부는 고농도로 도핑된 N+ 영역(404b)에 만들어질 수 있고, 게이트 접속부는 폴리실리콘 게이트(418)에 만들어질 수 있고, 소스 접속부는 또 하나의 고농도로 도핑된 N+ 영역(412)에 만들어질 수 있다. 방법의 추가 실시형태에 따르면, 복수의 HV MOSFET 디바이스들이 형성될 수 있다. 방법의 추가 실시형태에 따르면, N-웰(404a) 및 저농도로 도핑된 N--기판(402)은 MOSFET 디바이스의 드리프트 영역에 경사 접합부를 형성할 수 있다. 방법의 추가 실시형태에 따르면, N-웰(404a)의 길이를 조절하는 단계는 MOSFET 디바이스의 높은 전계 효과를 감소시키는데 사용될 수 있다. 방법의 추가 실시형태에 따르면, N-웰(404a)의 길이를 조절하는 단계는 MOSFET 디바이스의 온 저항을 감소시키는데 사용될 수 있다.
또 하나의 실시형태에 따르면, 고 전압(HV) 금속 산화물 반도체(MOS) 전계 효과 트랜지스터(FET) 디바이스는 다음을 포함할 수 있다: 저농도로 도핑된 N--기판(402)의 표면이고 저농도로 도핑된 N--기판(402)의 활성 디바이스 영역의 외측부에 에칭된 얼라이먼트 타겟(420)을 갖는 저농도로 도핑된 N--기판(402)의 제로 층(422); 저농도로 도핑된 N--기판(402)의 부분에 주입된 N-웰(404a)-상기 N-웰(404a)는 저농도로 도핑된 N--기판(402)보다 더 고농도로 도핑될 수 있음-; 저농도로 도핑된 N--기판(402)의 부분에 주입된 P-형 영역(424); N-웰(404a)의 부분에 주입되는 고농도로 도핑된 N+ 영역(404b); P-형 영역(424)의 부분의 고농도로 도핑된 P+ 영역(426); 고농도로 도핑된 N+ 영역(404b)과 고농도로 도핑된 P+ 영역(426) 근처에 형성된 필드 산화물들(414); 저농도로 도핑된 N--기판(402)과 P-형 영역(424)의 부분들 위에 형성된 게이트 산화물(416); 및 게이트 산화물(416) 위에 형성된 폴리실리콘 게이트(418).
추가 실시형태에 따르면, 상기 얼라이먼트 타겟은 N-웰(404a), P-형 영역(424), 고농도로 도핑된 N+ 영역(404b), 또 하나의 고농도로 도핑된 N+ 영역(412), 고농도로 도핑된 P+ 영역(426), 필드 산화물들(414), 게이트 산화물(416), 및 폴리실리콘 게이트(418)의 정렬 주입을 위해 사용될 수 있다. 추가 실시형태에 따르면, 드레인 접속부는 고농도로 도핑된 P+ 영역(404b)에 만들어질 수 있고, 게이트 접속부는 폴리실리콘 게이트(418)에 만들어질 수 있고, 소스 접속부는 또 하나의 고농도로 도핑된 P+ 영역(412)에 만들어질 수 있다. 추가 실시형태에 따르면, 복수의 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스들이 형성될 수 있다. 추가 실시형태에 따르면, N-웰(404a) 및 저농도로 도핑된 N--기판(402)은 MOSFET 디바이스의 드리프트 영역에 경사 접합부를 형성할 수 있다. 추가 실시형태에 따르면, N-웰(404a)의 길이는 MOSFET 디바이스의 높은 전계 효과가 감소되도록 조절될 수 있다. 추가 실시형태에 따르면, N-웰(404a)의 길이는 MOSFET 디바이스의 온 저항이 감소되도록 조절될 수 있다. 추가 실시 형태에 따르면, 또 따른 고농도로 도핑된 N+ 영역(412) 및 고농도로 도핑된 P+ 영역(426)은 함께 이어지도록 인접될(be butted together) 수 있고, 고농도로 도핑된 P+ 영역(426)은 소스 접속에 접속될 수 있다. 추가 실시형태에 따르면, 또 하나의 고농도로 도핑된 N+ 영역(412) 및 고농도로 도핑된 P+ 영역(426)은 이격될 수 있고, 고농도로 도핑된 P+ 영역(426)은 P-형 영역(424)의 전위(voltage potential)을 조절하는 전압에 접속될 수 있다.
첨부된 도면과 함께 다음의 설명을 참조하면 본 발명을 보다 완전하게 이해할 수 있을 것이다.
도 1은 p-기판에 n-웰 주입부를 형성하는데 사용되는 종래 기술 제조 공정의 개략 단면도를 도시한다.
도 2a 및 도 2b는 본 발명의 특정 예시적인 실시형태에 따라서, P-기판에 다중 N-웰 주입부들을 형성하는데 사용되는 제조 공정 단계들의 개략 단면도를 도시한다.
도 3은 본 발명의 교시에 따라서, 다중 N-웰 드레인 엔지니어링으로써 HV MOS 디바이스 내의 구동 전류(drive current)를 개선하는 것을 보여주는 Vds 및 Ids의 전압-전류 그래프를 도시한다.
도 4a 및 도 4b는 본 발명의 또 하나의 특정 예시적인 실시형태에 따라서, N-기판에 N-웰 주입부들 및 저농도로 도핑된 P-웰 주입부를 형성하는데 사용되는 제조 공정 단계들의 개략 단면도를 도시한다.
도 1은 p-기판에 n-웰 주입부를 형성하는데 사용되는 종래 기술 제조 공정의 개략 단면도를 도시한다.
도 2a 및 도 2b는 본 발명의 특정 예시적인 실시형태에 따라서, P-기판에 다중 N-웰 주입부들을 형성하는데 사용되는 제조 공정 단계들의 개략 단면도를 도시한다.
도 3은 본 발명의 교시에 따라서, 다중 N-웰 드레인 엔지니어링으로써 HV MOS 디바이스 내의 구동 전류(drive current)를 개선하는 것을 보여주는 Vds 및 Ids의 전압-전류 그래프를 도시한다.
도 4a 및 도 4b는 본 발명의 또 하나의 특정 예시적인 실시형태에 따라서, N-기판에 N-웰 주입부들 및 저농도로 도핑된 P-웰 주입부를 형성하는데 사용되는 제조 공정 단계들의 개략 단면도를 도시한다.
본 발명은 다양한 변형 및 대안의 형태들을 허용할 수 있지만, 본 발명의 특정 예시적인 실시형태는 도면들에 도시되어 있고, 상세한 설명에서 자세히 기술되어 있다. 그러나, 본 발명의 특정 예시적인 실시형태들이 본 발명을 본 발명에서 개시된 특정한 형태들로 제한하는 것은 아니며, 오히려 본 발명은 첨부된 청구항에 의해 정의되는 모든 변경 및 등가물을 포함하는 것으로 이해되어야 할 것이다.
상이하게 도핑된 웰 주입부들을 사용하여, 경사 N-웰 접합부(graded N-well junction)는 필드 산화물 아래에 생성될 수 있다. 다중 N-웰 주입부들이 P-기판에 형성되거나, 또는 단일 N-웰 주입부는 추후 공정용 마스크를 정렬시키기 위한 얼라이먼트 타겟을 써서 실리콘 기판을 1차 에칭하여, 저농도로 도핑된 N-기판에 형성된다. 얼라이먼트 타겟은 임의의 활성 디바이스 영역의 외측부이다. 상이한 도핑 수준의 N-웰 주입부들을 사용하여 금속 산화물 반도체(MOS) 전계 효과 트랜지스터(FET)의 드리프트 영역 내에 경사 접합부가 형성될 수 있고, 슈도 Ldd 구조(pseudo Ldd structure)가 이것에 의해 실현될 수 있다. 보다 고농도 및 보다 저농도로 도핑된 N-웰 주입부들의 길이를 미세하게 조정하여, HV MOS FET 디바이스의 온 저항의 감소뿐만 아니라, 높은 전계 효과들이 유의적으로 감소될 수 있다.
도면을 참조하면, 특정 예시적인 실시형태의 상세한 설명이 개략적으로 설명된다. 도면들에서 동일한 요소들은 동일한 숫자들로 나타낼 것이고, 유사한 요소들은 다른 소문자 접미사를 갖는 동일한 숫자들로 나타낼 것이다.
도 2a 및 도 2b를 참조하면, 본 발명의 특정 예시적인 실시형태에 따라서, P-기판에 다중 N-웰 주입부들을 형성하는데 사용되는 제조 공정 단계들의 개략 단면도가 도시되어 있다. 도 2(a)에 나타낸 "제로" 층(222)은 마스크를 추후 정렬하기 위한 얼라이먼트 타겟(220)을 써서 실리콘 P-기판(202)을 에칭하여 생성된다. 얼라이먼트 타겟(220)은 임의의 활성 디바이스 영역의 외측부에 있다. 그 후에 다중 주입부들은 이하에서 보다 충분히 기술하는 바와 같이 수행될 수 있다. 상이한 도핑 수준들의 다중 웰 주입부들을 사용함으로써, 금속 산화물 반도체(MOS) 전계 효과 트랜지스터(FET)의 드리프트 영역 내에 경사 접합부가 형성될 수 있고, 슈도 Ldd 구조는 그것에 의해 실현될 수 있다.
도 2(b)에 나타낸 저농도로 도핑된 N--웰(204a)은 집적 회로 반도체 제조에서 당업자에게 공지된 수단들, 예를 들어 주입 및 구동(가열)을 통해 형성된다. 도 2(c)에 나타낸 제2의 보다 고농도로 도핑된 N-웰(204b)은 공지된 수단들, 예를 들어 주입 및 구동(가열)을 통해 형성된다. 도 2(d)에 나타낸 필드 산화물들(214a, 214b 및 214c)은 공지된 수단들을 통해 성장(형성)된다. 도 2(e)에 나타낸 게이트 산화물(216)은 공지된 수단들을 통해 성장(형성)된다. 도 2(f)에 나타낸 폴리실리콘(218)은 공지된 수단들을 통해 게이트 산화물(216) 위에 성장(형성)된다. 도 2(g)에 나타낸 폴리실리콘(218)은 공지된 수단들을 통해 게이트 산화물(216) 위에 포토리소그래피 및 에칭 예시일뿐 여기에 제한되지 않음에 의해 폴리실리콘 게이트(218)로 형성된다. 도 2(h)에 나타낸 고농도로 도핑된 N+ 영역들(204c 및 212)은 드레인 및 소스 접속들 각각에 대해 공지된 수단들, 예를 들어 주입 및 구동(가열)을 통해 형성된다. 웰들은 적소에(in place) 필드 산화/분리가 일어난 후에 주입될 수 있고, 구동(가열)없이 웰들이 주입될 수 있고 불순물들(dopants)이 활성화될 수 있다는 것이 예상되고 본 발명의 범위 내에 있다.
상기 제조 단계들은 도 2(h)에 나타낸 고 전압(HV) MOS FET을 생성한다. 각각의 상기 단계들에서, 얼라이먼트 타겟(220)은 이들 각각의 마스크들을 정렬하는데 사용된다. 다중 N-웰 주입부들(204)은 HV MOS FET의 드리프트 영역에 경사 접합부를 생성한다. 고농도 및 저농도 N-웰 주입부들의 길이들을 미세하게 조정함으로써, HV MOS FET 디바이스의 온 저항의 감소뿐만 아니라, 높은 전계 효과들이 유의적으로 감소될 수 있다.
도 3을 참조하면, 본 발명의 교시에 따라서, 다중 N-웰 드레인 엔지니어링으로 HV MOS FET 디바이스 내의 구동 전류를 개선하는 것을 보여주는 Vds 및 Ids의 전압-전류 그래프가 도시되어 있다. 본 발명의 장점들은 다음과 같다: 1) 웰 주입부들의 보다 정확한 조정, 2) 엔지니어링된 드리프트/드레인을 생성하는 다중 웰 플렌트들을 사용하는 능력, 3) 더 우수한 구동 전류, 4) 핫 캐리어 효과들의 제거, 및 5) 디바이스 작동의 더 넓은 전압 범위.
도 4a 및 도 4b를 참조하면, 본 발명의 또 하나의 특정 예시적인 실시형태에 따라서 N--기판에 N-웰 주입부들 및 저농도로 도핑된 P-웰 주입부를 형성하는데 사용되는 제조 단계들의 개략 단면도가 도시되어 있다. 도 4(a)에 나타낸 "제로" 층(422)은 얼라이먼트 타겟(420)에 마스크를 추후 정렬하기 위한 얼라이먼트 타겟(420)을 써서 저농도로 도핑된 N--기판(402)을 에칭하여 생성된다. 얼라이먼트 타겟(420)은 임의의 활성 디바이스 영역의 외측부에 있다. 그 후에 다중 주입부들은 이하에서 보다 충분히 기술하는 바와 같이 수행될 수 있다. 그 다음, 상이한 도핑 수준의 저농도로 도핑된 N--기판(402)의 N-웰(402a)을 사용함으로써, 금속 산화물 반도체(MOS) 전계 효과 트랜지스터(FET)의 드리프트 영역 내에 경사 접합부가 형성될 수 있고, 슈도 Ldd 구조는 그것에 의해 실현될 수 있다.
도 4(b)에 나타낸 보다 고농도로 도핑된 N-웰(404a)은 공지된 수단들, 예를 들어 주입 및 구동(가열)을 통해 저농도로 도핑된 N--기판(402)에 형성된다. 도 4(c)에 나타낸 필드 산화물들(414a, 414b 및 414c)은 공지된 수단들을 통해 성장(형성)된다. 도 4(d)에 나타낸 게이트 산화물(416)은 공지된 수단들을 통해 성장(형성)된다. 도 4(e)에 나타낸 폴리실리콘(418)은 공지된 수단들을 통해 게이트 산화물(416) 위에 성장(형성)된다. 도 4(f)에 나타낸 폴리실리콘(418)은 공지된 수단들을 통해 게이트 산화물(416) 위에 포토리소그래피 및 에칭 방법(예시일뿐 제한되지 않음)에 의해 폴리실리콘 게이트(418)로 형성된다.
도 4(g)에 나타낸 저농도(low concentration) 주입부 P-형 영역(424)은 공지된 수단들, 예를 들어 포토(photo), 주입 및 구동(가열)을 통해 저농도로 도핑된 N--기판(402)에 형성된다. P-형 영역(424)은 또한 특정 주입 조건들을 위해서 구동(가열)을 요구하지 않고 형성될 수 있다. 도 4(h)에 나타낸 고농도로 도핑된 N+ 영역들(404b 및 412)은 드레인 및 소스 접속들 각각을 위해 공지된 주입 수단들을 통해 N-웰(404a) 및 P-형 웰(424)에 각각 형성된다. 도 4(i)에 나타낸 고농도로 도핑된 P+ 영역(426)은 공지된 주입 수단들을 통해 P-형 영역(424)에 형성된다.
고농도로 도핑된 P+ 영역(426)은 P-형 영역(424)에 접속하는데 사용된다. 고농도로 도핑된 P+ 영역(426)은 고농도로 도핑된 N+ 영역(412)에 이어지도록 인접될 수 있고(be butted), 또한 소스 접촉부(source contact)에 접속될 수 있고(도 4(f) 내지 도 4(i)에 도시함), 또는 고농도로 도핑된 N+ 영역(412)에서 분리되어 전압 소스에 접속되어(도시하지 않음), P-형 영역(424)의 전위(potential)를 변경할 수 있다. 각각의 상기 기술한 단계들에 있어서, 얼라이먼트 타겟(420)은 얼라이먼트 타겟의 각각의 마스크들을 정렬하는데 사용된다. N-웰 주입부(404a) 및 저농도로 도핑된 N--기판(402)은 HV MOS FET의 드리프트 영역에 경사 접합부를 생성한다. N-웰 주입부(404a)의 길이를 미세하게 조정함으로써, HV MOS FET 디바이스의 온 저항의 감소뿐만 아니라, 높은 전계 효과들이 유의적으로 감소될 수 있다.
본 발명의 실시형태들은 발명의 예시적인 실시형태들을 참조하여 설명되고, 기술되고 정의되지만, 이러한 참조들은 발명의 제한을 의미하지 않고, 이러한 제한이 추론되지 아니한다. 개시된 발명은 형태와 기능면에서 상당한 수정, 변경, 및 등가물일 수 있고, 이러한 것들은 관련 기술분야에서 통상의 기술을 가지고 본 발명의 이익을 받는 사람들에게 발생할 수 있다. 본 발명의 설명되고 서술된 실시형태들은 단지 예시들이며, 본 개시의 범위를 제한하지 않는다.
Claims (30)
- 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스를 제조하기 위한 방법으로서,
P-기판의 표면에 그리고 상기 P-기판의 활성 디바이스 영역의 외측부에 있는 얼라이먼트 타겟을 에칭하여 상기 P-기판에 제로 층을 형성하는 단계;
주입에 의해 상기 P-기판의 부분에 저농도로 도핑된 제1 N-웰을 형성하는 단계;
주입에 의해 상기 제1 N-웰의 부분에 제2 N-웰을 형성하는 단계 - 상기 제2 N-웰은 상기 제1 N-웰보다 더 고농도로 도핑됨 -;
복수의 필드 산화물들을 형성하는 단계 - 제1 필드 산화물은 상기 P-기판과 상기 제2 N-웰과 겹쳐 있고, 제2 필드 산화물은 상기 제1 N-웰과 상기 제2 N-웰과 겹쳐 있고, 그리고 제3 필드 산화물은 상기 P-기판의 제1 영역에 형성됨 -;
상기 제1 N-웰의 부분과 상기 P-기판의 부분 위에 게이트 산화물을 형성하는 단계;
상기 게이트 산화물 위에 폴리실리콘 게이트를 형성하는 단계; 및
주입에 의해 상기 제2 N-웰의 부분에 고농도로 도핑된 N+ 영역 및 상기 P-기판의 상기 제1 영역의 근처의 소스 영역에 또 하나의 고농도로 도핑된 N+ 영역을 형성하는 단계를 포함하고,
상기 형성하는 단계들은 얼라이먼트 타겟에 맞추어 정렬된(aligned with) 마스크를 사용하는 것을 포함하는, 방법. - 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스를 제조하기 위한 방법으로서,
저농도로 도핑된 N--기판의 표면에 그리고 상기 저농도로 도핑된 N--기판의 활성 디바이스 영역의 외측부에 있는 얼라이먼트 타겟을 에칭하여 상기 저농도로 도핑된 N--기판에 제로 층을 형성하는 단계;
주입에 의해 상기 저농도로 도핑된 N--기판의 부분에 N-웰을 형성하는 단계-상기 N-웰은 상기 저농도로 도핑된 N--기판보다 더 고농도로 도핑됨-;
복수의 필드 산화물들을 형성하는 단계 - 제1 필드 산화물과 제2 필드 산화물은 상기 저농도로 도핑된 N--기판과 상기 N-웰에 겹쳐 있고, 그리고 제3 필드 산화물은 상기 저농도로 도핑된 N--기판의 제1 영역에 형성됨 -;
상기 저농도로 도핑된 N--기판의 부분들 위에 게이트 산화물을 형성하는 단계;
상기 게이트 산화물 위에 폴리실리콘 게이트를 형성하는 단계;
주입에 의해 상기 저농도로 도핑된 N--기판의 부분에 P-형 영역을 형성하는 단계;
주입에 의해 상기 N-웰의 부분에 고농도로 도핑된 N+ 영역 및 상기 P-형 영역의 부분에 또 하나의 고농도로 도핑된 N+ 영역을 형성하는 단계; 및
주입에 의해 상기 P-형 영역의 상기 제1 영역의 근처에 고농도로 도핑된 P+ 영역을 형성하는 단계를 포함하고,
상기 형성하는 단계들은 상기 얼라이먼트 타겟에 맞추어 정렬된 마스크를 사용하는 것을 포함하는, 방법. - 제1항 또는 제2항에 있어서,
드레인 접속부는 고농도로 도핑된 N+ 영역에서 만들어지고, 게이트 접속부는 폴리실리콘 게이트에서 만들어지고, 소스 접속부는 또 하나의 고농도로 도핑된 N+ 영역에서 만들어지는, 방법. - 제1항에 있어서,
상기 제1 N-웰 및 상기 제2 N-웰은 상기 P-기판 내에서 동일한 깊이를 갖고, 금속 산화물 반도체 전계 효과 트랜지스터 디바이스의 드리프트 영역에 경사 접합부를 형성하는, 방법. - 제2항에 있어서,
상기 N-웰 및 상기 저농도로 도핑된 N--기판은 금속 산화물 반도체 전계 효과 트랜지스터 디바이스의 드리프트 영역에 경사 접합부를 형성하는, 방법. - 삭제
- 삭제
- 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스로서,
P-기판의 표면 및 상기 P-기판의 활성 디바이스 영역의 외측부에 에칭된 얼라이먼트 타겟을 갖는 상기 P-기판의 제로 층;
상기 P-기판의 부분에 주입된 저농도로 도핑된 제1 N-웰;
상기 제1 N-웰의 부분에 주입된 제2 N-웰 - 상기 제2 N-웰은 상기 제1 N-웰보다 더 고농도로 도핑됨 -;
상기 제2 N-웰의 부분에 주입된 고농도로 도핑된 N+ 영역;
소스 영역과 관련된 상기 P-기판의 부분에 주입된 또 하나의 고농도로 도핑된 N+ 영역;
복수의 필드 산화물들 - 제1 필드 산화물은 상기 P-기판과 상기 제2 N-웰과 겹쳐 있고, 제2 필드 산화물은 상기 제1 N-웰과 상기 제2 N-웰과 겹쳐 있고, 그리고 제3 필드 산화물은 상기 P-기판의 상기 소스 영역의 근처에 형성되어 있음 -;
상기 제1 N-웰의 부분 위에 그리고 상기 또 하나의 고농도로 도핑된 N+ 영역 근처에 형성된 게이트 산화물; 및
상기 게이트 산화물 위에 형성된 폴리실리콘 게이트를 포함하고,
상기 얼라이먼트 타겟은 상기 제1 N-웰, 상기 제2 N-웰, 상기 고농도로 도핑된 N+ 영역, 상기 또 하나의 고농도로 도핑된 N+ 영역, 상기 복수의 필드 산화물들, 상기 게이트 산화물, 및 상기 폴리실리콘 게이트의 정렬 주입을 위해 구성되는, 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스. - 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스로서,
저농도로 도핑된 N--기판의 표면 및 상기 저농도로 도핑된 N--기판의 활성 디바이스 영역의 외측부에 에칭된 얼라이먼트 타겟을 갖는 상기 저농도로 도핑된 N--기판의 제로 층;
상기 저농도로 도핑된 N--기판의 부분에 주입된 N-웰 - 상기 N-웰은 저농도로 도핑된 N--기판보다 더 고농도로 도핑됨 -;
상기 저농도로 도핑된 N--기판의 부분에 주입된 P-형 영역;
상기 N-웰의 부분에 주입된 고농도로 도핑된 N+ 영역;
상기 P-형 영역의 부분에 주입된 또 하나의 고농도로 도핑된 N+ 영역;
상기 P-형 영역의 부분에 주입된 고농도로 도핑된 P+ 영역;
복수의 필드 산화물들 - 제1 필드 산화물과 제2 필드 산화물은 상기 저농도로 도핑된 N--기판 및 상기 N-웰과 겹쳐 있고, 그리고 제3 필드 산화물은 상기 고농도로 도핑된 P+ 영역의 근처에 형성되어 있음 -;
상기 저농도로 도핑된 N--기판과 상기 P-형 영역의 부분들 위에 형성된 게이트 산화물; 및
상기 게이트 산화물 위에 형성된 폴리실리콘 게이트를 포함하고,
상기 얼라이먼트 타겟은 상기 N-웰, 상기 P-형 영역, 상기 고농도로 도핑된 N+ 영역, 상기 또 하나의 고농도로 도핑된 N+ 영역, 상기 고농도로 도핑된 P+ 영역, 상기 복수의 필드 산화물들, 상기 게이트 산화물, 및 상기 폴리실리콘 게이트의 정렬 주입을 위해 구성되는, 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스. - 제8항 또는 제9항에 있어서,
고농도로 도핑된 N+ 영역을 갖는 드레인 접속부, 폴리실리콘 게이트를 갖는 게이트 접속부, 및 또 하나의 고농도로 도핑된 N+ 영역을 갖는 소스 접속부를 추가로 포함하는, 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스. - 제8항 또는 제9항에 있어서,
복수의 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스들을 포함하는, 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스. - 제8항에 있어서,
상기 제1 N-웰 및 제2 N-웰은 상기 P-기판 내에서 동일한 깊이를 갖고, 상기 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스의 드리프트 영역에 경사 접합부를 형성하는, 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스. - 제9항에 있어서,
상기 N-웰 및 상기 저농도로 도핑된 N--기판은 상기 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스의 드리프트 영역에 경사 접합부를 형성하는, 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스. - 삭제
- 삭제
- 제9항에 있어서,
상기 또 하나의 고농도로 도핑된 N+ 영역 및 상기 고농도로 도핑된 P+ 영역은 함께 인접되어 있고(butted together), 상기 고농도로 도핑된 P+ 영역은 소스 접속부에 접속되는, 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스. - 제9항에 있어서,
상기 또 하나의 고농도로 도핑된 N+ 영역 및 상기 고농도로 도핑된 P+ 영역은 이격되고, 상기 고농도로 도핑된 P+ 영역은 상기 P-형 영역의 전위를 조절하기 위해 전압에 접속되는, 고 전압 금속 산화물 반도체 전계 효과 트랜지스터 디바이스. - 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201161511195P | 2011-07-25 | 2011-07-25 | |
US61/511,195 | 2011-07-25 | ||
US13/554,890 | 2012-07-20 | ||
US13/554,890 US8962397B2 (en) | 2011-07-25 | 2012-07-20 | Multiple well drain engineering for HV MOS devices |
PCT/US2012/047826 WO2013016273A2 (en) | 2011-07-25 | 2012-07-23 | Multiple well drain engineering for hv mos devices |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140051353A KR20140051353A (ko) | 2014-04-30 |
KR101987811B1 true KR101987811B1 (ko) | 2019-06-11 |
Family
ID=47596528
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020147004757A KR101987811B1 (ko) | 2011-07-25 | 2012-07-23 | 고 전압 mosfet과 이의 제조방법 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8962397B2 (ko) |
EP (1) | EP2737539B1 (ko) |
KR (1) | KR101987811B1 (ko) |
CN (1) | CN103814444B (ko) |
TW (1) | TWI615973B (ko) |
WO (1) | WO2013016273A2 (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015141996A (ja) * | 2014-01-28 | 2015-08-03 | 株式会社東芝 | 半導体装置及びその製造方法 |
CN105244261B (zh) * | 2014-06-18 | 2019-06-28 | 上海华力微电子有限公司 | 半导体器件的制备方法 |
US11120478B2 (en) * | 2015-01-12 | 2021-09-14 | Ebay Inc. | Joint-based item recognition |
CN105825098B (zh) * | 2016-03-16 | 2018-03-27 | 广东欧珀移动通信有限公司 | 一种电子终端的屏幕解锁方法、图像采集方法及装置 |
CN109192663B (zh) * | 2018-09-12 | 2021-07-16 | 长江存储科技有限责任公司 | 制作高压器件与半导体器件的方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100225411B1 (ko) * | 1997-03-24 | 1999-10-15 | 김덕중 | LDMOS(a lateral double-diffused MOS) 트랜지스터 소자 및 그의 제조 방법 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5585294A (en) | 1994-10-14 | 1996-12-17 | Texas Instruments Incorporated | Method of fabricating lateral double diffused MOS (LDMOS) transistors |
US6020611A (en) | 1998-06-10 | 2000-02-01 | Motorola, Inc. | Semiconductor component and method of manufacture |
JP2004200359A (ja) | 2002-12-18 | 2004-07-15 | Ricoh Co Ltd | 半導体装置及びその製造方法 |
JP4959931B2 (ja) * | 2004-09-29 | 2012-06-27 | オンセミコンダクター・トレーディング・リミテッド | 半導体装置の製造方法 |
JP5063865B2 (ja) * | 2005-03-30 | 2012-10-31 | オンセミコンダクター・トレーディング・リミテッド | 半導体装置 |
KR101009399B1 (ko) * | 2008-10-01 | 2011-01-19 | 주식회사 동부하이텍 | Ldmos 트랜지스터 및 그 제조방법 |
US8643101B2 (en) * | 2011-04-20 | 2014-02-04 | United Microelectronics Corp. | High voltage metal oxide semiconductor device having a multi-segment isolation structure |
US8592905B2 (en) * | 2011-06-26 | 2013-11-26 | United Microelectronics Corp. | High-voltage semiconductor device |
-
2012
- 2012-07-20 US US13/554,890 patent/US8962397B2/en active Active
- 2012-07-23 WO PCT/US2012/047826 patent/WO2013016273A2/en active Application Filing
- 2012-07-23 EP EP12750895.0A patent/EP2737539B1/en active Active
- 2012-07-23 KR KR1020147004757A patent/KR101987811B1/ko active IP Right Grant
- 2012-07-23 CN CN201280044545.1A patent/CN103814444B/zh active Active
- 2012-07-25 TW TW101126863A patent/TWI615973B/zh active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100225411B1 (ko) * | 1997-03-24 | 1999-10-15 | 김덕중 | LDMOS(a lateral double-diffused MOS) 트랜지스터 소자 및 그의 제조 방법 |
Also Published As
Publication number | Publication date |
---|---|
CN103814444A (zh) | 2014-05-21 |
TW201310650A (zh) | 2013-03-01 |
KR20140051353A (ko) | 2014-04-30 |
TWI615973B (zh) | 2018-02-21 |
WO2013016273A3 (en) | 2013-05-30 |
EP2737539B1 (en) | 2021-01-13 |
WO2013016273A2 (en) | 2013-01-31 |
CN103814444B (zh) | 2017-06-13 |
EP2737539A2 (en) | 2014-06-04 |
US20130026545A1 (en) | 2013-01-31 |
US8962397B2 (en) | 2015-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7422948B2 (en) | Threshold voltage adjustment for long channel transistors | |
KR101217988B1 (ko) | 적층 헤테로-도핑 림 및 점진적 드리프트 영역을 가진개선된 resurf hvpmos 장치 | |
US7514329B2 (en) | Robust DEMOS transistors and method for making the same | |
US7649225B2 (en) | Asymmetric hetero-doped high-voltage MOSFET (AH2MOS) | |
US7977715B2 (en) | LDMOS devices with improved architectures | |
US8592274B2 (en) | LDMOS with accumulation enhancement implant | |
US20160087083A1 (en) | Semiconductor device and method of fabricating same | |
US8158475B2 (en) | Gate electrodes of HVMOS devices having non-uniform doping concentrations | |
US7868422B2 (en) | MOS device with a high voltage isolation structure | |
US6888207B1 (en) | High voltage transistors with graded extension | |
KR101987811B1 (ko) | 고 전압 mosfet과 이의 제조방법 | |
CN107634001B (zh) | 一种ldmos器件的制造方法 | |
US7262471B2 (en) | Drain extended PMOS transistor with increased breakdown voltage | |
KR100608188B1 (ko) | 반도체 장치 및 그 제조 방법 | |
CN110010690A (zh) | Nldmos的制造方法 | |
US20220149186A1 (en) | Rugged ldmos with drain-tied field plate | |
JP2933796B2 (ja) | 半導体装置の製造方法 | |
KR101019406B1 (ko) | Ldmos 소자 제조 방법 | |
CN111834221B (zh) | Ldmos和其制作方法 | |
US9793375B2 (en) | High voltage lateral DMOS transistor with optimized source-side blocking capability | |
CN106033726A (zh) | 场效应晶体管的制作方法 | |
KR20100111021A (ko) | 반도체 소자 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |