KR101954659B1 - 가우시안 펄스 생성 장치 및 방법 그리고 가우시안 펄스를 생성하는 초광대역 통신 장치 - Google Patents

가우시안 펄스 생성 장치 및 방법 그리고 가우시안 펄스를 생성하는 초광대역 통신 장치 Download PDF

Info

Publication number
KR101954659B1
KR101954659B1 KR1020120089080A KR20120089080A KR101954659B1 KR 101954659 B1 KR101954659 B1 KR 101954659B1 KR 1020120089080 A KR1020120089080 A KR 1020120089080A KR 20120089080 A KR20120089080 A KR 20120089080A KR 101954659 B1 KR101954659 B1 KR 101954659B1
Authority
KR
South Korea
Prior art keywords
delay
pulse
amplitude
pulses
generating
Prior art date
Application number
KR1020120089080A
Other languages
English (en)
Other versions
KR20140022987A (ko
Inventor
김종진
김동욱
젱 슐리
이우근
왕 지후아
Original Assignee
삼성전자주식회사
칭화대학교
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 칭화대학교 filed Critical 삼성전자주식회사
Priority to KR1020120089080A priority Critical patent/KR101954659B1/ko
Priority to EP13180195.3A priority patent/EP2698926B1/en
Priority to PCT/KR2013/007337 priority patent/WO2014027843A1/en
Priority to CN201310353879.3A priority patent/CN103762960B/zh
Priority to JP2013168678A priority patent/JP6310209B2/ja
Priority to US13/966,644 priority patent/US9036679B2/en
Publication of KR20140022987A publication Critical patent/KR20140022987A/ko
Application granted granted Critical
Publication of KR101954659B1 publication Critical patent/KR101954659B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/04Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/159Applications of delay lines not covered by the preceding subgroups
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/7163Spread spectrum techniques using impulse radio
    • H04B1/717Pulse-related aspects
    • H04B1/7174Pulse generation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03828Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties
    • H04L25/03834Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties using pulse shaping

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Power Engineering (AREA)
  • Pulse Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Dc Digital Transmission (AREA)
  • Transmitters (AREA)

Abstract

가우시안 펄스 생성 장치 및 방법 그리고 가우시안 펄스를 생성하는 초광대역 통신 장치가 제공된다. 가우시안 펄스 생성 장치는, 복수의 딜레이 펄스(Delay Pulse)를 생성하는 딜레이 펄스 생성부, 복수의 딜레이 펄스 각각을 진폭 변조하는 진폭 변조부, 및 진폭 변조된 딜레이 펄스들을 결합하여 가우시안 펄스(Guassian Pulse)를 생성하는 가우시안 펄스 생성부를 포함할 수 있다.

Description

가우시안 펄스 생성 장치 및 방법 그리고 가우시안 펄스를 생성하는 초광대역 통신 장치{APPARATUS AND METHOD FOR GENERATING GUSSIAN PULSE AND ULTRA WIDE BAND COMMUNICATION APPARATUS FOR GENERATING GUSSIAN PULSE}
아래의 설명은 가우시안 펄스를 생성하는 장치 및 방법에 관한 것으로, 보다 구체적으로는 디지털 펄스의 펄스폭(duration)과 크기(amplitude)를 조절하여 가우시안 펄스를 생성하는 장치 및 방법에 관한 것이다.
초광대역(Ultra Wide Band: UWB) 통신 기술은 3G ~10GHz의 고주파 대역을 사용하는 무선 통신 기술이다. 초광대역 통신 기술은 넓은 주파수 대역을 사용하며, 극초단파를 이용하여 데이터를 전송할 수 있다.
이때, 초광대역 통신 장치는, 펄스폭이 매우 짧은 임펄스 신호(Impulse)를 500MHz의 주파수 대역폭을 통해 전송함에 따라 전력 소모가 매우 적을 수 있다. 이처럼, 초광대역 통신 장치는, 저전력 특성으로 인해 지능형 홈네트워크 제품, 산업 및 군사용 제품, 보청기 등의 근거리 통신 장치의 구현 시 용이하게 사용될 수 있다.
예를 들어, 초광대역 통신 장치는 FCC 스팩트럼 마스크 규격(Federal Communications Commission Spectrum Mask Requirement)에 따라 가우시안 펄스 형상을 나타내는 포락선을 제공할 수 있다.
이때, 초광대역 통신 장치는, 복잡한 펄스 컴바이너(Pulse Combiner)를 이용하거나, 또는 여러 개의 단위 증폭기 블록을 이용하여 가우시안 펄스 형상을 나타내는 포락선을 생성할 수 있다.
일실시예에 따른 가우시안 펄스 생성 장치는, 복수의 딜레이 펄스(Delay Pulse)를 생성하는 딜레이 펄스 생성부, 상기 복수의 딜레이 펄스 각각을 진폭 변조하는 진폭 변조부, 및 상기 진폭 변조된 딜레이 펄스들을 결합하여 가우시안 펄스(Guassian Pulse)를 생성하는 가우시안 펄스 생성부를 포함할 수 있다.
또한, 상기 진폭 변조부는, 상기 복수의 딜레이 펄스 각각을 서로 다른 배율로 진폭 변조할 수 있다.
또한, 상기 진폭 변조부는, 디지털 도메인에서 딜레이 펄스의 상기 복수의 딜레이 펄스 각각을 진폭 변조할 수 있다.
또한, 상기 가우시안 펄스 생성부는, 하나의 디지털 전력 증폭기를 이용하여 상기 진폭 변조된 펄스들을 결합할 수 있다.
또한, 상기 딜레이 펄스 생성부는, 상기 복수의 딜레이 펄스 각각의 펄스폭을 조절하여 중심 주파수를 조절할 수 있다.
또한, 상기 딜레이 펄스 생성부는, 지연 고정 루프(Delay Locked Loop)를 이용하여 상기 중심 주파수를 조절할 수 있다.
또한, 상기 딜레이 펄스 생성부는, 상기 복수의 딜레이 펄스의 개수를 조절하여 중심 주파수를 조절할 수 있다.
또한, 상기 가우시안 펄스 생성부는, 상기 가우시안 펄스에 기초한 IR-UWB(Impulse Radio-Ultra Wide Band) 신호를 제공할 수 있다.
다른 실시예에 따른 초광대역 통신 장치는, 복수의 딜레이 펄스를 생성하는 딜레이 펄스 생성부, 상기 복수의 딜레이 펄스 각각을 진폭 변조하는 진폭 변조부, 및 상기 진폭 변조된 딜레이 펄스들을 결합하여 초광대역(Ultra Wide Band) 통신의 주파수 대역 중 일부 주파수 대역에 해당하는 가우시안 펄스를 생성하는 가우시안 펄스 생성부를 포함할 수 있다.
여기서, 상기 일부 주파수 대역은, IR-UWB 스팩트럼 마스크(Impulse Radio-Ultra Wide Band)에서 정의한 주파수 대역을 포함할 수 있다.
또한, 상기 진폭 변조부는, 상기 복수의 딜레이 펄스 각각을 서로 다른 배율로 진폭 변조할 수 있다.
또한, 상기 딜레이 펄스 생성부는, 상기 복수의 딜레이 펄스 각각의 펄스폭을 조절하여 중심 주파수를 조절할 수 있다.
일실시예에 따른 가우시안 펄스 생성 방법은, 복수의 딜레이 펄스를 생성하는 단계, 상기 복수의 딜레이 펄스 각각을 진폭 변조하는 단계, 및 상기 진폭 변조된 딜레이 펄스들을 결합하여 가우시안 펄스를 생성하는 단계를 포함할 수 있다.
또한, 상기 진폭을 변조하는 단계는, 상기 복수의 딜레이 펄스 각각을 서로 다른 배율로 진폭 변조할 수 있다.
또한, 상기 진폭을 변조하는 단계는, 디지털 도메인에서 디지털 펄스의 전류량에 따라 상기 복수의 딜레이 펄스 각각을 진폭 변조할 수 있다.
또한, 상기 가우시안 펄스를 생성하는 단계는, 하나의 디지털 전력 증폭기를 이용하여 상기 진폭 변조된 펄스들을 결합할 수 있다.
또한, 상기 복수의 딜레이 펄스를 생성하는 단계는, 상기 복수의 딜레이 펄스 각각의 펄스폭을 조절하여 중심 주파수를 조절할 수 있다.
또한, 상기 복수의 딜레이 펄스를 생성하는 단계는, 지연 고정 루프(Delay Locked Loop)를 이용하여 상기 중심 주파수를 조절할 수 있다.
또한, 상기 복수의 딜레이 펄스를 생성하는 단계는, 상기 복수의 딜레이 펄스의 개수를 조절하여 중심 주파수를 조절할 수 있다.
또한, 상기 가우시안 펄스를 생성하는 단계는, 상기 가우시안 펄스에 기초한 IR-UWB(Impulse Radio-Ultra Wide Band) 신호를 제공할 수 있다.
도 1은 일실시예에 따른 가우시안 펄스 생성 장치의 세부 구성을 도시한 블록도이다.
도 2는 도 1의 가우시안 펄스 생성 장치에 포함된 딜레이 펄스 생성부의 회로도이다.
도 3은 도 2의 딜레이 펄스 생성부에 포함된 딜레이 셀의 회로도이다.
도 4는 일실시예에 따른 가우시안 펄스 생성 장치에서 생성한 딜레이 펄스 및 진폭 변조된 딜레이 펄스를 도시한 도면이다.
도 5는 다른 실시예에 따른 초광대역 통신 장치의 세부 구성을 도시한 블록도이다.
도 6은 일실시예에 따른 도 1의 가우시안 펄스 생성 장치에서 가우시안 펄스를 생성하는 방법을 도시한 흐름도이다.
도 7은 다른 실시예에 따른 도 5의 초광대역 통신 장치에서 가우시안 펄스를 생성하는 방법을 도시한 흐름도이다.
도 8은 또 다른 실시예에 따른 지연 고정 루프를 포함하는 가우시안 펄스 생성 장치의 세부 구성을 도시한 블록도이다.
도 9는 또 다른 실시예에 따른 도 8의 가우시안 펄스 생성 장치에서 가우시안 펄스를 생성하는 방법을 도시한 흐름도이다.
이하, 실시예들을 첨부된 도면을 참조하여 상세하게 설명한다. 일실시예에 따른 연산 처리 방법은 연산 처리 장치에 의해 수행될 수 있다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 1은 일실시예에 따른 가우시안 펄스 생성 장치의 세부 구성을 도시한 블록도이다.
도 1에 따르면, 가우시안 펄스 생성 장치는, 딜레이 펄스 생성부(101), 정보 제공부(102), 진폭 변조부(103), 및 가우시안 펄스 생성부(104)를 포함할 수 있다.
딜레이 펄스 생성부(101)는, 디지털 펄스(Digital Pulse: DP)를 시간 지연하여 복수의 딜레이 펄스(Delay Pulse)를 생성할 수 있다.
그리고, 딜레이 펄스 생성부(101)는 복수의 딜레이 펄스 각각의 펄스폭을 조절하여 중심 주파수를 조절할 수 있다. 이때, 딜레이 펄스 생성부(101)는 정보 제공부(102)로부터 입력되는 펄스폭 정보에 기초하여 딜레이 펄스의 펄스폭을 조절할 수 있다.
예를 들어, 딜레이 펄스 생성부(101)는 펄스폭 정보에 기초하여 딜레이 펄스의 펄스폭이 디지털 펄스의 펄스폭보다 넓게 딜레이 펄스의 펄스폭을 조절할 수 있다. 이때, 딜레이 펄스 생성부(101)는 딜레이 펄스의 펄스폭이 디지털 펄스의 펄스폭과 동일하거나, 또는 좁아지도록 딜레이 펄스의 펄스폭을 조절할 수 있다.
이때, 딜레이 펄스 생성부(101)는 복수의 딜레이 펄스 각각의 펄스폭을 조절함에 따라, 가우시안 펄스에 포함되는 딜레이 펄스들의 개수를 조절할 수 있다. 예를 들어, 상기 딜레이 펄스들의 개수는 딜레이 펄스의 펄스폭이 넓어질수록 감소하고, 딜레이 펄스의 펄스폭이 좁아질수록 증가할 수 있다. 다시 말해, 딜레이 펄스 생성부(101)는 딜레이 펄스의 개수를 조절함에 따라 중심 주파수를 조절할 수 있다.
이처럼, 가우시안 펄스 생성 장치는, 딜레이 펄스의 펄스폭을 조절하여 중심 주파수를 조절할 수 있음에 따라, 서로 다른 중심 주파수를 갖는 여러 채널을 다수의 사용자에게 제공할 수 있다.
진폭 변조부(103)는 디지털 도메인에서 복수의 딜레이 펄스 각각을 진폭 변조할 수 있다. 이때, 진폭 변조부(103)는 정보 제공부(102)로부터 입력되는 진폭 정보에 기초하여 딜레이 펄스의 진폭을 변조할 수 있다.
여기서, 진폭 정보는, 복수의 딜레이 펄스를 결합한 형상이 가우시안 펄스 형상이 되도록 각 딜레이 펄스에 해당하는 진폭 크기량을 포함할 수 있다. 그러면, 진폭 변조부(103)는 각 딜레이 펄스의 전류량에 해당하는 진폭 크기량에 따라 복수의 딜레이 펄스 각각을 진폭 변조할 수 있다.
예를 들어, 5개의 딜레이 펄스를 이용하고, 딜레이 펄스 0의 진폭 정보 1는 1배, 딜레이 펄스 1의 진폭 정보는 3배, 딜레이 펄스 3의 진폭 정보는 5배, 딜레이 펄스 4의 진폭 정보는 3배, 딜레이 펄스 4의 진폭 정보는 1배를 포함하는 경우, 진폭 변조부(103)는 딜레이 펄스 0과 딜레이 펄스 5의 진폭을 1배 증폭하여 출력하고, 딜레이 펄스 1과 딜레이 펄스 4의 진폭을 3배 증폭하여 출력하고, 딜레이 펄스 3의 진폭을 5배 증폭하여 출력할 수 있다. 이처럼, 진폭 변조부(103)는 진폭 변조된 딜레이 펄스들을 이용하여 가우시안 펄스를 생성할 수 있도록 각 딜레이 펄스의 진폭을 서로 다른 배율로 진폭 변조할 수 있다.
여기서, 진폭 변조부(103)는 진폭 정보에 기초하여 딜레이 펄스의 진폭을 증폭 또는 진폭 변화없이 그대로 출력하는 실시예를 설명하였으나, 이외에, 진폭 변조부(103)는 딜레이 펄스의 진폭을 감쇠하여 출력할 수도 있다.
이어, 가우시안 펄스 생성부(104)는 딜레이 펄스 생성부(101)로부터 입력되는 디지털 펄스와 진폭 변조부(103)에서 입력되는 진폭 변조된 딜레이 펄스들을 이용하여 가우시안 펄스를 생성할 수 있다. 이때, 가우시안 펄스 생성부(104)는 디지털 펄스를 기준으로 동기를 맞추어 진폭 변조된 딜레이 펄스들을 결합함으로써 가우시안 펄스를 생성할 수 있다.
이처럼, 가우시안 펄스 생성 장치(100)는 진폭 변조부(103)에서 복수의 딜레이 펄스 각각의 진폭을 변조함에 따라, 하나의 디지털 전력 증폭기(Digital Power Amplifier: DPA)만으로 가우시안 펄스를 생성할 수 있다.
다시 말해, 가우시안 펄스 생성 장치(100)는 각 딜레이 펄스에 해당하는 디지털 전력 증폭기를 별도로 이용하지 않더라도, 복수의 딜레이 펄스 각각의 진폭을 변조할 수 있다. 이에 따라, 가우시안 펄스 생성 장치(100)는 하나의 디지털 전력 증폭기를 이용하여 진폭 변조된 딜레이 펄스들을 결합하여 가우시안 펄스를 생성할 수 있다.
도 2는 도 1의 가우시안 펄스 생성 장치에 포함된 딜레이 펄스 생성부의 회로도이다.
도 2에 따르면, 딜레이 펄스 생성부(200)는 복수의 AND 게이트(AND Gate: 201), 복수의 딜레이 셀(Delay Cell: 202), 복수의 NOR 게이트(NOR Gate: 203), 및 펄스 컴바이너(Pulse Combiner: 204)를 포함할 수 있다.
먼저, 복수의 딜레이 셀(202)은 트리거 신호를 이용하여 디지털 펄스(Digital Pulse: DP)를 생성하기 위한 정보를 출력할 수 있다. 그리고, 복수의 딜레이 셀(202)은 트리거 신호를 이용하여 딜레이 펄스를 생성하기 위한 정보를 출력할 수 있다.
먼저, 복수의 딜레이 셀(202)은 트리거 신호를 이용하여 디지털 펄스를 생성하기 위한 정보를 각각 출력할 수 있다. 그리고, 복수의 딜레이 셀(202)은 트리거 신호를 이용하여 딜레이 펄스를 생성하기 위한 정보를 각각 출력할 수 있다.
예를 들어, 5개의 딜레이 펄스를 생성하고자 하는 경우, 복수의 딜레이 셀(202)은 5개의 딜레이 셀을 포함할 수 있다. 그러면, 딜레이 셀 0(206)는 딜레이 펄스 0를 생성하기 위한 정보
Figure 112012065256359-pat00001
, 및 디지털 펄스를 구성하는 펄스 0를 생성하기 위한 정
Figure 112012065256359-pat00002
보를 출력할 수 있다. 동일한 방법으로, 딜레이 셀 1부터 딜레이 셀 4는 딜레이 펄스 1부터 딜레이 펄스 4을 생성하기 위한 정보
Figure 112012065256359-pat00003
를 각각 출력하고, 펄스 1부터 펄스 4를 생성하기 위한 정보
Figure 112012065256359-pat00004
를 각각 출력할 수 있다.
이어, 복수의 AND 게이트(201)는 복수의 딜레이 셀(202)로부터 입력받은 딜레이 펄스를 생성하기 위한 정보를 이용하여 복수의 딜레이 펄스를 생성할 수 있다.
예를 들어, 5개의 딜레이 펄스를 생성하고자 하는 경우, 복수의 AND 게이트(203)는 5개의 AND 게이트를 포함할 수 있다. 그러면, AND 게이트 0(207)는 딜레이 셀 0(206)로부터 입력받은 정보
Figure 112012065256359-pat00005
를 AND 연산하여 딜레이 펄스 0(EN<0>)를 생성할 수 있다. 동일한 방법으로, AND 게이트 1 내지 AND 게이트 4는 해당하는 딜레이 셀 1 내지 4로부터 입력받은 정보를 AND 연산하여 딜레이 펄스 1 내지 4(EN<1>, (EN<2>, (EN<3>, (EN<4>)를 각각 생성할 수 있다.
그리고, 복수의 NOR 게이트(203)는 복수의 딜레이 셀(202)로부터 입력받은 디지털 펄스를 생성하기 위한 정보를 이용하여 디지털 펄스를 생성할 수 있다.
예를 들어, 5개의 딜레이 펄스를 생성하고자 하는 경우, 복수의 NOR 게이트(203)는 5개의 NOR 게이트를 포함할 수 있다. 그러면, NOR 게이트 0(208)는 딜레이 셀 0(206)로부터 입력된 펄스 0를 생성하기 위한 정보
Figure 112012065256359-pat00006
를 NOR 연산하여 펄스 0(P0)를 생성할 수 있다. 동일한 방법으로, NOR 게이트 1 내지 NOR 게이트 4는 해당하는 딜레이 셀 1 내지 4로부터 입력받은 정보를 NOR 연산하여 펄스 1 내지 4(P1, P2, P3, P4)를 각각 생성할 수 있다.
그러면, 펄스 컴바이너(204)는 복수의 NOR 게이트(203)에서 생성한 펄스를 이용하여 디지털 펄스(Digital Pulse: DP, 205)를 생성할 수 있다. 예를 들어, 펄스 컴바이너(204)는 펄스 0 내지 펄스 4를 결합하여 디지털 펄스(205)를 생성할 수 있다.
이상의 도 2에서는, 딜레이 펄스 생성부가 복수의 AND 게이트를 이용하여 해당하는 딜레이 펄스를 생성하고, 복수의 NOR 게이트를 이용하여 디지털 펄스를 생성하는 것에 대해 설명하였으나, 이는 실시예에 해당하며, 딜레이 펄스 생성부는 AND 게이트 이외에 OR, NOR, XOR, NAND 등의 논리 게이트를 이용하여 딜레이 펄스를 생성할 수도 있다. 마찬가지로, 딜레이 펄스 생성부는, NOR 게이트 이외에 OR, NOR, XOR, NAND 등의 논리 게이트를 이용하여 디지털 펄스를 생성할 수도 있다.
도 3은 도 2의 딜레이 펄스 생성부에 포함된 딜레이 셀의 회로도이다.
도 3에 따르면, 딜레이 셀(300)은 복수의 논리 게이트를 포함할 수 있다. 예를 들어, 딜레이 셀(300)은 복수의 NOT 게이트(NOT Gate)를 포함할 수 있다.
그러면, 딜레이 셀(300)은 트리거 신호와 NOT 게이트를 이용하여 디지털 펄스(DP)를 생성하기 위한 정보를 출력할 수 있다.
예를 들어, 디지털 펄스가 5개의 펄스들을 포함하고, 트리거 신호(trigger signal) 0에서 1로 트리거된 경우, 딜레이 셀(300)은 복수의 NOT 게이트들 중 네 번째 NOT 게이트(301)와 여덟 번째 NOT 게이트(302)를 이용하여 펄스 0를 생성하기 위한 정보
Figure 112012065256359-pat00007
를 출력할 수 있다. 이때, 도 2를 참고하면, NOR 게이트 0(208)는 펄스 0를 생성하기 위한 정보
Figure 112012065256359-pat00008
를 NOR 연산하여 펄스 0(P0=1)를 출력할 수 있다.
동일한 방법으로, 딜레이 셀(300)은 트리거 신호와 NOT 게이트를 이용하여 디지털 펄스에 포함된 펄스 1 내지 펄스 4를 생성하기 위한 정보를 출력할 수 있다. 그러면, NOR 게이트는 펄스 1을 생성하기 위한 정보를 NOR 연산하여 펄스 1(P1)을 출력, 펄스 2를 생성하기 위한 정보를 NOR 연산하여 펄스 2(P2)를 출력, 펄스 3을 생성하기 위한 정보를 NOR 연산하여 펄스 3(P3)을 출력, 펄스 4(P4)를 생성하기 위한 정보를 NOR 연산하여 펄스 4를 출력할 수 있다. 이에 따라, 펄스 컴바이너(204)는 펄스 0 내지 펄스 4를 결합하여 디지털 펄스(DP)를 생성할 수 있다.
그리고, 딜레이 셀(300)은 트리거 신호와 NOT 게이트를 이용하여 딜레이 펄스를 생성하기 위한 정보를 출력할 수 있다.
예를 들어, 트리거 신호(trigger signal) 0에서 1로 트리거되고, 디지털 펄스보다 펄스폭이 넓은 5개의 딜레이 펄스를 생성하고자 하는 경우, 딜레이 셀(300)은 복수의 NOT 게이트들 중 두 번째 NOT 게이트(303)와 열 번째 NOT 게이트(304)를 이용하여 딜레이 펄스 0를 생성하기 위한 정보
Figure 112012065256359-pat00009
를 출력할 수 있다. 이때, 도 2를 참고하면, AND 게이트 0(207)는 딜레이 펄스 0를 생성하기 위한 정보
Figure 112012065256359-pat00010
를 AND 연산하여 딜레이 펄스 0(EN<0>=1)를 출력할 수 있다.
동일한 방법으로, 딜레이 셀(300)은 트리거 신호와 NOT 게이트를 이용하여 딜레이 펄스 1 내지 4를 생성하기 위한 정보를 출력할 수 있다. 그러면, AND 게이트는 딜레이 펄스 1을 생성하기 위한 정보를 AND 연산하여 딜레이 펄스 1(EN<1>)을 출력, 딜레이 펄스 2를 생성하기 위한 정보를 AND 연산하여 딜레이 펄스 2(EN<2>)를 출력, 딜레이 펄스 3을 생성하기 위한 정보를 AND 연산하여 딜레이 3(EN<3>)을 출력, 딜레이 펄스 4를 생성하기 위한 정보를 AND 연산하여 딜레이 펄스 4(EN<4>)를 출력할 수 있다.
이때, 펄스폭 정보에 기초하여 디지털 펄스의 펄스폭보다 넓은 펄스폭을 갖는 딜레이 펄스 0를 생성하고자 하는 경우, 딜레이 셀(300)은 디지털 펄스를 생성하기 위한 정보를 출력하기 위해 이용된 NOT 게이트보다 많은 NOT 게이트를 이용하여 딜레이 펄스 0를 생성하기 위한 정보를 출력할 수 있다. 다시 말해, 딜레이 셀(300)은 펄스 0보다 많은 시간 지연을 발생시켜 딜레이 펄스 0의 펄스폭을 펄스 0의 펄스폭보다 넓게 조절할 수 있다.
이때, 딜레이 셀(300)은 디지털 펄스를 생성하기 위한 정보를 출력하기 위해 이용된 NOT 게이트보다 적은 수 또는 동일한 수의 NOT 게이트를 트리거 신호가 통과하도록 함에 따라, 디지털 펄스의 펄스폭보다 좁은 펄스폭을 갖는 딜레이 펄스 또는 디지털 펄스의 펄스폭과 동일한 펄스폭을 갖는 딜레이 펄스를 출력할 수도 있다.
도 4는 일실시예에 따른 가우시안 펄스 생성 장치에서 생성한 딜레이 펄스 및 진폭 변조된 딜레이 펄스를 도시한 도면이다.
도 4에서는, 도 1의 딜레이 펄스 생성부(101)가 5개의 딜레이 펄스를 생성하는 경우를 가정하여 설명하나, 이는 실시예에 해당하며, 딜레이 펄스 생성부(101)는 5개 미만 또는 5개 이상의 딜레이 펄스를 생성할 수 있다. 이때, 딜레이 펄스의 펄스폭은 Ts ~ 2Ts로 고정될 수도 있고, 딜레이 펄스의 펄스폭은 가변될 수도 있다.
도 4에 따르면, 도 1의 딜레이 펄스 생성부(101)는 디지털 펄스(401)와 복수의 딜레이 펄스(402)를 생성할 수 있다. 이때, 딜레이 펄스 생성부(101)는 디지털 펄스(401)를 가우시안 펄스 생성부(104)로 전달하고, 복수의 딜레이 펄스(402)를 진폭 변조부(103)로 전달할 수 있다. 예를 들어, 도 4를 참고하면, 딜레이 펄스 생성부(101)는 디지털 펄스(401)를 시간 지연하여 디지털 펄스(401)보다 펄스폭이 넓게 조절된 딜레이 펄스들(402)을 진폭 변조부(103)로 전달할 수 있다.
그러면, 도 1의 진폭 변조부(103)는 복수의 딜레이 펄스(402)를 결합한 형상이 가우시안 펄스 형상이 되도록 진폭 정보에 기초하여 복수의 딜레이 펄스 각각을 서로 다른 배율로 진폭 변조할 수 있다. 예를 들어, 진폭 변조부(103)는 진폭 정보에 기초하여 딜레이 펄스 0(EN<0>)와 딜레이 펄스 4(EN<4>)의 진폭을 1배 증폭하여 출력할 수 있다. 그리고, 진폭 변조부(103)는 진폭 정보에 기초하여 딜레이 펄스 1(EN<1>)과 딜레이 펄스 3(EN<3>)의 진폭을 3배 증폭하여 출력할 수 있다. 이어, 진폭 변조부(103)는 진폭 정보에 기초하여 딜레이 펄스 3(EN<3>)의 진폭을 5배 증폭하여 출력할 수 있다.
그러면, 가우시안 펄스 생성부(403)는 진폭 변조된 딜레이 펄스 0 내지 4를 결합하여 가우시안 펄스(DEN<4:0>, 404)를 생성할 수 있다. 이때, 가우시안 펄스 생성부(403)는 디지털 펄스와 동기를 맞추어 진폭 변조된 딜레이 펄스 0 내지 4를 결합할 수 있다.
예를 들어, 가우시안 펄스 생성부(403)는 하나의 디지털 전력 증폭기(DPA)를 이용하여 진폭 변조된 복수의 딜레이 펄스를 결합함에 따라 가우시안 펄스를 생성할 수 있다. 이처럼, 하나의 디지털 전력 증폭기를 이용함에 따라, 가우시안 펄스 생성 장치의 전력 소모를 감소시키고, 가우시안 펄스 생성 장치의 크기 및 제작 비용을 감소시킬 수 있다.
도 5는 다른 실시예에 따른 초광대역 통신 장치의 세부 구성을 도시한 블록도이다.
도 5는 도 1의 가우시안 펄스 생성 장치를 초광대역(UWB) 통신에 적용한 초광대역 통신 장치의 구성을 도시한 도면이다. 그리고, 도 5의 초광대역 통신 장치에서 가우시안 펄스를 생성하는 동작은 도 1의 가우시안 펄스 생성 장치에서 가우시안 펄스를 생성하는 동작과 실질적으로 동일할 수 있다. 이에 따라, 도 5에서, 도 1의 가우시안 펄스 생성 장치의 구성과 중복되는 설명은 생략하기로 한다.
도 5에 따르면, 초광대역 통신 장치(500)는 딜레이 펄스 생성부(501), 정보 제공부(502), 진폭 변조부(505), 및 가우시안 펄스 생성부(506)를 포함할 수 있다. 여기서, 정보 제공부(502)는 제1 레지스터(503), 및 제2 레지스터(504)를 포함할 수 있다.
딜레이 펄스 생성부(501)는 트리거 신호와 논리 게이트를 이용하여 디지털 펄스를 생성할 수 있다.
그리고, 딜레이 펄스 생성부(501)는 디지털 펄스를 시간 지연하여 디지털 펄스의 펄스폭이 조절된 딜레이 펄스들을 생성할 수 있다.
예를 들어, 딜레이 펄스 생성부(501)는 펄스폭 정보에 기초하여 따라 디지털 펄스를 시간 지연함에 따라, 디지털 펄스의 펄스폭보다 넓거나 동일한 펄스폭을 갖는 딜레이 펄스들을 생성할 수 있다.
이처럼, 딜레이 펄스 생성부(501)는 딜레이 펄스의 펄스폭을 조절함에 따라 중심 주파수를 조절할 수 있다.
예를 들어, 중심 주파수 10GHz에서 5개의 딜레이 펄스를 이용하여 가우시안 펄스 1를 생성하고, 중심 주파수가 6GHz에서 가우시안 펄스 2를 생성하고자 하는 경우, 딜레이 펄스 생성부(501)는 펄스폭 정보에 기초하여 가우시안 펄스 1에 포함된 딜레이 펄스의 펄스폭보다 가우시안 펄스 2에 포함된 딜레이 펄스의 펄스폭이 넓어지도록 펄스폭을 조절할 수 있다. 이처럼, 중심 주파수는 상기 펄스폭 조절을 통해 10GHz에서 6GHz로 조절될 수 있다.
다시 말해, 딜레이 펄스 생성부(501)는 가우시안 펄스 1에 포함된 딜레이 펄스의 개수보다 가우시안 펄스 2에 포함된 딜레이 펄스의 개수가 작아지도록 딜레이 펄스의 개수를 조절하여 중심 주파수를 10GHz에서 6GHz로 조절할 수 있다.
정보 제공부(502)는 딜레이 펄스의 펄스폭을 조절하기 위해 이용되는 펄스폭 정보, 및 딜레이 펄스의 진폭을 변조하기 위해 이용되는 진폭 정보를 저장할 수 있다.
예를 들어, 제1 레지스터(503)는 FCW 레지스터(Frequency Control Word Register)를 이용하여 펄스폭 정보를 저장하고, 제2 레지스터(503)는 ACW 레지스터(Amplitude Control Word Register)를 이용하여 진폭 정보를 저장할 수 있다.
그러면, 진폭 변조부(505)는 제2 레지스터(503)로부터 입력된 진폭 정보에 기초하여 복수의 딜레이 펄스 각각을 서로 다른 배율로 진폭 변조할 수 있다. 이때, 진폭 변조부(505)는 진폭 변조된 딜레이 펄스들을 결합한 형상이 가우시안 펄스 형상이 되도록 디지털 도메인에서 각 딜레이 펄스를 진폭 변조할 수 있다.
이어, 가우시안 펄스 생성부(506)는 진폭 변조된 딜레이 펄스들을 결합하여 초광대역(UWB) 통신의 주파수 대역 중 일부 주파수 대역에 해당하는 가우시안 펄스를 생성할 수 있다. 이때, 가우시안 펄스 생성부(506)는 딜레이 펄스 생성부(101)로부터 입력된 디지털 펄스와 동기를 맞추어 진폭 변조된 복수의 딜레이 펄스들을 결합할 수 있다.
여기서, 일부 주파수 대역은 초광대역 통신의 주파수 대역 중 IR-UWB 스팩트럼 마스크(Impulse Radio-Ultra Wide Band)에서 정의한 주파수 대역을 포함할 수 있다. 예를 들어, FCC 스팩트럼 마스크(Federal Communication Commission Spectrum Mask)에서 정의한 주파수 대역을 이용하는 경우, 가우시안 펄스 생성부(506)는 초광대역 통신의 주파수 대역 중 대역폭이 500MHz인 가우시안 펄스를 생성할 수 있다.
이에 따라, 초광대역 통신 장치는, 주파수 도메인에서 초광대역 통신의 전체 주파수 대역 3.1~10.6GHz 중 500MHz의 대역폭을 이용하여 전송 신호를 전송하고, 500Hz를 제외한 나머지 주파수 대역에 신호를 실지 않음에 따라 저전력 무선 통신을 제공할 수 있다. 여기서, 전송 신호는 IR-UWB 신호(Impulse Radio-Ultra Wide Band)를 포함할 수 있다.
이상의 도 5에서 설명한 바와 같이, 초광대역 통신 장치는, 딜레이 펄스의 펄스폭을 조절하여 중심 주파수를 조절할 수 있다. 이에 따라, 초광대역 통신 장치는 초광대역 통신의 전체 주파수 대역 3.1~10.6GHz을 일정 대역폭 500MHz을 갖는 여러 개의 채널로 구분하고, 각 채널에 할당된 서로 다른 중심 주파수를 이용하여 전송 신호를 전송할 수 있다.
그러면, 초광대역 통신 장치는, 다수의 사용자가 전송 신호를 전송하더라도 사용자 간 간섭이 발생하지 않도록 할 수 있다. 예를 들어, 사용자 1은 채널 1을 사용하여 통신하고, 사용자 2는 채널 2를 사용하여 통신하고, ..., 사용자 N은 채널 N을 사용하여 통신할 수 있다.
여기서, 일정 대역폭을 FCC 에서 정의한 500MHz로 설명하였으나, 이는 실시예에 해당하며, 일정 대역폭은 500MHz 미만 또는 500MHz 이상일 수 있다.
도 6은 일실시예에 따른 도 1의 가우시안 펄스 생성 장치에서 가우시안 펄스를 생성하는 방법을 도시한 흐름도이다.
도 6에 따르면, 601 단계에서, 가우시안 펄스 생성 장치는, 트리거 신호 및 논리 게이트를 이용하여 디지털 펄스를 생성하고, 디지털 펄스를 시간 지연하여 복수의 딜레이 펄스를 생성할 수 있다.
예를 들어, 가우시안 펄스 생성 장치는, 펄스폭 정보에 따라 디지털 펄스를 시간 지연함에 따라 디지털 펄스의 펄스폭보다 넓은 펄스폭을 갖는 딜레이 펄스를 생성할 수 있다. 이때, 가우시안 펄스 생성 장치는, 디지털 펄스의 펄스폭보다 좁거나 동일한 펄스폭을 갖는 딜레이 펄스를 생성할 수도 있다.
이처럼, 가우시안 펄스 생성 장치는, 복수의 딜레이 펄스 각각의 펄스폭을 조절함에 따라 중심 주파수를 조절할 수 있다. 다시 말해, 가우시안 펄스 생성 장치는, 가우시안 펄스에 포함되는 복수의 딜레이 펄스의 개수를 조절하여 중심 주파수를 조절할 수 있다.
이어, 602 단계에서, 가우시안 펄스 생성 장치는, 진폭 정보에 기초하여 복수의 딜레이 펄스를 진폭 변조할 수 있다.
일례로, 가우시안 펄스 생성 장치는, 디지털 도메인에서 진폭 정보에 따라 복수의 딜레이 펄스를 서로 다른 배율로 진폭 변조할 수 있다. 이때, 가우시안 펄스 생성 장치는, 진폭 변조된 딜레이 펄스들을 결합한 형상이 가우시안 펄스 형상이 되도록 각 딜레이 펄스를 서로 다른 배율로 진폭 변조할 수 있다.
예를 들어, 진폭 정보가 각 딜레이 펄스의 전류량을 포함하는 경우, 가우시안 펄스 생성 장치는, 딜레이 펄스의 전류량에 비례하여 각 딜레이 펄스를 진폭 변조할 수 있다. 다시 말해, 가우시안 펄스 생성 장치는 상기 전류량이 높을수록 높은 배율로 딜레이 펄스의 진폭을 변조하고, 상기 전류량이 낮을수록 낮은 배율로 딜레이 펄스의 진폭을 변조할 수 있다.
이어, 603 단계에서, 가우시안 펄스 생성 장치는, 진폭 변조된 딜레이 펄스들을 결합하여 가우시안 펄스를 생성할 수 있다.
예를 들어, 가우시안 펄스 생성 장치는, 하나의 디지털 전력 증폭기(DPA)를 이용하여 진폭 변조된 딜레이 펄스들을 결합할 수 있다. 이때, 가우시안 펄스 생성 장치는, 디지털 펄스를 기준으로 동기를 맞추어 진폭 변조된 딜레이 펄스들을 결합할 수 있다.
도 7은 다른 실시예에 따른 도 5의 초광대역 통신 장치에서 가우시안 펄스를 생성하는 방법을 도시한 흐름도이다.
도 7에 따르면, 701 단계에서, 초광대역 통신 장치는, 트리거 신호와 논리 게이트를 이용하여 디지털 펄스를 생성할 수 있다.
이어, 702 단계에서, 초광대역 통신 장치는, 디지털 펄스를 시간 지연하여 복수의 딜레이 펄스를 생성할 수 있다.
예를 들어, 초광대역 통신 장치는, 펄스폭 정보에 기초하여 따라 디지털 펄스를 시간 지연할 수 있다. 그러면, 디지털 펄스의 펄스폭보다 넓거나 동일한 펄스폭을 갖는 딜레이 펄스들이 생성될 수 있다.
이처럼, 딜레이 펄스의 펄스폭이 조절되는 경우, 가우시안 펄스에 포함되는 딜레이 펄스의 개수가 조절될 수 있다. 이에 따라, 초광대역 통신 장치는, 딜레이 펄스의 펄스폭 또는 딜레이 펄스의 개수를 조절하여 중심 주파수를 조절할 수 있다.
예를 들어, 중심 주파수 10GHz인 채널 1을 이용하여 전송되는 가우시안 펄스 1은 5개의 딜레이 펄스를 포함하고, 중심 주파수가 6GHz인 채널 2를 이용하여 전송될 가우시안 펄스 2를 생성하고자 하는 경우, 초광대역 통신 장치는, 가우시안 펄스 1에 포함된 딜레이 펄스의 개수보다 가우시안 펄스 2에 포함된 딜레이 펄스의 개수가 작아지도록 딜레이 펄스의 개수를 조절하여 중심 주파수를 10GHz에서 6GHz로 조절할 수 있다.
이어, 703 단계에서, 초광대역 통신 장치는, 디지털 펄스와 동기를 맞추어 진폭 변조된 딜레이 펄스들을 결합함으로써 가우시안 펄스를 생성할 수 있다.
이때, 초광대역 통신 장치는, 진폭 변조된 딜레이 펄스들을 결합하여 초광대역(UWB) 통신의 주파수 대역 중 일부 주파수 대역에 해당하는 가우시안 펄스를 생성할 수 있다. 여기서, 일부 주파수 대역은 초광대역 통신의 주파수 대역 중 IR-UWB 스팩트럼 마스크(Impulse Radio-Ultra Wide Band Spectrum Mask)에서 정의한 주파수 대역을 포함할 수 있다. 예를 들어, FCC 스팩트럼 마스크(Federal Communication Commission Spectrum Mask)를 이용하는 경우, 초광대역 통신 장치는, 초광대역 통신의 주파수 대역 중 대역폭이 500MHz인 가우시안 펄스를 생성할 수 있다.
도 6 및 도 7에서 설명한 바와 같이, 가우시안 펄스 생성 장치와 초광대역 통신 장치는, 딜레이 펄스의 펄스폭을 조절하여 중심 주파수를 조절할 수 있다. 이에 따라, 가우시안 펄스 생성 장치 및 초광대역 통신 장치는 초광대역 통신의 전체 주파수 대역 3.1~10.6GHz을 일정 대역폭 500MHz을 갖는 여러 개의 채널로 구분할 수 있다. 그러면, 초광대역 통신 장치는, 다수의 사용자가 서로 다른 채널을 이용하여 전송 신호를 전송하도록 제공하여, 사용자 간 간섭없이 통신을 수행하도록 할 수 있다. 여기서, 일정 대역폭을 FCC 에서 정의한 500MHz로 설명하였으나, 이는 실시예에 해당하며, 일정 대역폭은 500MHz 미만 또는 500MHz 이상일 수 있다.
도 8은 또 다른 실시예에 따른 지연 고정 루프를 포함하는 가우시안 펄스 생성 장치의 세부 구성을 도시한 블록도이다.
도 8에서, 가우시안 펄스 생성 장치(800)는 도 1의 가우시안 펄스 생성 장치(100)에서 지연 고정 루프, 디바이더를 더 포함할 수 있다.
도 8에 따르면, 가우시안 펄스 생성 장치(800)는 딜레이 펄스 생성부(801), 디바이더(802), 지연 고정 루프(803), 정보 제공부(804), 진폭 변조부(805), 및 가우시안 펄스 생성부(805)를 포함할 수 있다. 여기서, 딜레이 펄스 생성부(801), 정보 제공부(804), 진폭 변조부(805), 및 가우시안 펄스 생성부(805)의 동작은 도 1의 딜레이 펄스 생성부(101), 정보 제공부(102), 진폭 변조부(103) 및 가우시안 펄스 생성부(104)의 동작과 실질적으로 동일하므로 중복되는 설명은 생략하기로 한다.
디바이더(Divider: 802)는 딜레이 펄스 생성부(801)에서 생성한 디지털 펄스(DP)를 입력받아 지연 고정 루프(Delay Locked Loop: 803)로 피드백(feedback)할 수 있다. 예를 들어, 디지털 펄스의 중심 주파수가 10GHz이고, 타겟 주파수가 500MHz인 경우, 디바이더(802)는 디지털 펄스의 주파수를 1/20 주파수 분배하여 500MHz의 디지털 펄스를 출력할 수 있다.
그러면, 지연 고정 루프(803)는 외부 클럭을 기준으로 디지털 펄스의 클럭 오차값을 계산할 수 있다. 그리고, 지연 고정 루프(803)는, 상기 클럭 오차값을 포함하는 오차 정보를 딜레이 펄스 생성부(801)로 전달할 수 있다. 여기서, 외부 클럭은, 위상 고정 루프(Phase Locked Loop) 또는 크리스털(Crystal) 등의 외부 장치를 이용하여 제공되는 정확한 기준 클럭을 의미할 수 있다. 이때, 위상 고정 루프는 디바이더를 사용하여 정확한 외부 클럭을 제공할 수도 있다.
예를 들어, 지연 고정 루프(803)는 외부 클럭을 기준으로 디지털 펄스가 a만큼 빠른지 또는 느린지를 나타내는 클럭 오차값을 계산할 수 있다. 그리고, 지연 고정 루프(803)는 클럭 오차값을 포함하는 오차 정보를 딜레이 펄스 생성부(801)로 전달할 수 있다.
그러면, 딜레이 펄스 생성부(801)는 오차 정보에 기초하여 디지털 펄스를 보다 정확하게 시간 지연할 수 있다. 이에 따라, 딜레이 펄스 생성부(801)는 보다 정확하게 펄스폭이 조절된 딜레이 펄스를 생성할 수 있다. 이처럼, 딜레이 펄스 생성부(801)는 지연 고정 루프를 이용하여 펄스폭이 보다 정확하게 조절된 딜레이 펄스를 생성할 수 있음에 따라, 중심 주파수를 보다 정교하게 조절할 수 있다.
진폭 변조부(805)는 진폭 정보에 따라 각 딜레이 펄스의 진폭을 변조할 수 있다.
그리고, 가우시안 펄스 생성부(806)는 진폭 변조된 딜레이 펄스들을 결합하여 가우시안 펄스를 생성할 수 있다.
이상의 도 8에서는, 정보 제공부(804)에서 진폭 정보와 펄스폭 정보를 딜레이 펄스 생성부(801)에만 전달하는 것으로 설명하였으나, 이는 실시예에 해당하며, 정보 제공부(804)는 진폭 정보와 펄스폭 정보 중 적어도 하나를 딜레이 펄스 생성부(801), 지연 고정 루프(803) 및 진폭 변조부(805) 중 적어도 하나에 전달할 수도 있다.
도 9는 또 다른 실시예에 따른 도 8의 가우시안 펄스 생성 장치에서 가우시안 펄스를 생성하는 방법을 도시한 흐름도이다.
도 9에 따르면, 901 단계에서, 가우시안 펄스 생성 장치는, 외부 클럭을 기준으로 디지털 펄스의 클럭 오차값을 계산할 수 있다. 그리고, 가우시안 펄스 생성 장치는, 클럭 오차값을 포함하는 오차 정보를 생성할 수 있다.
예를 들어, 가우시안 펄스 생성 장치는, 외부 클럭을 기준으로 디지털 펄스가 a만큼 빠른지 또는 느린지를 나타내는 클럭 오차값을 계산하여 오차 정보를 생성할 수 있다.
여기서, 외부 클럭은, 위상 고정 루프(Phase Locked Loop) 또는 크리스털(Crystal) 등의 외부 장치를 이용하여 제공되는 정확한 기준 클럭을 의미할 수 있다. 이때, 위상 고정 루프는 디바이더를 사용하여 정확한 외부 클럭을 제공할 수도 있다.
이어, 902 단계에서, 가우시안 펄스 생성 장치는, 오차 정보에 기초하여 디지털 펄스를 보다 정확하게 시간 지연하여 복수의 딜레이 펄스를 생성할 수 있다.
예를 들어, 가우시안 펄스 생성 장치는, 펄스폭 정보에 기초하여 디지털 펄스를 시간 지연함에 따라 펄스폭이 조절된 딜레이 펄스를 생성할 수 있다. 이때, 가우시안 펄스 생성 장치는, 오차 정보에 기초하여 a만큼 더 느리게 디지털 펄스를 시간 지연할 수 있다. 이에 따라, 가우시안 펄스 생성 장치는, 보다 정확하게 펄스폭이 조절된 딜레이 펄스를 생성할 수 있다.
그리고, 903 단계에서, 가우시안 펄스 생성 장치는, 진폭 정보에 기초하여 각 딜레이 펄스의 진폭을 변조할 수 있다.
이때, 가우시안 펄스 생성 장치는, 각 딜레이 펄스의 전류량에 따라 복수의 딜레이 펄스의 진폭을 서로 다른 배율로 진폭 변조할 수 있다.
이어, 904 단계에서, 가우시안 펄스 생성 장치는, 진폭 변조된 딜레이 펄스들을 결합하여 가우시안 펄스를 생성할 수 있다.
예를 들어, 가우시안 펄스 생성 장치는, 하나의 디지털 전령 증폭기를 이용하여 상기 진폭 변조된 딜레이 펄스들을 결합할 수 있다.
지금까지, 도 1 내지 도 9에서는, 딜레이 셀을 이용하여 딜레이 펄스의 펄스폭을 조절하고, 지연 고정 루프(DLL)를 이용하여 딜레이 펄스의 펄스폭을 정교하게 조절하는 동작에 대해 설명하였다. 이때, 딜레이 셀은 하나 이상의 가변 캐패시터, 하나 이상의 저항, 및 하나 이상의 인버터 중 적어도 하나를 이용하여 딜레이 펄스의 펄스폭을 조절할 수 있다. 그리고, 딜레이 셀은 복수의 캐패시터를 스위칭하여 딜레이 펄스의 펄스폭을 조절할 수도 있다.
실시예에 따른 방법은 다양한 컴퓨터 수단을 통하여 수행될 수 있는 프로그램 명령 형태로 구현되어 컴퓨터 판독 가능 매체에 기록될 수 있다. 상기 컴퓨터 판독 가능 매체는 프로그램 명령, 데이터 파일, 데이터 구조 등을 단독으로 또는 조합하여 포함할 수 있다. 상기 매체에 기록되는 프로그램 명령은 실시예를 위하여 특별히 설계되고 구성된 것들이거나 컴퓨터 소프트웨어 당업자에게 공지되어 사용 가능한 것일 수도 있다. 컴퓨터 판독 가능 기록 매체의 예에는 하드 디스크, 플로피 디스크 및 자기 테이프와 같은 자기 매체(magnetic media), CD-ROM, DVD와 같은 광기록 매체(optical media), 플롭티컬 디스크(floptical disk)와 같은 자기-광 매체(magneto-optical media), 및 롬(ROM), 램(RAM), 플래시 메모리 등과 같은 프로그램 명령을 저장하고 수행하도록 특별히 구성된 하드웨어 장치가 포함된다. 프로그램 명령의 예에는 컴파일러에 의해 만들어지는 것과 같은 기계어 코드뿐만 아니라 인터프리터 등을 사용해서 컴퓨터에 의해서 실행될 수 있는 고급 언어 코드를 포함한다. 상기된 하드웨어 장치는 실시예의 동작을 수행하기 위해 하나 이상의 소프트웨어 모듈로서 작동하도록 구성될 수 있으며, 그 역도 마찬가지이다.
이상과 같이 실시예들이 비록 한정된 실시예와 도면에 의해 설명되었으나, 해당 기술분야에서 통상의 지식을 가진 자라면 상기의 기재로부터 다양한 수정 및 변형이 가능하다. 예를 들어, 설명된 기술들이 설명된 방법과 다른 순서로 수행되거나, 및/또는 설명된 시스템, 구조, 장치, 회로 등의 구성요소들이 설명된 방법과 다른 형태로 결합 또는 조합되거나, 다른 구성요소 또는 균등물에 의하여 대치되거나 치환되더라도 적절한 결과가 달성될 수 있다.
그러므로, 다른 구현들, 다른 실시예들 및 특허청구범위와 균등한 것들도 후술하는 특허청구범위의 범위에 속한다.

Claims (20)

  1. 복수의 딜레이 펄스(Delay Pulse)를 생성하는 딜레이 펄스 생성부;
    상기 복수의 딜레이 펄스 각각을 진폭 변조하는 진폭 변조부; 및
    상기 진폭 변조된 딜레이 펄스들을 결합하여 가우시안 펄스(Guassian Pulse)를 생성하는 가우시안 펄스 생성부
    를 포함하고,
    상기 가우시안 펄스 생성부는,
    하나의 디지털 전력 증폭기를 이용하여 상기 진폭 변조된 펄스들을 결합하는 가우시안 펄스 생성 장치.
  2. 제1항에 있어서,
    상기 진폭 변조부는,
    상기 복수의 딜레이 펄스 각각을 서로 다른 배율로 진폭 변조하는 가우시안 펄스 생성 장치.
  3. 제1항에 있어서,
    상기 진폭 변조부는,
    디지털 도메인에서 딜레이 펄스의 전류량에 따라 상기 복수의 딜레이 펄스 각각을 진폭 변조하는 가우시안 펄스 생성 장치.
  4. 삭제
  5. 제1항에 있어서,
    상기 딜레이 펄스 생성부는,
    상기 복수의 딜레이 펄스 각각의 펄스폭을 조절하여 중심 주파수를 조절하는 가우시안 펄스 생성 장치.
  6. 제5항에 있어서,
    상기 딜레이 펄스 생성부는,
    지연 고정 루프(Delay Locked Loop)를 이용하여 상기 중심 주파수를 조절하는 가우시안 펄스 생성 장치.
  7. 복수의 딜레이 펄스(Delay Pulse)를 생성하는 딜레이 펄스 생성부;
    상기 복수의 딜레이 펄스 각각을 진폭 변조하는 진폭 변조부; 및
    상기 진폭 변조된 딜레이 펄스들을 결합하여 가우시안 펄스(Guassian Pulse)를 생성하는 가우시안 펄스 생성부
    를 포함하고,
    상기 딜레이 펄스 생성부는,
    상기 복수의 딜레이 펄스의 개수를 조절하여 중심 주파수를 조절하는 가우시안 펄스 생성 장치.
  8. 제1항에 있어서,
    상기 가우시안 펄스 생성부는,
    상기 가우시안 펄스에 기초한 IR-UWB(Impulse Radio-Ultra Wide Band) 신호를 제공하는 가우시안 펄스 생성 장치.
  9. 복수의 딜레이 펄스를 생성하는 딜레이 펄스 생성부;
    상기 복수의 딜레이 펄스 각각을 진폭 변조하는 진폭 변조부; 및
    상기 진폭 변조된 딜레이 펄스들을 결합하여 초광대역(Ultra Wide Band) 통신의 주파수 대역 중 일부 주파수 대역에 해당하는 가우시안 펄스를 생성하는 가우시안 펄스 생성부
    를 포함하고,
    상기 가우시안 펄스 생성부는,
    하나의 디지털 전력 증폭기를 이용하여 상기 진폭 변조된 펄스들을 결합하는 초광대역 통신 장치.
  10. 제9항에 있어서,
    상기 일부 주파수 대역은,
    IR-UWB 스팩트럼 마스크(Impulse Radio-Ultra Wide Band Spectrum Mask)에서 정의한 주파수 대역을 포함하는 초광대역 통신 장치.
  11. 제9항에 있어서,
    상기 진폭 변조부는,
    상기 복수의 딜레이 펄스 각각을 서로 다른 배율로 진폭 변조하는 초광대역 통신 장치.
  12. 제9항에 있어서,
    상기 딜레이 펄스 생성부는,
    상기 복수의 딜레이 펄스 각각의 펄스폭을 조절하여 중심 주파수를 조절하는 초광대역 통신 장치.
  13. 복수의 딜레이 펄스를 생성하는 단계;
    상기 복수의 딜레이 펄스 각각을 진폭 변조하는 단계; 및
    상기 진폭 변조된 딜레이 펄스들을 결합하여 가우시안 펄스를 생성하는 단계
    를 포함하고,
    상기 가우시안 펄스를 생성하는 단계는,
    하나의 디지털 전력 증폭기를 이용하여 상기 진폭 변조된 펄스들을 결합하는 가우시안 펄스 생성 방법.
  14. 제13항에 있어서,
    상기 진폭을 변조하는 단계는,
    상기 복수의 딜레이 펄스 각각을 서로 다른 배율로 진폭 변조하는 가우시안 펄스 생성 방법.
  15. 제13항에 있어서,
    상기 진폭을 변조하는 단계는,
    디지털 도메인에서 디지털 펄스의 전류량에 따라 상기 복수의 딜레이 펄스 각각을 진폭 변조하는 가우시안 펄스 생성 방법.
  16. 삭제
  17. 제13항에 있어서,
    상기 복수의 딜레이 펄스를 생성하는 단계는,
    상기 복수의 딜레이 펄스 각각의 펄스폭을 조절하여 중심 주파수를 조절하는 가우시안 펄스 생성 방법.
  18. 제17항에 있어서,
    상기 복수의 딜레이 펄스를 생성하는 단계는,
    지연 고정 루프(Delay Locked Loop)를 이용하여 상기 중심 주파수를 조절하는 가우시안 펄스 생성 방법.
  19. 복수의 딜레이 펄스를 생성하는 단계;
    상기 복수의 딜레이 펄스 각각을 진폭 변조하는 단계; 및
    상기 진폭 변조된 딜레이 펄스들을 결합하여 가우시안 펄스를 생성하는 단계
    를 포함하고,
    상기 복수의 딜레이 펄스를 생성하는 단계는,
    상기 복수의 딜레이 펄스의 개수를 조절하여 중심 주파수를 조절하는 가우시안 펄스 생성 방법.
  20. 제13항에 있어서,
    상기 가우시안 펄스를 생성하는 단계는,
    상기 가우시안 펄스에 기초한 IR-UWB(Impulse Radio-Ultra Wide Band) 신호를 제공하는 가우시안 펄스 생성 방법.
KR1020120089080A 2012-08-14 2012-08-14 가우시안 펄스 생성 장치 및 방법 그리고 가우시안 펄스를 생성하는 초광대역 통신 장치 KR101954659B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020120089080A KR101954659B1 (ko) 2012-08-14 2012-08-14 가우시안 펄스 생성 장치 및 방법 그리고 가우시안 펄스를 생성하는 초광대역 통신 장치
EP13180195.3A EP2698926B1 (en) 2012-08-14 2013-08-13 Apparatus and method for generating gaussian pulse and ultra wideband communication apparatus for generating gaussian pulse
PCT/KR2013/007337 WO2014027843A1 (en) 2012-08-14 2013-08-14 Apparatus and method for generating gaussian pulse and ultra wideband communication apparatus for generating gaussian pulse
CN201310353879.3A CN103762960B (zh) 2012-08-14 2013-08-14 用于产生高斯脉冲的设备和方法
JP2013168678A JP6310209B2 (ja) 2012-08-14 2013-08-14 ガウスパルス生成装置及び方法とガウスパルスを生成する超広帯域通信装置
US13/966,644 US9036679B2 (en) 2012-08-14 2013-08-14 Apparatus and method for generating Gaussian pulse and ultra wideband communication apparatus for generating Gaussian pulse

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120089080A KR101954659B1 (ko) 2012-08-14 2012-08-14 가우시안 펄스 생성 장치 및 방법 그리고 가우시안 펄스를 생성하는 초광대역 통신 장치

Publications (2)

Publication Number Publication Date
KR20140022987A KR20140022987A (ko) 2014-02-26
KR101954659B1 true KR101954659B1 (ko) 2019-03-07

Family

ID=48998432

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120089080A KR101954659B1 (ko) 2012-08-14 2012-08-14 가우시안 펄스 생성 장치 및 방법 그리고 가우시안 펄스를 생성하는 초광대역 통신 장치

Country Status (6)

Country Link
US (1) US9036679B2 (ko)
EP (1) EP2698926B1 (ko)
JP (1) JP6310209B2 (ko)
KR (1) KR101954659B1 (ko)
CN (1) CN103762960B (ko)
WO (1) WO2014027843A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020262771A1 (ko) * 2019-06-28 2020-12-30 한밭대학교산학협력단 초광대역 펄스 생성 장치

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9488530B2 (en) * 2013-10-23 2016-11-08 National Kaohsiung First University Of Science And Technology Time-domain temperature sensing system with a digital output and method thereof
US9405314B1 (en) * 2014-05-02 2016-08-02 Cadence Design Systems, Inc. System and method for synchronously adjusted delay and distortion mitigated recovery of signals
KR102283255B1 (ko) * 2014-10-10 2021-07-28 삼성전자주식회사 반도체 장치
CN106156852B (zh) * 2015-04-22 2018-06-15 成都理工大学 一种高斯重叠核脉冲估计方法
KR102526312B1 (ko) * 2016-07-18 2023-04-28 한국전자통신연구원 가변 출력 레벨을 이용한 초고주파 송신 장치 및 방법
KR101872688B1 (ko) * 2017-07-24 2018-06-29 주식회사 모피언스 신호 출력 장치 및 신호 출력 제어 방법
CN110045372B (zh) * 2019-03-11 2021-03-23 西安电子科技大学 超宽带脉冲信号发射装置及超宽带脉冲雷达***
CN110324025B (zh) * 2019-07-05 2021-08-10 厦门大学 具有窄带抑制功能的超宽带脉冲电路与设计方法
CN110346755B (zh) * 2019-07-10 2023-06-27 四川中电昆辰科技有限公司 一种信号幅值检测装置及方法及其到达时间修正方法
CN111447013B (zh) * 2020-04-07 2022-09-13 吉林大学 基于微波光子学的四阶超宽带信号产生装置

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4521115A (en) * 1982-05-21 1985-06-04 Mcdonnell Douglas Corporation Pulse coded optical attenuation meter
JPH04286980A (ja) * 1991-03-18 1992-10-12 Fujitsu Ltd レーダ波形発生回路及び該回路を備えるレーダ装置
US6603818B1 (en) * 1999-09-23 2003-08-05 Lockheed Martin Energy Research Corporation Pulse transmission transceiver architecture for low power communications
US7061991B2 (en) 2000-07-21 2006-06-13 Pmc - Sierra Inc. Systems and methods for the reduction of peak to average signal levels of multi-bearer single-carrier and multi-carrier waveforms
JP2003264404A (ja) * 2002-03-07 2003-09-19 Murata Mfg Co Ltd 帯域内群遅延平坦回路および歪み補償型増幅器
US7206334B2 (en) * 2002-07-26 2007-04-17 Alereon, Inc. Ultra-wideband high data-rate communication apparatus and associated methods
KR20040040237A (ko) 2002-11-06 2004-05-12 이정석 초광대역 무선 시스템용 송신 장치
US7009447B2 (en) 2003-11-25 2006-03-07 Intel Corporation Outphasing modulator
KR100520150B1 (en) * 2003-12-01 2005-10-10 Ultra wide band pulse train generator
JP2005198236A (ja) * 2003-12-08 2005-07-21 Oki Electric Ind Co Ltd 超広帯域無線通信におけるパルス変調器およびppm復調判定回路
KR100656339B1 (ko) * 2003-12-26 2006-12-11 한국전자통신연구원 초광대역 송수신을 위한 펄스신호 발생기 및 이를포함하는 송수신장치
US7539267B2 (en) * 2004-08-20 2009-05-26 Mitsubishi Electric Research Laboratories, Inc. Impulse radio systems with multiple pulse types
JP4365795B2 (ja) * 2005-02-18 2009-11-18 株式会社ルネサステクノロジ パルス発生器及びそれを用いた送信機
JP2007035898A (ja) 2005-07-27 2007-02-08 Nippon Telegr & Teleph Corp <Ntt> Uwb送信機
US7822161B2 (en) 2006-09-01 2010-10-26 Korea Electrotechnology Research Institute Impulse radio-based ultra wideband (IR-UWB) system using 1-bit digital sampler and bit decision window
US7545304B1 (en) * 2006-09-01 2009-06-09 University Of Rochester Distributed arbitrary waveform generator
FR2912014B1 (fr) * 2007-01-31 2011-05-13 St Microelectronics Sa Generateur d'impulsions ultra large bande dote d'une fonction integree d'emulation numerique de filtrage, et procede de transmission.
EP2263332A2 (en) 2008-03-12 2010-12-22 Hypres Inc. Digital radio-frequency tranceiver system and method
KR100998475B1 (ko) 2008-06-04 2010-12-06 에스케이텔레콤 주식회사 디지털 고주파 처리 기술을 이용한 근거리 무선 신호 송신장치 및 방법
CN101556377B (zh) * 2009-04-30 2010-08-18 北京交通大学 超宽带高斯单周脉冲的光学生成装置
KR101140958B1 (ko) 2010-01-29 2012-07-12 주식회사 팬택 Ds-uwb 기반 단말장치
GB201015729D0 (en) * 2010-09-20 2010-10-27 Novelda As Pulse generator

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020262771A1 (ko) * 2019-06-28 2020-12-30 한밭대학교산학협력단 초광대역 펄스 생성 장치

Also Published As

Publication number Publication date
EP2698926B1 (en) 2017-10-11
US9036679B2 (en) 2015-05-19
JP6310209B2 (ja) 2018-04-11
CN103762960A (zh) 2014-04-30
US20140050250A1 (en) 2014-02-20
KR20140022987A (ko) 2014-02-26
WO2014027843A1 (en) 2014-02-20
JP2014039259A (ja) 2014-02-27
CN103762960B (zh) 2017-12-08
EP2698926A1 (en) 2014-02-19

Similar Documents

Publication Publication Date Title
KR101954659B1 (ko) 가우시안 펄스 생성 장치 및 방법 그리고 가우시안 펄스를 생성하는 초광대역 통신 장치
US20190109566A1 (en) Nonlinear bandwidth compression circuitry
CN102508214B (zh) 雷达辐射源模拟器
US8731021B2 (en) All digital implementation of clock spectrum spreading (dither) for low power/die area
JP2008205733A (ja) 送信回路および無線伝送装置
CN109818596B (zh) 一种多通道射频信号波形和相位精确控制电路
EP3335057B1 (en) Programmable apparatus for synthesized filter notch
TWI590572B (zh) 使直流對直流轉換器相位產生偏斜以減緩突波的系統及方法
US9628306B2 (en) Pulse generation device
EP3024141B1 (en) Interpolator systems and methods
CN104467836A (zh) 一种时钟信号发生方法及***
JP2020017853A (ja) 制御信号送受信システム及び制御信号送受信方法
KR101258209B1 (ko) 디지털 펄스 생성 장치 및 방법
JP6201351B2 (ja) 干渉信号発生装置及び干渉信号発生方法
EP2733846B1 (en) Envelope modulator and method of operating an envelope modulator
EP2528230B1 (en) Signal processing
JP6398629B2 (ja) 疑似ランダム周波数信号の生成
US20220140860A1 (en) Asynchronous Polar Transmitter and Operation Method Thereof
US20170272290A1 (en) Apparatus for envelope delay control in an envelope-tracking power amplifier
JP2006115218A (ja) 無線送信機、送信信号電力調整装置および送信信号電力調整方法
Wang et al. A 3.1–4.8-GHz delay-line-based frequency-hopping IR-UWB transmitter in 65-NM CMOS technology
Ryan Polyphase-coded FM waveform optimization within a LINC transmit architecture
KR100500815B1 (ko) 광대역 통신시스템 설계를 위한 실험 및 검증 시스템
KR20110090533A (ko) 저 지터 특성을 갖는 스프레드 스펙트럼 클럭 발생 장치 및 방법
US20050207503A1 (en) Electromagnetic pulse generator

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant