KR101777132B1 - Liquid crystal display device - Google Patents

Liquid crystal display device Download PDF

Info

Publication number
KR101777132B1
KR101777132B1 KR1020110036366A KR20110036366A KR101777132B1 KR 101777132 B1 KR101777132 B1 KR 101777132B1 KR 1020110036366 A KR1020110036366 A KR 1020110036366A KR 20110036366 A KR20110036366 A KR 20110036366A KR 101777132 B1 KR101777132 B1 KR 101777132B1
Authority
KR
South Korea
Prior art keywords
common voltage
lines
odd
numbered
voltage supply
Prior art date
Application number
KR1020110036366A
Other languages
Korean (ko)
Other versions
KR20120118771A (en
Inventor
이도영
남대현
김도성
이세응
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020110036366A priority Critical patent/KR101777132B1/en
Publication of KR20120118771A publication Critical patent/KR20120118771A/en
Application granted granted Critical
Publication of KR101777132B1 publication Critical patent/KR101777132B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 각 화소들로의 공통전압 공급 구조를 간소화하여 각 화소들의 개구율을 향상시키면서도 상기 공통전압 레벨을 인버젼시켜 표시 화질을 더욱 향상시키고 소비 전력을 감소시킬 수 있도록 한 액정 표시장치에 관한 것으로, 매 수평 라인 단위로 교번하여 각각 형성된 제 1 및 제 2 공통전압 공급라인을 통해 제 1 또는 제 2 공통전압을 각각 공급받는 화소 영역들을 구비한 액정패널; 상기 액정패널의 게이트 라인들을 구동하는 게이트 드라이버; 상기 액정패널의 데이터 라인들을 구동하는 데이터 드라이버; 상기 각 화소 영역들에 공급되는 제 1 공통전압과 제 2 공통전압 각각의 레벨을 매 프레임 단위로 서로 반전시켜 공급하는 공통전압 공급부; 및 외부로부터 입력된 영상 데이터를 정렬하여 상기 데이터 드라이버에 공급함과 아울러, 상기 공통전압 공급부와 데이터 드라이버를 각각 제어하는 타이밍 컨트롤러를 구비한 것을 특징으로 한다. The present invention relates to a liquid crystal display device capable of improving the display quality and reducing power consumption by simplifying the common voltage supply structure to each pixel to improve the aperture ratio of each pixel and inverting the common voltage level A liquid crystal panel having pixel regions to receive first or second common voltages through first and second common voltage supply lines alternately formed in units of horizontal lines; A gate driver for driving gate lines of the liquid crystal panel; A data driver for driving data lines of the liquid crystal panel; A common voltage supply unit for inverting and supplying the levels of the first common voltage and the second common voltage supplied to the pixel regions to each other in units of frames; And a timing controller for supplying image data inputted from the outside to the data driver and controlling the common voltage supplier and the data driver, respectively.

Figure R1020110036366
Figure R1020110036366

Description

액정 표시장치{LIQUID CRYSTAL DISPLAY DEVICE}[0001] LIQUID CRYSTAL DISPLAY DEVICE [0002]

본 발명은 액정 표시장치에 관한 것으로, 특히 각 화소들로의 공통전압 공급 구조를 간소화하여 각 화소들의 개구율을 향상시키면서도 상기 공통전압 레벨을 인버젼시켜 표시 화질을 더욱 향상시키고 소비 전력을 감소시킬 수 있도록 한 액정 표시장치에 관한 것이다. The present invention relates to a liquid crystal display device, and more particularly to a liquid crystal display device capable of improving the aperture ratio of each pixel by simplifying the common voltage supply structure to each pixel and further improving the display quality and reducing power consumption by inverting the common voltage level To a liquid crystal display device.

액정 표시장치는 액정의 전기적 및 광학적 특성을 이용하여 영상을 표시한다. 액정은 굴절율, 유전율 등이 분자 장축 방향과 단축 방향에 따라 서로 다른 이방성 성질을 갖고 분자 배열과 광학적 성질을 쉽게 조절할 수 있다. 이를 이용한 액정 표시장치는 전계의 크기에 따라 액정 분자들의 배열 방향을 가변시켜서 편광판을 투과하는 광 투과율을 조절함으로써 영상을 표시한다. A liquid crystal display device displays an image using electrical and optical characteristics of a liquid crystal. Liquid crystals can have different anisotropic properties depending on the molecular axis and the direction of the short axis, such as refractive index and dielectric constant, and can easily control the molecular arrangement and optical properties. A liquid crystal display device using the same displays an image by changing the alignment direction of liquid crystal molecules according to the electric field size and adjusting the light transmittance transmitted through the polarizing plate.

액정 표시장치는 복수의 화소들이 매트릭스 형태로 배열된 액정패널과, 액정패널의 게이트 라인을 구동하는 게이트 드라이버와, 액정 패널의 데이터 라인을 구동하는 데이터 드라이버 등을 구비한다. The liquid crystal display device includes a liquid crystal panel in which a plurality of pixels are arranged in a matrix form, a gate driver for driving gate lines of the liquid crystal panel, and a data driver for driving the data lines of the liquid crystal panel.

액정 표시장치에서는 액정패널의 화소들을 구동하기 위하여 프레임 인버젼 방식(Frame Inversion Method), 라인 인버젼 방식(Line Inversion Method), 컬럼 인버젼(Column Inversion Method) 또는 도트 인버젼 방식(Dot Inversion Method)과 등의 인버젼 구동방식이 사용된다. In a liquid crystal display device, a frame inversion method, a line inversion method, a column inversion method, or a dot inversion method are used to drive pixels of a liquid crystal panel. And an inversion driving method such as "

인버젼 구동방식들 중 프레임 인버젼 방식이나 라인 인버젼 방식 및 컬럼 인버젼 방식은 도트 인버젼 방식에 비해 소비 전력을 더욱 감소시킬 수 있으나, 상하단의 휘도 차가 발생하여 크로스토크(crosstalk) 현상이 발생하는 문제가 있었다. 반면, 도트 인버젼 방식의 경우엔 상기와 같은 불량 현상을 감소시켜 프레임 및 컬럼 인버젼 방식들에 비해 향상된 화질의 화상을 제공할 수 있으나, 도트 인버젼 방식은 전력 소모가 너무 큰 문제가 있었다. Of the inversion driving methods, the frame inversion method, the line inversion method, and the column inversion method can further reduce the power consumption as compared with the dot inversion method, but the luminance difference at the upper and lower ends is generated to cause a crosstalk phenomenon There was a problem. On the other hand, in the case of the dot inversion method, it is possible to provide an image of improved image quality compared to the frame and column inversion methods by reducing the defective phenomenon as described above. However, the dot inversion method has a problem that power consumption is too large.

이에, 근래에는 라인 인버젼, 컬럼 인버젼 또는 프레임 인버젼 방식을 적용하면서도 액정패널의 각 화소에 공급되는 공통 전압 레벨 또한 인버젼 되도록 하여 소비전력의 저감 효과를 가지면서도 화질을 향상시키기도 하였다. 하지만, 이는 각 인버젼 방식에 따라 각 화소들에 공통전압 레벨을 인버젼시켜 공급하기 위한 공급구조가 너무 복잡해질 수밖에 없었다. 이 경우, 화소 개구율은 감소될 수밖에 없어 화질 향상 효과 및 소비전력 저감 효과를 증대시키는데 한계가 있을 수밖에 없었다. In recent years, the common voltage level supplied to each pixel of the liquid crystal panel is also inverted while adopting the line inversion, the column inversion or the frame inversion method, thereby reducing power consumption and enhancing the image quality. However, the supply structure for supplying the common voltage level to each pixel in accordance with the respective inversion methods has become too complicated. In this case, the pixel aperture ratio is inevitably reduced and there is a limit to increase the image quality improvement effect and the power consumption reduction effect.

본 발명은 상기와 같은 문제점들을 해결하기 위한 것으로 특히, 각 화소들로의 공통전압 공급 구조를 간소화하여 각 화소들의 개구율을 향상시키면서도 상기 공통전압 레벨을 인버젼시켜 표시 화질을 더욱 향상시키고 소비 전력을 감소시킬 수 있도록 한 액정 표시장치 및 그 구동방법을 제공하는데 그 목적이 있다. SUMMARY OF THE INVENTION The present invention has been made in an effort to solve the problems as described above, and it is an object of the present invention to simplify the common voltage supply structure to each pixel to improve the aperture ratio of each pixel, And a method of driving the liquid crystal display device.

상기와 같은 목적을 달성하기 위한 본 발명의 실시 예에 따른 액정 표시장치는 매 수평 라인 단위로 교번하여 각각 형성된 제 1 및 제 2 공통전압 공급라인을 통해 제 1 또는 제 2 공통전압을 각각 공급받는 화소 영역들을 구비한 액정패널; 상기 액정패널의 게이트 라인들을 구동하는 게이트 드라이버; 상기 액정패널의 데이터 라인들을 구동하는 데이터 드라이버; 상기 각 화소 영역들에 공급되는 제 1 공통전압과 제 2 공통전압 각각의 레벨을 매 프레임 단위로 서로 반전시켜 공급하는 공통전압 공급부; 및 외부로부터 입력된 영상 데이터를 정렬하여 상기 데이터 드라이버에 공급함과 아울러, 상기 공통전압 공급부와 데이터 드라이버를 각각 제어하는 타이밍 컨트롤러를 구비한 것을 특징으로 한다. According to an aspect of the present invention, there is provided a liquid crystal display device including a first common voltage supply line and a second common voltage supply line, A liquid crystal panel having pixel regions; A gate driver for driving gate lines of the liquid crystal panel; A data driver for driving data lines of the liquid crystal panel; A common voltage supply unit for inverting and supplying the levels of the first common voltage and the second common voltage supplied to the pixel regions to each other in units of frames; And a timing controller for supplying image data inputted from the outside to the data driver and controlling the common voltage supplier and the data driver, respectively.

상기 제 1 공통전압 공급라인은 기수 번째의 상기 게이트 라인들과 각각 연결되는 기수 번째 수평 라인에 각각 형성되며, 상기 제 2 공통전압 공급 라인은 우수 번째의 상기 게이트 라인들과 각각 연결되는 우수 번째 수평 라인에 각각 형성된 것을 특징으로 한다. Wherein the first common voltage supply line is formed in odd-numbered horizontal lines respectively connected to the odd-numbered gate lines, and the second common voltage supply line is formed in odd-numbered horizontal lines Line, respectively.

기수 번째의 상기 데이터 라인들과 각각 대응되는 기수 번째 컬럼 라인에 형성된 화소 영역들의 공통전극은 상기 기수 번째 수평 라인에 각각 형성된 제 1 공통전압 공급라인과 각각 연결되며, 우수 번째의 상기 데이터 라인들과 각각 연결되는 우수 번째 컬럼 라인에 형성된 화소 영역들의 공통전극은 상기 우수 번째 수평 라인에 각각 형성된 제 2 공통전압 공급라인과 각각 연결되도록 구성된 것을 특징으로 한다. The common electrodes of the pixel regions formed in the odd-numbered column lines corresponding to the odd-numbered data lines are respectively connected to the first common voltage supply lines formed in the odd-numbered horizontal lines, And the common electrodes of the pixel regions formed in the odd-numbered column lines are connected to the second common voltage supply lines formed in the even-numbered horizontal lines, respectively.

상기 각 화소 영역들은 매 수평 라인 단위로 상기 각 데이터 라인의 우측과 좌측에 지그재그 형태로 연결되어 각각의 연결된 데이터 라인으로부터 영상 신호를 공급받도록 배치되고, 기수 번째의 상기 데이터 라인들의 우측을 시작으로 기수 번째 컬럼 라인에 형성된 각 화소 영역들의 공통전극은 상기 기수 번째 수평 라인에 각각 형성된 제 1 공통전압 공급라인과 각각 연결되며, 상기 기수 번째의 상기 데이터 라인들의 우측을 시작으로 우수 번째 컬럼 라인에 형성된 화소 영역들의 공통전극은 상기 우수 번째 수평 라인에 각각 형성된 제 2 공통전압 공급라인과 각각 연결되도록 구성된 것을 특징으로 한다. Wherein each of the pixel regions is connected in zigzag form to the right and left sides of each of the data lines in units of horizontal lines and is arranged to receive a video signal from each of the connected data lines, Th column lines are connected to a first common voltage supply line formed in each of the odd-numbered horizontal lines, and the common electrodes of the pixel regions formed in the odd-numbered column lines are connected to the odd- And the common electrodes of the regions are connected to a second common voltage supply line formed on the even horizontal line, respectively.

상기 기수 번째의 데이터 라인들의 첫 번째 화소 영역을 시작으로, 상기 기수 번째 컬럼 라인들의 우수 번째 수평 라인에 형성된 4k-2번째 화소 영역과 4k번째 화소 영역(여기서, k는 0을 제외한 자연수)들의 공통전극들은 상기 기수 번째 수평 라인에 형성된 제 1 공통전압 공급 라인으로 브릿지 형태로 점프되어 접속되고, 상기 기수 번째 컬럼 라인의 기수 번째 수평 라인에 형성된 4k-3번째 화소 영역과 4k-1번째 화소 영역들의 공통전극들은 해당 수평 라인에 형성된 상기 제 1 공통전압 공급 라인에 직접적으로 연결되며, 상기 우수 번째 컬럼 라인들의 기수 번째 수평 라인에 형성된 4k-3번째 화소 영역과 4k-1번째 화소 영역들의 공통전극들은 상기 우수 번째 수평 라인에 형성된 제 2 공통전압 공급 라인으로 브릿지 형태로 점프되어 접속되고, 상기 우수 번째 컬럼 라인의 우수 번째 수평 라인에 형성된 4k-2번째 화소 영역과 4k번째 화소 영역들의 공통전극들은 해당 수평 라인에 형성된 상기 제 2 공통전압 공급 라인에 직접적으로 연결된 것을 특징으로 한다. And a fourth pixel region (where k is a natural number excluding 0) common to the 4k-2th pixel region and the 4kth pixel region formed in the even horizontal line of the odd-numbered column lines starting from the first pixel region of the odd- And the electrodes are jumped and connected in a bridge form to a first common voltage supply line formed in the odd-numbered horizontal line, and the 4k-3th pixel region and the 4k-1th pixel region formed in the odd- The common electrodes are directly connected to the first common voltage supply line formed on the horizontal line, and the common electrodes of the 4k-3th pixel region and the 4k-1th pixel region formed on the odd-numbered horizontal lines of the even- A second common voltage supply line formed on the even horizontal line, A common electrode formed on the solid of the second horizontal line of the column lines 4k 4k-2-th pixel area and the second pixel regions are characterized in that directly connected to the second common voltage supply line formed on the horizontal line.

삭제delete

상기와 같은 다양한 특징들을 갖는 본 발명의 실시 예에 따른 액정 표시장치 및 그 구동방법은 액정패널의 각 화소들로 공급되는 공통전압의 공급 구조를 간소화하여 각 화소들의 개구율을 향상시킬 수 있다. The liquid crystal display device and the driving method thereof according to embodiments of the present invention having various characteristics as described above can improve the aperture ratio of each pixel by simplifying the supply structure of the common voltage supplied to each pixel of the liquid crystal panel.

또한, 컬럼 인버젼 방식으로 액정패널을 구동하되 상기의 공통전압 레벨을 인버젼시켜 표시 영상의 화질을 향상시키면서도 소비 전력을 줄일 수 있다. In addition, the liquid crystal panel is driven in a column-version manner, and the common voltage level is inverted to improve the image quality of a display image, thereby reducing power consumption.

도 1은 본 발명의 제 1 실시 예에 따른 액정 표시장치를 나타낸 구성 회로도.
도 2는 도 1의 액정패널을 구동하기 위한 구동 파형도.
도 3은 본 발명의 제 2 실시 예에 따른 액정 표시장치를 나타낸 구성 회로도.
1 is a circuit diagram showing a liquid crystal display device according to a first embodiment of the present invention;
Fig. 2 is a drive waveform diagram for driving the liquid crystal panel of Fig. 1; Fig.
3 is a circuit diagram showing a liquid crystal display device according to a second embodiment of the present invention.

이하, 상기와 같은 특징을 갖는 본 발명의 실시 예에 따른 액정 표시장치 및 그 구동방법을 첨부된 도면을 참조하여 보다 상세히 설명하면 다음과 같다. Hereinafter, a liquid crystal display device and a driving method thereof according to embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명의 제 1 실시 예에 따른 액정 표시장치를 나타낸 구성 회로도이다. 1 is a circuit diagram showing a liquid crystal display device according to a first embodiment of the present invention.

도 1에 도시된 액정 표시장치는 매 수평 라인 단위로 교번하여 각각 형성된 제 1 및 제 2 공통전압 공급라인을 통해 제 1 또는 제 2 공통전압(Vcom1,Vcom2)을 각각 공급받는 화소 영역들을 구비하여 영상을 표시하는 액정패널(2); 액정패널(2)의 게이트 라인들(GL1 내지 GLn)을 구동하는 게이트 드라이버(6); 액정패널(2)의 데이터 라인들(DL1 내지 DLm)을 구동하는 데이터 드라이버(4); 각 화소 영역들에 공급되는 제 1 공통전압(Vcom1)과 제 2 공통전압(Vcom2) 각각의 레벨을 매 프레임 단위로 서로 반전시켜 공급하는 공통전압 공급부(10); 외부로부터 입력된 영상 데이터(RGB)를 정렬하여 데이터 드라이버(4)에 공급함과 아울러, 공통전압 공급부(10)와 데이터 드라이버(4)를 각각 제어하는 타이밍 컨트롤러(8)를 구비한다. The liquid crystal display device shown in FIG. 1 has pixel regions receiving first or second common voltages Vcom1 and Vcom2 through first and second common voltage supply lines alternately formed in units of horizontal lines, respectively A liquid crystal panel (2) for displaying an image; A gate driver 6 for driving the gate lines GL1 to GLn of the liquid crystal panel 2; A data driver 4 for driving the data lines DL1 to DLm of the liquid crystal panel 2; A common voltage supply unit 10 for inverting and supplying the levels of the first common voltage Vcom1 and the second common voltage Vcom2 supplied to the pixel regions to each other in units of frames; And a timing controller 8 for supplying image data RGB inputted from the outside to the data driver 4 and for controlling the common voltage supplier 10 and the data driver 4 respectively.

액정패널(2)은 복수의 게이트 라인(GL1 내지 GLn)과 복수의 데이터 라인들(DL1 내지 DLm)에 의해 정의되는 각 화소영역에 형성된 박막 트랜지스터(TFT; Thin Film Transistor) 및 TFT와 접속된 액정 커패시터(Clc)를 구비한다. 액정 커패시터(Clc)는 TFT와 접속된 화소전극, 화소전극과 액정을 사이에 두고 배치된 공통전극으로 구성된다. 이때, 제 1 또는 제 2 공통전압(Vcom1,Vcom2)을 각각 공급하기 위한 제 1 및 제 2 공통전압 공급 라인들은 액정패널(2)의 수평 라인 단위로 교번적으로 형성되고, 각 화소 영역들의 공통전극은 미리 설정된 인버젼 방식에 따라 제 1 공통전압(Vcom1) 또는 제 2 공통전압(Vcom2)을 각각 공급받도록 제 1 또는 제 2 공통 전압 공급라인들에 연결된다. 이러한 공통라인 연결 구조에 대해서는 이 후 도면을 참조하여 보다 구체적으로 설명하기로 한다. The liquid crystal panel 2 includes a thin film transistor (TFT) formed in each pixel region defined by a plurality of gate lines GL1 to GLn and a plurality of data lines DL1 to DLm, And a capacitor Clc. The liquid crystal capacitor Clc is composed of a pixel electrode connected to the TFT, and a common electrode arranged between the pixel electrode and the liquid crystal. At this time, the first and second common voltage supply lines for supplying the first or second common voltages Vcom1 and Vcom2, respectively, are alternately formed in units of horizontal lines of the liquid crystal panel 2, The electrodes are connected to the first or second common voltage supply lines so as to receive the first common voltage Vcom1 or the second common voltage Vcom2 according to a predetermined inversion method. The common line connection structure will be described later in detail with reference to the drawings.

한편, TFT는 각각의 게이트 라인(GL1 내지 GLn)으로부터의 스캔펄스에 응답하여 각각의 데이터 라인(DL1 내지 DLm)으로부터의 영상신호를 화소전극에 공급한다. 액정 커패시터(Clc)는 화소전극에 공급된 영상신호와 공통전극에 공급된 제 1 또는 제 2 공통전압(Vcom1,Vcom2)의 차 전압을 충전하고, 그 차 전압에 따라 액정 분자들의 배열을 가변시켜 광 투과율을 조절함으로써 계조를 구현한다. 이때, 스토리지 커패시터(Cst)는 화소전극이 스토리지 라인과 절연막을 사이에 두고 중첩되어 형성된다.On the other hand, the TFT supplies a video signal from each of the data lines DL1 to DLm to the pixel electrode in response to a scan pulse from each of the gate lines GL1 to GLn. The liquid crystal capacitor Clc charges the difference between the video signal supplied to the pixel electrode and the first or second common voltage Vcom1 or Vcom2 supplied to the common electrode and varies the arrangement of the liquid crystal molecules according to the difference voltage The gradation is realized by adjusting the light transmittance. At this time, the storage capacitor Cst is formed by overlapping the pixel electrode with the storage line and the insulating film interposed therebetween.

데이터 드라이버(4)는 타이밍 컨트롤러(8)로부터의 데이터 제어신호(DCS) 예를 들어, 소스 스타트 신호(SSP; Source Start Pulse), 소스 쉬프트 클럭(SSC; Source Shift Clock), 소스 출력 인에이블(SOE; Source Output Enable) 신호 및 인버젼 신호(Pol Signal) 등을 이용하여 타이밍 컨트롤러(8)로부터 정렬된 데이터(Data)를 아날로그 전압 즉, 영상신호로 변환한다. 구체적으로, 데이터 드라이버(4)는 SSC에 따라 타이밍 컨트롤러(8)를 통해 정렬된 데이터(Data)를 래치한 후, SOE 신호에 응답하여 각 게이트 라인(GL1 내지 GLn)에 스캔펄스가 공급되는 1수평 주기마다 1수평 라인 분의 영상신호를 각 데이터 라인(DL1 내지 DLm)에 공급한다. 이때, 데이터 드라이버(4)는 타이밍 컨트롤러(8)로부터의 인버젼 신호에 따라 정렬된 데이터(Data)의 계조 값에 대응되는 정극성 또는 부극성의 감마전압을 선택하고 선택된 감마전압을 영상신호로 각 데이터 라인(DL1 내지 DLm)에 공급한다. The data driver 4 receives a data control signal DCS from the timing controller 8, for example, a source start signal SSP, a source shift clock SSC, a source output enable That is, a video signal, from the timing controller 8 using a source output enable (SOE) signal and an inversion signal (Pol Signal). Specifically, the data driver 4 latches the aligned data Data through the timing controller 8 in accordance with the SSC, and then, in response to the SOE signal, supplies the scan pulses to the gate lines GL1 to GLn And supplies video signals for one horizontal line to each of the data lines DL1 to DLm for each horizontal period. At this time, the data driver 4 selects the positive or negative gamma voltage corresponding to the gradation value of the data Data arranged according to the negative signal from the timing controller 8, and outputs the selected gamma voltage as a video signal And supplies them to the respective data lines DL1 to DLm.

게이트 드라이버(6)는 액정패널(2)과 일체로 액정패널(2)의 영상 비표시 영역에 형성되거나, 집적회로 형태로 구비되어 액정패널(2) 어느 한 측면에 별도로 마련될 수도 있다. 게이트 드라이버(6)는 타이밍 컨트롤러(8)로부터의 게이트 제어신호(GCS)에 따라 각 게이트 라인들(GL1 내지 GLn)을 순차 구동하게 된다. 구체적으로, 게이트 구동부(4)는 타이밍 컨트롤러(8)로부터의 게이트 제어신호(GCS) 예를 들어, 게이트 스타트 신호(GSP; Gate Start Pulse), 게이트 쉬프트 클럭(GSC; Gate Shift Clock), 게이트 출력 인에이블(GOE; Gate Output Enable) 신호 등을 이용하여 각 게이트 라인(GL1 내지 GLn)에 스캔펄스 또는 게이트 로우 전압을 순차 공급한다. The gate driver 6 may be formed integrally with the liquid crystal panel 2 in the image non-display area of the liquid crystal panel 2 or may be provided in an integrated circuit form and provided separately on either side of the liquid crystal panel 2. The gate driver 6 sequentially drives the gate lines GL1 to GLn in accordance with the gate control signal GCS from the timing controller 8. [ Specifically, the gate driver 4 receives a gate control signal GCS from the timing controller 8, for example, a gate start pulse (GSP), a gate shift clock (GSC) And sequentially supplies a scan pulse or a gate low voltage to each of the gate lines GL1 to GLn by using a gate output enable (GOE) signal or the like.

공통전압 공급부(10)는 타이밍 컨트롤러(8)로부터의 제어에 따라 제 1 공통전압(Vcom1)과 제 2 공통전압(Vcom2)의 레벨을 매 프레임 기간 단위로 서로 반전시켜 공급한다. 다시 말해, 공통전압 공급부(10)는 제 1 공통전압(Vcom1)과 제 2 공통전압(Vcom2)의 레벨을 매 프레임 단위로 인버젼시켜 공급할 수 있다. 예를 들면, 공통전압 공급부(10)는 타이밍 컨트롤러(2)로부터의 제어에 따라 홀수 번째 프레임 기간에 제 1 공통전압(Vcom1)을 부극성 레벨인 0V 전압(-) 레벨로 공급하고, 짝수 번째 프레임 기간에는 정극성 레벨인 5V 전압(+) 레벨로 공급할 수 있다. 이때, 제 2 공통전압(Vcom2)은 홀수 번째 프레임 기간에 정극성 레벨의 5V 전압(+) 레벨로 공급하고, 짝수 번째 프레임 기간에는 부극성 레벨의 0V 전압(-) 레벨로 공급할 수 있다. The common voltage supply unit 10 inverts and supplies the levels of the first common voltage Vcom1 and the second common voltage Vcom2 to each other in units of a frame period under the control of the timing controller 8. [ In other words, the common voltage supply unit 10 can supply the levels of the first common voltage Vcom1 and the second common voltage Vcom2 in an inversion manner every frame. For example, in accordance with the control from the timing controller 2, the common voltage supply unit 10 supplies the first common voltage Vcom1 at a negative voltage level of 0V in the odd frame period, In the frame period, it can be supplied at a positive voltage level (+) of 5V. At this time, the second common voltage Vcom2 may be supplied at a positive (+) level of positive polarity in the odd-numbered frame period and at a negative (-) level of negative polarity in the even-numbered frame period.

타이밍 컨트롤러(8)는 별도의 컨트롤 인쇄회로기판에 구비되거나, 적어도 하나의 소스 인쇄회로기판 중 어느 하나에 구비되어 외부로부터의 영상 데이터(RGB) 및 복수의 동기신호들(DCLK,Hsync,Vsync,DE)에 따라 공통전압 공급부(10), 데이터 드라이버(4), 게이트 드라이버(6)를 제어한다. 구체적으로, 타이밍 컨트롤러(8)는 외부로부터 입력되는 영상 데이터(RGB)를 액정패널(2)의 구동에 알맞도록 정렬하여 데이터 드라이버(4)에 공급한다. 그리고 외부로부터 입력되는 동기신호 즉, 도트클럭(DCLK), 데이터 인에이블 신호(DE), 수평 및 수직 동기신호(Hsync,Vsync) 중 적어도 하나를 이용하여 게이트 제어신호(GCS)와 데이터 제어신호(DCS)를 생성하고, 이를 게이트 드라이버(6)와 데이터 드라이버(4)에 각각 공급한다. 이때, 타이밍 컨트롤러(8)는 인버젼 신호(Pol Signal)를 공통전압 공급부(10)에 공급하여, 공통전압 공급부(10)가 제 1 공통전압(Vcom1)과 제 2 공통전압(Vcom2) 레벨을 매 프레임 단위로 반전시켜 공급하도록 제어한다. The timing controller 8 may be provided on a separate control printed circuit board or on at least one of the source PCBs to receive image data RGB and a plurality of synchronization signals DCLK, Hsync, Vsync, The data driver 4, and the gate driver 6 in accordance with the control signal DE. Specifically, the timing controller 8 arranges image data (RGB) input from the outside so as to be suitable for driving the liquid crystal panel 2, and supplies the image data to the data driver 4. A gate control signal GCS and a data control signal GCS are generated by using at least one of a synchronizing signal input from the outside, that is, a dot clock DCLK, a data enable signal DE, and horizontal and vertical synchronizing signals Hsync and Vsync DCS, and supplies them to the gate driver 6 and the data driver 4, respectively. At this time, the timing controller 8 supplies an inversion signal (Pol Signal) to the common voltage supply unit 10 so that the common voltage supply unit 10 supplies the first common voltage Vcom1 and the second common voltage Vcom2 So as to be inverted and fed in units of frames.

본 발명에서 타이밍 컨트롤러(8)는 액정 패널(2)에 형성된 각 화소 영역들의 제 1 또는 제 2 공통전압(Vcom1,Vcom2) 공급 구조에 따라 각 화소 영역들이 컬럼 인버젼(column inversion) 방식 인버젼 신호를 생성하여 데이터 드라이버(4)를 제어한다. 이에, 데이터 드라이버(6)는 타이밍 컨트롤러(8)로부터의 인버젼 신호에 응답하여 정렬된 영상 데이터(Data)의 계조 값에 대응되는 정극성 또는 부극성의 감마전압을 각각 선택하고 선택된 감마전압을 영상신호로 각 데이터 라인(DL1 내지 DLm)에 공급한다. In the present invention, the timing controller 8 determines whether or not each pixel region is a column inversion type in accordance with the supply structure of the first or second common voltage Vcom1 or Vcom2 of each pixel region formed in the liquid crystal panel 2, Signal to control the data driver 4. The data driver 6 selects the positive or negative gamma voltage corresponding to the gradation value of the aligned image data Data in response to the negative signal from the timing controller 8, And supplies them to the respective data lines DL1 to DLm with video signals.

한편, 도 1로 도시된 상술한 바와 같이, 액정패널(2)에 구비된 각 화소 영역들의 공통전극은 미리 설정된 인버젼 방식에 따라 제 1 공통전압(Vcom1) 또는 제 2 공통전압(Vcom2)을 각각 공급받도록 제 1 또는 제 2 공통 전압 공급라인들에 연결된다. 여기서, 제 1 공통전압(Vcom1) 공급라인은 기수 번째의 게이트 라인(GL1, GL3,... GLn-1)들과 각각 연결되는 기수 번째 수평 라인에 각각 형성되며, 제 2 공통전압(Vcom2) 공급 라인은 우수 번째의 게이트 라인(GL2, GL4,... GLn)들과 각각 연결되는 우수 번째 수평 라인에 각각 형성될 수 있다. 1, the common electrode of each pixel region provided in the liquid crystal panel 2 is divided into a first common voltage Vcom1 or a second common voltage Vcom2 according to a predetermined inversion method Respectively, to the first or second common voltage supply lines. Here, the first common voltage Vcom1 supply line is formed in the odd-numbered horizontal lines connected to the odd-numbered gate lines GL1, GL3, ..., GLn-1, respectively, and the second common voltage Vcom2, The supply line may be formed in the even horizontal line connected to the even-numbered gate lines GL2, GL4, ..., and GLn, respectively.

이에, 액정패널(2)에 구비된 각 화소 영역들은 액정패널(2)의 전체 화소 영역들이 컬럼 인버젼 방식으로 구동될 수 있도록 제 1 또는 제 2 공통전압(Vcom1,Vcom2) 공급라인에 각각 연결된다. Each of the pixel regions provided in the liquid crystal panel 2 is connected to the first or second common voltage Vcom1 or Vcom2 supply line so that all the pixel regions of the liquid crystal panel 2 can be driven in a column- do.

좀 더 구체적으로 설명하면, 액정패널(2)의 기수 번째의 데이터 라인(DL1, DL3, DL5,... DLm-1)들과 각각 대응되는 기수 번째 컬럼 라인에 형성된 화소 영역들의 공통전극은 기수 번째 수평 라인에 각각 형성된 제 1 공통전압(Vcom1) 공급라인과 각각 연결되며, 우수 번째의 데이터 라인(DL2, DL4, DL6,... DLm)들과 각각 연결되는 우수 번째 컬럼 라인에 형성된 화소 영역들의 공통전극은 우수 번째 수평 라인에 각각 형성된 제 2 공통전압(Vcom2) 공급라인과 각각 연결되도록 구성될 수 있다. More specifically, common electrodes of the pixel regions formed in the odd-numbered column lines corresponding to the odd-numbered data lines DL1, DL3, DL5, ..., DLm-1 of the liquid crystal panel 2, DLm connected to the even-numbered data lines DL2, DL4, DL6, ..., and DLm, respectively, connected to the first common voltage Vcom1 supply line, The common electrode of the second common voltage Vcom2 may be connected to the second common voltage Vcom2 supply line formed on the even horizontal line, respectively.

이를 위해서는 기수 번째 컬럼 라인들의 우수 번째 수평 라인에 형성된 4k-2번째 화소 영역과 4k번째 화소 영역(여기서, k는 0을 제외한 자연수)들의 공통전극들은 기수 번째 수평 라인에 형성된 제 1 공통전압(Vcom1) 공급 라인으로 브릿지 형태로 점프되어 접속되어야 한다. 반면, 기수번째 컬럼 라인의 기수 번째 수평 라인에 형성된 4k-3번째 화소 영역과 4k-1번째 화소 영역들의 공통전극들은 해당 수평 라인에 형성된 제 1 공통전압(Vcom1) 공급 라인에 직접적으로 연결된다. To this end, the common electrodes of the 4k-2th pixel region and the 4kth pixel region (where k is a natural number excluding 0) formed on the odd-numbered horizontal line of the odd-numbered column lines are connected to the first common voltage Vcom1 ) Supply line in bridge form. On the other hand, the common electrodes of the 4k-3th pixel region and the 4k-1th pixel region formed in the odd-numbered horizontal line of the odd-numbered column line are directly connected to the first common voltage Vcom1 supply line formed in the corresponding horizontal line.

이와 아울러, 우수 번째 컬럼 라인들의 기수 번째 수평 라인에 형성된 4k-3번째 화소 영역과 4k-1번째 화소 영역들의 공통전극들은 우수 번째 수평 라인에 형성된 제 2 공통전압(Vcom2) 공급 라인으로 브릿지 형태로 점프되어 접속되어야 한다. 그리고, 우수 번째 컬럼 라인의 우수 번째 수평 라인에 형성된 4k-2번째 화소 영역과 4k번째 화소 영역들의 공통전극들은 해당 수평 라인에 형성된 제 2 공통전압(Vcom2) 공급 라인에 직접적으로 연결된다. In addition, the common electrodes of the 4k-3th pixel region and the 4k-1th pixel region formed in the odd-numbered horizontal lines of the odd-numbered column lines are connected to the second common voltage Vcom2 supply line formed in the even- It must be jumped and connected. The common electrodes of the 4k-2th pixel region and the 4kth pixel region formed on the even horizontal line of the odd-numbered column line are directly connected to the second common voltage Vcom2 supply line formed on the horizontal line.

도 2는 도 1의 액정패널을 구동하기 위한 구동 파형도이다. 2 is a driving waveform diagram for driving the liquid crystal panel of FIG.

도 2를 참조하면, 데이터 드라이버(6)는 액정패널(2)의 화소 영역들이 컬럼 인버젼 방식으로 구동되도록 정렬된 영상 데이터(Data)의 계조 값에 대응되는 정극성 또는 부극성의 감마전압을 각각 선택하고 선택된 감마전압을 영상신호로 각 데이터 라인(DL1 내지 DLm)에 공급한다. 그리고, 공통전압 공급부(10)는 홀수 번째 프레임 기간에 제 1 공통전압(Vcom1)을 부극성 레벨인 0V 전압(-) 레벨로 공급하고, 짝수 번째 프레임 기간에는 정극성 레벨인 5V 전압(+) 레벨로 공급한다. 그리고, 제 2 공통전압(Vcom2)은 홀수 번째 프레임 기간에 정극성 레벨의 5V 전압(+) 레벨로 공급하고, 짝수 번째 프레임 기간에는 부극성 레벨의 0V 전압(-) 레벨로 공급한다. 2, the data driver 6 outputs a positive or negative gamma voltage corresponding to the gray level value of the image data Data arranged to be driven in a version manner in which pixel regions of the liquid crystal panel 2 are columns And supplies the selected gamma voltage to each of the data lines DL1 to DLm as a video signal. The common voltage supply unit 10 supplies the first common voltage Vcom1 at a negative voltage level of 0V in the odd frame period and the positive voltage level of 5V in the even frame period, Level. The second common voltage Vcom2 is supplied at a positive (+) level of positive polarity in the odd-numbered frame period and at a negative (-) level of negative polarity in the even-numbered frame period.

제 1 실시 예로 도시된 본 발명의 액정 표시장치 및 그 구동방법은 도시된 바와 같이, 각각의 화소 영역들이 제 1 또는 제 2 공통전압(Vcom1,Vcom2) 만을 공급받도록 해당 공통 전압 공급 라인에 각각 연결되도록 함으로써 화소 구조를 간소화시켜 개구율을 향상시킬 수 있다. 그리고 각 화소 영역에 공급되는 공통전압 레벨을 인버젼시켜 소비 전력을 줄일 수 있다. As shown in the drawing, the liquid crystal display device and the driving method thereof according to the present invention shown in the first embodiment are connected to respective common voltage supply lines so that each pixel region receives only the first or second common voltages Vcom1 and Vcom2 So that the aperture ratio can be improved by simplifying the pixel structure. And the common voltage level supplied to each pixel region is inverted to reduce the power consumption.

도 3은 본 발명의 제 2 실시 예에 따른 액정 표시장치를 나타낸 구성 회로도이다. 3 is a configuration circuit diagram showing a liquid crystal display device according to a second embodiment of the present invention.

도 3에 도시된 액정패널(2)의 각 화소 영역들은 매 수평 라인 단위로 각 데이터 라인(DL1 내지 DLm)의 우측과 각 데이터 라인(DL1 내지 DLm)의 좌측에 지그재그 형태로 연결되어, 각각의 연결된 데이터 라인(DL1 내지 DLm)으로부터 영상 신호를 공급받도록 배치된다. 그리고, 제 1 공통전압(Vcom1) 공급라인은 기수 번째의 게이트 라인(GL1, GL3,... GLn-1)들과 각각 연결되는 기수 번째 수평 라인에 각각 형성되며, 제 3 공통전압(Vcom2) 공급 라인은 우수 번째의 게이트 라인(GL2, GL4,... GLn)들과 각각 연결되는 우수 번째 수평 라인에 각각 형성된다. Each pixel region of the liquid crystal panel 2 shown in FIG. 3 is connected in a staggered manner to the right of each of the data lines DL1 to DLm and the left of each of the data lines DL1 to DLm in units of horizontal lines, And is arranged to receive a video signal from the connected data lines DL1 to DLm. The first common voltage Vcom1 supply line is formed in the odd-numbered horizontal lines respectively connected to the odd-numbered gate lines GL1, GL3, ..., GLn-1, and the third common voltage Vcom2, The supply lines are respectively formed in the even-numbered horizontal lines connected to the even-numbered gate lines GL2, GL4, ..., and GLn, respectively.

그리고 기수 번째의 데이터 라인(DL1, DL3, DL5,... DLm-1)들의 우측을 시작으로 기수 번째 컬럼 라인에 형성된 각 화소 영역들의 공통전극은 기수 번째 수평 라인에 각각 형성된 제 1 공통전압(Vcom1) 공급라인과 각각 연결되며, The common electrodes of the pixel regions formed in the odd-numbered column lines starting from the right side of the odd-numbered data lines DL1, DL3, DL5, ..., DLm-1 are connected to a first common voltage Vcom1) supply line,

기수 번째의 데이터 라인(DL1, DL3, DL5,... DLm-1)들의 우측을 시작으로 우수 번째 컬럼 라인에 형성된 화소 영역들의 공통전극은 우수 번째 수평 라인에 각각 형성된 제 2 공통전압(Vcom2) 공급라인과 각각 연결되도록 구성될 수 있다. Common electrodes of the pixel regions formed on the odd-numbered column lines starting from the right side of the odd-numbered data lines DL1, DL3, DL5, ..., DLm-1 are connected to the second common voltage Vcom2, And a supply line.

이를 위해, 기수 번째의 데이터 라인(DL1, DL3, DL5,... DLm-1)들의 첫 번째 화소 영역을 시작으로, 기수 번째 컬럼 라인들의 우수 번째 수평 라인에 형성된 4k-2번째 화소 영역과 4k번째 화소 영역(여기서, k는 0을 제외한 자연수)들의 공통전극들은 기수 번째 수평 라인에 형성된 제 1 공통전압(Vcom1) 공급 라인으로 브릿지 형태로 점프되어 접속되어야 한다. 반면, 기수 번째 컬럼 라인의 기수 번째 수평 라인에 형성된 4k-3번째 화소 영역과 4k-1번째 화소 영역들의 공통전극들은 해당 수평 라인에 형성된 제 1 공통전압(Vcom1) 공급 라인에 직접적으로 연결된다. To this end, starting from the first pixel region of the odd-numbered data lines DL1, DL3, DL5, ..., DLm-1, the 4k-2th pixel region formed on the odd- Common electrodes of the first pixel region (where k is a natural number other than 0) should be connected in a bridge form to the first common voltage Vcom1 supply line formed on the odd-numbered horizontal line. On the other hand, the common electrodes of the 4k-3th pixel region and the 4k-1th pixel region formed in the odd-numbered horizontal line of the odd-numbered column line are directly connected to the first common voltage Vcom1 supply line formed in the corresponding horizontal line.

이와 아울러, 기수 번째의 데이터 라인(DL1, DL3, DL5,... DLm-1)들의 첫 번째 화소 영역을 시작으로, 우수 번째 컬럼 라인들의 기수 번째 수평 라인에 형성된 4k-3번째 화소 영역과 4k-1번째 화소 영역들의 공통전극들은 우수 번째 수평 라인에 형성된 제 2 공통전압(Vcom2) 공급 라인으로 브릿지 형태로 점프되어 접속되어야 한다. 그리고, 우수 번째 컬럼 라인의 우수 번째 수평 라인에 형성된 4k-2번째 화소 영역과 4k번째 화소 영역들의 공통전극들은 해당 수평 라인에 형성된 제 2 공통전압(Vcom2) 공급 라인에 직접적으로 연결된다. In addition, starting from the first pixel region of the odd-numbered data lines DL1, DL3, DL5, ... DLm-1, the 4k-3th pixel region formed on the odd- -Th pixel regions should be jumped in a bridge form to the second common voltage (Vcom2) supply line formed on the even horizontal line. The common electrodes of the 4k-2th pixel region and the 4kth pixel region formed on the even horizontal line of the odd-numbered column line are directly connected to the second common voltage Vcom2 supply line formed on the horizontal line.

도 3에 도시된 액정패널을 구동하기 위한 파형도는 도 1의 액정 패널을 구동하기 위한 파형도와 동일하다. The waveform diagram for driving the liquid crystal panel shown in FIG. 3 is the same as the waveform for driving the liquid crystal panel shown in FIG.

이에, 도 2를 참조하면, 데이터 드라이버(6)는 액정패널(2)의 화소 영역들이 컬럼 인버젼 방식으로 구동되도록 정렬된 영상 데이터(Data)의 계조 값에 대응되는 정극성 또는 부극성의 감마전압을 각각 선택하고 선택된 감마전압을 영상신호로 각 데이터 라인(DL1 내지 DLm)에 공급한다. 그리고, 공통전압 공급부(10)는 홀수 번째 프레임 기간에 제 1 공통전압(Vcom1)을 부극성 레벨인 0V 전압(-) 레벨로 공급하고, 짝수 번째 프레임 기간에는 정극성 레벨인 5V 전압(+) 레벨로 공급한다. 그리고, 제 2 공통전압(Vcom2)은 홀수 번째 프레임 기간에 정극성 레벨의 5V 전압(+) 레벨로 공급하고, 짝수 번째 프레임 기간에는 부극성 레벨의 0V 전압(-) 레벨로 공급한다. 2, the data driver 6 generates a positive or negative gamma corresponding to the gray level of the image data Data arranged to be driven in a version manner in which the pixel regions of the liquid crystal panel 2 are in a column, And supplies the selected gamma voltage to each of the data lines DL1 to DLm as a video signal. The common voltage supply unit 10 supplies the first common voltage Vcom1 at a negative voltage level of 0V in the odd frame period and the positive voltage level of 5V in the even frame period, Level. The second common voltage Vcom2 is supplied at a positive (+) level of positive polarity in the odd-numbered frame period and at a negative (-) level of negative polarity in the even-numbered frame period.

제 2 실시 예로 도시된 본 발명의 액정 표시장치 및 그 구동방법은 도시된 바와 같이, 각각의 화소 영역들이 제 1 또는 제 2 공통전압(Vcom1,Vcom2) 만을 공급받도록 함으로써 화소 구조를 간소화시켜 개구율을 향상시키면서도, 각 화소 영역에 공급되는 공통전압 레벨을 인버젼시켜 소비 전력을 줄일 수 있다. As shown in the second embodiment, the liquid crystal display device and the driving method thereof according to the present invention are configured such that each pixel region receives only the first or second common voltage Vcom1 or Vcom2 to simplify the pixel structure, The power consumption can be reduced by inverting the common voltage level supplied to each pixel region.

또한, 제 2 실시 예에 따른 경우는 컬럼 인버젼 구동으로 도트 인버젼 방식과 같은 효과를 보일 수 있어 영상의 표시 화질을 더욱 향상시킬 수 있다. In addition, according to the second embodiment, the column inversion driving can exhibit the same effect as the dot inversion method, thereby further improving the display quality of an image.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다. It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification, but should be defined by the claims.

Claims (10)

매 수평 라인 단위로 교번하여 각각 형성된 제 1 및 제 2 공통전압 공급라인을 통해 제 1 또는 제 2 공통전압을 각각 공급받는 화소 영역들을 구비한 액정패널;
상기 액정패널의 게이트 라인들을 구동하는 게이트 드라이버;
상기 액정패널의 데이터 라인들을 구동하는 데이터 드라이버;
상기 각 화소 영역들에 공급되는 제 1 공통전압과 제 2 공통전압 각각의 레벨을 매 프레임 단위로 서로 반전시켜 공급하는 공통전압 공급부; 및
외부로부터 입력된 영상 데이터를 정렬하여 상기 데이터 드라이버에 공급함과 아울러, 상기 공통전압 공급부와 데이터 드라이버를 각각 제어하는 타이밍 컨트롤러를 구비한 것을 특징으로 하는 액정 표시장치에 있어서,
상기 제 1 공통전압 공급라인은 기수 번째의 상기 게이트 라인들과 각각 연결되는 기수 번째 수평 라인에 각각 형성되며,
상기 제 2 공통전압 공급 라인은 우수 번째의 상기 게이트 라인들과 각각 연결되는 우수 번째 수평 라인에 각각 형성되고,
기수 번째의 데이터 라인들에 형성된 화소 영역들의 공통전극은 상기 기수 번째 수평 라인에 각각 형성된 제 1 공통전압 공급라인과 각각 연결되며,
우수 번째의 데이터 라인들에 형성된 화소 영역들의 공통전극은 상기 우수 번째 수평 라인에 각각 형성된 제 2 공통전압 공급라인과 각각 연결되도록 구성된 것을 특징으로 하는 액정 표시장치.
A liquid crystal panel having pixel regions receiving first or second common voltages through first and second common voltage supply lines alternately arranged in units of horizontal lines;
A gate driver for driving gate lines of the liquid crystal panel;
A data driver for driving data lines of the liquid crystal panel;
A common voltage supply unit for inverting and supplying the levels of the first common voltage and the second common voltage supplied to the pixel regions to each other in units of frames; And
And a timing controller for supplying image data inputted from the outside to the data driver and for controlling the common voltage supplier and the data driver,
Wherein the first common voltage supply line is formed in an odd-numbered horizontal line connected to the odd-numbered gate lines,
Wherein the second common voltage supply line is formed in each of the even horizontal lines connected to the gate lines of the odd-
The common electrodes of the pixel regions formed in the odd-numbered data lines are respectively connected to the first common voltage supply lines formed in the odd-numbered horizontal lines,
And the common electrodes of the pixel regions formed in the even-numbered data lines are connected to the second common voltage supply line formed in the even-numbered horizontal line, respectively.
삭제delete 삭제delete 매 수평 라인 단위로 교번하여 각각 형성된 제 1 및 제 2 공통전압 공급라인을 통해 제 1 또는 제 2 공통전압을 각각 공급받는 화소 영역들을 구비한 액정패널;
상기 액정패널의 게이트 라인들을 구동하는 게이트 드라이버;
상기 액정패널의 데이터 라인들을 구동하는 데이터 드라이버;
상기 각 화소 영역들에 공급되는 제 1 공통전압과 제 2 공통전압 각각의 레벨을 매 프레임 단위로 서로 반전시켜 공급하는 공통전압 공급부; 및
외부로부터 입력된 영상 데이터를 정렬하여 상기 데이터 드라이버에 공급함과 아울러, 상기 공통전압 공급부와 데이터 드라이버를 각각 제어하는 타이밍 컨트롤러를 구비한 것을 특징으로 하는 액정 표시장치에 있어서,
상기 제 1 공통전압 공급라인은 기수 번째의 게이트 라인들과 각각 연결되는 기수 번째 수평 라인에 각각 형성되며,
상기 제 2 공통전압 공급 라인은 우수 번째의 상기 게이트 라인들과 각각 연결되는 우수 번째 수평 라인에 각각 형성되고,
상기 각 화소 영역들은
기수 번째 수평 라인의 각 서브픽셀들은 좌측의 데이터 라인에 연결되고,
우수 번째 수평 라인의 각 서브 픽셀들은 우측의 데이터 라인에 연결되어 각각의 연결된 데이터 라인으로부터 영상 신호를 공급받도록 배치되고,
기수 번째의 데이터 라인들의 우측을 시작으로 기수 번째 컬럼 라인에 형성된 각 화소 영역들의 공통전극은 상기 기수 번째 수평 라인에 각각 형성된 제 1 공통전압 공급라인과 각각 연결되며,
상기 기수 번째의 데이터 라인들의 우측을 시작으로 우수 번째 컬럼 라인에 형성된 화소 영역들의 공통전극은 상기 우수 번째 수평 라인에 각각 형성된 제 2 공통전압 공급라인과 각각 연결되도록 구성된 것을 특징으로 하는 액정 표시장치.
A liquid crystal panel having pixel regions to receive first or second common voltages through first and second common voltage supply lines alternately arranged in units of horizontal lines;
A gate driver for driving gate lines of the liquid crystal panel;
A data driver for driving data lines of the liquid crystal panel;
A common voltage supply unit for inverting and supplying the levels of the first common voltage and the second common voltage supplied to the pixel regions to each other in units of frames; And
And a timing controller for supplying image data inputted from the outside to the data driver and for controlling the common voltage supplier and the data driver,
Wherein the first common voltage supply line is formed in an odd-numbered horizontal line connected to odd-numbered gate lines, respectively,
Wherein the second common voltage supply line is formed in each of the even horizontal lines connected to the gate lines of the odd-
Each of the pixel regions
Each subpixel of the odd-numbered horizontal line is connected to the left data line,
Each subpixel of the odd-numbered horizontal line is connected to the right-hand data line and is arranged to receive a video signal from each connected data line,
The common electrodes of the pixel regions formed in the odd-numbered column lines starting from the right side of the odd-numbered data lines are respectively connected to the first common voltage supply lines formed in the odd-numbered horizontal lines,
And the common electrodes of the pixel regions formed on the odd-numbered column lines starting from the right-hand side of the odd-numbered data lines are respectively connected to the second common voltage supply lines formed on the odd-numbered horizontal lines.
제 1 항 또는 제 4 항에 있어서,
상기 기수 번째의 데이터 라인들의 첫 번째 화소 영역을 시작으로,
상기 기수 번째 컬럼 라인들의 우수 번째 수평 라인에 형성된 4k-2번째 화소 영역과 4k번째 화소 영역(여기서, k는 0을 제외한 자연수)들의 공통전극들은 상기 기수 번째 수평 라인에 형성된 제 1 공통전압 공급 라인으로 브릿지 형태로 점프되어 접속되고,
상기 기수 번째 컬럼 라인의 기수 번째 수평 라인에 형성된 4k-3번째 화소 영역과 4k-1번째 화소 영역들의 공통전극들은 해당 수평 라인에 형성된 상기 제 1 공통전압 공급 라인에 직접적으로 연결되며,
상기 우수 번째 컬럼 라인들의 기수 번째 수평 라인에 형성된 4k-3번째 화소 영역과 4k-1번째 화소 영역들의 공통전극들은 상기 우수 번째 수평 라인에 형성된 제 2 공통전압 공급 라인으로 브릿지 형태로 점프되어 접속되고,
상기 우수 번째 컬럼 라인의 우수 번째 수평 라인에 형성된 4k-2번째 화소 영역과 4k번째 화소 영역들의 공통전극들은 해당 수평 라인에 형성된 상기 제 2 공통전압 공급 라인에 직접적으로 연결된 것을 특징으로 하는 액정 표시장치.
The method according to claim 1 or 4,
Starting from the first pixel region of the odd-numbered data lines,
The common electrodes of the 4k-2 th pixel region and the 4k th pixel region (where k is a natural number excluding 0) formed on the odd-numbered horizontal lines of the odd-numbered column lines are connected to a common voltage supply line As a bridge,
Common electrodes of the 4k-3th pixel region and the 4k-1th pixel region formed on the odd-numbered horizontal line of the odd-numbered column line are directly connected to the first common voltage supply line formed on the corresponding horizontal line,
Common electrodes of the 4k-3th pixel region and the 4k-1th pixel region formed in the odd-numbered horizontal lines of the even-numbered column lines are jumped and connected to the second common voltage supply line formed in the even-numbered horizontal line in a bridge form ,
And the common electrodes of the 4k-2th pixel region and the 4kth pixel region formed on the even horizontal line of the even column line are directly connected to the second common voltage supply line formed on the horizontal line. .
삭제delete 삭제delete 삭제delete 삭제delete 삭제delete
KR1020110036366A 2011-04-19 2011-04-19 Liquid crystal display device KR101777132B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110036366A KR101777132B1 (en) 2011-04-19 2011-04-19 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110036366A KR101777132B1 (en) 2011-04-19 2011-04-19 Liquid crystal display device

Publications (2)

Publication Number Publication Date
KR20120118771A KR20120118771A (en) 2012-10-29
KR101777132B1 true KR101777132B1 (en) 2017-09-11

Family

ID=47286129

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110036366A KR101777132B1 (en) 2011-04-19 2011-04-19 Liquid crystal display device

Country Status (1)

Country Link
KR (1) KR101777132B1 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005300948A (en) * 2004-04-13 2005-10-27 Hitachi Displays Ltd Display device and driving method therefor
JP4420620B2 (en) * 2003-05-14 2010-02-24 三菱電機株式会社 Image display device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4420620B2 (en) * 2003-05-14 2010-02-24 三菱電機株式会社 Image display device
JP2005300948A (en) * 2004-04-13 2005-10-27 Hitachi Displays Ltd Display device and driving method therefor

Also Published As

Publication number Publication date
KR20120118771A (en) 2012-10-29

Similar Documents

Publication Publication Date Title
US8384708B2 (en) Apparatus and method for dividing liquid crystal display device
KR101341906B1 (en) Driving circuit for liquid crystal display device and method for driving the same
US9548031B2 (en) Display device capable of driving at low speed
KR101904013B1 (en) Liquid crystal display device
US9865209B2 (en) Liquid crystal display for operating pixels in a time-division manner
KR102000048B1 (en) Liquid crystal display device and driving method thereof
KR101296641B1 (en) Driving circuit of liquid crystal display device and method for driving the same
KR20110138006A (en) Driving circuit for liquid crystal display device and method for driving the same
KR101611904B1 (en) Liquid crystal display device and driving method thereof
US20080224978A1 (en) Liquid crystal display and driving method thereof
KR101888428B1 (en) Driving apparatus for liquid crystal display device
KR101641366B1 (en) Driving circuit for liquid crystal display device
KR101786882B1 (en) Liquid crystal display device
KR101777130B1 (en) Driving circuit for liquid crystal display device
KR20150078573A (en) Liquid crystal display device
KR101493225B1 (en) Liquid crystal display device and driving method thereof
KR101830609B1 (en) Driving circuit for liquid crystal display device and method for driving the same
KR101777132B1 (en) Liquid crystal display device
KR101830610B1 (en) Driving circuit for liquid crystal display device and method for driving the same
KR101854691B1 (en) Driving apparatus for liquid crystal display device and method for driving the same
KR20040059320A (en) Liquid crystal display and driving method thereof
KR101961187B1 (en) Driving circuit for liquid crystal display device and method for driving the same
KR101818463B1 (en) Liquid crystal display device and driving method thereof
KR101777131B1 (en) Liquid crystal display device
KR102349502B1 (en) Liquid Crystal Display Device and Driving Method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant