KR101621300B1 - Method of fabricating for dual panel type organic electro-luminescent device - Google Patents

Method of fabricating for dual panel type organic electro-luminescent device Download PDF

Info

Publication number
KR101621300B1
KR101621300B1 KR1020090087568A KR20090087568A KR101621300B1 KR 101621300 B1 KR101621300 B1 KR 101621300B1 KR 1020090087568 A KR1020090087568 A KR 1020090087568A KR 20090087568 A KR20090087568 A KR 20090087568A KR 101621300 B1 KR101621300 B1 KR 101621300B1
Authority
KR
South Korea
Prior art keywords
metal
seal pattern
pattern
metal seal
substrates
Prior art date
Application number
KR1020090087568A
Other languages
Korean (ko)
Other versions
KR20110029753A (en
Inventor
김민수
오석준
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020090087568A priority Critical patent/KR101621300B1/en
Publication of KR20110029753A publication Critical patent/KR20110029753A/en
Application granted granted Critical
Publication of KR101621300B1 publication Critical patent/KR101621300B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • H05B33/04Sealing arrangements, e.g. against humidity
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은 유기전계발광소자에 관한 것으로, 특히, 유기전계발광소자의 인캡슐레이션에 관한 것이다. BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an organic electroluminescent device, and more particularly to encapsulation of an organic electroluminescent device.

본 발명의 특징은 점도성 용매와 금속분자가 혼합된 금속실런트를 통해 제 1 및 제 2 기판을 밀봉함으로써, 제 1 및 제 2 기판의 이격된 사이 공간으로 외부로부터 오염원들이 침투하는 것을 방지할 수 있다.A feature of the present invention is to seal the first and second substrates through a metal sealant in which a viscous solvent and metal molecules are mixed to prevent contamination from penetrating into the spaced apart spaces of the first and second substrates have.

또한, 금속실패턴의 점도성 용매의 함량을 10 ~ 50wt%으로 늘림으로써, 금속실패턴의 단면적을 점도성 용매의 증발 양에 따라 비례하여 줄일 수 있어, 6000㎛2 이하의 단면적을 갖도록 형성해야 하는 소형 OLED에도 금속실패턴을 형성할 수 있다.Further, by increasing the content of the point of the solvent metal conductive yarn pattern 10 ~ 50wt%, the cross-sectional area of the metal seal pattern can be reduced in proportion to the amount of evaporation according to the point-conductive solvent, it is formed to have a cross-sectional area of less than 2 6000㎛ It is possible to form a metal seal pattern even in a small-sized OLED.

또한, 금속실패턴을 포인트 도팅(point dotting) 디스펜서 방식을 통해 기판 상에 형성함으로써, 금속실런트의 포인트 도팅의 간격을 통해 조절하여, 원하는 선폭 및 높이를 갖는 금속실패턴을 형성할 수 있다. Further, by forming the metal seal pattern on the substrate through a point dotting dispenser method, it is possible to form the metal seal pattern having the desired line width and height by adjusting the distance between the pointing dots of the metal sealant.

점도성 용매, 금속분자, 씰패턴, 유기전계발광소자 Viscous solvents, metal molecules, seal patterns, organic electroluminescent devices

Description

유기전계발광소자의 제조방법{Method of fabricating for dual panel type organic electro-luminescent device}BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to a method of manufacturing an organic electroluminescent device,

본 발명은 유기전계발광소자에 관한 것으로, 특히, 유기전계발광소자의 인캡슐레이션에 관한 것이다. BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an organic electroluminescent device, and more particularly to encapsulation of an organic electroluminescent device.

최근까지, CRT(cathode ray tube)가 표시장치로서 주로 사용되었다. 그러나, 최근에 CRT를 대신할 수 있는, 플라즈마표시장치(plasma display panel : PDP), 액정표시장치(liquid crystal display device : LCD), 유기전계발광소자(organic electro-luminescence device : OLED)와 같은 평판표시장치가 널리 연구되며 사용되고 있는 추세이다.Until recently, CRT (cathode ray tube) was mainly used as a display device. However, in recent years, flat panel displays such as a plasma display panel (PDP), a liquid crystal display device (LCD), and an organic electro-luminescence device (OLED) Display devices have been widely studied and used.

위와 같은 평판표시장치 중에서, 유기전계발광소자(이하, OLED라 함)는 자발광소자로서, 비발광소자인 액정표시장치에 사용되는 백라이트가 필요하지 않기 때문에 경량 박형이 가능하다. Of the above flat panel display devices, an organic electroluminescent element (hereinafter referred to as OLED) is a self-luminous element and can be lightweight and thin because it does not require a backlight used in a liquid crystal display device which is a non-light emitting element.

그리고, 액정표시장치에 비해 시야각 및 대비비가 우수하며, 소비전력 측면 에서도 유리하며, 직류 저전압 구동이 가능하고, 응답속도가 빠르며, 내부 구성요소가 고체이기 때문에 외부충격에 강하고, 사용 온도범위도 넓은 장점을 가지고 있다. In addition, it has a better viewing angle and contrast ratio than liquid crystal display devices, is advantageous in terms of power consumption, can be driven by DC low voltage, has a fast response speed, is resistant to external impacts due to its solid internal components, It has advantages.

특히, 제조공정이 단순하기 때문에 생산원가를 기존의 액정표시장치 보다 많이 절감할 수 있는 장점이 있다. Particularly, since the manufacturing process is simple, it is advantageous in that the production cost can be saved more than the conventional liquid crystal display device.

이러한 특성을 갖는 OLED는 크게 패시브 매트릭스 타입(passive matrix type)과 액티브 매트릭스 타입(active matrix type)으로 나뉘어지는데, 패시브 매트릭스 타입은 신호선을 교차하면서 매트릭스 형태로 소자를 구성하는 반면, 액티브 매트릭스 타입은 화소를 온/오프(on/off)하는 스위칭 소자인 박막트랜지스터가 화소 별로 위치하도록 한다. OLEDs having such characteristics are largely divided into a passive matrix type and an active matrix type. In a passive matrix type, a device is formed in a matrix form while crossing signal lines, whereas an active matrix type is a pixel A thin film transistor which is a switching element for on / off switching on / off.

최근, 패시브 매트릭스 타입은 해상도나 소비전력, 수명 등에 많은 제한적인 요소를 가지고 있어, 고해상도나 대화면을 구현할 수 있는 액티브 매트릭스 타입 OLED의 연구가 활발히 진행되고 있다. In recent years, passive matrix type has many limitations such as resolution, power consumption and lifetime, and active matrix type OLED capable of realizing high resolution and large screen is actively being studied.

도 1은 일반적인 액티브 매트릭스 타입 OLED의 단면을 개략적으로 도시한 도면이다. BRIEF DESCRIPTION OF DRAWINGS FIG. 1 is a schematic cross-sectional view of a general active matrix type OLED. FIG.

도시한 바와 같이, OLED(10)는 제 1 기판(1)과, 제 1 기판(1)과 마주하는 제 2 기판(2)으로 구성되며, 제 1 및 제 2 기판(1, 2)은 서로 이격되어 이의 가장자리부를 실패턴(seal pattern : 20)을 통해 봉지되어 합착된다. As shown, the OLED 10 comprises a first substrate 1 and a second substrate 2 facing the first substrate 1, and the first and second substrates 1, And the marginal portion of the sealing member 20 is sealed and bonded together through a seal pattern 20.

이를 좀더 자세히 살펴보면, 제 1 기판(1)의 상부에는 각 화소영역 별로 구동 박막트랜지스터(DTr)가 형성되어 있고, 각각의 구동 박막트랜지스터(DTr)와 연 결되는 제 1 전극(3)과 제 1 전극(3)의 상부에 특정한 색의 빛을 발광하는 유기발광층(5)과, 유기발광층(5)의 상부에는 제 2 전극(7)이 구성된다. In more detail, a driving thin film transistor DTr is formed for each pixel region on the first substrate 1, a first electrode 3 connected to each driving thin film transistor DTr, An organic light emitting layer 5 for emitting light of a specific color and an organic light emitting layer 5 for forming a second electrode 7 are formed on the upper portion of the electrode 3.

유기발광층(5)은 적, 녹, 청의 색을 표현하게 되는데, 일반적인 방법으로는 각 화소마다 적, 녹, 청색을 발광하는 별도의 유기물질(5a, 5b, 5c)을 패턴하여 사용한다.The organic light emitting layer 5 displays red, green, and blue colors. As a general method, separate organic materials 5a, 5b, and 5c emitting red, green, and blue light are patterned for each pixel.

이들 제 1 및 제 2 전극(3, 7)과 그 사이에 형성된 유기발광층(5)은 유기전계 발광다이오드를 이루게 된다. 이때, 이러한 구조를 갖는 OLED(10)는 제 1 전극(3)을 양극(anode)으로 제 2 전극(7)을 음극(cathode)으로 구성하게 된다. The first and second electrodes 3 and 7 and the organic light emitting layer 5 formed therebetween form an organic light emitting diode. In this case, the OLED 10 having such a structure constitutes the first electrode 3 as the anode and the second electrode 7 as the cathode.

한편, 제 2 기판(2)의 내부면에는 외부의 수분을 차단하는 흡습제(미도시)가 형성된다. On the other hand, a moisture absorbent (not shown) for blocking moisture from the outside is formed on the inner surface of the second substrate 2.

한편, OLED(10)의 실패턴(20)은 통상적으로 유기 또는 고분자 재질로 이루어진 실란트로 이루어지고 있으며, 이러한 실란트는 그 내부 분자구조 특성상 분자와 분자 사이의 공극이 물분자가 충분히 이동할 수 있을 정도의 크기가 되고 있다. On the other hand, the seal pattern 20 of the OLED 10 is usually made of a sealant made of an organic or polymeric material. Such a sealant has a structure in which a gap between a molecule and a molecule is sufficiently large The size is becoming.

따라서 시간이 지남에 따라 외부의 수분이나 가스(gas)와 같은 오염원 씰패턴(20)을 투과하여 OLED(10) 내부로 침투하게 되고, 이렇게 침투한 오염원들이 밀폐된 OLED(10) 내부에 존재할 경우 수분과 산소에 매우 민감한 유기전계발광 다이오드(E)의 특성을 변형시키게 된다.Therefore, as time passes, the contaminant seal pattern 20, such as moisture or gas, permeates into the OLED 10, and when the contaminants are present inside the sealed OLED 10 The characteristics of the organic electroluminescent diode (E) sensitive to moisture and oxygen are deformed.

즉, 외부로부터 침투된 오염원들은 유기전계발광 다이오드(E)의 유기발광층(5)으로 침투하게 되고, 이에, 유기발광층(5)은 오염원에 의해 유기발광층(5)의 발광특성이 저하될 수 있으며 유기발광층(5)의 수명을 단축시키게 된다. 또한, 일 부 영역을 오염원이 가림으로써 흑점이 발생하게 된다. That is, the contaminants infiltrated from the outside penetrate into the organic light emitting layer 5 of the organic electroluminescent diode E, so that the organic light emitting layer 5 may be deteriorated in the light emitting property of the organic light emitting layer 5 due to a contaminant source The lifetime of the organic light emitting layer 5 is shortened. In addition, black spots occur due to contamination of some areas.

따라서, 최근 대기 중의 수분과 산소로부터 유기전계 발광다이오드(E)를 보호하기 위한 OLED(10)의 인캡슐레이션(encapsulation)에 대한 연구가 활발히 진행되고 있다. Accordingly, recent studies on the encapsulation of the OLED 10 for protecting the organic light emitting diode E from moisture and oxygen in the air have been actively conducted.

본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 내부로 오염원이 침투할 수 없는 유기전계발광소자를 제공하고자 하는 것을 제 1 목적으로 한다.SUMMARY OF THE INVENTION It is a first object of the present invention to provide an organic electroluminescent device in which a contamination source can not penetrate into the inside.

이를 통해, 휘도 및 화상 특성을 향상시키고자 하는 것을 제 3 목적으로 한다. It is a third object of the present invention to improve luminance and image characteristics.

전술한 바와 같은 목적을 달성하기 위해, 본 발명은 서로 대향하여 형성된 제 1 및 제 2 기판과; 상기 제 1 및 제 2 기판의 서로 마주보는 각 일면의 비표시영역에 형성되는 제 1 및 제 2 금속패턴과; 상기 제 1 및 제 2 금속패턴 사이에 형성되는 금속실패턴을 포함하며, 상기 금속실패턴은 점도성 용매와 금속분자가 혼합되어 이루어지며, 상기 점도성 용매는 10 ~ 50wt%의 함량으로 이루어지는 표시장치를 제공한다. According to an aspect of the present invention, there is provided a plasma display panel comprising: first and second substrates facing each other; First and second metal patterns formed on non-display areas of one surface of each of the first and second substrates facing each other; And a metal seal pattern formed between the first and second metal patterns, wherein the metal seal pattern is formed of a mixture of a viscous solvent and metal molecules, and the viscous solvent has a content of 10 to 50 wt% Device.

이때, 상기 금속실패턴은 경화 시, 상기 점도성 용매가 증발하여, 부피가 증 발된 상기 점도성 용매에 비례하여 부피가 줄어드며, 상기 금속실패턴은 포인트 도팅 디스펜서 방식을 통해 형성한다. At this time, when the metal seal pattern is cured, the viscous solvent evaporates and the volume decreases in proportion to the viscous solvent in which the volume is evaporated, and the metal seal pattern is formed through the point dotting dispenser method.

또한, 상기 점도성 용매는 에폭시(epoxy)계 수지, 페놀(phenol)계 수지, 아크릴(acryl)계 수지, 열 및 광 경화성 수지 중 선택된 하나와 유기 바인더(organic binder)의 조합이며, 상기 금속분자는 인듐(In), 주석(Sn), 아연(Zn), 납(Pb)을 포함하는 저융점의 금속 또는 저융점 금속 합금을 포함한다. The viscous solvent may be a combination of one selected from the group consisting of an epoxy resin, a phenol resin, an acryl resin, a heat and a photocurable resin, and an organic binder, Includes a low melting metal or a low melting metal alloy including indium (In), tin (Sn), zinc (Zn), and lead (Pb).

여기서, 상기 금속분자는 은(Ag), 금(Au), 알루미늄(Al), 알루미늄 합금(Al alloy), 구리(Cu), 몰리브덴(Mo), 몰리브덴 합금(Mo alloy), 텅스텐(W), 텅스텐, 티타늄(Ti) 또는 탄소나노튜브(carbon nano tube) 중 선택된 하나이며, 상기 제 1 및 제 2 금속패턴은 인듐틴옥사이드(ITO), 구리(Cu), 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 티타늄(Ti), 네오디뮴(Nd), 또는 이들의 합금으로 형성된다. The metal molecules may be at least one selected from the group consisting of Ag, Au, Al, Al, Cu, Mo, Mo, Wherein the first and second metal patterns are selected from the group consisting of indium tin oxide (ITO), copper (Cu), molybdenum (Mo), aluminum (Al), tantalum, tungsten, titanium (Ti), or carbon nano tubes. , Chromium (Cr), titanium (Ti), neodymium (Nd), or an alloy thereof.

또한, 상기 제 1 및 제 2 기판 사이에는 박막트랜지스터와 유기전계발광 다이오드가 형성된다. A thin film transistor and an organic light emitting diode are formed between the first and second substrates.

위에 상술한 바와 같이, 본 발명에 따라 본 발명의 특징은 점도성 용매와 금속분자가 혼합된 금속실런트를 통해 제 1 및 제 2 기판을 밀봉함으로써, 제 1 및 제 2 기판의 이격된 사이 공간으로 외부로부터 오염원들이 침투하는 것을 방지할 수 있는 효과가 있다. As described above, according to the present invention, a feature of the present invention is that by sealing the first and second substrates through the metal sealant in which the viscous solvent and the metal molecules are mixed, the space between the first and second substrates It is possible to prevent contamination sources from penetrating from the outside.

또한, 금속실패턴의 점도성 용매의 함량을 10 ~ 50wt%로 늘림으로써, 금속실 패턴의 단면적을 점도성 용매의 증발 양에 따라 비례하여 줄일 수 있어, 6000㎛2 이하의 단면적을 갖도록 형성해야 하는 소형 OLED에도 금속실패턴을 형성할 수 있는 효과가 있다.Further, by increasing the content of the conductive point of the solvent metal in the seal pattern 10 ~ 50wt%, the cross-sectional area of the metal seal pattern can be reduced in proportion to the amount of evaporation according to the point-conductive solvent, it is formed to have a cross-sectional area of less than 2 6000㎛ It is possible to form a metal seal pattern even in a small-sized OLED.

또한, 금속실패턴을 포인트 도팅(point dotting) 디스펜서 방식을 통해 기판 상에 형성함으로써, 금속실런트의 포인트 도팅의 간격을 통해 조절하여, 원하는 선폭 및 높이를 갖는 금속실패턴을 형성할 수 있는 효과가 있다. Further, by forming the metal seal pattern on the substrate through a point dotting dispenser method, it is possible to form a metal seal pattern having a desired line width and height by adjusting the distance between the pointing dots of the metal sealant have.

이하, 도면을 참조하여 본 발명에 따른 실시예를 상세히 설명한다.Hereinafter, embodiments according to the present invention will be described in detail with reference to the drawings.

도 2는 본 발명의 실시예에 따른 OLED를 개략적으로 도시한 단면도이며, 도 3은 도 2의 일부를 확대 도시한 단면도이다.FIG. 2 is a cross-sectional view schematically showing an OLED according to an embodiment of the present invention, and FIG. 3 is an enlarged cross-sectional view of a portion of FIG.

한편, OLED(100)는 발광된 빛의 투과방향에 따라 상부 발광방식(top emission type)과 하부 발광방식(bottom emission type)으로 나뉘게 되는데, 이하 본 발명에서는 하부 발광방식을 일예로 설명하도록 하겠다. Meanwhile, the OLED 100 is divided into a top emission type and a bottom emission type according to the transmission direction of the emitted light. Hereinafter, the bottom emission type will be described as an example of the present invention.

도시한 바와 같이, 본 발명에 따른 하부발광 방식 유기전계발광소자(100)는 구동 및 스위칭 박막트랜지스터(DTr, 미도시)와 유기전계 발광 다이오드(E)가 형성된 제 1 기판(101)과, 제 1 기판(101)과 마주하며 인캡슐레이션을 위한 제 2 기판(102)으로 구성되며, 제 1 및 제 2 기판(101, 102)은 서로 이격되어 있고, 이의 가장자리부는 금속실패턴(metal seal pattern : 120)을 통해 봉지되어 합착된다. A lower substrate 100 according to the present invention includes a first substrate 101 on which a driving and switching thin film transistor DTr and an organic light emitting diode E are formed, And a second substrate 102 for encapsulation facing the first substrate 101. The first and second substrates 101 and 102 are spaced apart from each other and have a metal seal pattern : 120).

그리고, 제 2 기판(102)의 내부면에는 외부로부터 침투된 수분을 제거하는 흡습제(117)가 형성된다. On the inner surface of the second substrate 102, a moisture absorbent 117 for removing water permeated from the outside is formed.

여기서, 제 1 기판(101) 상에는 반도체층(201)이 형성되는데, 반도체층(201)은 실리콘으로 이루어지며 그 중앙부는 채널을 이루는 액티브영역(201a) 그리고 액티브영역(201a) 양측면으로 고농도의 불순물이 도핑된 소스 및 드레인영역(201b, 201c)으로 구성된다. A semiconductor layer 201 is formed on the first substrate 101. The semiconductor layer 201 is made of silicon and has a central portion on both sides of the active region 201a and the active region 201a forming a channel. And doped source and drain regions 201b and 201c.

이러한 반도체층(201) 상부로는 게이트절연막(203)이 형성되어 있다.A gate insulating layer 203 is formed on the semiconductor layer 201.

게이트절연막(203) 상부로는 반도체층(201)의 액티브영역(201a)에 대응하여 게이트전극(205)과 도면에 나타내지 않았지만 일방향으로 연장하는 게이트배선이 형성되어 있다. On the gate insulating film 203, a gate electrode 205 corresponding to the active region 201a of the semiconductor layer 201 and a gate wiring extending in one direction (not shown) are formed.

또한, 게이트전극(205)과 게이트배선(미도시) 상부 전면에 제 1 층간절연막(207a)이 형성되어 있으며, 이때 제 1 층간절연막(207a)과 그 하부의 게이트절연막(203)은 액티브영역(201a) 양측면에 위치한 소스 및 드레인영역(201b, 201c)을 각각 노출시키는 제 1, 2 반도체층 콘택홀(209a, 209b)을 구비한다. A first interlayer insulating film 207a and a gate insulating film 203 under the first interlayer insulating film 207a are formed on the entire upper surface of the gate electrode 205 and the gate wiring (not shown) And first and second semiconductor layer contact holes 209a and 209b that respectively expose the source and drain regions 201b and 201c on both sides.

다음으로, 제 1, 2 반도체층 콘택홀(209a, 209b)을 포함하는 제 1 층간절연막(207a) 상부로는 서로 이격하며 제 1, 2 반도체층 콘택홀(209a, 209b)을 통해 노출된 소스 및 드레인영역(201b, 201c)과 각각 접촉하는 소스 및 드레인 전극(211, 213)이 형성되어 있다. Next, upper portions of the first interlayer insulating film 207a including the first and second semiconductor layer contact holes 209a and 209b are separated from each other by the source and the drain, which are exposed through the first and second semiconductor layer contact holes 209a and 209b, And source and drain electrodes 211 and 213 which are in contact with the drain regions 201b and 201c, respectively.

그리고, 소스 및 드레인전극(211, 213)과 두 전극(211, 213) 사이로 노출된 제 1 층간절연막(207a) 상부로 드레인전극(213)을 노출시키는 드레인콘택홀(215)을 갖는 제 2 층간절연막(207b)이 형성되어 있다. And a drain contact hole 215 exposing the drain electrode 213 over the first interlayer insulating film 207a exposed between the source and drain electrodes 211 and 213 and the two electrodes 211 and 213. [ An insulating film 207b is formed.

이때, 소스 및 드레인 전극(211, 213)과 이들 전극(211, 213)과 접촉하는 소스 및 드레인영역(201b, 201c)을 포함하는 반도체층(201)과 반도체층(201) 상부에 형성된 게이트절연막(203) 및 게이트전극(205)은 구동 박막트랜지스터(DTr)를 이루게 된다. At this time, the semiconductor layer 201 including the source and drain electrodes 211 and 213 and the source and drain regions 201b and 201c in contact with the electrodes 211 and 213 and the gate insulating film 201 formed on the semiconductor layer 201 The gate electrode 203 and the gate electrode 205 constitute a driving thin film transistor DTr.

이때 도면에 나타나지 않았지만, 게이트배선(미도시)과 교차하여 화소영역을 정의하는 데이터배선(미도시)이 형성되어 있다. 그리고, 스위칭 박막트랜지스터(미도시)는 구동 박막트랜지스터(DTr)와 동일한 구조로, 구동 박막트랜지스터(DTr)와 연결된다. At this time, although not shown in the figure, data lines (not shown) are formed which intersect gate wirings (not shown) to define pixel regions. The switching thin film transistor (not shown) has the same structure as the driving thin film transistor DTr and is connected to the driving thin film transistor DTr.

그리고, 스위칭 및 구동 박막트랜지스터(미도시, DTr)는 도면에서는 반도체층(201)이 폴리실리콘 반도체층으로 이루어진 탑 게이트(top gate) 타입을 예로써 보이고 있으며, 이의 변형예로써 순수 및 불순물의 비정질질실리콘으로 이루어진 보텀 케이트(bottom gate) 타입으로 형성될 수도 있다. The switching and driving thin film transistor (not shown) DTr is shown as an example of a top gate type in which the semiconductor layer 201 is a polysilicon semiconductor layer. As a variation thereof, the amorphous Or may be formed of a bottom gate type made of silicon nitride.

또한, 제 2 층간절연막(207b) 상부의 실질적으로 화상을 표시하는 영역에는 유기전계발광 다이오드(E)를 구성하는 제 1 전극(111)과 유기발광층(113) 그리고 제 2 전극(115)이 순차적으로 형성되어 있다. The first electrode 111, the organic light emitting layer 113 and the second electrode 115 constituting the organic electroluminescent diode E are sequentially formed on the second interlayer insulating film 207b, Respectively.

제 1, 2 전극(111, 115)과 그 사이에 형성된 유기발광층(113)은 유기전계발광 다이오드(E)를 이루게 된다.The first and second electrodes 111 and 115 and the organic light emitting layer 113 formed therebetween form an organic light emitting diode E.

제 1 전극(111)은 구동 박막트랜지스터(DTr)의 드레인전극(213)과 연결된다.The first electrode 111 is connected to the drain electrode 213 of the driving thin film transistor DTr.

이와 같은 경우에, 제 1 전극(111)은 애노드(anode) 전극의 역할을 하도록 일함수 값이 비교적 높은 물질인 인듐-틴-옥사이드(ITO)로 형성하는 것이 바람직하다.In such a case, it is preferable that the first electrode 111 is formed of indium-tin-oxide (ITO) which is a relatively high work function value to serve as an anode electrode.

그리고, 제 2 전극(115)은 캐소드(cathode)의 역할을 하기 위해 비교적 일함수 값이 낮은 금속물질인 알루미늄(Al) 또는 알루미늄합금(AlNd)으로 이루어진다.The second electrode 115 is made of aluminum (Al) or an aluminum alloy (AlNd), which is a metal material having a relatively low work function value, in order to serve as a cathode.

따라서, 유기발광층(113)에서 발광된 빛은 제 1 전극(111)을 향해 방출되는 하부 발광방식으로 구동된다. Accordingly, the light emitted from the organic light emitting layer 113 is driven by the lower light emitting method, which is emitted toward the first electrode 111.

그리고, 유기발광층(113)은 발광물질로 이루어진 단일층으로 구성될 수도 있으며, 발광 효율을 높이기 위해 정공주입층(hole injection layer), 정공수송층( hole transporting layer), 발광층(emitting material layer), 전자수송층(electron transporting layer) 및 전자주입층(electron injection layer)의 다중층으로 구성될 수도 있다.A hole injection layer, a hole transporting layer, an emitting material layer, an electron transporting layer, and an electron transporting layer may be used to increase the efficiency of light emission. And may be composed of multiple layers of an electron transporting layer and an electron injection layer.

이러한 OLED(100)는 선택된 색 신호에 따라 제 1 전극(111)과 제 2 전극(115)으로 소정의 전압이 인가되면, 제 1 전극(111)으로부터 주입된 정공과 제 2 전극(115)으로부터 인가된 전자가 유기발광층(113)으로 수송되어 엑시톤(exciton)을 이루고, 이러한 엑시톤이 여기상태에서 기저상태로 천이 될 때 빛이 발생되어 가시광선의 형태로 방출된다.When a predetermined voltage is applied to the first electrode 111 and the second electrode 115 in accordance with a selected color signal, the OLED 100 emits a positive voltage, which is injected from the first electrode 111, The excited electrons are transported to the organic light emitting layer 113 to form an exciton. When the excitons transit from the excited state to the ground state, light is generated and emitted in the form of visible light.

이때, 발광된 빛은 투명한 제 1 전극(111)을 통과하여 외부로 나가게 되므로, OLED(100)는 임의의 화상을 구현하게 된다. At this time, the emitted light passes through the transparent first electrode 111 and exits to the outside, so that the OLED 100 realizes an arbitrary image.

한편, 제 1 전극(111)은 각 화소영역(P)별로 형성되는데, 각 화소영역(P) 별로 형성된 제 1 전극(111) 사이에는 뱅크(bank : 221)가 위치한다. The first electrode 111 is formed for each pixel region P and a bank 221 is located between the first electrodes 111 formed for each pixel region P. [

즉, 뱅크(221)는 기판(101) 전체적으로 격자 구조의 매트릭스 타입으로 형성되어, 뱅크(221)를 각 화소영역 별 경계부로 하여 제 1 전극(111)이 화소영역(P) 별로 분리된 구조로 형성되어 있다. That is, the banks 221 are formed in a matrix type of a grid structure as a whole on the substrate 101, and the first electrodes 111 are divided into the pixel regions P with the banks 221 as boundary portions for the respective pixel regions Respectively.

특히, 본 발명은 앞서 전술한 바와 같이, 제 1 및 제 2 기판(101, 102)을 합착하는 과정에서, 이의 가장자리부에 형성되는 실패턴(120)을 금속재질을 포함하는 금속실런트(이하, 금속실패턴이라 함)를 사용하는 것을 특징으로 한다. Particularly, in the process of attaching the first and second substrates 101 and 102, the seal pattern 120 formed on the edge of the first and second substrates 101 and 102 may be a metal sealant containing a metal material, Quot; metal seal pattern ").

또한, 금속실패턴(120)과 대응되는 제 1 및 제 2 기판(101, 102)에는 제 1 및 제 2 금속패턴(121a, 121b)을 형성한다. 따라서, 제 1 및 제 2 기판(101, 102)은 금속실패턴(120)을 통해 견고하게 합착하게 된다. The first and second metal patterns 121a and 121b are formed on the first and second substrates 101 and 102 corresponding to the metal seal pattern 120, respectively. Accordingly, the first and second substrates 101 and 102 are firmly fixed to each other through the metal seal pattern 120.

이에 대해 아래 표(1)을 참조하여 좀더 자세히 살펴보도록 하겠다. 표(1)은 OLED에 실제로 사용되는 실런트의 투습율을 비교한 표이다. This will be discussed in more detail with reference to Table 1 below. Table (1) is a table comparing moisture permeability of sealants actually used in OLEDs.

실런트 물질Sealant material 투습율(g/m2)
at 60℃, 90%, 100mm
Water permeability (g / m 2 )
at 60 < 0 > C, 90%, 100 mm
유기막 또는 고분자 재질Organic film or polymer material > 10> 10 금속 계열Metal series > ~10E-4> ~ 10E-4

표(1)Table (1)

위의 표 1에 기재된 바와 같이, 종래에 실재로 사용되었던 유기막 또는 고분자 재질은 투습율이 금속 재질 보다 높음을 알 수 있다. As shown in Table 1 above, it can be understood that the organic film or polymer material that has been used in the past has a higher moisture permeability than the metal material.

이에, 본 발명은 유기막 또는 고분자 재질보다 투습율이 현저히 낮은 금속 계열을 사용함으로써, 기존의 유기 또는 고분자 재질로 이루어지는 실런트로 이루어지는 실패턴(도 1의 20)에 비해 강도가 높아, 제 1 및 제 2 기판(101, 102)을 더욱 단단하게 밀봉하게 된다.Accordingly, the present invention uses a metallic material having a moisture permeability which is significantly lower than that of an organic film or a polymer material, so that the strength is higher than that of a seal pattern made of a conventional organic or polymer material (20 in FIG. 1) The second substrates 101 and 102 are more tightly sealed.

이를 통해, 제 1 및 제 2 기판(101, 102)의 이격된 사이 공간으로 외부로부터 오염원들이 침투하는 것을 방지할 수 있다.Accordingly, it is possible to prevent the contaminants from penetrating into the space between the first and second substrates 101 and 102 from the outside.

즉, 기존의 실패턴(도 1의 20)은 유기 또는 고분자 재질로 이루어진 실란트로 이루어져,온도가 가열되거나 장시간 보관함에 따라 외부로부터 수분이나 가스(gas)와 같은 오염원이 제 1 및 제 2 기판(101, 102)의 이격된 사이 공간으로 침투하게 된다. That is, the conventional seal pattern (20 in FIG. 1) is made of a sealant made of an organic or polymeric material. When the temperature is heated or stored for a long time, a contamination source such as moisture or gas from the outside is applied to the first and second substrates 101 , 102).

이렇듯 외부로부터 침투된 오염원들은 유기전계발광 다이오드(E)의 유기발광층(113)으로 침투하게 되고, 이에, 유기발광층(113)은 오염원에 의해 유기발광층(113)의 발광특성이 저하될 수 있으며 유기발광층(113)의 수명이 단축된다. 또한, 일부 영역을 오염원이 가림으로써 흑점이 발생하게 된다. The contaminants introduced from the outside penetrate into the organic light emitting layer 113 of the organic electroluminescent diode E and the organic light emitting layer 113 may be deteriorated in light emitting property of the organic light emitting layer 113 due to a contaminant. The lifetime of the light emitting layer 113 is shortened. In addition, black spots occur due to contamination of some areas.

또한, 금속실패턴(120)과 대응되는 제 1 및 제 2 기판(101, 102)에는 제 1 및 제 2 금속패턴(121a, 121b)을 형성하는데, 금속실패턴은 그 폭이 제 1 및 제 1 금속패턴(121a, 121b)의 폭보다 좁도록 제 1 금속패턴(121a)과 제 2 금속패턴(121b) 사이에 형성된다.The first and second metal patterns 121a and 121b are formed on the first and second substrates 101 and 102 corresponding to the metal seal pattern 120, The first metal pattern 121a and the second metal pattern 121b are narrower than the first metal pattern 121a and the second metal pattern 121b.

제 1 및 제 2 금속패턴(121a, 121b)은 금속실패턴(120)의 계면 특성을 향상시키기 위한 것으로, 금속실패턴(120)과 제 1 및 제 2 기판(101, 102)의 접착력을 향상시키는 역할을 하게 된다. The first and second metal patterns 121a and 121b are for improving the interfacial characteristics of the metal seal pattern 120 and improve adhesion between the metal seal pattern 120 and the first and second substrates 101 and 102 .

제 1 금속패턴(121a)은 스위칭 및 구동 박막트랜지스터(미도시, DTr) 형성시 사용되는 재료로 형성되거나, 별도의 금속물질의 단층 또는 여러 금속들의 조합으로 형성될 수 있다. The first metal pattern 121a may be formed of a material used for forming a switching and driving thin film transistor (not shown), a single layer of a metal material, or a combination of several metals.

즉, 제 1 금속패턴(121a)은 구리(Cu), 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 티타늄(Ti), 네오디뮴(Nd), 또는 AlNd와 같은 이들의 합금을 들 수 있다.That is, the first metal pattern 121a may be an alloy of copper, molybdenum, aluminum, chromium, titanium, neodymium or AlNd. have.

제 2 금속패턴(121b) 또한 스위칭 및 구동 박막트랜지스터(미도시, DTr) 형성시 사용되는 도전 재료로 형성되거나, 듀얼 타입일 경우에는 유기전계발광 다이오드(E) 형성시에 사용되는 도전 재료로 형성되거나, 별도의 금속물질의 단층 또는 여러 금속들의 조합으로 형성될 수 있다. The second metal pattern 121b may be formed of a conductive material used for forming switching and driving thin film transistors (not shown) (DTr), or formed of a conductive material used for forming the organic light emitting diode (E) Or may be formed of a single layer of a separate metallic material or a combination of several metals.

제 1 금속패턴(121a)을 스위칭 및 구동 박막트랜지스터(미도시, DTr) 형성시 사용되는 재료로 형성하거나, 제 2 금속패턴(121b)을 유기전계발광 다이오드(E) 형성시 사용되는 재료로 형성할 경우 제 1 및 제 2 금속패턴(121a, 121b)을 형성하기 위한 별도의 공정을 수행하지 않아도 되므로 공정을 간소화시킬 수 있다.The first metal pattern 121a may be formed of a material used for forming a switching and driving thin film transistor (not shown) or the second metal pattern 121b may be formed of a material used for forming the organic electroluminescent diode E It is not necessary to perform a separate process for forming the first and second metal patterns 121a and 121b, thereby simplifying the process.

제 1 및 제 2 금속패턴(121a, 121b)은 금속실패턴(120)의 계면 특성을 향상시켜, 접착력 좋게 하고 금속실패턴(120)이 균일하게 분포되도록 한다. The first and second metal patterns 121a and 121b improve the interfacial characteristics of the metal seal pattern 120 and improve the adhesive strength so that the metal seal patterns 120 are uniformly distributed.

즉, 금속실패턴(120)을 제 1 및 제 2 기판(101, 102) 상에 직접 도포한다면 금속실패턴(120)이 균일하게 분포하지 않고 뭉치게 되는 문제점을 야기할 수 있다. That is, if the metal seal patterns 120 are directly applied on the first and second substrates 101 and 102, the metal seal patterns 120 may not be uniformly distributed but may be aggregated.

이렇듯, 본 발명은 실패턴을 점도성 용매와 금속분자가 혼합된 금속실패턴(120)을 사용하고, 금속실패턴(120)과 기판들(101, 102) 사이에 제 1 및 제 2 금속패턴(121a, 121b)을 형성함으로써, 외부로부터 수분이나 가스(gas)와 같은 오염원이 제 1 및 제 2 기판(101, 102)의 이격된 사이 공간으로 침투하는 것을 방지할 수 있다. As described above, according to the present invention, the seal pattern is formed by using the metal seal pattern 120 in which the viscous solvent and metal molecules are mixed, and the first and second metal patterns 120 and 120 are formed between the metal seal pattern 120 and the substrates 101 and 102, The contaminants such as moisture and gas can be prevented from penetrating into the spaces between the first and second substrates 101 and 102 by forming the first and second substrates 121 and 121b.

이를 통해, 유기전계발광 다이오드(E)의 열화를 방지하고 OLED(100)의 수명을 연장할 수 있다. 또한, 제 1 및 제 2 기판(101, 102)을 견고히 합착시켜 합착 후에 발생되는 불량률을 저하함으로 제반 경비 및 재료비 손실을 감소시키고 생산수율을 향상시킨다.Thus, deterioration of the organic electroluminescent diode (E) can be prevented and the lifetime of the OLED (100) can be prolonged. Also, since the first and second substrates 101 and 102 are firmly attached to each other to reduce the defect rate generated after the cementation, the overall cost and material cost loss are reduced and the production yield is improved.

한편, 전술한 바와 같이 금속실패턴(120)은 점도성 용매(solvent)와 금속분자가 혼합되어 이루어지는데, 이에 대해 좀더 자세히 살펴보도록 하겠다. Meanwhile, as described above, the metal seal pattern 120 is formed by mixing a viscous solvent and metal molecules, which will be described in more detail.

점도성 용매로는 에폭시(epoxy)계 수지, 페놀(phenol)계 수지, 아크릴(acryl)계 수지, 열 및 광 경화성 수지와 유기 바인더(organic binder)의 조합으로 이루어질 수 있다. The viscous solvent may be an epoxy resin, a phenol resin, an acryl resin, a combination of a heat and a photocurable resin, and an organic binder.

그리고, 금속분자는 저융점의 금속(인듐(In), 주석(Sn), 아연(Zn), 납(Pb) 또는 우수한 전기전도도와 열전도도를 갖는 은(Ag), 금(Au), 알루미늄(Al), 알루미늄 합금(Al alloy), 구리(Cu), 몰리브덴(Mo), 몰리브덴 합금(Mo alloy), 텅스텐(W), 텅스텐, 티타늄(Ti) 또는 탄소나노튜브(carbon nano tube) 등으로 이루어질 수 있으며, 또는 400℃ 이하의 융점을 갖는 모든 금속이 사용될 수 있다. The metal molecule is a metal having a low melting point such as indium (In), tin (Sn), zinc (Zn), lead (Pb) or silver (Ag) Al alloy, Al alloy, Cu, Mo, Mo alloy, tungsten, tungsten, titanium, or carbon nano tube, Or all metals having a melting point of 400 DEG C or less can be used.

특히, 즉, 본 발명의 금속실패턴(120)에 혼합되는 금속분자를 저융점의 금속을 사용함으로써, 제 1 및 제 2 기판(101, 102)의 합착시 낮은 온도로 금속실패턴(120)을 경화시킬 수 있어, 제 1 및 제 2 기판(101, 102) 사이에 형성된 스위칭 및 구동 박막트랜지스터(미도시, DTr), 유기전계발광 다이오드(E)에 영향을 끼치지 않도록 하는 것이 바람직하다. Particularly, by using a metal having a low melting point as a metal molecule to be mixed with the metal seal pattern 120 of the present invention, the metal seal pattern 120 can be formed at a low temperature when the first and second substrates 101, (Not shown) and the organic electroluminescent diode E, which are formed between the first and second substrates 101 and 102, so as not to affect the switching and driving TFTs (not shown).

한편, 이러한 금속실패턴(120)은 디스펜서 방식(dispenser method) 또는 스 크린 프린팅 방식(screen printing method)을 통해 제 1 및 제 2 기판(101, 102) 중 선택된 하나의 기판 상에 금속실런트를 도포함으로써 형성하는데, 이때, 금속실패턴(120)은 10% 이하의 점도성 용매로 이루어져 점도가 매우 높아, 디스펜서 또는 프린팅 방식 시의 금속실런트 토출량을 제어하는 공정 조건을 확보하기 매우 어려운 실정이다. The metal seal pattern 120 may be formed by applying a metal sealant on a selected one of the first and second substrates 101 and 102 through a dispenser method or a screen printing method At this time, the metal seal pattern 120 is made of a viscous solvent of 10% or less and has a very high viscosity, and it is very difficult to secure a process condition for controlling the amount of metal sealant discharged during a dispenser or a printing method.

따라서, 실제 형성하고자 하는 금속실런트(120)의 높이에 비해 금속실런트(120)를 과도포한 뒤 경화시키는 과정에서 금속실런트 내부의 점도성 용매를 증발시켜 금속실패턴(120)을 형성하게 된다. Therefore, the metal sealant 120 is formed by evaporating the viscous solvent in the metal sealant in the process of overlaying and curing the metal sealant 120 compared to the height of the metal sealant 120 to be actually formed.

그러나, 이러한 금속실패턴(120)은 공정 기준의 높이를 갖는 금속실패턴(120)을 형성하기에 매우 어려운 실정이다. However, such a metal seal pattern 120 is very difficult to form the metal seal pattern 120 having a process-based height.

즉, 일예로 금속실패턴(120)을 20 ~ 40㎛로 형성하고자 하면, 실제 기판(101, 102) 상에는 50 ~ 100㎛의 높이를 갖는 금속실패턴(120)이 형성된다. That is, for example, if the metal seal pattern 120 is formed to have a thickness of 20 to 40 μm, a metal seal pattern 120 having a height of 50 to 100 μm is formed on the actual substrates 101 and 102.

한편, 이러한 금속실패턴(120)은 높이뿐만 아니라 선폭도 매우 중요하여, 금속실패턴(120)을 단면적(높이(h1) * 선폭(w2))을 통해 정의할 수 있는데, 첨부한 도 4는 금속실패턴(120)의 높이(h1) 및 선폭(w2)을 나타낸 사진으로, 금속실패턴(120)은 20000㎛2 (55㎛ * 435㎛)이하의 단면적을 가지며, 이러한 단면적은 현 공정상으로 형성할 수 있는 가장 작은 단면적이다. The metal seal pattern 120 can be defined by the cross-sectional area (height (h1) * line width (w2)) of the metal seal pattern 120, The metal seal pattern 120 has a cross-sectional area of 20,000 占 퐉 2 (55 占 퐉 * 435 占 퐉) or less. The cross- The smallest cross-sectional area that can be formed.

즉, 이러한 금속실패턴(120) 형성 공정은 금속실패턴(120)이 차지하는 단면적이 작아질수록 공정 조건을 확보하기 어려워, 10000㎛2 이하의 단면적으로 네로우 씰(narrow seal)의 금속실패턴(120)을 형성하기 매우 어려운 실정이다. That is, such a metal pattern of a metal chamber seal pattern 120 is a metal seal pattern forming step 120, the narrowing cross-sectional area of the seal or less occupied by the cross-sectional area becomes smaller difficult to ensure the process conditions, 10000㎛ 2 (narrow seal) (120).

그러나, 최근 소비자는 경량 및 박형 그리고 소형화되어 가는 표시장치를 요구함에 따라, 제 1 및 제 2 기판(101, 102) 사이의 셀갭이 4 ~ 5㎛ 이하로 형성되는 소형 OLED에 대한 수요도 급증하기 있는데, 이러한 소형 OLED에서는 금속실패턴(120)의 단면적이 6000㎛2 이하로 구성되어야 한다. However, recently, consumers are demanding a lightweight, thin and miniaturized display device, so that a demand for a small-sized OLED in which the cell gap between the first and second substrates 101 and 102 is formed to 4 to 5 μm or less also increases sharply In such a small OLED, the cross-sectional area of the metal seal pattern 120 should be 6000 m 2 or less.

이에, 본 발명의 점도성 용매와 금속분자가 혼합된 금속실패턴(120)의 점도성 용매가 10 ~ 50wt%의 함량을 갖도록 형성하는 것을 특징으로 한다. Accordingly, the viscous solvent of the metal seal pattern 120 mixed with the viscous solvent and metal molecules of the present invention is formed to have a content of 10 to 50 wt%.

이렇게, 금속실패턴(120)의 점도성 용매의 함량이 10 ~ 50wt% 으로 이루어지도록 하면, 금속실런트를 경화시키는 과정에서, 금속실런트 내에 함유된 점도성 용매를 모두 증방시킴으로써, 금속실런트의 부피를 1/2 이하로 줄어들도록 함으로써, 금속실패턴(120)을 형성할 수 있다. When the viscosity of the viscous solvent in the metal seal pattern 120 is 10 to 50 wt%, the viscosity of the viscous solvent contained in the metal sealant is increased during the curing of the metal sealant, 1/2 or less, the metal seal pattern 120 can be formed.

도 5는 경화에 의해 금속실런트(123)의 부피가 줄어든 모습을 나타낸 사진으로, 금속실런트(123)는 경화에 의해 실제 기판(101, 102) 상에 토출된 금속실런트(123a)의 부피에 비해 현저하게 줄어드는 것을 확인할 수 있다.5 is a photograph showing a state in which the volume of the metal sealant 123 is reduced by curing and in which the metal sealant 123 is hardened by the hardness in comparison with the volume of the metal sealant 123a actually discharged onto the substrates 101 and 102 It can be confirmed that it is remarkably reduced.

이렇게, 금속실런트(123)의 부피를 줄임으로써, 10000㎛2 이하의 단면적으로 금속실패턴(120)을 형성하기는 어려워, 6000㎛2 이하의 단면적을 갖도록 형성해야 하는 소형 OLED에 금속실패턴을 형성할 수 있다. To do this, the metal sealant 123 by reducing the volume, to form a metal seal pattern 120 in the cross-sectional area of the metal is less than 2 10000㎛ seal pattern for small OLED to be formed hard, so as to have a cross-sectional area of less than 2 6000㎛ the .

즉, 금속실패턴(120)은 10000㎛2 이하의 단면적을 갖도록 형성하기 어려우 나, 본 발명의 금속실패턴(120)은 10 ~ 50wt%의 점도성 용매를 증발시킴으로써, 금속실패턴(120)의 부피를 증발된 점도성 용매에 비례하여 줄이는 것이다. That is, it is difficult to form the metal seal pattern 120 to have a cross-sectional area of 10000 μm 2 or less. However, the metal seal pattern 120 of the present invention is formed by evaporating the viscous solvent of 10 to 50 wt% In proportion to the evaporated viscosity solvent.

따라서, 금속실패턴(120)의 10 ~ 50wt%의 점도성 용매를 포함하고 있다면, 6000㎛2 이하의 단면적을 형성하고자 하면, 기판(101, 102) 상에 12000㎛2 이하의 단면적을 갖는 금속실패턴(120)을 형성하면 되는 것이다. Therefore, if a cross-sectional area of 6000 m 2 or less is to be formed if 10 to 50 wt% of the viscous solvent of the metal seal pattern 120 is contained, a metal having a cross-sectional area of 12,000 m 2 or less on the substrates 101, So that the seal pattern 120 is formed.

이에 대해 좀더 자세히 살펴보면, 제 1 및 제 2 기판(101, 102) 사이의 셀갭이 4㎛ 로 형성되는 소형 OLED를 형성하는 과정에서, 금속실패턴(120)이 차지하는 단면적을 6000㎛2 가 되도록 하기 위해서는, 금속실런트(123)를 8㎛의 높이와 15000㎛의 선폭을 갖도록 형성하는 것이다. In more detail, in the process of forming a small OLED having a cell gap of 4 占 퐉 between the first and second substrates 101 and 102, the cross-sectional area occupied by the metal seal pattern 120 is set to 6000 占 퐉 2 The metal sealant 123 is formed to have a height of 8 mu m and a line width of 15,000 mu m.

즉, 기판(101, 102) 상에 형성되는 금속실런트(123)는 12000㎛2 의 단면적을 갖도록 형성하는 것이다. That is, the metal sealant 123 formed on the substrates 101 and 102 is formed to have a cross-sectional area of 12,000 μm 2 .

이렇게, 12000㎛2의 단면적을 갖도록 형성된 금속실런트(123)는 경화공정 시, 점도성 용매가 모두 증발되어, 금속실런트(123)의 높이(h2)와 선폭(w2)에 의한 단면적이 6000㎛2을 갖는 금속실패턴(120)을 형성하게 되는 것이다. In this way, the height (h2) and a cross-section according to the line width (w2) of the metal sealant 123 is formed to have a cross-sectional area of 12000㎛ 2 are both the curing process when, point-conductive solvent evaporation, the metal sealant 123 6000㎛ 2 The metal seal pattern 120 is formed.

전술한 바와 같이, 금속실패턴(120)의 점도성 용매의 함량을 10 ~ 50wt%으로 늘림으로써, 금속실패턴(120)의 단면적을 점도성 용매의 증발 양에 따라 비례하여 줄일 수 있어, 10000㎛2 이하의 단면적으로 금속실패턴(120)을 형성하기는 어려워, 6000㎛2 이하의 단면적을 갖도록 형성해야 하는 소형 OLED에도 금속실패턴(120)을 형성할 수 있다. As described above, by increasing the content of the viscous solvent in the metal seal pattern 120 to 10 to 50 wt%, the cross-sectional area of the metal seal pattern 120 can be reduced proportionally to the evaporation amount of the viscous solvent, ㎛ 2 to form a metal seal pattern 120 in the cross-sectional area of less than can form a metal seal pattern 120 is also small OLED to be formed hard, so as to have a cross-sectional area of 6000㎛ 2 below.

한편, 앞서 전술한 바와 같이 금속실패턴(120)은 디스펜서 방식(dispenser method)을 통해 기판(101, 102) 상에 금속실런트(123)를 토출하고 경화시킴으로써 형성하는데, 이때 도 6a에 도시한 바와 같이 포인트 도팅(point dotting) 디스펜서 방식을 이용하는 것을 특징으로 한다.As described above, the metal seal pattern 120 is formed by discharging and hardening the metal sealant 123 on the substrates 101 and 102 through a dispenser method. At this time, as shown in FIG. 6A And a point dotting dispenser method is used.

여기서, 디스펜서 방식은 주사기와 같은 원리를 이용하는 것으로 즉, 디스펜서 내부에 금속실런트(123)를 채우고 소정의 압력으로 원하는 선폭(도 5의 w2) 및 높이(도 5의 h2)를 갖도록 기판(101, 102) 상의 실패턴 형성영역(D)에 포인트 도팅(point dotting)방식으로 적하하는 것이다. Here, the dispenser method uses the same principle as the syringe, that is, the metal sealant 123 is filled in the dispenser, and the substrates 101, 102, and 103 are heated to have a desired line width (w2 in FIG. 5) 102 in a dot patterning manner on the yarn pattern forming area D on the yarn pattern forming area D.

이러한, 포인트 도팅(point dotting) 디스펜서 방식은 원하는 위치에만 선택적으로 금속실런트(123)를 토출할 수 있어, 디스펜서의 금속실런트 토출량을 제어하기 어려워도, 도 6b에 도시한 바와 같이 원하는 선폭(도 5의 w2) 및 높이(도 5의 h2)를 갖는 금속실패턴(120)을 형성할 수 있다. This point dotting dispenser method can selectively discharge the metal sealant 123 only at a desired position, so that it is difficult to control the metal sealant discharge amount of the dispenser. As shown in FIG. 6B, w2) and a height (h2 in Fig. 5).

즉, 디스펜서의 금속실런트의 토출량을 제어하지 않더라도, 금속실런트(123)의 포인트 도팅의 간격을 통해 조절할 수 있기 때문이다. That is, even if the discharge amount of the metal sealant of the dispenser is not controlled, it is possible to adjust the distance through the dotting of the metal sealant 123.

전술한 바와 같이, 본 발명은 금속실런트(123)를 통해 기판(101, 102)들을 밀봉함으로써, 기존의 유기 또는 고분자 재질로 이루어지는 실런트로 이루어지는 실패턴에 비해 강도가 높아, 제 1 및 제 2 기판(101, 102)을 더욱 단단하게 밀봉하 게 된다.As described above, according to the present invention, the substrates 101 and 102 are sealed through the metal sealant 123, so that the strength is higher than that of a sealant made of a conventional organic or polymer material, (101, 102) are tightly sealed.

이를 통해, 제 1 및 제 2 기판(101, 102)의 이격된 사이 공간으로 외부로부터 오염원들이 침투하는 것을 방지할 수 있다.Accordingly, it is possible to prevent the contaminants from penetrating into the space between the first and second substrates 101 and 102 from the outside.

또한, 금속실패턴(120)의 점도성 용매의 함량을 10 ~ 50wt%으로 늘림으로써, 금속실패턴(120)의 단면적을 점도성 용매의 증발 양에 따라 비례하여 줄일 수 있어, 10000㎛2 이하의 단면적으로 금속실패턴(120)을 형성하기는 어려워, 6000㎛2 이하의 단면적을 갖도록 형성해야 하는 소형 OLED에도 금속실패턴(120)을 형성할 수 있다.Further, by increasing the content of the conductive point of the solvent metal seal pattern 120 in the 10 ~ 50wt%, the cross-sectional area of the metal seal pattern 120 can be reduced in proportion to the amount of evaporation according to the point-conductive solvent, 10000㎛ 2 below to the cross-sectional area of the chamber to form a metal pattern 120 may form a metal seal pattern 120 is also small OLED to be formed hard, so as to have a cross-sectional area of 6000㎛ 2 below.

또한, 금속실패턴(120)을 포인트 도팅(point dotting) 디스펜서 방식을 통해 기판(101, 102) 상에 형성함으로써, 금속실런트(123)의 포인트 도팅의 간격을 통해 조절하여, 원하는 선폭 및 높이를 갖는 금속실패턴(120)을 형성할 수 있다. In addition, by forming the metal seal pattern 120 on the substrates 101 and 102 through a point dotting dispenser method, the distance between the metal sealant 123 and the pointing dot can be adjusted to obtain the desired line width and height The metal seal pattern 120 can be formed.

한편, 지금까지의 상세한 설명 및 도면에서는 OLED(도 3의 100)를 일예로 설명하였으나, 본 발명의 점도성 용매와 금속분자로 이루어지며, 점도성 용매가 10 ~ 50wt%의 함량으로 이루어지며, 포인트 도팅 디스펜서 방식을 통해 형성하는 금속실패턴(120)은 씰패턴을 포함하는 어떠한 표시장치에도 모두 사용할 수 있다. Although the OLED (100 in FIG. 3) has been described as an example in the foregoing description and drawings, it is made up of the viscous solvent and the metal molecule of the present invention, the viscous solvent is contained in an amount of 10 to 50 wt% The metal seal pattern 120 formed through the point-dotting dispenser method can be used for any display device including a seal pattern.

본 발명은 상기 실시예로 한정되지 않고, 본 발명의 취지를 벗어나지 않는 한도내에서 다양하게 변경하여 실시할 수 있다. The present invention is not limited to the above-described embodiments, and various modifications may be made without departing from the spirit of the present invention.

도 1은 일반적인 액티브 매트릭스형 OLED의 단면을 개략적으로 도시한 도면. BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 schematically shows a cross section of a general active matrix OLED; FIG.

도 2는 본 발명의 실시예에 따른 OLED를 개략적으로 도시한 단면도.2 is a cross-sectional view schematically illustrating an OLED according to an embodiment of the present invention.

도 3은 도 2의 일부를 확대 도시한 단면도.3 is an enlarged cross-sectional view of part of Fig.

도 4는 금속실패턴의 높이 및 선폭을 나타낸 사진.4 is a photograph showing the height and line width of the metal seal pattern.

도 5는 경화에 의해 금속실패턴의 부피가 줄어든 모습을 나타낸 사진.5 is a photograph showing a state in which the volume of the metal seal pattern is reduced by curing.

도 6a ~ 6b는 포인트 도팅 디스펜서 방식을 통해 금속씰패턴을 형성하는 모습을 개략적으로 도시한 도면. 6A-6B schematically illustrate the formation of a metal seal pattern through a point-dotting dispenser system.

Claims (7)

서로 대향하여 형성된 제 1 및 제 2 기판과;A first substrate and a second substrate formed opposite to each other; 상기 제 1 및 제 2 기판의 서로 마주보는 각 일면의 비표시영역에 형성되는 제 1 및 제 2 금속패턴과; First and second metal patterns formed on non-display areas of one surface of each of the first and second substrates facing each other; 상기 제 1 및 제 2 금속패턴 사이에 형성되는 금속실패턴And a metal seal pattern formed between the first and second metal patterns 을 포함하며, 상기 금속실패턴은 점도성 용매와 금속분자가 혼합되어 이루어지며, 상기 점도성 용매는 10 ~ 50wt%의 함량으로 이루어지며,Wherein the metal seal pattern comprises a mixture of a viscous solvent and metal molecules, the viscous solvent has a content of 10 to 50 wt% 상기 제 1 및 2 기판 사이에는 박막트랜지스터와 유기전계발광 다이오드가 형성되고,A thin film transistor and an organic light emitting diode are formed between the first and second substrates, 상기 제 1 금속패턴은 상기 박막트랜지스터 형성시 사용되는 재료로 상기 박막트랜지스터 형성시 형성되고, 상기 제 2 금속패턴은 상기 유기전계발광 다이오드 형성시 사용되는 재료로 상기 유기전계발광 다이오드 형성시 형성되고,Wherein the first metal pattern is formed at the time of forming the thin film transistor and the second metal pattern is used at the time of forming the organic electroluminescent diode, 상기 금속실패턴은 경화 시, 상기 점도성 용매가 증발 또는 제거되어, 증발된 상기 점도성 용매에 비례하여 부피가 줄어들며,When the metal seal pattern is cured, the viscous solvent is evaporated or removed to reduce the volume in proportion to the evaporated solvent, 상기 금속실패턴의 폭은 상기 제 1 금속패턴 및 제 2 금속패턴의 폭보다 좁은Wherein a width of the metal seal pattern is smaller than a width of the first metal pattern and the second metal pattern 표시장치. Display device. 삭제delete 제 1 항에 있어서, The method according to claim 1, 상기 금속실패턴은 포인트 도팅 디스펜서 방식을 통해 형성하는 표시장치. Wherein the metal seal pattern is formed through a point-dotting dispenser method. 제 1 항에 있어서, The method according to claim 1, 상기 점도성 용매는 에폭시(epoxy)계 수지, 페놀(phenol)계 수지, 아크 릴(acryl)계 수지, 열 및 광 경화성 수지 중 선택된 하나와 유기 바인더(organic binder)의 조합인 표시장치. Wherein the viscous solvent is a combination of one selected from the group consisting of an epoxy resin, a phenol resin, an acryl resin, a heat and a photocurable resin, and an organic binder. 제 1 항에 있어서, The method according to claim 1, 상기 금속분자는 인듐(In), 주석(Sn), 아연(Zn), 납(Pb)을 포함하는 저융점의 금속 및 저융점 금속 합금 또는 은(Ag), 금(Au), 알루미늄(Al), 알루미늄 합금(Al alloy), 구리(Cu), 몰리브덴(Mo), 몰리브덴 합금(Mo alloy), 텅스텐(W), 텅스텐, 티타늄(Ti), 탄소나노튜브(carbon nano tube) 중 선택된 하나인 표시장치. The metal molecule may be a metal having a low melting point and a metal having a low melting point or containing at least one of silver (Ag), gold (Au), aluminum (Al), indium (In) (Al) alloy, copper (Cu), molybdenum (Mo), molybdenum alloy (Mo alloy), tungsten (W), tungsten, titanium (Ti), and carbon nano tube Device. 제 1 항에 있어서, The method according to claim 1, 상기 제 1 및 제 2 금속패턴은 인듐틴옥사이드(ITO), 구리(Cu), 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 티타늄(Ti), 네오디뮴(Nd), 또는 이들의 합금으로 형성되는 표시장치. The first and second metal patterns may be formed of indium tin oxide (ITO), copper (Cu), molybdenum (Mo), aluminum (Al), chromium (Cr), titanium (Ti), neodymium (Nd) . 삭제delete
KR1020090087568A 2009-09-16 2009-09-16 Method of fabricating for dual panel type organic electro-luminescent device KR101621300B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090087568A KR101621300B1 (en) 2009-09-16 2009-09-16 Method of fabricating for dual panel type organic electro-luminescent device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090087568A KR101621300B1 (en) 2009-09-16 2009-09-16 Method of fabricating for dual panel type organic electro-luminescent device

Publications (2)

Publication Number Publication Date
KR20110029753A KR20110029753A (en) 2011-03-23
KR101621300B1 true KR101621300B1 (en) 2016-05-17

Family

ID=43935599

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090087568A KR101621300B1 (en) 2009-09-16 2009-09-16 Method of fabricating for dual panel type organic electro-luminescent device

Country Status (1)

Country Link
KR (1) KR101621300B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101927206B1 (en) * 2011-11-28 2019-03-12 엘지디스플레이 주식회사 Quantum rod luminescent display device
KR101957270B1 (en) * 2011-11-30 2019-03-13 엘지디스플레이 주식회사 Quantum rod luminescent display device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006286627A (en) 2005-03-30 2006-10-19 Samsung Sdi Co Ltd Organic light emitting display element and manufacturing method of the same
JP2007531238A (en) 2004-04-02 2007-11-01 ゼネラル・エレクトリック・カンパニイ Organic electronic package with hermetically sealed edge and manufacturing method thereof
JP2008546211A (en) * 2005-06-10 2008-12-18 ゼネラル・エレクトリック・カンパニイ Hermetic sealing package and manufacturing method thereof

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007531238A (en) 2004-04-02 2007-11-01 ゼネラル・エレクトリック・カンパニイ Organic electronic package with hermetically sealed edge and manufacturing method thereof
JP2006286627A (en) 2005-03-30 2006-10-19 Samsung Sdi Co Ltd Organic light emitting display element and manufacturing method of the same
JP2008546211A (en) * 2005-06-10 2008-12-18 ゼネラル・エレクトリック・カンパニイ Hermetic sealing package and manufacturing method thereof

Also Published As

Publication number Publication date
KR20110029753A (en) 2011-03-23

Similar Documents

Publication Publication Date Title
KR101603145B1 (en) Method of fabricating for dual panel type organic electro-luminescent device
KR101779475B1 (en) Organic electro-luminescence device and method for fabricating of the same
US9461098B2 (en) Organic light emitting display device
EP2190021B1 (en) Organic electroluminescent display device
US10290688B2 (en) AMOLED device and manufacturing method thereof
US20210050396A1 (en) Organic Light Emitting Display Device
CN111312756B (en) Organic light emitting display device
KR20030058151A (en) an active matrix organic electroluminescence display and a manufacturing method of the same
US7872255B2 (en) Organic light-emitting device
US8138669B2 (en) Double-emission organic light emitting diode display device
US20100193778A1 (en) Organic light emitting diode display and method of manufacturing the same
JP2018073710A (en) Display device and method for manufacturing display device
KR20110035049A (en) Organic electro-luminescence device and method for fabricating of the same
US7795800B2 (en) Organic electro luminescence device and fabrication method thereof
KR20110072131A (en) Organic electro-luminescent device
KR20100004221A (en) Top emission type organic electro-luminescence device
KR102177587B1 (en) Organic electro luminescent device and method of fabricating the same
KR101587097B1 (en) Method of fabricating for dual panel type organic electro-luminescent device
KR101621300B1 (en) Method of fabricating for dual panel type organic electro-luminescent device
KR101625560B1 (en) Fabricating Method of organic luminescence emitting device
KR102294170B1 (en) Organic Light Emitting Diode Display Device and Method of Fabricating the Same
KR20110039776A (en) Dual panel type organic electro-luminescent device
CN112951884A (en) Organic light emitting display device
KR20110067366A (en) Organic electro-luminescence device
KR20040008847A (en) The organic electro-luminescence device and method for fabricating of the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190417

Year of fee payment: 4