KR101384283B1 - 액정 표시 장치 및 그 구동 방법 - Google Patents

액정 표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR101384283B1
KR101384283B1 KR1020060114696A KR20060114696A KR101384283B1 KR 101384283 B1 KR101384283 B1 KR 101384283B1 KR 1020060114696 A KR1020060114696 A KR 1020060114696A KR 20060114696 A KR20060114696 A KR 20060114696A KR 101384283 B1 KR101384283 B1 KR 101384283B1
Authority
KR
South Korea
Prior art keywords
signal
clock
control signal
generation control
clock generation
Prior art date
Application number
KR1020060114696A
Other languages
English (en)
Other versions
KR20080045498A (ko
Inventor
황인재
모상문
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020060114696A priority Critical patent/KR101384283B1/ko
Priority to US11/843,255 priority patent/US8619015B2/en
Priority to EP07020752A priority patent/EP1923859B1/en
Priority to CN2007101867358A priority patent/CN101187743B/zh
Publication of KR20080045498A publication Critical patent/KR20080045498A/ko
Application granted granted Critical
Publication of KR101384283B1 publication Critical patent/KR101384283B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0417Special arrangements specific to the use of low carrier mobility technology
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Power Engineering (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

표시 품질을 향상시킬 수 있는 액정 표시 장치가 제공된다. 액정 표시 장치는 메인 클럭 신호를 입력받아 제1 클럭생성 제어신호와, 듀티비가 가변되는 제2 클럭생성 제어신호를 출력하는 타이밍 컨트롤러와, 제1 클럭생성 제어신호 신호 및 제2 클럭생성 제어신호를 제공받아 듀티비가 가변되고 서로 반대 위상을 갖는 제1 클럭 신호와 제2 클럭 신호를 출력하는 클럭 생성부와, 제1 클럭 신호 및 제2 클럭 신호를 제공받아 듀티비가 가변되는 게이트 신호를 출력하는 게이트 구동부 및 게이트 신호를 제공받아 온/오프되어 영상을 표시하는 다수의 화소를 포함하는 액정 패널을 포함한다.
Figure R1020060114696
액정 표시 장치, 게이트 구동부, 오동작, 듀티비

Description

액정 표시 장치 및 그 구동 방법{Liquid crystal display and driving method thereof}
도 1은 본 발명의 실시예들에 따른 액정 표시 장치를 설명하기 위한 블록도이다.
도 2는 도 1의 한 화소의 등가 회로도이다.
도 3은 도 1의 게이트 구동부를 설명하기 위한 블록도이다.
도 4는 도 3의 j번째 스테이지를 설명하기 위한 회로도이다.
도 5는 본 발명의 일 실시예에 따른 액정 표시 장치의 타이밍 컨트롤러를 설명하기 위한 블록도이다.
도 6은 본 발명의 본 발명의 일 실시예에 따른 액정 표시 장치의 클럭 생성부를 설명하기 위한 블록도이다.
도 7은 도 6의 디플립플롭을 설명하기 위한 블록도이다.
도 8 및 도 9는 도 5 및 도 6의 타이밍 컨트롤러 및 클럭 생성부를 설명하기 위한 신호도이다.
도 10은 본 발명의 다른 실시예에 따른 액정 표시 장치의 타이밍 컨트롤러를 설명하기 위한 블록도이다.
(도면의 주요부분에 대한 부호의 설명)
10: 액정 표시 장치 100: 제1 기판
200: 제2 기판 300: 액정 패널
400: 게이트 구동부 410: 버퍼부
420: 충전부 430: 풀업부
440: 풀다운부 450: 방전부
460: 홀딩부 470: 캐리 신호 발생부
500: 타이밍 컨트롤러
511, 512: 제1 클럭생성 제어신호 발생부
550: 제2 클럭생성 제어신호 발생부
521, 522: 카운팅부 531, 532: 비교부
600: 클럭 생성부 610: 디플립플롭
620: 제1 클럭 전압 인가부 630: 제2 클럭 전압 인가부
640: 전하 공유부 700: 데이터 구동부
본 발명은 액정 표시 장치 및 그 구동 방법에 관한 것으로, 좀더 구체적으로는 표시 품질을 향상시킬 수 있는 액정 표시 장치 및 그 구동 방법에 관한 것이다.
액정 표시 장치는 게이트 구동 IC를 TCP(tape carrier package) 또는 COG(chip on the glass) 등의 방법으로 실장하였으나, 제조 원가 또는 제품의 크 기, 설계적인 측면에서 다른 방법이 모색되고 있다. 즉, 게이트 구동 IC를 채택하지 않고, 비정질-실리콘 박막 트랜지스터(amorphous silicon Thin Film Transistor, 이하 'a-Si TFT'라 함)를 이용하여 게이트 신호를 발생시키는 게이트 구동부를 유리 기판에 실장하고 있다.
이러한 게이트 구동부는 다수의 a-Si TFT를 포함하는데, 게이트 신호를 출력하는 a-Si TFT는 제1 클럭 신호와 제2 클럭 신호를 제공받아 동작한다. 여기서 제1 클럭 신호와 제2 클럭 신호는 프레임(frame) 주파수에 따라 주파수 및 듀티비가 가변된다. 예컨데, 프레임 주파수가 저주파수인 경우에는 고주파수인 경우에 비해 제1 클럭 신호와 제2 클럭 신호의 하이 레벨인 시간이 증가하게 된다.
그런데, a-Si TFT는 높은 전하 이동도(mobility) 특성을 갖는데, 프레임 주파수가 저주파수인 경우, 고주파수인 경우에 비해 제1 클럭 신호 및 제2 클럭 신호의 듀티비가 증가하게 된다. 즉 한 주기당 하이 레벨인 시간이 긴 제1 클럭 신호와 제2 클럭 신호를 제공받은 a-Si TFT은 게이트 온 전압을 한 프레임동안 여러 번 출력할 수 있다. 즉, a-Si TFT의 오동작으로 인해 액정 표시 장치의 표시 품질이 저하된다.
따라서 프레임 주파수에 관계없이 제1 클럭 신호 및 제2 클럭 신호의 하이 레벨인 시간을 일정하게 하여 게이트 신호를 출력하는 게이트 구동부의 오동작을 방지할 필요가 있다.
본 발명이 이루고자 하는 기술적 과제는 표시 품질을 향상시킬 수 있는 액정 표시 장치를 제공하는 것이다.
본 발명이 이루고자 하는 다른 기술적 과제는 표시 품질을 향상시킬 수 있는 액정 표시 장치의 구동 방법을 제공하는 것이다.
본 발명의 기술적 과제들은 이상에서 언급한 기술적 과제들로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 기술적 과제를 달성하기 위한 본 발명의 일 태양에 따른 액정 표시 장치는, 메인 클럭 신호를 입력받아 제1 클럭생성 제어신호와, 듀티비가 가변되는 제2 클럭생성 제어신호를 출력하는 타이밍 컨트롤러와, 상기 제1 클럭생성 제어신호 신호 및 상기 제2 클럭생성 제어신호를 제공받아 듀티비가 가변되고 서로 반대 위상을 갖는 제1 클럭 신호와 제2 클럭 신호를 출력하는 클럭 생성부와, 상기 제1 클럭 신호 및 상기 제2 클럭 신호를 제공받아 듀티비가 가변되는 게이트 신호를 출력하는 게이트 구동부 및 상기 게이트 신호를 제공받아 온/오프되어 영상을 표시하는 다수의 화소를 포함하는 액정 패널을 포함한다.
상기 다른 기술적 과제를 달성하기 위한 본 발명의 일 태양에 따른 액정 표시 장치의 구동 방법은, 메인 클럭 신호를 입력받아 제1 클럭생성 제어신호 신호와, 듀티비가 가변되는 제2 클럭생성 제어신호를 출력하는 단계와, 상기 제1 클럭생성 제어신호 및 상기 제2 클럭생성 제어신호를 제공받아 듀티비가 가변되고 서로 반대 위상을 갖는 제1 클럭 신호와 제2 클럭 신호를 출력하는 단계와, 상기 제1 클 럭 신호와 제2 클럭 신호를 제공받아 듀티비가 가변되는 게이트 신호를 출력하는 단계 및 상기 게이트 신호를 제공받아 온/오프되어 영상을 표시하는 단계를 포함한다.
기타 본 발명의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예를 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예는 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
이하에서 듀티비(duty ratio)는 한 주기에 대한 하이 레벨인 시간의 비율을 의미한다.
도 1 및 도 2를 참조하여 본 발명의 실시예들에 따른 액정 표시 장치를 설명한다. 도 1은 본 발명의 실시예들에 따른 액정 표시 장치를 설명하기 위한 블록도이고, 도 2는 도 1의 한 화소의 등가 회로도이다.
도 1을 참조하면, 본 발명의 실시예들에 따른 액정 표시 장치(10)는 액정 패널(300), 타이밍 컨트롤러(500), 클럭 생성부(600), 게이트 구동부(400) 및 데이터 구동부(700)를 포함한다.
액정 패널(300)은 영상이 표시되는 표시부(DA)와 영상이 표시되지 않는 비표 시부(PA)로 구분된다.
표시부(DA)는 다수의 게이트 라인(G1~Gn), 다수의 데이터 라인(D1~Dm), 스위칭 소자(미도시) 및 화소 전극(미도시)이 형성된 제1 기판(미도시)과, 컬러 필터(미도시)와 공통 전극(미도시)이 형성된 제2 기판(미도시), 제1 기판(미도시)과 제2 기판(미도시) 사이에 개재된 액정층(미도시)을 포함하여 영상을 표시한다. 게이트 라인(G1~Gn)은 대략 행 방향으로 연장되어 서로가 거의 평행하고, 데이터 라인(D1~Dm)은 대략 열 방향으로 연장되어 서로가 거의 평행하다.
도 2를 참조하여 도 1의 한 화소에 대해 설명하면, 제1 기판(100)의 화소 전극(PE)과 대향하도록 제2 기판(200)의 공통 전극(CE)의 일부 영역에 색필터(CF)가 형성될 수 있다. 예를 들어, i번째(i=1~n) 게이트 라인(Gi)과 j번째(j=1~m) 데이터 라인(Dj)에 연결된 화소(PX)는 신호선(Gi, Dj)에 연결된 스위칭 소자(Q)와 이에 연결된 액정 커패시터(liquid crystal capacitor, Clc) 및 유지 커패시터(storage capacitor, Cst)를 포함한다. 유지 커패시터(Cst)는 필요에 따라 생략될 수 있다. 스위칭 소자(Q)는 a-Si(amorphous - silicon)으로 이루어진 TFT이다.
비표시부(PA)는 제1 기판(도 2의 100 참조)이 제2 기판(도 2의 200 참조)보다 더 넓게 형성되어 영상이 표시되지 않는 부분을 의미한다.
데이터 구동부(700)는, 예컨데 타이밍 컨트롤러(500)로부터 영상 신호(DAT), 데이터 제어 신호(CONT)를 제공받아, 영상 신호(DAT)에 대응하는 영상 데이터 전압을 각 데이터 라인(D1~Dm)에 제공한다. 여기서 데이터 제어 신호(CONT)는 데이터 구동부(700)의 동작을 제어하는 신호로써, 데이터 구동부(700)의 동작을 개시하는 수평 개시 신호, 두 개의 데이터 전압의 출력을 지시하는 로드 신호 등을 포함한다.
게이트 구동부(400)는 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB), 제2 스캔 개시 신호(STVP) 및 게이트 오프 전압(Voff)을 제공받아 다수의 게이트 라인(G1~Gn)에 게이트 신호를 제공한다.
여기서 도 3 및 도 4에 도시된 회로를 일예로, 게이트 구동부(400)에 대하여 구체적으로 설명한다. 다만, 게이트 구동부(400)는, 적어도 하나의 a-Si TFT를 포함하고, 도 3 및 도 4에 도시된 바에 한정되는 것은 아니다.
게이트 구동부(400)는 다수의 스테이지(ST1,…, STn +1)를 포함하는데, 각 스테이지(ST1,…, STn +1)는 서로 종속적으로 연결되어 있으며, 순차적으로 게이트 신호(Gout1,…, Gout(n+1))를 출력하며, 게이트 오프 전압(Voff), 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB), 초기화 신호(INT)가 입력된다. 마지막 스테이지(STn +1)를 제외한 모든 스테이지는 액정 패널(미도시)의 게이트 라인(미도시)과 일대일로 연결되어 있다. 여기서 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)는, 상술한 바와 같이 프레임 주파수에 관계없이 게이트 구동부(400)의 오동작을 최소화할 수 있는 소정의 듀티비를 갖는 신호이다.
각 스테이지(ST1,…, STn +1)는 제1 클럭 단자(CK1), 제2 클럭 단자(CK2), 셋 단자(S), 리셋 단자(R), 전원 전압 단자(GV), 프레임 리셋 단자(FR), 게이트 출력 단자(OUT1) 및 캐리 출력 단자(OUT2)를 가지고 있다.
각 스테이지(ST1,…, STn +1), 예를 들면, j번째 스테이지(STj)의 셋 단자(S)에는 전단 스테이지(STj-1)의 캐리 신호(Cout(j-1))가, 리셋 단자(R)에는 후단 스테이지(STj +1)의 게이트 신호(Gout(j+1))가 입력되고, 제1 클럭 단자(CK1) 및 제2 클럭 단자(CK2)에는 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)가 입력되며, 전원 전압 단자(GV)에는 게이트 오프 전압(Voff)이 입력되며, 프레임 리셋 단자(FR)에는 초기화 신호(INT)가 입력된다. 게이트 출력 단자(OUT1)는 게이트 신호(Gout1)를 출력하고, 캐리 출력 단자(OUT2)는 캐리 신호(Cout(j))를 출력한다. 마지막 스테이지(STn +1)의 캐리 신호(Cout(n+1))는 초기화 신호로서 각 스테이지(ST1,…, STn +1)에 제공된다.
단, 첫 번째 스테이지(ST1)에는 전단 캐리 신호 대신 제2 스캔 개시 신호(STVP)가 입력되며, 마지막 스테이지(STn +1)에는 후단 게이트 신호 대신 제2 스캔 개시 신호(STVP)가 입력된다.
여기서 도 4를 참조하여 도 9의 j번째 스테이지(STj)에 대하여 상세히 설명한다.
도 4를 참조하면, j번째 스테이지(STj)는 버퍼부(410), 충전부(420), 풀업부(430), 캐리 신호 발생부(470), 풀다운부(440), 방전부(450) 및 홀딩부(460)를 포함한다.
버퍼부(410)는 트랜지스터(T4)의 드레인과 게이트가 공통되어 셋 단자(S)를 통해 입력된 전단 스테이지(STn -1)의 캐리 신호(Cout(j-1))를, 소스에 연결된 충전부(420), 캐리 신호 발생부(470), 방전부(450) 및 홀딩부(460)에 제공한다.
충전부(420)는 일단이 트랜지스터(T4)의 소스와 방전부(750)에 연결되고, 타단이 게이트 출력 단자(OUT1)에 연결된 캐패시터(C1)로 이루어진다. 충전부(420)는 전단 스테이지(STn-1)의 캐리 신호(Cout(j-1))에 따라 전하가 충전된다.
전단 스테이지(STn -1)의 캐리 신호(Cout(j-1))의 듀티비는 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 듀티비에 따라 달라진다. 즉, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 듀티비가 증가하면, 스테이지(STn -1)의 캐리 신호(Cout(j-1))의 듀티비도 증가하고, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 듀티비가 감소하면, 스테이지(STn -1)의 캐리 신호(Cout(j-1))의 듀티비도 감소한다.
일반적으로, 액정 표시 장치의 프레임 주파수가 저주파수인 경우, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)는, 한 주기당 하이 레벨인 시간이 길게 된다. 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 한 주기당 하이 레벨인 시간이 긴 경우, 전단 스테이지(STn-1)의 캐리 신호(Cout(j-1))의 한 주기당 하이 레벨인 시간이 길게 되어 충전부(420)에 많은 전하량이 충전된다. 프레임 주파수가 고주파수인 경우에는 한 주기당 하이 레벨인 시간이 저주파수인 경우에 비해 작으므로, 충전부(420)에 적은 전하량이 충전된다.
여기서 충전부(430)의 전하량은 풀업부(430)의 턴온 및 턴오프를 결정한다. 즉, 프레임 주파수가 저주파수인 경우에는 충전부(430)에 충전된 전하량이 많게되어 풀업부(430)가 쉽게 턴온 되고, 프레임 주파수가 고주파수인 경우에는 충전부(430)에 충전된 전하량이 적어 풀업부(430)가 쉽게 턴온되지 않을 수 있다. 그러나 본 발명에서는 프레임 주파수에 관계없이, 한 주기당 하이 레벨인 시간이 일정한 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)를 게이트 구동부(400)에 제공한다. 따라서, 충전부(420)에 충전되는 전하량은 일정하게 유지된다.
풀업부(430)는 드레인이 제1 클럭 단자(CK1)에 연결되고, 게이트가 캐패시터(C1)의 일단에 연결되며, 소스가 캐패시터(C1)의 타단 및 게이트 출력 단자(OUT1)에 연결된 트랜지스터(T1)를 포함한다. 충전부(420)의 커패시터(C1)가 충전되면, 트랜지스터(T1)는 턴온되고, 제1 클럭 단자(CK1)를 통해 입력되는 제1 클럭 신호(CKV)를 게이트 출력 단자(OUT1)를 통해 게이트 신호(Gout(j))로 제공한다.
상술한 바와 같이, 프레임 주파수가 저주파수이면, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 한 주기당 하이 레벨인 시간이 길기 때문에, 클럭 신호 풀업부(430)는 쉽게 턴온된다. 특히 고온에서 전하 이동도가 높아지므로, 풀업부(430)는 노이즈에 의해 쉽게 턴온될 수 있고, 이러한 경우, 한 프레임동안 여러 번 게이트 온 전압을 게이트 신호(Gout(j))로서 게이트 라인에 출력할 수 있다. 그러나 본 발명에서는, 프레임 주파수에 관계없이, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 한 주기당 하이 레벨인 시간이 일정하므로, 충전부(440)에 소정의 전하량이 충전되어, 저주파수에서도 풀업부(430)의 오동작을 방지할 수 있다. 여기서 풀업부(430)의 오동작을 최소화하는 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 한 주기당 하이 레벨인 시간은 실험적으로 도출될 수 있다.
여기서 한 주기당 하이 레벨인 시간이 일정한 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)는, 타이밍 컨트롤러(500) 및 클럭 생성부(600)가 제공하는데, 이에 대한 설명은 후술한다.
한편, 캐리 신호 발생부(470)는 드레인이 제1 클럭 단자(CK1)에 연결되고, 소스가 게이트 출력 단자(OUT1)에 연결되고, 게이트가 버퍼부(710)와 연결되어 있는 트랜지스터(T15)와 게이트와 소스에 연결된 커패시터(C2)를 포함한다. 커패시터(C2)는 충전부(420)와 동일하게 충전되고, 트랜지스터는 커패시터(C2)가 충전되면, 제1 클럭 신호(CKV)를 캐리 출력 단자(OUT2)를 통해 캐리 신호(Cout(j))로 출력한다.
풀다운부(440)는 드레인이 트랜지스터(T1)의 소스 및 캐패시터(C1)의 타단에 연결되고, 소스가 전원 전압 단자(GV)에 연결되고, 게이트가 리셋 단자(R)에 연결된 트랜지스터(T2)를 포함한다. 풀다운부(440)는 리셋 단자(R)를 통해 입력된 다음 스테이지(STj +1)의 게이트 신호(Gout(j+1))에 턴온되어 게이트 신호(Gout(j))를 게이트 오프 전압(Voff)으로 풀다운시킨다.
방전부(450)는, 게이트가 리셋 단자(R)에 연결되고 드레인이 캐패시터(C1)의 일단에 연결되고 소스가 전원 전압 단자(GV)에 연결되어, 다음 스테이지(STj +1)의 게이트 신호(Gout(j+1))에 응답하여 충전부(420)를 방전시키는 트랜지시터(T9)와, 게 이트가 프레임 리셋 단자(FR)에 연결되고 드레인이 캐패시터(C1)의 일단에 연결되고 소스가 전원 전압 단자(GV)에 연결되어, 충전부(420)를 방전시키는 트랜지시터(T6)를 포함한다. 즉, 방전부(450)는 다음 스테이지(STj +1)의 게이트 신호(Gout(j+1)) 또는 초기화 신호(INT)에 응답하여 캐패시터(C1)에 충전된 전하를 소스를 통해 게이트 오프 전압(Voff)으로 방전한다.
홀딩부(460)는 게이트 신호(Gout(j))가 하이 레벨일 때 트랜지스터(T3)가 오프 상태를 유지하여 홀드 동작을 수행하고, 게이트 신호(Gout(j))가 하이 레벨에서 로우 레벨로 변환된 후에는 트랜지스터(T3, T5)가 턴온되어 홀드 동작을 수행한다.
좀더 구체적으로 설명하면, 트랜지스터(T3)는 드레인이 게이트 출력 단자(OUT1)에 연결되고, 소스가 게이트 오프 전압(Voff)에 연결된다. 트랜지스터(T7, T8)는 게이트 출력 단자(OUT1)를 통해 출력되는 게이트 신호(Gout(j))가 하이 레벨일 때 턴온되어 트랜지스터(T3)의 게이트를 게이트 오프 전압(Voff)으로 풀다운시켜 턴 오프시키고, 따라서 게이트 신호(Gout(j))의 하이 레벨을 홀딩한다.
트랜지스터(T11)는 드레인이 셋 단자(S)에 연결되고, 게이트가 제2 클럭 단자(CK2)에 연결되며, 소스가 캐패시터(C1)의 일단에 연결된다. 트랜지스터(T10)는 드레인이 트랜지스터(T11)의 소스 및 캐패시터(C1)의 일단에 연결되고, 게이트가 제1 클럭 단자(CK1)에 연결되며, 소스가 게이트 출력 단자(OUT1)에 연결된다. 트랜지스터(T5)는 드레인이 게이트 출력 단자(OUT1)에 연결되고, 게이트가 트랜지스 터(T11)의 게이트와 공통하여 제2 클럭 단자(CK2)에 연결되며, 소스가 전원 전압 단자(GV)에 연결된다.
제2 클럭 신호(CKVB)가 하이 레벨일 때 게이트 신호(Gout(j))는 로우 레벨이고 트랜지스터(T5)는 턴온되어, 게이트 출력 단자(OUT1)를 게이트 오프 전압(Voff)으로 홀딩하는 동작을 수행한다.
한편, 도 1의 타이밍 컨트롤러(500)는 외부의 그래픽 제어기(미도시)로부터 입력 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호를 수신한다. 입력 제어 신호의 예로는 수직 동기 신호(Vsinc)와 수직 동기 신호(Hsync), 메인 클럭 신호(Mclk), 데이터 인에이블 신호(DE) 등이 있다. 여기서 메인 클럭 신호(Mclk)의 주파수는 프레임 주파수에 따라 결정된다.
타이밍 컨트롤러(500)는 입력 영상 신호(R, G, B)와 입력 제어 신호를 기초로 데이터 제어 신호(CONT2)를 생성하여, 데이터 제어 신호(CONT2)와 영상 데이터(DAT)를 데이터 구동부(700)로 보낸다.
또한, 타이밍 컨트롤러(500)는 제1 클럭생성 제어신호(OE), 제2 클럭생성 제어신호(CPV) 및 제1 스캔 개시 신호(STV)를 클럭 생성부(600)에 제공한다. 여기서 제1 클럭생성 제어신호(OE)는 게이트 신호를 인에이블시키는 게이트 인에이블 신호이고, 제1 스캔 개시 신호(STV)는 한 프레임의 시작을 알리는 신호이고, 제2 클럭생성 제어신호(CPV)는 게이트 신호의 듀티비를 결정하는 게이트 클럭 신호로서, 듀티비가 가변되는 신호이다.
일반적으로, 프레임 주파수가 결정되면, 제2 클럭생성 제어신호(CPV)의 주파수 및 듀티비가 결정된다. 즉, 프레임 주파수에 따라, 제2 클럭생성 제어신호(CPV)의 한 주기당 하이 레벨인 시간이 결정된다. 그러나, 본 발명에서는, 프레임 주파수에 관계없이, 한 주기당 하이 레벨인 시간을 일정하게 한다. 상술한 바와 같이, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)가 한 주기당 하이 레벨인 시간이 일정해야 게이트 구동부(400)의 오동작을 방지할 수 있는데, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)는, 제1 클럭생성 제어신호(OE) 및 제2 클럭생성 제어신호(CPV)에 의해 생성되므로, 타이밍 컨트롤러(500)는 프레임 주파수에 관계없이, 한 주기당 하이 레벨인 시간이 일정한 제2 클럭생성 제어신호(CPV)를 출력한다. 즉, 타이밍 컨트롤러(500)는 제2 클럭생성 제어신호(CPV)의 주파수는 변화시키지 않고, 듀티비를 조절한다.
클럭 생성부(600)는 제1 클럭생성 제어신호(OE), 제2 클럭생성 제어신호(CPV) 및 제1 스캔 개시 신호(STV)를 제공받아, 제1 클럭 신호(CKV), 제2 클럭 신호(CKVB), 제2 스캔 개시 신호(STVP) 및 게이트 오프 전압(Voff)을 게이트 구동부(400)에 제공한다.
여기서, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 듀티비는 제2 클럭생성 제어신호(CPV)의 듀티비에 따라 가변된다. 예컨데 제2 클럭생성 제어신호(CPV)의 듀티비가 증가하면, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 듀티비도 증가하고, 제2 클럭생성 제어신호(CPV)의 듀티비가 감소하면, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 듀티비도 감소할 수 있다. 즉, 타이밍 컨트롤러(500)가 프 레임 주파수에 관계없이, 한 주기당 하이 레벨인 시간이 일정한 제2 클럭생성 제어신호(CPV)을 제공하므로, 클럭 생성부(600)는, 한 주기당 하이 레벨인 시간이 일정한 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)를 생성한다.
다시 말해서, 타이밍 컨트롤러(500)가 현재 액정 표시 장치(10)가 동작하고 있는 프레임 주파수에 관계없이, 게이트 구동부(400)의 오동작이 최소가 되도록 제2 클럭생성 제어신호(CPV)의 듀티비를 조절하고, 클럭 생성부(600)는 제2 클럭생성 제어신호(CPV)에 따라 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)를 제공한다. 따라서, 현재 액정 표시 장치(10)가 구동하고 있는 프레임 주파수에 관계없이, 게이트 구동부(400)의 오동작을 방지할 수 있다.
이하에서 구체적인 실시예들을 통해 타이밍 컨트롤러(500) 및 클럭 생성부(600)에 대해 설명한다.
도 5 내지 도 9를 참조하여 본 발명의 일 실시예에 따른 액정 표시 장치를 설명한다. 도 5는 본 발명의 일 실시예에 따른 액정 표시 장치의 타이밍 컨트롤러를 설명하기 위한 블록도이고, 도 6은 본 발명의 일 실시예에 따른 액정 표시 장치의 클럭 생성부를 설명하기 위한 블록도이고, 도 7은 도 6의 디플립플롭을 설명하기 위한 블록도이고, 도 8 및 도 9는 도 5 및 도 6의 타이밍 컨트롤러 및 클럭 생성부를 설명하기 위한 신호도이다. 설명의 편의상 제2 스캔 개시 신호 및 게이트 오프 전압의 출력 과정은 생략한다.
일반적으로 액정 표시 장치의 프레임 주파수가 결정되면, 메인 클럭 신호(Mclk), 제2 클럭생성 제어신호(CPV)의 주파수 및 듀티비, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 듀티비가 결정된다. 예컨데, 프레임 주파수에 따라, 메인 클럭 신호(Mclk)의 주파수가 결정되면, 제2 클럭생성 제어신호(CPV)는 메인 클럭 신호(Mclk)의 라이징 에지의 카운팅하는 횟수에 따라 한 주기당 하이 레벨인 시간과 로우 레벨인 시간이 결정된다. 여기서 도 8 및 도 9를 참조하여 설명하면, 일반적인 타이밍 컨트롤러의 경우, 메인 클럭 신호(Mclk)의 라이징 에지를 J1번 카운팅하는 동안 하이 레벨이고, K1번 카운팅 하는 동안 로우 레벨을 출력하도록 카운팅 횟수가 기 설정되어 있다.(이하에서 기 설정된 카운팅 횟수를 '기준 카운팅 횟수'라 함). 따라서 비교용 제2 클럭생성 제어신호(CPV_REF)의 하이 레벨인 시간은, 메인 클럭 신호(Mclk)의 주파수 및 기준 카운팅 횟수에 따라 결정된다.
제2 클럭생성 제어신호(CPV)의 한 주기당 하이 레벨인 시간을 게이트 구동부(도 1의 400 참조)의 오동작을 최소화하는 소정의 시간으로 조절하기 위해, 메인 클럭 신호(Mclk)의 주파수를 측정하고, 그에 따라 메인 클럭 신호(Mclk)의 라이징 에지 또는 폴링 에지의 카운팅 횟수를 조절해야 한다. 즉, 실험을 통해 게이트 구동부(도 1의 400 참조)의 오동작을 최소화하는 메인 클럭 신호의 주파수(이하 '제1 기준 주파수'라 함)를 찾을 수 있으므로, 입력되는 메인 클럭 신호(Mclk)의 주파수를 측정하고, 메인 클럭 신호(Mclk)의 주파수가 제1 기준 주파수보다 작은 경우에는 카운팅 횟수를 감소시켜 제2 클럭생성 제어신호(CPV)의 한 주기당 하이 레벨인 시간을 감소시킨다. 또는, 입력되는 메인 클럭 신호(Mclk)의 주파수가 제1 기준 주파수보다 큰 경우에는 카운팅 횟수를 증가시켜 제2 클럭생성 제어신호(CPV)의 한 주기당 하이 레벨인 시간을 증가시킨다.
먼저, 도 5 및 도 8을 참조하여, 메인 클럭 신호(Mclk)의 주파수가 제1 기준 주파수보다 작은 경우, 제2 클럭생성 제어신호(CPV)를 출력하는 과정을 설명한다.
타이밍 컨트롤러(500)는 제1 클럭생성 제어신호 발생부(550)와 제2 클럭생성 제어신호 발생부(511)를 포함한다.
메인 클럭 신호(Mclk)가 제공되면, 제1 클럭생성 제어신호 발생부(550)는 메인 클럭 신호(Mclk)에 따라 제1 클럭생성 제어신호(OE)를 출력한다. 예컨데, 메인 클럭 신호(Mclk)의 라이징 에지 또는 폴링 에지를 카운팅하여 하이 레벨 또는 로우 레벨인 구간이 결정될 수 있다.
비교부(531)는 메인 클럭 신호(Mclk)를 제공받아 제1 기준 주파수와 주파수 크기를 비교하여, 카운팅 제어 신호(CN)를 카운팅부(521)에 제공한다. 메인 클럭 신호(Mclk)의 주파수가 제1 기준 주파수보다 작은 경우에는, 비교부(531)는 기준 카운팅 횟수(J1)보다 작은 J2번의 카운팅 횟수에 해당하는 카운팅 제어 신호(CN)를 카운팅부(521)에 제공한다.
카운팅(521)부는, 기 설정된 기준 카운팅 횟수(J1, K1)로 메인 클럭 신호(Mclk)를 카운팅하여 비교용 제2 클럭생성 제어신호(CPV_REF)를 출력하다가, 비교부(531)로부터 카운팅 제어 신호(CN)를 제공받은 후, 메인 클럭 신호(Mclk)의 라이징 에지를 J2번 카운팅하는 동안 하이 레벨이고, K1번보다 큰 K2번 카운팅하는 동안 로우 레벨인 제2 클럭생성 제어신호(CPV)를 출력한다.
즉, 제2 클럭생성 제어신호 발생부(511)는, 메인 클럭 신호(Mclk)의 주파수가 제1 기준 주파수보다 작은 경우, 듀티비가 감소된 제2 클럭생성 제어신호(CPV)를 출력한다.
도 5 및 도 8을 참조하여 메인 클럭 신호(Mclk)의 주파수가 제1 기준 주파수보다 큰 경우, 듀티비가 증가된 제2 클럭생성 제어신호(CPV)를 출력하는 과정을 설명한다.
메인 클럭 신호(Mclk)의 주파수가 제1 기준 주파수보다 큰 경우, 비교부(531)는 기준 카운팅 횟수(J1)보다 큰 J3번의 카운팅 횟수에 해당하는 카운팅 제어 신호(CN)를 카운팅부(521)에 제공한다.
카운팅(521)부는, 기 설정된 기준 카운팅 횟수(J1, K1)로 메인 클럭 신호(Mclk)를 카운팅하여 비교용 제2 클럭생성 제어신호(CPV_REF)를 출력하다가, 비교부(531)로부터 카운팅 제어 신호(CN)를 제공받은 후, 메인 클럭 신호(Mclk)의 라이징 에지를 J3번 카운팅하는 동안 하이 레벨이고, K3번 카운팅하는 동안 로우 레벨인 제2 클럭생성 제어신호(CPV)를 출력한다.
즉, 제2 클럭생성 제어신호 발생부(511)는, 메인 클럭 신호(Mclk)의 주파수가 제1 기준 주파수보다 큰 경우, 비교용 제2 클럭생성 제어신호(CPV_REF)의 듀티비보다 커진 제2 클럭생성 제어신호(CPV)를 출력한다.
여기서, 비교부(531)는, 기 저장된 제1 기준 주파수와 메인 클럭 신호(Mclk)의 주파수를 비교하는데, 입력되는 메인 클럭 신호(Mclk)의 주파수는 단위 시간당 메인 클럭 신호(Mclk)의 라이징 에지 또는 폴링 에지를 카운트하여 메인 클럭 신호(Mclk)의 주파수를 판단할 수 있다.
다시 말하면, 타이밍 컨트롤러(500)는, 프레임 주파수에 관계없이, 한 주기당 하이 레벨인 시간이 일정한 제2 클럭생성 제어신호(CPV)를 출력한다. 따라서, 타이밍 컨트롤러(5601)는 게이트 구동부(도 1의 400)의 오동작을 최소화할 수 있는 제2 클럭생성 제어신호(CPV)를 클럭 생성부(601)에 제공한다.
다음으로 도 6 내지 도 9를 참조하여, 듀티비가 조절된 제2 클럭생성 제어신호(CPV)를 이용하여, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)를 생성하는 클럭 생성부(601)에 대해 설명한다.
먼저, 도 6 내지 도 8을 참조하여, 메인 클럭 신호(Mclk)가 제1 기준 주파수보다 작은 경우, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)를 생성하는 과정에 대해 설명한다.
클럭 생성부(601)는 논리합 연산자(OR), 디플립플롭(610), 제1 클럭 전압 인가부(620), 제2 클럭 전압 인가부(630) 및 전하 공유부(640)을 포함한다. 다만, 클럭 생성부(601)의 내부 회로가 이에 한정되는 것은 아니다.
논리합 연산자(OR)는 제1 클럭생성 제어신호(OE)와 제2 클럭생성 제어신호(CPV)를 입력받아 논리합 연산을 하여 제3 클럭생성 제어신호(CPVX)를 생성하고, 디플립플롭(610)에 제공한다.
디플립플롭(610)은 도 7에 도시된 바와 같이, 제3 클럭생성 제어신호(CPVX)를 클럭 단자(CLK)로 입력받고, 입력 단자(D)와 출력바 단자(/Q)가 연결되어 있으 므로, 출력 단자(Q)에서는 제3 클럭생성 제어신호(CPVX)의 라이징 에지마다 토글(toggle)되는 제2 클럭 인에이블 신호(ECS)가 출력되고, 출력바 단자(/Q)에서는 제2 클럭 인에이블 신호(ECS)와 위상이 반대인 제1 클럭 인에이블 신호(OCS)가 출력된다(도 8 참조).
제1 클럭 인에이블 신호(OCS)는 제1 클럭 전압 인가부(620)에 제공되고, 제2 클럭 인에이블 신호(ECS)는 제2 클럭 전압 인가부(630)에 제공된다.
제1 클럭 전압 인가부(620)는 제1 클럭 인에이블 신호(OCS)에 인이에블되어, 제1 클럭 인에이블 신호(OCS)가 하이 레벨인 경우 하이 레벨(Von)이고(도 8의 제1 구간 참조), 제1 클럭 인에이블 신호(OCS)가 로우 레벨인 경우 로우 레벨(Voff)인 제1 클럭 신호(CKV)를 출력한다(도 8의 제2 구간 참조). 또한 제 2 클럭 전압 인가부는 제2 클럭 인에이블 신호(ECS)에 인이에블되어, 제2 클럭 인에이블 신호(ECS)가 하이 레벨인 경우 하이 레벨(Von)이고(도 8의 제1 구간 참조), 제2 클럭 인에이블 신호(ECS)가 로우 레벨인 경우 로우 레벨(Voff)인 제2 클럭 신호(CKVB)를 출력한다(도 8의 제2 구간 참조).
여기서, 전하 공유부(640)는 제3 클럭생성 제어신호(CPVX)를 입력받아, 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB)의 충전 및 방전시 전하를 공유시킨다.
좀더 구체적으로 설명하면, 도 8에 도시된 바와 같이, 제1 구간에서, 제1 클럭 신호(CKV)는 하이 레벨(Von)이고, 제2 클럭 신호(CKVB)는 로우 레벨(Voff)이다. 여기서 제3 클럭생성 제어신호(CPVX)가 로우 레벨이 되면, 제1 클럭 신호(CKV)는 방전을 시작하고, 제2 클럭 신호(CKVB)는 충전을 시작한다. 즉, 제3 구간에서, 전 하를 공유하면서, 제1 클럭 신호(CKV)는 방전되어 점차 로우 레벨(Voff)로 천이되고, 제2 클럭 신호(CKVB)는 제1 클럭 신호(CKV)로부터 제공된 전하가 충전되어 점차 하이 레벨(Von)로 천이된다.
제2 구간에서 제1 클럭 신호(CKV)는 로우 레벨(Voff)이 되고, 제2 클럭 신호(CKVB)는 하이 레벨(Von)이 된다. 다음으로 제3 구간에서는, 또 다시 전하를 공유하여 제1 클럭 신호(CKV)는 충전을 시작하고, 제2 클럭 신호(CKVB)는 방전을 시작한다. 여기서 전하를 공유하는 구간 즉, 제3 구간은 제3 클럭생성 제어신호(CPVX)의 듀티비에 따라 조절된다. 제3 클럭생성 제어신호(CPVX)의 듀티비가 증가하면, 제3 구간이 줄어든다. 또는 제3 클럭생성 제어신호(CPVX)의 듀티비가 감소하면, 제3 구간이 증가하고, 제1 구간 및 제2 구간은 줄어들게 된다. 즉, 제3 클럭생성 제어신호(CPVX)의 듀티비가 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 듀티비를 결정한다.
도 9를 참조하면, 메인 클럭 신호(Mclk)의 주파수가 제1 기준 주파수보다 큰 경우, 상술한 바와 같이, 제2 클럭생성 제어신호(CPV)의 듀티비가 증가하고, 따라서 제3 클럭생성 제어신호(CPVX)의 듀티비도 증가하게 된다. 제3 클럭생성 제어신호(CPVX)의 로우 레벨인 구간이 줄어들게 되므로, 전하를 공유하는 구간인 제3 구간이 줄어들게 되고, 제1 구간 및 제2 구간이 증가하게 된다. 즉, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 듀티비가 증가하게 된다.
따라서, 프레임 주파수에 관계없이, 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)의 듀티비가 가변되어, 한 주기당 하이 레벨인 시간이 일정하게 유지된다. 여기서 한 주기당 하이 레벨인 시간은 게이트 구동부(도 1의 400 참조)의 오동작을 최소화할 수 있는 시간이다.
이하에서 도 10을 참조하여 본 발명의 다른 실시예에 따른 액정 표시 장치를 설명한다. 도 10은 본 발명의 다른 실시예에 따른 액정 표시 장치의 타이밍 제어부를 설명하기 위한 블록도이다. 도 5에 도시된 구성 요소와 동일한 기능을 하는 구성 요소에 대해서는 동일한 도면 부호를 사용하고, 설명의 편의상 해당 구성 요소의 상세한 설명은 생략한다.
이전 실시예에서는 메인 클럭 신호(Mclk)를 제1 기준 주파수와 비교하여 제2 클럭생성 제어신호(CPV)의 듀티비를 조절한다. 본 실시예에서는, 이와 달리, 제2 클럭생성 제어신호(CPV)를 제2 기준 주파수와 비교하여 제2 클럭생성 제어신호(CPV)의 듀티비를 조절한다. 여기서 제2 기준 주파수는 게이트 구동부(도 1의 400 참조)의 오동작을 최소화하는 제2 클럭생성 제어신호(CPV)의 주파수를 의미한다.
도 10을 참조하여 좀 더 구체적으로 설명하면, 먼저 카운팅부(522)는 기준 카운팅 횟수에 대응하는 카운팅 제어 신호(CN)를 제공받아, 하이 레벨 및 로우 레벨을 출력한다.
다음으로, 비교부(532)가 제2 클럭생성 제어신호(CPV)를 입력받아, 제2 클럭생성 제어신호(CPV)의 주파수가 제2 기준 주파수보다 작으면, 기준 카운팅 횟수보다 더 작은 카운팅 횟수를 나타내는 카운팅 제어 신호(CN)를 제공하고, 제2 클럭생성 제어신호(CPV)의 주파수가 제2 기준 주파수보다 크면, 제2 기준 카운팅 횟수보 다 더 큰 카운팅 횟수를 나타내는 카운팅 제어 신호(CN)를 제공한다.
카운팅부(522)는 비교부(531)로부터 제공된 카운팅 제어 신호(CN)에 따라 메인 클럭 신호(Mclk)의 라이징 에지 또는 폴링 에지를 카운팅하는 동안 하이 레벨인 제2 클럭생성 제어신호(CPV)를 출력한다. 카운팅부(521)는, 제2 클럭생성 제어신호(CPV)의 주파수가 제2 기준 주파수보다 작으면 제2 클럭생성 제어신호(CPV)의 듀티비를 감소시키고, 제2 클럭생성 제어신호(CPV)의 주파수가 제2 기준 주파수보다 크면 제2 클럭생성 제어신호(CPV)의 듀티비를 증가시킨다. 따라서, 게이트 구동부(도 1의 400 참조)의 오동작을 최소화 할 수 있는 듀티비를 갖는 제2 클럭생성 제어신호(CPV)를 출력할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
상술한 바와 같은 본 발명에 실시예에 따른 액정 표시 장치에 의하면, 프레임 주파수에 관계없이 게이트 구동부의 오동작이 줄어들어 표시 품질을 향상시킬 수 있다.

Claims (19)

  1. 메인 클럭 신호를 입력받아 제1 클럭생성 제어신호와, 상기 메인 클럭 신호의 주파수에 대응하여 듀티비가 가변되는 제2 클럭생성 제어신호를 출력하는 타이밍 컨트롤러;
    상기 제1 클럭생성 제어신호 및 상기 제2 클럭생성 제어신호를 제공받아 듀티비가 가변되고 서로 반대 위상을 갖는 제1 클럭 신호와 제2 클럭 신호를 출력하는 클럭 생성부;
    상기 제1 클럭 신호 및 상기 제2 클럭 신호를 제공받아 듀티비가 가변되는 게이트 신호를 출력하는 게이트 구동부; 및
    상기 게이트 신호를 제공받아 온/오프되어 영상을 표시하는 다수의 화소를 포함하는 액정 패널을 포함하는 액정 표시 장치.
  2. 제 1항에 있어서,
    상기 타이밍 컨트롤러는 상기 메인 클럭의 주파수가 기준 주파수보다 작으면 상기 듀티비가 감소하고, 상기 메인 클럭의 주파수가 상기 기준 주파수보다 크면 상기 듀티비가 증가하는 상기 제2 클럭생성 제어신호를 출력하는 액정 표시 장치.
  3. 제 2항에 있어서,
    상기 타이밍 컨트롤러는 상기 메인 클럭 신호의 주파수와 상기 기준 주파수를 비교하고 그 비교 결과에 따라 카운팅 횟수를 제어하는 카운팅 제어 신호를 제 공하는 비교부와,
    상기 카운팅 제어 신호에 해당하는 상기 카운팅 횟수만큼 상기 메인 클럭 신호의 라이징 에지 또는 폴링 에지를 카운팅하는 동안 하이 레벨인 상기 제2 클럭생성 제어신호를 출력하는 카운팅부를 포함하는 액정 표시 장치.
  4. 삭제
  5. 메인 클럭 신호를 입력받아 제1 클럭생성 제어신호와, 듀티비가 가변되는 제2 클럭생성 제어신호를 출력하는 타이밍 컨트롤러;
    상기 제1 클럭생성 제어신호 및 상기 제2 클럭생성 제어신호를 제공받아 듀티비가 가변되고 서로 반대 위상을 갖는 제1 클럭 신호와 제2 클럭 신호를 출력하는 클럭 생성부;
    상기 제1 클럭 신호 및 상기 제2 클럭 신호를 제공받아 듀티비가 가변되는 게이트 신호를 출력하는 게이트 구동부; 및
    상기 게이트 신호를 제공받아 온/오프되어 영상을 표시하는 다수의 화소를 포함하는 액정 패널을 포함하되,
    상기 타이밍 컨트롤러는 상기 제2 클럭생성 제어신호의 주파수가 기준 주파수보다 작으면 상기 듀티비가 감소하고, 상기 제2 클럭생성 제어신호의 주파수가 상기 기준 주파수보다 크면 상기 듀티비가 증가하는 상기 제2 클럭생성 제어신호를 출력하는 액정 표시 장치.
  6. 삭제
  7. 삭제
  8. 제 1항에 있어서,
    상기 제1 및 제2 클럭 신호는 각각 서로 다른 레벨을 갖는 제1 내지 제3 구간을 포함하고,
    상기 제1 클럭 신호는 상기 제1 구간에서 제1 레벨이고, 상기 제2 구간에서 상기 제1 레벨과 다른 제2 레벨이고, 상기 제3 구간에서는 상기 제1 레벨에서 상기 제2 레벨로 천이하거나 상기 제2 레벨에서 상기 제1 레벨로 천이하고,
    상기 제2 클럭 신호는 상기 제1 구간에서 상기 제2 레벨이고, 상기 제2 구간에서 상기 제1 레벨이고, 상기 제3 구간에서는 상기 제1 레벨에서 상기 제2 레벨로 천이하거나 상기 제2 레벨에서 상기 제1 레벨로 천이하고,
    상기 메인 클럭 신호의 주파수가 기준 주파수보다 작으면 상기 제1 구간 및 제2 구간은 감소하고 상기 제3 구간은 증가하고,
    상기 메인 클럭의 주파수가 상기 기준 주파수보다 크면 상기 제1 구간 및 제2 구간은 증가하고 상기 제3 구간은 감소하는 액정 표시 장치.
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
  13. 제 1항에 있어서,
    상기 제2 클럭생성 제어신호의 한 주기당 하이 레벨인 시간은 상기 액정 표시 장치의 프레임 주파수에 관계없이 일정한 액정 표시 장치.
  14. 메인 클럭 신호를 입력받아 제1 클럭생성 제어신호 신호와, 상기 메인 클럭 신호의 주파수에 대응하여 듀티비가 가변되는 제2 클럭생성 제어신호를 출력하는 단계;
    상기 제1 클럭생성 제어신호 및 상기 제2 클럭생성 제어신호를 제공받아 듀티비가 가변되고 서로 반대 위상을 갖는 제1 클럭 신호와 제2 클럭 신호를 출력하는 단계;
    상기 제1 클럭 신호와 제2 클럭 신호를 제공받아 듀티비가 가변되는 게이트 신호를 출력하는 단계; 및
    상기 게이트 신호를 제공받아 온/오프되어 영상을 표시하는 단계를 포함하는 액정 표시 장치의 구동 방법.
  15. 제 14항에 있어서,
    상기 제2 클럭생성 제어신호의 듀티비는,
    상기 메인 클럭의 주파수가 기준 주파수보다 작으면 감소하고, 상기 메인 클럭의 주파수가 상기 기준 주파수보다 크면 증가하는 액정 표시 장치의 구동 방법.
  16. 제 15항에 있어서,
    상기 제2 클럭생성 신호를 출력하는 단계는,
    상기 메인 클럭 신호의 주파수와 상기 기준 주파수를 비교하는 단계와,
    그 비교 결과에 따라 카운팅 횟수를 제어하는 카운팅 제어 신호를 제공하는 단계와,
    상기 카운팅 제어 신호에 해당하는 상기 카운팅 횟수만큼 상기 메인 클럭 신호의 라이징 에지 또는 폴링 에지를 카운팅하는 동안 하이 레벨인 상기 제2 클럭생성 제어신호를 출력하는 단계를 포함하는 액정 표시 장치의 구동 방법.
  17. 메인 클럭 신호를 입력받아 제1 클럭생성 제어신호와, 듀티비가 가변되는 제2 클럭생성 제어신호를 출력하는 단계;
    상기 제1 클럭생성 제어신호 및 상기 제2 클럭생성 제어신호를 제공받아 듀티비가 가변되고 서로 반대 위상을 갖는 제1 클럭 신호와 제2 클럭 신호를 출력하는 단계;
    상기 제1 클럭 신호와 제2 클럭 신호를 제공받아 듀티비가 가변되는 게이트 신호를 출력하는 단계; 및
    상기 게이트 신호를 제공받아 온/오프되어 영상을 표시하는 단계를 포함하되,
    상기 제2 클럭생성 제어신호의 듀티비는,
    상기 제2 클럭생성 제어신호의 주파수가 기준 주파수보다 작으면 감소하고, 상기 제2 클럭생성 제어신호의 주파수가 상기 기준 주파수보다 크면 증가하는 액정 표시 장치의 구동 방법.
  18. 삭제
  19. 삭제
KR1020060114696A 2006-11-20 2006-11-20 액정 표시 장치 및 그 구동 방법 KR101384283B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060114696A KR101384283B1 (ko) 2006-11-20 2006-11-20 액정 표시 장치 및 그 구동 방법
US11/843,255 US8619015B2 (en) 2006-11-20 2007-08-22 Liquid crystal display and method of driving the same
EP07020752A EP1923859B1 (en) 2006-11-20 2007-10-24 Liquid crystal display and method of driving the same
CN2007101867358A CN101187743B (zh) 2006-11-20 2007-11-16 液晶显示器及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060114696A KR101384283B1 (ko) 2006-11-20 2006-11-20 액정 표시 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20080045498A KR20080045498A (ko) 2008-05-23
KR101384283B1 true KR101384283B1 (ko) 2014-04-11

Family

ID=39047871

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060114696A KR101384283B1 (ko) 2006-11-20 2006-11-20 액정 표시 장치 및 그 구동 방법

Country Status (4)

Country Link
US (1) US8619015B2 (ko)
EP (1) EP1923859B1 (ko)
KR (1) KR101384283B1 (ko)
CN (1) CN101187743B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10672353B2 (en) 2016-08-31 2020-06-02 Samsung Display Co., Ltd. Display device and a method for driving the same

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101617215B1 (ko) * 2007-07-06 2016-05-03 삼성디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
CN101939791A (zh) * 2008-02-19 2011-01-05 夏普株式会社 移位寄存器电路和显示装置以及移位寄存器电路的驱动方法
CN102119407A (zh) * 2008-10-14 2011-07-06 夏普株式会社 点亮控制方法、时钟生成方法、时钟生成电路、光源控制电路和显示装置
KR101752640B1 (ko) 2009-03-27 2017-06-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치
CN102024431B (zh) * 2009-09-16 2013-04-03 北京京东方光电科技有限公司 Tft-lcd驱动电路
KR101685590B1 (ko) 2010-05-18 2016-12-13 삼성디스플레이 주식회사 입체 영상 표시 장치
CN101976554B (zh) * 2010-11-04 2012-11-28 华映视讯(吴江)有限公司 改善开机延迟的液晶驱动装置、时序控制电路及方法
CN101976553A (zh) * 2010-11-04 2011-02-16 华映视讯(吴江)有限公司 改善开机延迟的液晶驱动装置、方法及时序控制电路
TW201225055A (en) * 2010-12-09 2012-06-16 Chunghwa Picture Tubes Ltd A LCD panel working voltage switching system and a switching method thereof
CN202008813U (zh) 2010-12-23 2011-10-12 北京京东方光电科技有限公司 薄膜晶体管液晶显示器的栅极驱动器、驱动电路及液晶显示器
JP2012231303A (ja) * 2011-04-26 2012-11-22 Sony Corp 画像処理装置および方法、並びにプログラム
CN103718233B (zh) * 2011-05-13 2017-05-17 株式会社半导体能源研究所 显示装置
KR101920885B1 (ko) * 2011-09-29 2018-11-22 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN103578433B (zh) * 2012-07-24 2015-10-07 北京京东方光电科技有限公司 一种栅极驱动电路、方法及液晶显示器
KR101966687B1 (ko) * 2012-07-25 2019-04-09 삼성디스플레이 주식회사 표시 장치
KR102077786B1 (ko) * 2013-08-12 2020-02-17 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 주사 구동부
TWI537914B (zh) * 2014-10-22 2016-06-11 友達光電股份有限公司 顯示面板、閘極驅動器與控制方法
KR20170065063A (ko) * 2015-12-02 2017-06-13 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN105719612B (zh) * 2016-04-08 2018-08-14 深圳市华星光电技术有限公司 液晶面板的驱动电路及其驱动方法
CN106297704B (zh) * 2016-08-31 2019-06-11 深圳市华星光电技术有限公司 一种栅极驱动电路
KR102525544B1 (ko) * 2017-07-21 2023-04-26 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102522536B1 (ko) * 2018-07-12 2023-04-17 엘지디스플레이 주식회사 게이트클럭 생성부 및 이를 포함하는 표시장치
KR102668648B1 (ko) * 2018-12-14 2024-05-24 삼성디스플레이 주식회사 표시 장치
CN110060641A (zh) * 2019-04-23 2019-07-26 深圳市华星光电技术有限公司 显示装置***电路及显示装置
WO2020237648A1 (zh) * 2019-05-31 2020-12-03 京东方科技集团股份有限公司 信号频率调整方法及装置、显示装置、存储介质
CN111583885B (zh) 2020-06-17 2021-11-30 京东方科技集团股份有限公司 移位寄存器的驱动方法及装置
CN112017613A (zh) * 2020-09-28 2020-12-01 北京奕斯伟计算技术有限公司 电荷共享电路、方法、显示驱动模组和显示装置
KR20220063789A (ko) * 2020-11-09 2022-05-18 삼성디스플레이 주식회사 발광 표시 장치
US11694629B2 (en) * 2021-05-12 2023-07-04 LG Display Co., Lid. Gate driver and electroluminescent display apparatus including the same

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040020421A (ko) * 2002-08-30 2004-03-09 삼성전자주식회사 액정표시장치
KR100624116B1 (ko) 2005-08-16 2006-09-15 삼성에스디아이 주식회사 듀티를 조절하는 주사 구동 장치 및 이를 이용하는유기전계발광장치

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3489169B2 (ja) * 1993-02-25 2004-01-19 セイコーエプソン株式会社 液晶表示装置の駆動方法
FR2720185B1 (fr) * 1994-05-17 1996-07-05 Thomson Lcd Registre à décalage utilisant des transistors M.I.S. de même polarité.
KR100759972B1 (ko) * 2001-02-15 2007-09-18 삼성전자주식회사 액정 표시 장치와 이의 구동 장치 및 방법
TW552573B (en) * 2001-08-21 2003-09-11 Samsung Electronics Co Ltd Liquid crystal display and driving method thereof
KR100951901B1 (ko) * 2003-08-14 2010-04-09 삼성전자주식회사 신호 변환 장치 및 이를 갖는 표시 장치
KR101080352B1 (ko) * 2004-07-26 2011-11-04 삼성전자주식회사 표시 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040020421A (ko) * 2002-08-30 2004-03-09 삼성전자주식회사 액정표시장치
KR100624116B1 (ko) 2005-08-16 2006-09-15 삼성에스디아이 주식회사 듀티를 조절하는 주사 구동 장치 및 이를 이용하는유기전계발광장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10672353B2 (en) 2016-08-31 2020-06-02 Samsung Display Co., Ltd. Display device and a method for driving the same

Also Published As

Publication number Publication date
EP1923859A3 (en) 2009-05-27
CN101187743B (zh) 2011-01-19
EP1923859A2 (en) 2008-05-21
US20080117157A1 (en) 2008-05-22
US8619015B2 (en) 2013-12-31
KR20080045498A (ko) 2008-05-23
EP1923859B1 (en) 2012-03-28
CN101187743A (zh) 2008-05-28

Similar Documents

Publication Publication Date Title
KR101384283B1 (ko) 액정 표시 장치 및 그 구동 방법
KR101617215B1 (ko) 액정 표시 장치 및 그의 구동 방법
KR101471553B1 (ko) 게이트 구동 회로 및 이를 갖는 표시 장치
KR101542509B1 (ko) 게이트 구동 장치 및 이를 포함하는 액정 표시 장치
KR101478667B1 (ko) 표시 장치 및 이의 구동 방법
CN107274842B (zh) 显示设备
US9275591B2 (en) Liquid crystal display
KR101493276B1 (ko) 타이밍 컨트롤러, 액정 표시 장치 및 액정 표시 장치의구동 방법
KR101579082B1 (ko) 게이트 구동회로 및 이의 구동 방법
US9293094B2 (en) Liquid crystal display device and driving method thereof
US20100085348A1 (en) Display device and method of driving the same
US8456409B2 (en) Gate drive circuit and display apparatus having the same
KR101329791B1 (ko) 액정 표시 장치
US20100109996A1 (en) Method of driving a gate line, gate drive circuit for performing the method and display apparatus having the gate drive circuit
CN111105762B (zh) 扫描信号线驱动电路、显示装置及扫描信号线的驱动方法
JP5824014B2 (ja) 液晶表示装置
CN105788553A (zh) 基于ltps半导体薄膜晶体管的goa电路
KR102015848B1 (ko) 액정표시장치
KR20080035146A (ko) 액정 표시 장치
CN113450732A (zh) 像素电路及其驱动方法、显示装置、电子设备
KR20080041894A (ko) 액정 표시 장치
US20240071272A1 (en) Display Panel Driving Method, Display Panel, and Display Apparatus
KR20180062185A (ko) 시프트 레지스터 및 이를 이용한 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee