KR101369883B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR101369883B1
KR101369883B1 KR1020070019018A KR20070019018A KR101369883B1 KR 101369883 B1 KR101369883 B1 KR 101369883B1 KR 1020070019018 A KR1020070019018 A KR 1020070019018A KR 20070019018 A KR20070019018 A KR 20070019018A KR 101369883 B1 KR101369883 B1 KR 101369883B1
Authority
KR
South Korea
Prior art keywords
electrode
subpixel
liquid crystal
thin film
gate
Prior art date
Application number
KR1020070019018A
Other languages
English (en)
Other versions
KR20080079015A (ko
Inventor
신경주
주진호
채종철
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020070019018A priority Critical patent/KR101369883B1/ko
Priority to US12/033,188 priority patent/US20080204615A1/en
Publication of KR20080079015A publication Critical patent/KR20080079015A/ko
Application granted granted Critical
Publication of KR101369883B1 publication Critical patent/KR101369883B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정 표시 장치에 관한 것이다. 본 발명의 한 실시예에 따른 액정 표시 장치는 복수의 게이트선, 상기 게이트선과 교차하는 복수의 데이터선, 상기 게이트선 및 상기 데이터선과 연결되어 있는 제1 및 제2 부화소, 그리고 상기 제1 및 제2 부화소 사이에 연결되어 있는 결합 축전기를 포함하고, 상기 제1 부화소는 제1 액정 축전기, 제1 유지 축전기 및 제1 박막 트랜지스터를 포함하고, 상기 제2 부화소는 제2 액정 축전기, 제2 유지 축전기 및 제2 박막 트랜지스터를 포함하며, 상기 제1 및 제2 박막 트랜지스터는 각각 게이트 전극, 소스 전극 및 드레인 전극을 포함하고, 상기 제1 및 제2 박막 트랜지스터 각각의 게이트 전극은 서로 동일한 게이트선에 연결되어 있고, 상기 제1 및 제2 박막 트랜지스터 각각의 소스 전극은 서로 동일한 데이터선에 연결되어 있으며, 상기 결합 축전기는 상기 제2 부화소 전극 및 상기 제2 박막 트랜지스터의 드레인 전극을 두 전극으로 한다.
CC, 결합축전기, 킥백전압

Description

액정 표시 장치{LIQUID CRYSTAL DISPLAY}
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도.
도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 화소를 개략적으로 도시하는 도면.
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도.
도 4는 본 발명의 한 실시예에 따른 액정 표시 장치용 하부 표시판의 배치도.
도 5는 본 발명의 한 실시예에 따른 액정 표시 장치용 상부 표시판의 배치도.
도 6은 도 4의 하부 표시판과 도 5의 상부 표시판으로 이루어진 액정 표시판 조립체의 배치도.
도 7 및 도 8은 각각 도 6에 도시한 액정 표시판 조립체를 Ⅶ-Ⅶ 및 Ⅷ-Ⅷ 선을 따라 잘라 도시한 단면도.
도 9는 본 발명의 한 실시예에 따른 액정 표시 장치의 화소 전극 전압을 도시하는 파형도.
본 발명은 액정 표시 장치에 관한 것이다.
액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중 하나로서, 화소 전극과 공통 전극 등 전기장 생성 전극이 형성되어 있는 두 장의 표시판과 그 사이에 삽입되어 있는 액정층으로 이루어지며, 전기장 생성 전극에 전압을 인가하여 액정층에 전기장을 생성하고 이를 통하여 액정층의 액정 분자들의 배향을 결정하고 입사광의 편광을 제어함으로써 영상을 표시한다.
액정 표시 장치는 또한 각 화소 전극에 연결되어 있는 박막 트랜지스터 및 박막 트랜지스터를 제어하여 화소 전극에 전압을 인가하기 위한 게이트선과 데이터선 등 다수의 신호선을 포함한다.
이러한 액정 표시 장치 중에서도, 전기장이 인가되지 않은 상태에서 액정 분자의 장축을 상하 표시판에 대하여 수직을 이루도록 배열한 수직 배향 방식(vertically aligned mode)의 액정 표시 장치는 대비비가 크고 기준 시야각이 넓어서 각광받고 있다. 여기에서 기준 시야각이란 대비비가 1:10인 시야각 또는 계조간 휘도 반전 한계 각도를 의미한다.
수직 배향 방식의 액정 표시 장치에서 넓은 기준 시야각을 구현하기 위한 구체적인 방법으로는 전기장 생성 전극에 절개부를 형성하는 방법과 전기장 생성 전극 위 또는 아래에 돌기를 형성하는 방법 등이 있다. 절개부와 돌기는 액정 분자가 기울어지는 방향(tilt direction)을 결정하므로, 이들을 적절하게 배치하여 액 정 분자의 경사 방향을 여러 방향으로 분산시킴으로써 기준 시야각을 넓힐 수 있다.
그런데 절개부나 돌기는 개구율을 떨어뜨린다. 개구율을 높이기 위하여 화소 전극을 최대한 넓게 형성하는 초고개구율 구조가 제시되었으나, 이 경우 화소 전극 사이의 거리가 가까워서 화소 전극 사이에 강한 측방향 전기장(lateral field)이 형성된다. 이러한 측방향 전기장으로 인하여 액정 분자들의 배향이 흐트러지고 이에 따라 텍스처(texture)나 빛샘이 생긴다.
또한 수직 배향 모드의 액정 표시 장치는 전면 시인성에 비하여 측면 시인성이 떨어진다. 예를 들어, 절개부가 구비된 PVA(patterned vertically aligned) 모드의 액정 표시 장치의 경우에는 측면으로 갈수록 영상이 밝아져서, 심한 경우에는 높은 계조 사이의 휘도 차이가 없어져 그림이 뭉그러져 보이는 경우도 발생한다.
측면 시인성을 개선하기 위하여 하나의 화소를 두 개의 부화소로 분할하고 두 부화소를 용량성 결합시킨 후 한 쪽 부화소에는 직접 전압을 인가하고 다른 쪽 부화소에는 용량성 결합에 의한 전압 하강을 일으켜 두 부화소의 전압을 달리 함으로써 투과율을 다르게 하는 방법이 제시되었다.
본 발명이 이루고자 하는 기술적 과제는 측면 시인성이 우수하면서 잔상의 발생이 없는 액정 표시 장치를 제공하는 것이다.
본 발명의 한 실시예에 따른 액정 표시 장치는 복수의 게이트선, 상기 게이 트선과 교차하는 복수의 데이터선, 상기 게이트선 및 상기 데이터선과 연결되어 있는 제1 및 제2 부화소, 그리고 상기 제1 및 제2 부화소 사이에 연결되어 있는 결합 축전기를 포함하고, 상기 제1 부화소는 제1 액정 축전기, 제1 유지 축전기 및 제1 박막 트랜지스터를 포함하고, 상기 제2 부화소는 제2 액정 축전기, 제2 유지 축전기 및 제2 박막 트랜지스터를 포함하며, 상기 제1 및 제2 박막 트랜지스터는 각각 게이트 전극, 소스 전극 및 드레인 전극을 포함하고, 상기 제1 및 제2 박막 트랜지스터 각각의 게이트 전극은 서로 동일한 게이트선에 연결되어 있고, 상기 제1 및 제2 박막 트랜지스터 각각의 소스 전극은 서로 동일한 데이터선에 연결되어 있으며, 상기 결합 축전기는 상기 제2 부화소 전극 및 상기 제2 박막 트랜지스터의 드레인 전극을 두 전극으로 한다.
상기 제1 및 제2 박막 트랜지스터 각각의 게이트 전극은 서로 연결되어 있을 수 있다.
상기 제1 및 제2 박막 트랜지스터 각각의 소스 전극은 서로 연결되어 있을 수있다.
상기 제1 박막 트랜지스터의 드레인 전극은 상기 제1 부화소 전극과 연결되어있을 수 있다.
상기 제1 및 제2 부화소 전극과 각각 중첩하는 유지 전극을 더 포함할 수 있다.
상기 제1 유지 축전기는 상기 제1 부화소 전극 및 상기 유지 전극을 두 전극으로 하며, 상기 제2 유지 축전기는 상기 제2 부화소 전극 및 상기 유지 전극을 두 전극으로 할 수 있다.
상기 제1 액정 축전기는 제1 부화소 전극을 포함하고, 상기 제2 액정 축전기는 상기 제1 부화소 전극과 용량성 결합되어 있는 제2 부화소 전극을 포함할 수 있다.
상기 제1 부화소의 전압과 상기 제2 부화소의 전압은 서로 다를 수 있다.
상기 제1 부화소의 전압은 상기 제2 부화소의 전압보다 높을 수 있다.
상기 제1 부화소 전극의 면적과 상기 제2 부화소 전극의 면적은 서로 다를 수있다.
상기 제1 및 제2 부화소 전극과 마주하는 공통 전극을 더 포함하고, 상기 제1 및 제2 액정 축전기는 상기 공통 전극을 한 전극으로 할 수 있다.
본 발명의 다른 실시예에 따른 액정 표시 장치는 서로 분리되어 있는 제1 및 제2 부화소 전극을 포함하는 화소 전극, 상기 제1 부화소 전극에 연결되어 있는 제1 박막 트랜지스터, 상기 제2 부화소 전극에 연결되어 있는 제2 박막 트랜지스터, 상기 제1 및 제2 부화소 전극과 중첩하는 유지 전극, 그리고 상기 제2 부화소 전극과 중첩하는 결합 전극을 포함하고, 상기 제2 박막 트랜지스터는 드레인 전극을 포함하며, 상기 결합 전극은 상기 제2 박막 트랜지스터의 드레인 전극과 연결되어 있다.
상기 제1 및 제2 박막 트랜지스터와 연결되어 있는 제1 신호선, 그리고 상기 제1 및 제2 박막 트랜지스터와 연결되어 있으며 상기 제1 신호선과 교차하는 제2 신호선을 더 포함할 수 있다.
그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 1에 도시한 바와 같이, 본 발명의 한 실시예에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300) 및 이와 연결된 게이트 구동부(400) 및 데이터 구동부(500), 데이터 구동부(500)에 연결된 계조 전압 생성부(800), 그리고 이들을 제어하는 신호 제어부(600)를 포함한다.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 신호선(G1-Gn, D1-Dm)과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(pixel)(PX)를 포함한다. 반면, 도 2에 도시한 구조로 볼 때 액정 표시판 조립체(300)는 서로 마주 하는 하부 및 상부 표시판(100, 200)과 그 사이에 들어 있는 액정층(3)을 포함한다.
신호선은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(도시하지 않음)과 데이터 신호를 전달하는 복수의 데이터선(도시하지 않음)을 포함한다. 게이트선은 대략 행 방향으로 뻗으며 서로가 거의 평행하고, 데이터선은 대략 열 방향으로 뻗으며 서로가 거의 평행하다.
각 화소(PX)는 한 쌍의 부화소를 포함하며, 각 부화소는 액정 축전기(liquid crystal capacitor)(Clca, Clcb)를 포함한다. 두 부화소 중 적어도 하나는 게이트선, 데이터선 및 액정 축전기(Clca, Clcb)와 연결된 스위칭 소자(도시하지 않음)를 포함한다.
액정 축전기(Clca, Clcb)는 하부 표시판(100)의 부화소 전극(PEa/PEb)과 상부 표시판(200)의 공통 전극(270)을 두 단자로 하며 부화소 전극(PEa/PEb)과 공통 전극(270) 사이의 액정층(3)은 유전체로서 기능한다. 한 쌍의 부화소 전극(PEa/PEb)은 서로 분리되어 있으며 하나의 화소 전극(PE)을 이룬다. 공통 전극(270)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가 받는다. 액정층(3)은 음의 유전율 이방성을 가지며, 액정층(3)의 액정 분자는 전기장이 없는 상태에서 그 장축이 두 표시판의 표면에 대하여 수직을 이루도록 배향되어 있을 수 있다. 도 2에서와는 달리 공통 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(PE, 270) 중 적어도 하나가 선형 또는 막대형으로 만들어질 수 있다.
한편, 색 표시를 구현하기 위해서는 각 화소(PX)가 기본색(primary color) 중 하나를 고유하게 표시하거나(공간 분할) 각 화소(PX)가 시간에 따라 번갈아 기본색을 표시하게(시간 분할) 하여 이들 기본색의 공간적, 시간적 합으로 원하는 색상이 인식되도록 한다. 기본색의 예로는 적색, 녹색, 청색 등 삼원색을 들 수 있다. 도 2는 공간 분할의 한 예로서 각 화소(PX)가 상부 표시판(200)의 영역에 기본색 중 하나를 나타내는 색 필터(CF)를 구비함을 보여주고 있다. 도 2와는 달리 색 필터(CF)는 하부 표시판(100)의 부화소 전극(PEa, PEb) 위 또는 아래에 형성할 수도 있다.
액정 표시판 조립체(300)의 바깥 면에는 빛을 편광시키는 적어도 하나의 편광자(도시하지 않음)가 부착되어 있다.
다시 도 1을 참고하면, 계조 전압 생성부(800)는 화소(PX)의 투과율과 관련된 전체 계조 전압 또는 한정된 수효의 계조 전압(앞으로 "기준 계조 전압"이라 한다)을 생성한다. (기준) 계조 전압은 공통 전압(Vcom)에 대하여 양의 값을 가지는 것과 음의 값을 가지는 것을 포함할 수 있다.
게이트 구동부(400)는 액정 표시판 조립체(300)의 게이트선과 연결되어 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호(Vg)를 게이트선에 인가한다.
데이터 구동부(500)는 액정 표시판 조립체(300)의 데이터선과 연결되어 있으며, 계조 전압 생성부(800)로부터의 계조 전압을 선택하고 이를 데이터 신호로서 데이터선에 인가한다. 그러나 계조 전압 생성부(800)가 모든 계조에 대한 전압을 모두 제공하는 것이 아니라 정해진 수의 기준 계조 전압만을 제공하는 경우에, 데이터 구동부(500)는 기준 계조 전압을 분압하여 전체 계조에 대한 계조 전압을 생성하고 이 중에서 데이터 신호를 선택한다.
신호 제어부(600)는 영상 신호 변환부(610)를 포함하며, 게이트 구동부(400) 및 데이터 구동부(500) 등을 제어한다.
이러한 구동 장치(400, 500, 600, 800) 각각은 적어도 하나의 집적 회로 칩의 형태로 액정 표시판 조립체(300) 위에 직접 장착되거나, 가요성 인쇄 회로막(flexible printed circuit film)(도시하지 않음) 위에 장착되어 TCP(tape carrier package)의 형태로 액정 표시판 조립체(300)에 부착되거나, 별도의 인쇄 회로 기판(printed circuit board)(도시하지 않음) 위에 장착될 수도 있다. 이와는 달리, 이들 구동 장치(400, 500, 600, 800)가 신호선(G1-Gn, D1-Dm) 및 박막 트랜지스터 스위칭 소자(Q) 따위와 함께 액정 표시판 조립체(300)에 집적될 수도 있다. 또한, 구동 장치(400, 500, 600, 800)는 단일 칩으로 집적될 수 있으며, 이 경우 이들 중 적어도 하나 또는 이들을 이루는 적어도 하나의 회로 소자가 단일 칩 바깥에 있을 수 있다.
그러면 도 3 내지 도 8 및 앞에서 설명한 도 1 및 도 2를 참고로 하여 본 발명의 한 실시예에 따른 액정 표시판 조립체에 대하여 상세하게 설명한다.
도 3은 본 발명의 한 실시예에 따른 액정 표시판 조립체의 한 화소에 대한 등가 회로도이다.
도 3을 참고하면, 본 실시예에 따른 액정 표시판 조립체는 복수의 게이트선(GL)과 복수의 데이터선(DL)을 포함하는 신호선과 이에 연결되어 있는 복수의 화소(PX)를 포함한다.
각 화소(PX)는 한 쌍의 제1 및 제2 부화소(PXa, PXb)와 두 부화소(PXa, PXb) 사이에 연결되어 있는 결합 축전기(Ccp)를 포함한다.
제1 부화소(PXa)는 해당 게이트선(GL) 및 데이터선(DL)에 연결되어 있는 제1 스위칭 소자(Qa)와 이에 연결된 제1 액정 축전기(Clca) 및 제1 유지 축전기(Csta)를 포함하며, 제2 부화소(PXb)는 결합 축전기(Ccp)와 연결되어 있는 해당 게이트선(GL) 및 데이터선(DL)에 연결되어 있는 제2 스위칭 소자(Qb)와 이에 연결된 제2 액정 축전기(Clcb) 및 제2 유지 축전기(Cstb)를 포함한다.
제1 및 제2 스위칭 소자(Qa, Qb) 각각은 하부 표시판(100)에 구비되어 있는 박막 트랜지스터 등의 삼단자 소자이다. 제1 및 제2 스위칭 소자(Qa, Qb)의 제어 단자는 서로 동일한 게이트선(GL)과 연결되어 있고, 입력 단자 역시 서로 동일한 데이터선(DL)과 연결되어 있다. 제1 스위칭 소자(Qa)의 출력 단자는 제1 액정 축전기(Clca) 및 제1 유지 축전기(Csta)와 연결되어 있다. 제2 스위칭 소자(Qb)의 출력 단자는 결합 축전기(Ccp) 및 제2 유지 축전기(Cstb)와 연결되어 있다.
제1 스위칭 소자(Qa)는 게이트선(GL)으로부터의 게이트 신호에 따라 데이터선(DL)으로부터의 데이터 전압을 제1 액정 축전기(Clca)에 인가한다. 제2 스위칭 소자(Qb)는 제1 스위칭 소자(Qa)와 동일한 게이트선(GL)으로부터의 게이트 신호에 따라 데이터선(DL)으로부터의 데이터 전압을 결합 축전기(Ccp)에 인가하며, 결합 축전기(Ccp)는 이 전압을 그 크기를 바꾸어 제2 액정 축전기(Clcb)에 전달한다.
제1 및 제2 유지 축전기(Csta, Cstb)에 공통 전압(Vcom)이 인가된다.
축전기(Clca, Csta, Clcb, Cstb, Ccp)와 그 정전 용량을 동일한 도면 부호로 나타낸다고 하면, 제1 액정 축전기(Clca)에 충전된 전압(Va)과 제2 액정 축전기(Clcb)에 충전된 전압(Vb)은 다음과 같은 관계를 가진다.
Vb=Va×[Ccp/(Ccp+Clcb)]
Ccp/(Ccp+Clcb)의 값이 1보다 작기 때문에 제2 액정 축전기(Clcb)에 충전된 전압(Vb)은 제1 액정 축전기(Clca)에 충전된 전압(Va)에 비하여 항상 작다. 이 관계는 유지 축전기(Csta)에 인가된 전압이 공통 전압(Vcom)이 아니라도 마찬가지로 성립한다.
제1 액정 축전기(Clca) 전압(Va)과 제2 액정 축전기(Clcb) 전압(Vb)의 적정한 비율은 결합 축전기(Ccp)의 정전 용량을 조절함으로써 얻을 수 있다.
그러면 이러한 액정 표시판 조립체의 구조에 대하여 도 4 내지 도 8, 그리고 앞에서 설명한 도 1 내지 도 3을 참고하여 상세하게 설명한다.
도 4는 본 발명의 한 실시예에 따른 액정 표시 장치용 하부 표시판의 배치도이고, 도 5는 본 발명의 한 실시예에 따른 액정 표시 장치용 상부 표시판의 배치도이고, 도 6은 도 3의 하부 표시판 및 도 5의 상부 표시판을 포함하는 액정 표시판 조립체의 배치도이고, 도 7 및 도 8은 각각 도 5에 도시한 액정 표시 장치를 Ⅶ-Ⅶ 선Ⅷ-Ⅷ 선을 따라 잘라 도시한 단면도이다.
도 4 내지 도 8을 참고하면, 본 발명의 한 실시예에 따른 액정 표시 장치는 하부 표시판(100), 상부 표시판(200), 그리고 이들 두 표시판(100, 200) 사이에 들어 있는 액정층(3)을 포함한다.
먼저, 도 4, 도 6, 도 7 및 도 8을 참고로 하여 하부 표시판(100)에 대하여 상세하게 설명한다.
투명한 유리 또는 플라스틱 따위로 만들어진 절연 기판(110) 위에 복수의 게이트선(gate line)(121) 및 복수의 유지 전극선(storage electrode lines)(131)을 포함하는 복수의 게이트 도전체가 형성되어 있다.
게이트선(121)은 게이트 신호를 전달하며 주로 가로 방향으로 뻗어 있다. 각 게이트선(121)은 위로 돌출한 복수의 게이트 전극(gate electrode)(124)과 다른 층 또는 외부 구동 회로와의 접속을 위하여 면적이 넓은 끝 부분(129)을 포함한다.
유지 전극선(131)은 소정의 전압을 인가 받으며 게이트선(121)과 거의 나란하게 뻗는다. 각 유지 전극선(131)은 인접한 두 게이트선(121) 사이에 위치한다. 유지 전극선(131)은 아래위로 확장된 유지 전극(storage electrode)(137a, 137b)을 포함한다. 그러나 유지 전극선(131)의 모양 및 배치는 여러 가지로 변형될 수 있다.
게이트 도전체(121, 131)의 측면은 기판(110) 면에 대하여 경사져 있으며 그 경사각은 약 30° 내지 약 80°인 것이 바람직하다.
게이트 도전체(121, 131) 위에는 게이트 절연막(gate insulating layer)(140)이 형성되어 있다. 게이트 절연막(140) 위에는 복수의 섬형 반도체(154)가 형성되어 있다. 반도체(154)는 게이트 전극(124) 위에 위치한다.
반도체(154) 위에는 복수의 섬형 저항성 접촉 부재(ohmic contact)(163, 165)가 형성되어 있다. 저항성 접촉 부재(163, 165)는 쌍을 이루어 반도체(154) 위에 배치되어 있다. 반도체(154)와 저항성 접촉 부재(163, 165)의 측면 역시 기판(110) 면에 대하여 경사져 있으며 경사각은 30° 내지 80° 정도이다.
저항성 접촉 부재(163, 165) 및 게이트 절연막(140) 위에는 복수의 데이터선(data line)(171)과 복수 쌍의 제1 및 제2 드레인 전극(drain electrode)(175a, 175b)을 포함하는 데이터 도전체가 형성되어 있다.
데이터선(171)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121) 및 유지 전극선(131)과 교차한다. 각 데이터선(171)은 게이트 전극(124)을 향하여 뻗은 복수의 소스 전극(source electrode)(173)과 다른 층 또는 외부 구동 회로와의 접속을 위하여 면적이 넓은 끝 부분(179)을 포함한다.
제1 및 제2 드레인 전극(175a, 175b)은 데이터선(171)과 분리되어 있으며, 게이트 전극(124)을 중심으로 소스 전극(173)과 마주하는 막대형 끝 부분을 각각 포함한다. 각각의 막대형 끝 부분은 구부러진 소스 전극(173)으로 일부 둘러싸여 있다.
제2 드레인 전극(175b)의 다른 끝 부분은 데이터선(171)에 실질적으로 평행하게 뻗다가 꺾이고 다시 데이터선(171)과 평행하게 뻗다가 다시 꺽인다. 앞으로 이 부분을 결합 전극(176)이라 한다.
하나의 게이트 전극(124), 하나의 소스 전극(173) 및 제1 드레인 전극(175a)은 반도체(154)와 함께 제1 박막 트랜지스터(thin film transistor, TFT)(Qa)를 이 루며, 제1 박막 트랜지스터의 채널(channel)(Qa)은 소스 전극(173)의 일부와 제1 드레인 전극(175a) 사이의 반도체(154) 일부에 형성된다. 또한 하나의 게이트 전극(124), 하나의 소스 전극(173) 및 제2 드레인 전극(175b)은 반도체(154)와 함께 제2 박막 트랜지스터(thin film transistor, TFT)(Qb)를 이루며, 제2 박막 트랜지스터의 채널(channel)(Qb)은 소스 전극(173)의 일부와 제2 드레인 전극(175b) 사이의 반도체(154) 일부에 형성된다.
데이터 도전체(171, 175) 또한 그 측면이 기판(110) 면에 대하여 30° 내지 80° 정도의 경사각으로 기울어진 것이 바람직하다.
저항성 접촉 부재(163, 165)는 그 아래의 반도체(154)와 그 위의 데이터 도전체(171, 175a, 175b) 사이에만 존재하며 이들 사이의 접촉 저항을 낮추어 준다. 반도체(154)에는 소스 전극(173)과 제1 및 제2 드레인 전극(175a, 175b) 사이를 비롯하여 데이터 도전체(171, 175)로 가리지 않고 노출된 부분이 있다.
데이터 도전체(171, 175) 및 노출된 반도체(154) 부분 위에는 보호막(passivation layer)(180)이 형성되어 있다. 보호막(180)은 무기 절연물 또는 유기 절연물 따위로 만들어지며 표면이 평탄할 수 있다. 그러나 보호막(180)은 유기막의 우수한 절연 특성을 살리면서도 노출된 반도체(154) 부분에 해가 가지 않도록 하부 무기막과 상부 유기막의 이중막 구조를 가질 수 있다.
보호막(180)에는 데이터선(171)의 끝 부분(179)을 드러내는 복수의 접촉 구멍(contact hole)(182) 및 제1 드레인 전극(175a)의 일부를 각각 드러내는 복수의 접촉 구멍(185)이 형성되어 있다. 보호막(180)과 게이트 절연막(140)에는 게이트 선(121)의 끝 부분(129)을 드러내는 복수의 접촉 구멍(181)이 형성되어 있다.
보호막(180) 위에는 복수의 화소 전극(pixel electrode)(191), 복수의 차폐 전극(shielding electrode)(도시하지 않음) 및 복수의 접촉 보조 부재(contact assistant)(81, 82)가 형성되어 있다.
각 화소 전극(191)은 제1 및 제2 부화소 전극(191a, 191b)을 포함한다. 제1 및 제2 부화소 전극(191a, 191b)은 간극(gap)(94)을 사이에 두고 서로 맞물려 있으며, 제2 부화소 전극(191b)은 제1 부화소 전극(191a)의 중앙에 삽입되어 있다.
제1 부화소 전극(191a)은 접촉 구멍(185)을 통하여 제1 드레인 전극(175a)과 연결되어 있다. 제2 부화소 전극(191b)은 결합 전극(176)과 중첩하여 결합 축전기(Ccp)를 이룬다.
제1/제2 부화소 전극(191a/191b)은 상부 표시판(200)의 공통 전극(270)은 그 사이의 액정층(3) 부분과 함께 제1/제2 액정 축전기(Clca/Clcb)를 이루어 박막 트랜지스터(Q)가 턴 오프된 후에도 인가된 전압을 유지한다.
제1 및 제2 부화소 전극(191a, 191b)은 유지 전극(137a, 137b)과 중첩하여 제1/제2유지 축전기(Csta, Cstb)를 이루며 제1/제2 액정 축전기(Clca, Clcb)의 전압 유지 능력을 강화한다.
접촉 보조 부재(81, 82)는 각각 접촉 구멍(181, 182)을 통하여 게이트선(121)의 끝 부분(129) 및 데이터선(171)의 끝 부분(179)과 연결된다. 접촉 보조 부재(81, 82)는 게이트선(121)의 끝 부분(129) 및 데이터선(171)의 끝 부분(179)과 외부 장치와의 접착성을 보완하고 이들을 보호한다.
다음, 도 5, 도 6, 그리고 도 7을 참고로 하여, 공통 전극 표시판(200)에 대하여 설명한다.
투명한 유리 또는 플라스틱 등으로 만들어진 절연 기판(210) 위에 차광 부재(light blocking member)(220)가 형성되어 있다. 차광 부재(220)는 블랙 매트릭스(black matrix)라고도 하며 빛샘을 막아준다.
기판(210) 위에는 또한 복수의 색필터(color filter)(230)가 형성되어 있으며 차광 부재(230)로 둘러싸인 영역 내에 거의 다 들어가도록 배치되어 있다. 색필터(230)는 화소 전극(191)을 따라 세로 방향으로 길게 뻗어 띠를 이룰 수 있다. 색필터(230)는 적색, 녹색 및 청색 등의 삼원색 등 기본색(primary color) 중 하나를 표시할 수 있다.
색필터(230) 및 차광 부재(220) 위에는 덮개막(overcoat)(250)이 형성되어 있다. 덮개막(250)은 색필터(230)를 보호하고 색필터(230)가 노출되는 것을 방지하며 평탄면을 제공한다.
덮개막(250) 위에는 공통 전극(270)이 형성되어 있다. 공통 전극(270)은 ITO, IZO 등의 투명한 도전체 따위로 만들어지며 복수의 절개부(71, 72, 73a, 73b) 집합을 가진다.
절개부(71, 72, 73a, 73b)의 수효는 설계 요소에 따라 달라질 수 있으며, 차광 부재(220)가 절개부(71, 72, 73a, 73b)와 중첩하여 절개부(71, 72, 73a, 73b) 부근의 빛샘을 차단할 수 있다.
표시판(100, 200)의 안쪽 면에는 배향막(alignment layer)(11, 21)이 도포되 어 있으며 이들은 수직 배향막일 수 있다. 표시판(100, 200)의 바깥쪽 면에는 편광자(polarizer)(12, 22)가 구비되어 있는데, 두 편광자(12, 22)의 편광축은 직교하며 이중 한 편광축은 게이트선(121)에 대하여 나란한 것이 바람직하다. 반사형 액정 표시 장치의 경우에는 두 개의 편광자(12, 22) 중 하나가 생략될 수 있다.
액정 표시 장치는 편광자(12, 22), 위상 지연막, 표시판(100, 200) 및 액정층(3)에 빛을 공급하는 조명부(backlight unit)(도시하지 않음)를 포함할 수 있다.
액정층(3)은 음의 유전율 이방성을 가지며, 액정층(3)의 액정 분자는 전기장이 없는 상태에서 그 장축이 두 표시판의 표면에 대하여 수직을 이루도록 배향되어 있다. 따라서 입사광은 직교 편광자(12, 22)를 통과하지 못하고 차단된다.
이제 도 9, 그리고 앞서 설명한 도 1을 참고하여 본 발명의 한 실시예에 따른 액정 표시 장치의 동작에 대하여 상세하게 설명한다.
도 9는 본 발명의 한 실시예에 따른 액정 표시 장치의 화소 전극 전압을 도시하는 파형도이다.
먼저 도 1을 참고하면 신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 입력 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호를 수신한다. 입력 영상 신호(R, G, B)는 각 화소(PX)의 휘도(luminance) 정보를 담고 있으며 휘도는 정해진 수효, 예를 들면 1024(=210), 256(=28) 또는 64(=26) 개의 계조(gray)를 가지고 있다. 입력 제어 신호의 예로는 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등이 있다.
신호 제어부(600)는 입력 영상 신호(R, G, B)와 입력 제어 신호를 기초로 입력 영상 신호(R, G, B)를 액정 표시판 조립체(300) 및 데이터 구동부(500)의 동작 조건에 맞게 적절히 처리하고 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2) 등을 생성한 후, 게이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호(CONT2)와 처리한 영상 신호(DAT)를 데이터 구동부(500)로 출력한다. 출력 영상 신호(DAT)는 디지털 신호로서 정해진 수효의 값(또는 계조)을 가진다.
게이트 제어 신호(CONT1)는 주사 시작을 지시하는 주사 시작 신호(STV)와 게이트 온 전압(Von)의 출력 주기를 제어하는 적어도 하나의 클록 신호를 포함한다. 게이트 제어 신호(CONT1)는 또한 게이트 온 전압(Von)의 지속 시간을 한정하는 출력 인에이블 신호(OE)를 더 포함할 수 있다.
데이터 제어 신호(CONT2)는 한 묶음의 부화소에 대한 영상 데이터의 전송 시작을 알리는 수평 동기 시작 신호(STH)와 액정 표시판 조립체(300)에 데이터 신호를 인가하라는 로드 신호(LOAD) 및 데이터 클록 신호(HCLK)를 포함한다. 데이터 제어 신호(CONT2)는 또한 공통 전압(Vcom)에 대한 데이터 신호의 전압 극성(이하 "공통 전압에 대한 데이터 신호의 전압 극성"을 줄여 "데이터 신호의 극성"이라 함)을 반전시키는 반전 신호(RVS)를 더 포함할 수 있다.
신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라, 데이터 구동부(500)는 한 묶음의 부화소에 대한 디지털 영상 신호(DAT)를 수신하고, 각 디지털 영상 신호(DAT)에 대응하는 계조 전압을 선택함으로써 디지털 영상 신호(DAT)를 아 날로그 데이터 신호로 변환한 다음, 이를 해당 데이터선에 인가한다.
게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(Von)을 게이트선에 인가하여 이 게이트선에 연결된 스위칭 소자를 턴온시킨다. 그러면 데이터선에 인가된 데이터 신호가 턴온된 스위칭 소자를 통하여 해당 부화소에 인가된다.
이렇게 액정 축전기(Clcs, Clcm)의 양단에 전위차가 생기면 표시판(100, 200)의 표면에 거의 수직인 주 전기장(전계)(primary electric field)이 액정층(3)에 생성된다. [앞으로 화소 전극(191) 및 공통 전극(270)을 아울러 "전기장 생성 전극(field generating electrode)"라 한다.] 그러면 액정층(3)의 액정 분자들은 전기장에 응답하여 그 장축이 전기장의 방향에 수직을 이루도록 기울어지며, 액정 분자가 기울어진 정도에 따라 액정층(3)에 입사광의 편광의 변화 정도가 달라진다. 이러한 편광의 변화는 편광자에 의하여 투과율 변화로 나타나며 이를 통하여 액정 표시 장치는 영상 신호(DAT)가 나타내는 영상을 표시한다.
이때 도 9를 참고하면, 게이트 구동부(400)로부터 i 번째 게이트선에 인가되는 게이트 신호(gi)가 게이트 온 전압(Von)으로 바뀌면, 제1 및 제2 박막 트랜지스터(Qa, Qb)가 턴온되어 i 번째 게이트선에 연결된 화소 행의 제1 액정 축전기(Clca), 제2 유지 축전기(Csta), 제2 유지 축전기(Cstb) 및 결합 축전기(Ccp)가 충전된다. 그러면 제2 액정 축전기(Clcb)는 앞서 설명한 바와 같이 제1 액정 축전기(Clca) 및 결합 축전기(Ccp)의 충전량에 따라 제1 액정 축전기(Clca) 보다 낮은 값으로 충전된다. 즉 제1 및 제2 부화소 전극 전압(Vpa, Vpb)이 일정 수준만큼 올라가며, 제2 부화소 전극 전압(Vpb)은 제1 부화소 전극 전압(Vpa)보다 낮다.
그런 후 게이트 신호(gi)가 게이트 오프 전압(Voff)으로 바뀐 후에 제1 및 제2 액정 축전기(Clca, Clcb)는 충전 전압을 유지하며, 제1 및 제2 유지 축전기(Csta, Cstb) 각각은 제1 및 제2 액정 축전기(Clca, Clcb)의 전압 유지 능력을 강화한다.
이 때 게이트 신호(gi)가 게이트 온 전압(Von)에서 게이트 오프 전압(Voff)로 바뀔 때 게이트선(121)과 화소 전극 사이의 기생 용량 등으로 인하여 제1 및 제2 부화소 전극 전압(Vpa, Vpb) 각각은 일정량 감소한다. 이와 같이 제1 및 제2 부화소 전극 전압(Vpa, Vpb) 각각의 감소량을 제1 킥백 전압(Vkba) 및 제2 킥백 전압(Vkbb)이라 한다. 제1 및 제2 킥백 전압(Vkba, Vkbb)는 다음과 같은 식으로 정의 된다.
Vkba={Cgpa/(Cgpa+Csta+Clca)}×ΔVg
Vkbb={Cgpb/(Cgpb+Cstb+Clcb)}×ΔVg
여기서 Cgpa 및 Cgpb는 각각 제1 및 제2 부화소 전극과 게이트선(121) 사이에 형성되는 기생 용량이며, ΔVg는 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 차이값이다.
만일 제1 캑백 전압(Vkba)과 제2 킥백 전압(Vkbb)이 서로 달라지면, 공통 전압(Vcom)에 대한 제1 및 제2 부화소 전극 전압(Vpa, Vpb)이 서로 달라진다. 일반 적으로 공통 전압(Vcom)의 값은 제1 부화소 전극 전압(Vpa)을 기준으로 정해지므로, 공통 전압(Vcom)에 대한 제2 부화소 전극 전압(Vpb)은 의도한 바와 다르게 되며, 이는 결국 액정 표시 장치의 잔상으로 인식될 수 있다.
따라서 본 발명의 한 실시예에 따른 액정 표시 장치는 제1 및 제2 킥백 전압(Vkba, Vkbb)의 전압을 동일하게 맞추기 위하여, 제1 및 제2 부화소 전극(191a, 191b) 각각에 제1 및 제2 박막 트랜지스터(Qa, Qb)를 연결하여, 제1 및 제2 부화소 전극(191a, 191b) 모두에 킥백 전압의 영향이 미치도록 한다. 또한 제1 및 제2 부화소 (PXa, PXb) 각각의 기생 용량(Cgpa, Cgpb), 액정 축전기(Clca, Clcb) 및 유지 축전기(Csta, Cstb)를 조절하여 제1 및 제2 킥백(Vkba, Vkbb)를 동일하게 조절한다. 기생 용량(Cgpa, Cgpb) 각각은 게이트선(121)과 제1 및 제2 부화소 전극(191a, 191b) 사이의 중첩 면적 또는 거리 등을 조절함으로써 변동시킬 수 있다. 그러면 공통 전압(Vcom)에 대한 제1 및 제2 부화소 전극 전압(Vpa, Vpb) 각각을 표시하고자 하는 휘도에 정확히 대응하도록 할 수 있어, 잔상의 발생을 방지할 수 있다.
한편, 액정 분자가 기울어지는 각도는 전기장의 세기에 따라 달라지는데, 두 액정 축전기(Clca, Clcb)의 전압이 서로 다르므로 액정 분자들이 기울어진 각도가 다르고 이에 따라 두 부화소의 휘도가 다르다. 따라서 두 액정 축전기(Clca, Clcb)의 전압을 적절하게 맞추면 측면에서 바라보는 영상이 정면에서 바라보는 영상에 최대한 가깝게 할 수 있으며, 즉 측면 감마 곡선을 정면 감마 곡선에 최대한 가깝게 할 수 있으며, 이렇게 함으로써 측면 시인성을 향상할 수 있다.
제1 액정 축전기(Clca) 전압(Va)과 제2 액정 축전기(Clcb) 전압(Vb)의 비율 은 결합 축전기(Ccp)의 정전 용량을 변화함으로써 조정할 수 있으며, 결합 축전기(Ccp)의 정전 용량은 제2 부화소 전극(191b) 및 용량 전극(136)과 결합 전극(176)의 중첩 면적과 거리를 조정함으로써 바꿀 수 있다.
이와는 달리, 제2 액정 축전기(Clcb)의 전압(Vb)을 제1 액정 축전기(Clca)의 전압(Va)보다 높일 수도 있는데, 이는 제2 액정 축전기(Clcb)를 공통 전압 등과 같은 소정의 전압으로 사전 충전(precharging)함으로써 가능하다.
액정 분자들이 기울어지는 방향은 전기장 생성 전극(191, 270)의 절개부(71, 72, 73a, 73b)와 화소 전극(191)의 빗변이 전기장을 왜곡하여 만들어내는 수평 성분에 의하여 결정되며, 이러한 전기장의 수평 성분은 절개부(71, 72, 73a, 73b)와 화소 전극(191)의 빗변에 수직이다. 도 4를 참고하면, 하나의 절개부 집합(71, 72, 73a, 73b)은 화소 전극(191)을 각각 두 개의 경사진 주 변(major edge)을 가지는 복수의 부영역(sub-area)으로 나눈다. 각 부영역 위의 액정 분자들은 주 변에 수직인 방향으로 기울어지므로, 기울어지는 방향을 추려보면 대략 네 방향이다. 이와 같이 액정 분자가 기울어지는 방향을 다양하게 하면 액정 표시 장치의 기준 시야각이 커진다.
또한 네 개의 경사 방향에 대하여 빛이 통과할 수 있는 영역의 크기를 동일하게 하면 다양한 시야각에서 균일한 시인성을 얻을 수 있다. 앞서 설명한 것처럼 불투명한 부재들이 상하 대칭으로 배열되어 있으므로 투과 영역의 크기를 조절하기가 쉽다.
액정 분자들의 경사 방향을 결정하기 위한 절개부(71, 72, 73a, 73b)의 모양 과 배치는 바뀔 수 있으며, 적어도 하나의 절개부(71, 72, 73a, 73b)는 돌기(protrusion)(도시하지 않음)나 함몰부(depression)(도시하지 않음)로 대체할 수 있다. 돌기는 유기물 또는 무기물로 만들어질 수 있고 전기장 생성 전극(191, 270)의 위 또는 아래에 배치될 수 있다.
한편, 공통 전극(270)과 차폐 전극(88)에는 동일한 공통 전압이 인가되므로 둘 사이에는 전기장이 거의 없다. 따라서 공통 전극(270)과 차폐 전극(88) 사이에 위치한 액정 분자들은 초기 수직 배향 상태를 그대로 유지하므로 이 부분에 입사된 빛은 투과되지 못하고 차단된다.
1 수평 주기["1H"라고도 쓰며, 수평 동기 신호(Hsync) 및 데이터 인에이블 신호(DE)의 한 주기와 동일함]를 단위로 하여 이러한 과정을 되풀이함으로써, 모든 게이트선(G1-Gn)에 대하여 차례로 게이트 온 전압(Von)을 인가하고 모든 화소(PX)에 데이터 전압을 인가하여 한 프레임(frame)의 영상을 표시한다.
한 프레임이 끝나면 다음 프레임이 시작되고 각 화소(PX)에 인가되는 데이터 전압의 극성이 이전 프레임에서의 극성과 반대가 되도록 데이터 구동부(500)에 인가되는 반전 신호(RVS)의 상태가 제어된다("프레임 반전"). 이때, 한 프레임 내에서도 반전 신호(RVS)의 특성에 따라 한 데이터선을 통하여 흐르는 데이터 전압의 극성이 바뀌거나(보기: 행 반전, 점 반전), 한 화소행에 인가되는 데이터 전압의 극성도 서로 다를 수 있다(보기: 열 반전, 점 반전).
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
본 발명에 따르면 측면 시인성이 우수하면서 잔상의 발생이 없어 표시 품질을높일 수 있다.

Claims (15)

  1. 복수의 게이트선,
    상기 게이트선과 교차하는 복수의 데이터선,
    상기 게이트선 및 상기 데이터선과 연결되어 있으며 제1 및 제2 부화소를 포함하는 한 화소, 그리고
    상기 화소가 포함하는 결합 축전기
    를 포함하고,
    상기 제1 부화소는 제1 액정 축전기, 제1 유지 축전기 및 제1 박막 트랜지스터를 포함하고,
    상기 제2 부화소는 제2 액정 축전기, 제2 유지 축전기 및 제2 박막 트랜지스터를 포함하며,
    상기 제1 및 제2 박막 트랜지스터는 각각 게이트 전극, 소스 전극 및 드레인 전극을 포함하고, 상기 제1 및 제2 박막 트랜지스터 각각의 게이트 전극은 서로 동일한 게이트선에 연결되어 있고, 상기 제1 및 제2 박막 트랜지스터 각각의 소스 전극은 서로 동일한 데이터선에 연결되어 있으며,
    상기 제1 액정 축전기는 제1 부화소 전극 및 공통 전극을 두 단자로 하고,
    상기 제2 액정 축전기는 제2 부화소 전극 및 상기 공통 전극을 두 단자로 하고,
    상기 결합 축전기는 상기 제2 부화소 전극 및 상기 제2 박막 트랜지스터의 드레인 전극을 두 전극으로 하고,
    상기 제2 부화소 전극은 플로팅되어 있는
    액정 표시 장치.
  2. 제1항에서,
    상기 제1 및 제2 박막 트랜지스터 각각의 게이트 전극은 서로 연결되어 있는 액정 표시 장치.
  3. 제1항에서,
    상기 제1 및 제2 박막 트랜지스터 각각의 소스 전극은 서로 연결되어 있는 액정 표시 장치.
  4. 제1항에서,
    상기 제1 박막 트랜지스터의 드레인 전극은 상기 제1 부화소 전극과 연결되어 있는 액정 표시 장치.
  5. 제1항에서,
    상기 제1 및 제2 부화소 전극과 각각 중첩하는 유지 전극을 더 포함하는 액정 표시 장치.
  6. 제5항에서,
    상기 제1 유지 축전기는 상기 제1 부화소 전극 및 상기 유지 전극을 두 전극으로 하며, 상기 제2 유지 축전기는 상기 제2 부화소 전극 및 상기 유지 전극을 두 전극으로 하는 액정 표시 장치.
  7. 제1항에서,
    상기 제1 액정 축전기는 제1 부화소 전극을 포함하고, 상기 제2 액정 축전기는 상기 제1 부화소 전극과 용량성 결합되어 있는 제2 부화소 전극을 포함하는 액정 표시 장치
  8. 제7항에서,
    상기 제1 부화소의 전압과 상기 제2 부화소의 전압은 서로 다른 액정 표시 장치.
  9. 제8항에서,
    상기 제1 부화소의 전압은 상기 제2 부화소의 전압보다 높은 액정 표시 장치.
  10. 제7항에서,
    상기 제1 부화소 전극의 면적과 상기 제2 부화소 전극의 면적은 서로 다른 액정 표시 장치.
  11. 제7항에서,
    상기 제1 및 제2 부화소 전극과 마주하는 공통 전극을 더 포함하고,
    상기 제1 및 제2 액정 축전기는 상기 공통 전극을 한 전극으로 하는 액정 표시 장치.
  12. 서로 분리되어 있는 제1 및 제2 부화소 전극을 포함하는 화소 전극,
    상기 제1 부화소 전극에 연결되어 있는 제1 드레인 전극을 포함하는 제1 박막 트랜지스터,
    상기 제1 및 제2 부화소 전극과 중첩하는 유지 전극,
    상기 제2 부화소 전극과 중첩하여 결합 축전기를 형성하는 결합 전극, 그리고
    상기 결합 전극에 연결되어 있는 제2 드레인 전극을 포함하는 제2 박막 트랜지스터
    를 포함하고,
    상기 제2 부화소 전극은 플로팅되어 있는
    액정 표시 장치.
  13. 제12항에서,
    상기 제1 및 제2 박막 트랜지스터와 연결되어 있는 제1 신호선, 그리고
    상기 제1 및 제2 박막 트랜지스터와 연결되어 있으며 상기 제1 신호선과 교차하는 제2 신호선
    을 더 포함하는 액정 표시 장치.
  14. 제1항에서,
    상기 제2 박막 트랜지스터의 드레인 전극은 상기 제1 및 제2 부화소 전극과 분리되어 있는 액정 표시 장치.
  15. 제12항에서,
    상기 제2 드레인 전극은 상기 제1 및 제2 부화소 전극과 분리되어 있는 액정 표시 장치.
KR1020070019018A 2007-02-26 2007-02-26 액정 표시 장치 KR101369883B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070019018A KR101369883B1 (ko) 2007-02-26 2007-02-26 액정 표시 장치
US12/033,188 US20080204615A1 (en) 2007-02-26 2008-02-19 Liquid crystal display and method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070019018A KR101369883B1 (ko) 2007-02-26 2007-02-26 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20080079015A KR20080079015A (ko) 2008-08-29
KR101369883B1 true KR101369883B1 (ko) 2014-03-25

Family

ID=39715438

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070019018A KR101369883B1 (ko) 2007-02-26 2007-02-26 액정 표시 장치

Country Status (2)

Country Link
US (1) US20080204615A1 (ko)
KR (1) KR101369883B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101240644B1 (ko) * 2005-08-09 2013-03-11 삼성디스플레이 주식회사 박막 트랜지스터 표시판
KR101327887B1 (ko) * 2009-08-20 2013-11-13 엘지디스플레이 주식회사 영상 표시장치의 신호 전송라인 및 그 배선방법
US8558977B2 (en) * 2009-09-11 2013-10-15 Apple Inc. Electronic device display structures with alignment features
TWI395035B (zh) * 2009-11-23 2013-05-01 Au Optronics Corp 畫素陣列
TWI421849B (zh) * 2010-12-30 2014-01-01 Au Optronics Corp 液晶顯示裝置
CN103943057B (zh) * 2014-04-22 2016-04-13 深圳市华星光电技术有限公司 显示面板的驱动电路及其驱动方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040070713A1 (en) 2002-06-28 2004-04-15 Samsung Electronics Co., Ltd. Liquid crystal display and thin film transistor array panel therefor
US20050036091A1 (en) 2003-08-13 2005-02-17 Song Jang-Kun Liquid crystal display and panel therefor
US20050179631A1 (en) 2003-12-30 2005-08-18 Samsung Electronics Co., Ltd. Liquid crystal display

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4538915B2 (ja) * 2000-07-24 2010-09-08 セイコーエプソン株式会社 電気光学装置の駆動方法
JP2003108098A (ja) * 2001-09-29 2003-04-11 Toshiba Corp 平面表示装置
KR100961941B1 (ko) * 2003-01-03 2010-06-08 삼성전자주식회사 다중 도메인 액정 표시 장치용 박막 트랜지스터 표시판
US7453086B2 (en) * 2005-01-14 2008-11-18 Samsung Electronics Co., Ltd. Thin film transistor panel
KR101133760B1 (ko) * 2005-01-17 2012-04-09 삼성전자주식회사 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
KR100687041B1 (ko) * 2005-01-18 2007-02-27 삼성전자주식회사 소스 구동 장치, 이를 포함한 디스플레이 장치 및 소스구동 방법
US8049699B2 (en) * 2005-02-07 2011-11-01 Samsung Electronics Co., Ltd. Liquid crystal display apparatus having storage electrodes overlapping only some sub-pixels
KR101188601B1 (ko) * 2005-04-13 2012-10-08 삼성디스플레이 주식회사 액정 표시 장치
KR101219039B1 (ko) * 2005-06-14 2013-01-07 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
KR101152123B1 (ko) * 2005-07-18 2012-06-15 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
TWI340286B (en) * 2006-10-12 2011-04-11 Chunghwa Picture Tubes Ltd Pixel structure

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040070713A1 (en) 2002-06-28 2004-04-15 Samsung Electronics Co., Ltd. Liquid crystal display and thin film transistor array panel therefor
US20050036091A1 (en) 2003-08-13 2005-02-17 Song Jang-Kun Liquid crystal display and panel therefor
US20050179631A1 (en) 2003-12-30 2005-08-18 Samsung Electronics Co., Ltd. Liquid crystal display

Also Published As

Publication number Publication date
KR20080079015A (ko) 2008-08-29
US20080204615A1 (en) 2008-08-28

Similar Documents

Publication Publication Date Title
KR101497494B1 (ko) 액정 표시 장치 및 그의 구동 방법
US8194201B2 (en) Display panel and liquid crystal display including the same
KR101595817B1 (ko) 액정 표시 장치
KR101046929B1 (ko) 액정 표시 장치
KR101383706B1 (ko) 액정 표시 장치 및 그의 구동 방법
RU2510065C2 (ru) Жидкокристаллическое устройство отображения
KR102291464B1 (ko) 액정 표시 장치
KR101479999B1 (ko) 표시 장치
KR101592014B1 (ko) 액정 표시 장치
US10062345B2 (en) Curved liquid crystal display and manufacturing method thereof
US9500898B2 (en) Liquid crystal display
US20100045884A1 (en) Liquid Crystal Display
KR101582947B1 (ko) 액정 표시 장치
KR20090001226A (ko) 표시 장치 및 그의 구동 방법
KR101369883B1 (ko) 액정 표시 장치
KR20160096266A (ko) 액정 표시 장치
KR20040043964A (ko) 액정 표시 장치의 구동 장치 및 그 방법
KR102164311B1 (ko) 액정 표시 장치
JP2008033326A (ja) 液晶表示装置
KR20120008381A (ko) 액정 표시 장치
KR101112561B1 (ko) 액정 표시 장치
KR20070016412A (ko) 액정 표시 장치
KR20070055060A (ko) 액정 표시 장치 및 그 구동 방법
KR20120044777A (ko) 액정 표시 장치
KR20070121112A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180201

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190129

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20200203

Year of fee payment: 7