KR101223722B1 - 유기 발광 표시 장치 - Google Patents

유기 발광 표시 장치 Download PDF

Info

Publication number
KR101223722B1
KR101223722B1 KR1020100030503A KR20100030503A KR101223722B1 KR 101223722 B1 KR101223722 B1 KR 101223722B1 KR 1020100030503 A KR1020100030503 A KR 1020100030503A KR 20100030503 A KR20100030503 A KR 20100030503A KR 101223722 B1 KR101223722 B1 KR 101223722B1
Authority
KR
South Korea
Prior art keywords
pixel
area
thin film
conductive lines
electrode
Prior art date
Application number
KR1020100030503A
Other languages
English (en)
Other versions
KR20110111104A (ko
Inventor
윤석규
하재흥
이종혁
송영우
황규환
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020100030503A priority Critical patent/KR101223722B1/ko
Priority to US13/064,584 priority patent/US8835926B2/en
Publication of KR20110111104A publication Critical patent/KR20110111104A/ko
Application granted granted Critical
Publication of KR101223722B1 publication Critical patent/KR101223722B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/85Arrangements for extracting light from the devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/302Details of OLEDs of OLED structures
    • H10K2102/3023Direction of light emission
    • H10K2102/3031Two-side emission, e.g. transparent OLEDs [TOLED]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 투과 영역에서의 투과율을 향상시키고, 투과하는 빛의 산란을 억제하여 투과 이미지의 왜곡 현상이 방지하기 위한 것으로, 투과 영역과 상기 투과 영역을 사이에 두고 서로 이격된 복수의 화소 영역들이 구획된 기판과, 상기 기판의 제1면 상에 형성되고 상기 각 화소 영역 내에 위치하는 복수의 박막 트랜지스터와, 상기 각 박막 트랜지스터와 전기적으로 연결되고 상기 투과 영역을 가로지르도록 배치되며 투명 도전체로 구비된 복수의 제1 도전 라인들과, 상기 각 박막 트랜지스터와 전기적으로 연결되고 상기 투과 영역을 가로지르도록 배치된 복수의 제2 도전 라인들과, 상기 복수의 박막 트랜지스터 및 제1 및 제2 도전 라인들을 덮는 패시베이션막과, 상기 패시베이션막 상에 상기 각 박막 트랜지스터와 전기적으로 연결되도록 형성되고, 상기 각 화소 영역 내에 위치하며, 상기 각 박막 트랜지스터를 가릴 수 있도록 상기 각 박막 트랜지스터와 중첩되도록 배치된 복수의 화소 전극과, 상기 복수의 화소 전극과 대향되고 광투과가 가능하도록 형성되며, 상기 투과 영역 및 화소 영역들에 걸쳐 위치하는 대향 전극과, 상기 화소 전극과 대향 전극의 사이에 개재되어 발광하는 유기 발광층을 포함하는 유기 발광 표시장치에 관한 것이다.

Description

유기 발광 표시 장치{Organic light emitting display device}
본 발명은 유기 발광 표시 장치에 관한 것으로, 보다 상세하게는 투명한 유기 발광 표시장치에 관한 것이다.
유기 발광 표시 장치는 시야각, 콘트라스트(contrast), 응답속도, 소비전력 등의 측면에서 특성이 우수하기 때문에 MP3 플레이어나 휴대폰 등과 같은 개인용 휴대기기에서 텔레비젼(TV)에 이르기까지 응용 범위가 확대되고 있다.
이러한 유기 발광 표시 장치는 자발광 특성을 가지며, 액정 표시 장치와 달리 별도의 광원을 필요로 하지 않으므로 두께와 무게를 줄일 수 있다.
또한, 유기 발광 표시 장치는 장치 내부의 박막 트랜지스터의 활성층을 투명한 산화물 반도체로 만들어 줌으로써, 투명 표시 장치로 형성할 수 있다.
그런데, 이러한 투명 표시 장치에서는, 스위치 오프 상태일 때 반대편에 위치한 사물 또는 이미지가 유기 발광 소자 뿐만 아니라 박막 트랜지스터 및 여러 배선 등의 패턴 및 이들 사이의 공간을 투과해 사용자에게 전달되는 데, 비록 투명 표시 장치라 하더라도 전술한 유기 발광 소자, 박막 트랜지스터 및 배선들 자체의 투과율이 그리 높지 않고, 이들 사이 공간도 매우 적어 전체 디스플레이의 투과율은 높지 못하다.
또한, 전술한 패턴들, 즉, 유기 발광 소자, 박막 트랜지스터 및 배선들의 패턴들에 의해 사용자는 왜곡된 이미지를 전달받게 될 수 있다. 이는 상기 패턴들 사이의 간격이 수백 nm 수준이기 때문에, 가시광 파장과 동일 수준이 되어 투과된 빛의 산란을 야기하게 되기 때문이다.
특히, 상기 도전 패턴들에 의해 이미지 왜곡이 발생될 뿐만 아니라, 이로 인해 전체 투과율까지도 떨어뜨리는 결과를 초래하게 된다.
본 발명은, 투과 영역에서의 투과율을 향상시켜 투명하도록 할 수 있는 유기 발광 표시 장치를 제공하는 데에 목적이 있다.
본 발명의 다른 목적은 투과하는 빛의 산란을 억제하여 투과 이미지의 왜곡 현상이 방지된 투명한 유기 발광 표시 장치를 제공하는 것이다.
상기와 같은 목적을 달성하기 위하여, 본 발명은, 투과 영역과 상기 투과 영역을 사이에 두고 서로 이격된 복수의 화소 영역들이 구획된 기판과, 상기 기판의 제1면 상에 형성되고 상기 각 화소 영역 내에 위치하는 복수의 박막 트랜지스터와, 상기 각 박막 트랜지스터와 전기적으로 연결되고 상기 투과 영역을 가로지르도록 배치되며 투명 도전체로 구비된 복수의 제1 도전 라인들과, 상기 각 박막 트랜지스터와 전기적으로 연결되고 상기 투과 영역을 가로지르도록 배치된 복수의 제2 도전 라인들과, 상기 복수의 박막 트랜지스터 및 제1 및 제2 도전 라인들을 덮는 패시베이션막과, 상기 패시베이션막 상에 상기 각 박막 트랜지스터와 전기적으로 연결되도록 형성되고, 상기 각 화소 영역 내에 위치하며, 상기 각 박막 트랜지스터를 가릴 수 있도록 상기 각 박막 트랜지스터와 중첩되도록 배치된 복수의 화소 전극과, 상기 복수의 화소 전극과 대향되고 광투과가 가능하도록 형성되며, 상기 투과 영역 및 화소 영역들에 걸쳐 위치하는 대향 전극과, 상기 화소 전극과 대향 전극의 사이에 개재되어 발광하는 유기 발광층을 포함하는 유기 발광 표시장치를 제공한다.
본 발명의 다른 특징에 따르면, 상기 화소 전극의 면적은 상기 화소 영역들 중 하나의 면적과 동일할 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 제1도전 라인 및 제2도전 라인들 중 적어도 하나는 상기 각 화소 전극과 중첩되도록 배열될 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 투과 영역의 면적은 상기 화소 영역들과 상기 투과 영역의 면적의 합에 대해 5% 내지 90%의 범위 내일 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 패시베이션막은 투명한 물질로 구비될 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 제2도전 라인들은 투명 도전체로 구비될 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 제2도전 라인들은 불투명한 도전체로 구비될 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 제1도전 라인들의 너비가 상기 제2도전 라인들의 너비보다 넓을 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 화소 전극은 반사 전극일 수 있다.
본 발명은 또한 전술한 목적을 달성하기 위하여, 투과 영역과 상기 투과 영역을 사이에 두고 서로 이격된 복수의 화소 영역들이 구획된 기판과, 상기 기판의 제1면 상에 형성되고 각각 적어도 하나의 박막 트랜지스터를 포함하며, 상기 각 화소 영역 내에 위치하는 복수의 화소 회로부와, 상기 각 화소 회로부와 전기적으로 연결되고 상기 투과 영역을 가로지르도록 배치되며 투명 도전체로 구비된 복수의 제1 도전 라인들과, 상기 각 화소 회로부와 전기적으로 연결되고 상기 투과 영역을 가로지르도록 배치된 복수의 제2 도전 라인들과, 상기 화소 회로부들 및 제1 및 제2도전라인들을 덮고, 상기 투과 영역 및 화소 영역들 모두에 형성되는 제1절연막과, 상기 제1절연막 상에 상기 각 화소 회로부와 전기적으로 연결되도록 형성되고 상기 각 화소 회로부를 가릴 수 있도록 상기 각 화소 회로부와 중첩되도록 배치된 복수의 화소 전극과, 상기 복수의 화소 전극들과 대향되고 광투과가 가능하도록 형성되며, 상기 투과 영역 및 화소 영역들에 걸쳐 위치하는 대향 전극과, 상기 화소 전극과 대향 전극의 사이에 개재되어 발광하는 유기 발광층을 포함하는 유기 발광 표시장치를 제공한다.
본 발명의 다른 특징에 따르면, 상기 화소 전극은 상기 각 화소 영역에 형성될 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 제1도전 라인 및 제2도전 라인들 중 적어도 하나는 상기 각 화소 영역을 지나도록 배열될 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 투과 영역의 면적은 상기 화소 영역들과 상기 투과 영역의 면적의 합에 대해 5% 내지 90%의 범위 내일 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 제1절연막은 투명한 물질로 구비될 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 제2도전 라인들은 투명 도전체로 구비될 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 제2도전 라인들은 불투명한 도전체로 구비될 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 제1도전 라인들의 너비가 상기 제2도전 라인들의 너비보다 넓을 수 있다.
본 발명의 또 다른 특징에 따르면, 상기 화소 전극은 반사 전극일 수 있다.
상기한 바와 같은 본 발명에 따르면, 외광에 대한 투과율을 높여 투명한 유기 발광 표시장치를 구현할 수 있다.
또한, 투과하는 빛의 산란을 억제하여 투과 이미지의 왜곡 현상이 방지된 투명한 유기 발광 표시 장치를 얻을 수 있다.
도 1은 본 발명의 바람직한 일 실시예에 따른 유기 발광 표시장치를 도시한 단면도,
도 2는 도 1의 일 실시예를 보다 상세히 도시한 단면도,
도 3은 도 1의 다른 일 실시예를 보다 상세히 도시한 단면도,
도 4는 도 2 또는 도 3의 유기 발광부의 일 예를 개략적으로 도시한 개략도,
도 5는 도 4의 화소 회로부의 일 예를 포함한 유기 발광부를 도시한 개략도,
도 6은 도 5의 유기 발광부의 일 예를 보다 구체적으로 도시한 평면도,
도 7은 도 5의 유기 발광부의 일 예를 보다 구체적으로 도시한 단면도,
도 8은 본 발명의 유기 발광부의 다른 일 예를 보다 구체적으로 도시한 평면도,
도 9는 본 발명의 유기 발광부의 또 다른 일 예를 보다 구체적으로 도시한 평면도,
도 10은 본 발명의 유기 발광부의 또 다른 일 예를 보다 구체적으로 도시한 평면도.
이하, 첨부된 도면을 참조로 본 발명의 바람직한 실시예들에 대하여 보다 상세히 설명한다.
도 1은 본 발명의 바람직한 일 실시예에 따른 유기 발광 표시장치를 도시한 단면도이다.
도 1을 참조하면, 본 발명의 바람직한 일 실시예에 따른 유기 발광 표시장치는 기판(1)의 제1면(11)에 디스플레이부(2)가 구비된다.
이러한 유기 발광 표시장치에서 외광은 기판(1) 및 디스플레이부(2)를 투과하여 입사된다.
그리고 디스플레이부(2)는 후술하는 바와 같이 외광이 투과 가능하도록 구비된 것으로, 도 1에서 볼 때, 화상이 구현되는 측에 위치한 사용자가 기판(1) 하부 외측의 이미지를 관찰 가능하도록 구비된다.
도 2는 도 1의 유기 발광 표시장치를 보다 구체적으로 나타낸 일 실시예로서, 상기 디스플레이부(2)는 기판(1)의 제1면(11)에 형성된 유기 발광부(21)와 이 유기 발광부(21)를 밀봉하는 밀봉기판(23)을 포함한다.
상기 밀봉기판(23)은 투명한 부재로 형성되어 유기 발광부(21)로부터의 화상이 구현될 수 있도록 하고, 유기 발광부(21)로 외기 및 수분이 침투하는 것을 차단한다.
상기 기판(1)과 상기 밀봉기판(23)은 그 가장자리가 밀봉재(24)에 의해 결합되어 상기 기판(1)과 밀봉기판(23)의 사이 공간(25)이 밀봉된다. 후술하는 바와 같이, 상기 공간(25)에는 흡습제나 충진재 등이 위치할 수 있다.
상기 밀봉기판(23) 대신에 도 3에서 볼 수 있듯이 박막 밀봉필름(26)을 유기 발광부(21) 상에 형성함으로써 유기 발광부(21)를 외기로부터 보호할 수 있다. 상기 밀봉필름(26)은 실리콘옥사이드 또는 실리콘나이트라이드와 같은 무기물로 이루어진 막과 에폭시, 폴리이미드와 같은 유기물로 이루어진 막이 교대로 성막된 구조를 취할 수 있는 데, 반드시 이에 한정되는 것은 아니며, 투명한 박막 상의 밀봉구조이면 어떠한 것이든 적용 가능하다.
도 4는 도 2 또는 도 3의 유기 발광부(21)의 개략적인 구성을 나타내는 개략도이고, 도 5는 도 4의 화소 회로부(PC)의 보다 구체적인 일 예를 도시한 개략도이다. 도 2 내지 도 5에서 볼 때, 본 발명의 바람직한 일 실시예에 따르면, 상기 유기 발광부(21)는 외광이 투과되도록 구비된 투과 영역(TA)과, 이 투과 영역(TA)을 사이에 두고 서로 이격된 복수의 화소 영역들(PA)로 구획된 기판(1) 상에 형성된 것이다.
도 4에서 볼 수 있듯이, 각 화소 영역(PA) 내에는 화소 회로부(PC)가 구비되어 있으며, 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)과 같은 복수의 도전 라인이 이 화소 회로부(PC)에 전기적으로 연결된다. 도면에 도시하지는 않았지만 상기 화소 회로부(PC)의 구성에 따라 상기 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V) 외에도 더 다양한 도전 라인들이 구비되어 있을 수 있다.
도 5에서 볼 수 있듯이, 상기 화소 회로부(PC)는, 스캔 라인(S)과 데이터 라인(D)에 연결된 제1박막 트랜지스터(TR1)와, 제1박막 트랜지스터(TR1)와 구동 전원 라인(V)에 연결된 제2박막 트랜지스터(TR2)와, 제1박막 트랜지스터(TR1)와 제2박막 트랜지스터(TR2)에 연결된 커패시터(Cst)를 포함한다. 이 때, 제1박막 트랜지스터(TR1)는 스위칭 트랜지스터가 되고, 제2박막 트랜지스터(TR2)는 구동 트랜지스터가 된다. 상기 제2박막 트랜지스터(TR2)는 화소 전극(221)과 전기적으로 연결되어 있다. 도 5에서 제1박막 트랜지스터(TR1)와 제2박막 트랜지스터(TR2)는 P형으로 도시되어 있으나, 반드시 이에 한정되는 것은 아니며 적어도 하나가 N형으로 형성될 수도 있다. 상기와 같은 박막 트랜지스터 및 커패시터의 개수는 반드시 도시된 실시예에 한정되는 것은 아니며, 화소 회로부(PC)에 따라 2 이상의 박막 트랜지스터, 1 이상의 커패시터가 조합될 수 있다.
본 발명의 바람직한 일 실시예에 따르면, 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)들 중 적어도 하나는 상기 화소 영역(PA)을 가로지르도록 배치되는 것이 바람직하며, 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)들 모두가 상기 화소 영역(PA)을 가로지르도록 배치되는 것이 더욱 바람직하다.
상기 각 화소 영역(PA)은 각 서브픽셀에서 발광이 이뤄지는 영역이 되는 데, 이렇게 발광이 이뤄지는 영역 내에 화소 회로부(PC)가 위치하고 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)을 포함하는 도전 라인들이 가로지르기 때문에 사용자는 투과 영역(TA)을 통해 외부를 볼 수 있게 된다. 이 투과 영역(TA)에는 후술하는 바와 같이 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)들 각각의 일부가 지나가기 때문에 투과율을 저해하는 가장 큰 요소 중 하나인 도전 패턴의 면적이 최소화된다. 따라서 투과 영역(TA)의 투과율은 더욱 높아지게 된다. 이처럼 본 발명은 화상이 구현되는 영역을 화소 영역(PA)과 투과 영역(TA)으로 나누고, 디스플레이 전체 투과율을 떨어뜨리는 요소 중 하나인 도전 패턴들의 대부분을 화소 영역(PA)으로 배치함으로써 투과 영역(TA)의 투과율을 높여, 화상이 구현되는 영역 전체의 투과율을 종래의 투명 표시장치 대비 향상시킬 수 있게 된다.
본 발명은 또한 전술한 화소 영역(PA)과 투과 영역(TA)의 분리에 따라 투과 영역(TA)을 통해 외부를 관찰할 때에, 외부광이 화소 회로부(PC) 내의 소자들의 패턴과 관련하여 산란함에 따라 발생되는 외부 이미지 왜곡 현상을 방지할 수 있다.
비록 화소 영역(PA)과 화소 영역(PA) 사이의 투과 영역(TA)에도 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)을 포함하는 도전 라인들이 가로지르도록 배치되어 있기는 하나, 이 도전 라인들은 매우 얇게 형성되기 때문에, 이는 사용자의 세밀한 관찰에 의해서만 발견될 뿐, 유기 발광부(21)의 전체 투과도에는 영향을 미치지 않게 되며, 특히 투명 디스플레이를 구현하는 데에는 전혀 문제가 없다. 또 사용자가 상기 화소 영역(PA)에 가리워진 영역만큼 외부 이미지를 볼 수 없다 하더라도 디스플레이 영역 전체를 놓고 봤을 때에, 상기 화소 영역(PA)은 마치 투명 글라스의 표면에 복수의 점들이 규칙적으로 배열되어 있는 것과 같은 것이므로, 사용자가 외부 이미지를 관찰하는 데에는 큰 무리가 없게 된다.
이러한 화소 영역(PA)과 투과 영역(TA)의 전체 면적 대비 투과 영역(TA)의 면적의 비율이 5% 내지 90% 범위에 속하도록 화소 영역(PA)과 투과 영역(TA)이 형성된다.
화소 영역(PA)과 투과 영역(TA)의 전체 면적 대비 투과 영역(TA)의 면적의 비율이 5% 보다 작으면, 도 1에서 디스플레이부(2)가 스위치 오프 상태일 때 디스플레이부(2)를 투과할 수 있는 빛이 적어 사용자가 반대 측에 위치한 사물 또는 이미지를 보기 어렵다. 즉, 디스플레이부(2)가 투명하다고 할 수 없게 된다. 투과 영역(TA)의 면적이 화소 영역(PA)과 투과 영역(TA)의 전체 면적 대비 5% 정도라 하더라도 화소 영역(PA)이 전체 투과 영역(TA)에 대하여 아일랜드 형태로 존재하는 것이고, 화소 영역(PA) 내에 가능한 한 모든 도전 패턴들이 배치되어 있어 태양광의 산란도를 최저화시키므로, 사용자는 투명 디스플레이로서 인식이 가능하게 된다. 그리고, 후술하는 바와 같이 화소 회로부(PC)에 구비되는 박막 트랜지스터를 산화물 반도체와 같이 투명 박막 트랜지스터로 형성하고, 유기 발광 소자도 투명 소자로 형성할 경우에는 더욱 투명 디스플레이로서의 인식이 커질 수 있다.
화소 영역(PA)과 투과 영역(TA)의 전체 면적 대비 투과 영역(TA)의 면적의 비율이 90% 보다 크면 디스플레이부(2)의 화소 집적도가 지나치게 낮아져 화소 영역(PA)에서의 발광을 통해 안정적인 화상을 구현하기 어렵다. 즉, 화소 영역(PA)의 면적이 작아질수록, 화상을 구현하기 위해서는 후술하는 유기 발광층(223)에서 발광하는 빛의 휘도가 높아져야 한다. 이와 같이, 유기 발광 소자를 고휘도 상태로 작동시키면 수명이 급격히 저하되는 문제점이 생긴다. 또한, 하나의 화소 영역(PA)의 크기를 적정한 크기로 유지하면서 투과 영역(TA)의 면적 비율을 90%보다 크게 하면, 화소 영역(PA)의 수가 줄어 해상도가 저하되는 문제점이 생긴다.
상기 화소 영역(PA)과 투과 영역(TA)의 전체 면적 대비 투과 영역(TA)의 면적의 비율은 20% 내지 70%의 범위에 속하도록 하는 것이 바람직하다.
20% 미만에서는 투과 영역(TA)에 비해 상기 화소 영역(PA)의 면적이 지나치게 크므로, 사용자가 투과 영역(TA)을 통해 외부 이미지를 관찰하는 데에 한계가 있다. 70%를 초과할 경우 화소 영역(PA) 내에 배치할 화소 회로부(PC) 설계에 많은 제약이 따르게 된다.
상기 화소 영역(PA)에는 화소 회로부(PC)와 전기적으로 연결된 화소 전극(221)이 구비되며, 상기 화소 회로부(PC)는 상기 화소 전극(221)에 가리워지도록 상기 화소 전극(221)과 중첩된다. 그리고, 전술한 스캔 라인(S), 데이터 라인(D) 및 구동전원 라인(V)을 포함하는 도전 라인들도 모두 이 화소 전극(221)을 지나가도록 배치된다. 본 발명의 바람직한 일 실시예에 따르면, 상기 화소 전극(221)은 화소 영역(PA)의 면적과 동일하거나 이보다 약간 정도 작도록 하는 것이 바람직하다. 따라서, 도 6에서 볼 수 있듯이, 사용자가 볼 때 화소 전극(221)에 의해 전술한 화소 회로부(PC)가 가리워진 상태가 되며, 도전 라인들의 상당 부분도 가리워진 상태가 된다. 이에 따라 사용자는 투과 영역(TA)을 통해서는 도전 라인들의 일부만을 볼 수 있어 전술한 바와 같이 디스플레이 전체 투과율이 향상될 수 있게 되며, 투과 영역(TA)을 통해 외부 이미지를 잘 볼 수 있게 된다.
도 7은 상기 유기 발광부(21)를 보다 상세히 설명하기 위한 일 실시예를 도시한 단면도로서, 도 5에 나타낸 화소 회로부(PC)를 구현한 것이다.
도 7에 따른 본 발명의 바람직한 일 실시예에 따르면, 상기 기판(1) 의 제1면(11) 상에 버퍼막(211)이 형성되고, 이 버퍼막(211) 상에 제1박막 트랜지스터(TR1), 커패시터(Cst) 및 제2박막 트랜지스터(TR2)가 형성된다.
먼저, 상기 버퍼막(211) 상에는 제1반도체 활성층(212a) 및 제2반도체 활성층(212b)이 형성된다.
상기 버퍼막(211)은 불순 원소의 침투를 방지하며 표면을 평탄화하는 역할을 하는 것으로, 이러한 역할을 수행할 수 있는 다양한 물질로 형성될 수 있다. 일례로, 상기 버퍼막(211)은 실리콘 옥사이드, 실리콘 나이트라이드, 실리콘 옥시나이트라이드, 알루미늄옥사이드, 알루미늄나이트라이드, 티타늄옥사이드 또는 티타늄나이트라이드 등의 무기물이나, 폴리이미드, 폴리에스테르, 아크릴 등의 유기물 또는 이들의 적층체로 형성될 수 있다. 상기 버퍼막(211)은 필수 구성요소는 아니며, 필요에 따라서는 구비되지 않을 수도 있다.
상기 제1반도체 활성층(212a) 및 제2반도체 활성층(212b)은 다결정 실리콘으로 형성될 수 있는 데, 반드시 이에 한정되는 것은 아니며, 산화물 반도체로 형성될 수 있다. 예를 들면 G-I-Z-O층[(In2O3)a(Ga2O3)b(ZnO)c층](a, b, c는 각각 a≥0, b≥0, c>0의 조건을 만족시키는 실수)일 수 있다. 이렇게 제1반도체 활성층(212a) 및 제2반도체 활성층(212b)을 산화물 반도체로 형성할 경우에는 광투과도가 더욱 높아질 수 있다.
상기 제1반도체 활성층(212a) 및 제2반도체 활성층(212b)을 덮도록 게이트 절연막(213)이 버퍼막(211) 상에 형성되고, 게이트 절연막(213) 상에 제1게이트 전극(214a) 및 제2게이트 전극(214b)이 형성된다.
제1게이트 전극(214a) 및 제2게이트 전극(214b)을 덮도록 게이트 절연막(213) 상에 층간 절연막(215)이 형성되고, 이 층간 절연막(215) 상에 제1소스 전극(216a)과 제1드레인 전극(217a) 및 제2소스 전극(216b)과 제2드레인 전극(217b)이 형성되어 각각 제1반도체 활성층(212a) 및 제2반도체 활성층(212b)과 콘택 홀을 통해 콘택된다.
도 7에서 볼 때, 상기 스캔 라인(S)은 제1게이트 전극(214a) 및 제2게이트 전극(214b)의 형성과 동시에 형성될 수 있다. 그리고, 데이터 라인(D)은 제1소스 전극(216a)과 동시에 제1소스 전극(216a)과 연결되도록 형성되며, 구동전원 라인(V)은 제2소스 전극(216b)과 동시에 제2소스 전극(216b)과 연결되도록 형성된다.
커패시터(Cst)는 제1게이트 전극(214a) 및 제2게이트 전극(214b)의 형성과 동시에 하부 전극(220a)이, 제1드레인 전극(217a)과 동시에 상부 전극(220b)이 형성된다.
상기와 같은 제1박막 트랜지스터(TR1), 커패시터(Cst) 및 제2박막 트랜지스터(TR2)의 구조는 반드시 이에 한정되는 것은 아니며, 다양한 형태의 박막 트랜지스터 및 커패시터의 구조가 적용 가능함은 물론이다. 예컨대, 상기 제1박막 트랜지스터(TR1) 및 제2박막 트랜지스터(TR2)는 탑 게이트 구조로 형성된 것이나, 제1게이트 전극(214a) 및 제2게이트 전극(214b)이 각각 제1반도체 활성층(212a) 및 제2반도체 활성층(212b) 하부에 배치된 바텀 게이트 구조로 형성될 수도 있다. 물론 이 밖에도 적용 가능한 모든 박막 트랜지스터의 구조가 적용될 수 있음은 물론이다.
이러한 제1박막 트랜지스터(TR1), 커패시터(Cst) 및 제2박막 트랜지스터(TR2)를 덮도록 패시베이션막(218)이 형성된다. 상기 패시베이션막(218)은 상면이 평탄화된 단일 또는 복수층의 절연막이 될 수 있다. 이 패시베이션막(218)은 무기물 및/또는 유기물로 형성될 수 있다.
상기 패시베이션막(218) 상에는 도 7에서 볼 수 있듯이, 제1박막 트랜지스터(TR1), 커패시터(Cst) 및 제2박막 트랜지스터(TR2)를 가리도록 화소 전극(221)이 형성되고, 이 화소 전극(221)은 패시베이션막(218)에 형성된 비아 홀에 의해 제2박막 트랜지스터(TR2)의 드레인 전극(217b)에 연결된다. 상기 각 화소 전극(221)은 도 6에서 볼 수 있듯이 각 화소마다 서로 독립된 아일랜드 형태로 형성된다.
상기 패시베이션막(218) 상에는 상기 화소 전극(221)의 가장자리를 덮도록 화소 정의막(219)이 형성되며, 화소 전극(221) 상에는 유기 발광층(223)과 대향 전극(222)이 순차로 적층된다. 상기 대향 전극(222)은 전체 화소 영역(PA)들과 투과 영역(TA)에 걸쳐 형성된다.
상기 유기 발광층(223)은 저분자 또는 고분자 유기막이 사용될 수 있다. 저분자 유기막을 사용할 경우, 홀 주입층(HIL: Hole Injection Layer), 홀 수송층(HTL: Hole Transport Layer), 발광층(EML: Emission Layer), 전자 수송층(ETL: Electron Transport Layer), 전자 주입층(EIL: Electron Injection Layer) 등이 단일 혹은 복합의 구조로 적층되어 형성될 수 있으며, 사용 가능한 유기 재료도 구리 프탈로시아닌(CuPc: copper phthalocyanine), N,N-디(나프탈렌-1-일)-N,N'-디페닐-벤지딘 (N,N'-Di(naphthalene-1-yl)-N,N'-diphenyl-benzidine: NPB) , 트리스-8-하이드록시퀴놀린 알루미늄(tris-8-hydroxyquinoline aluminum)(Alq3) 등을 비롯해 다양하게 적용 가능하다. 이들 저분자 유기막은 진공증착의 방법으로 형성될 수 있다. 이 때, 홀 주입층, 홀 수송층, 전자 수송층, 및 전자 주입층 등은 공통층으로서, 적, 녹, 청색의 픽셀에 공통으로 적용될 수 있다. 따라서, 도 7과는 달리, 이들 공통층들은 대향전극(222)과 같이, 전체 화소 영역(PA)들 및 투과 영역(TA)을 덮도록 형성될 수 있다.
상기 화소 전극(221)은 애노우드 전극의 기능을 하고, 상기 대향 전극(222)은 캐소오드 전극의 기능을 할 수 있는 데, 물론, 이들 화소 전극(221)과 대향 전극(222)의 극성은 서로 반대로 되어도 무방하다.
상기 화소 전극(221)은 각 화소마다 화소영역(PA)에 대응되는 크기로 형성된다. 실제 화소 정의막(219)에 의해 가리워지는 영역을 제외한 영역은 화소 영역(PA)과 일치하거나 이보다 약간 정도 작은 영역이 된다. 그리고 상기 대향 전극(222)은 유기 발광부 전체의 모든 화소들을 덮도록 공통 전극으로 형성된다.
본 발명의 일 실시예에 따르면, 상기 화소 전극(221)은 반사전극이 될 수 있고, 상기 대향 전극(222)은 투명 전극이 될 수 있다. 따라서, 상기 유기 발광부(21)는 대향 전극(222)의 방향으로 화상을 구현하는 전면 발광형(top emission type)이 된다.
이를 위해, 상기 화소 전극(221)은 Ag, Mg, Al, Pt, Pd, Au, Ni, Nd, Ir, Cr, Li, Ca 및 이들의 화합물 등으로 형성된 반사막과, 일함수가 높은 ITO, IZO, ZnO, 또는 In2O3 등으로 구비될 수 있다. 그리고 상기 대향 전극(222)은 일함수가 작은 금속 즉, Ag, Mg, Al, Pt, Pd, Au, Ni, Nd, Ir, Cr, Li, Ca, 또는 이들의 합금 등으로 형성될 수 있다. 상기 대향 전극(222)은 투과율이 높도록 박막으로 형성하는 것이 바람직하다.
이렇게 화소 전극(221)이 반사전극으로 구비될 경우, 그 하부에 배치된 화소 회로부는 화소 전극(221)에 의해 가리워진 상태가 되며, 이에 따라 도 7에서 볼 때, 대향 전극(222)의 상부 외측에서 사용자는 화소 전극(221) 하부의 제1박막 트랜지스터(TR1), 커패시터(Cst) 및 제2박막 트랜지스터(TR2)의 각 패턴과 스캔 라인(S), 데이터 라인(D) 및 구동 전원 라인(V)의 일부를 관찰할 수 없게 된다.
또, 이렇게 화소 전극(221)이 반사전극으로 구비됨에 따라 발광된 광이 관찰자 쪽으로만 발산되므로 관찰자의 반대방향으로 소실되는 광량을 줄일 수 있다. 또, 전술한 바와 같이 화소 전극(221)이 그 하부의 화소 회로의 다양한 패턴을 가리는 역할을 하므로 관찰자가 보다 선명한 투과 이미지를 볼 수 있게 된다.
그러나 본 발명은 반드시 이에 한정되는 것은 아니며, 상기 화소 전극(221)도 투명 전극으로 구비될 수 있다. 이 경우, 전술한 반사막 없이 일함수가 높은 ITO, IZO, ZnO, 또는 In2O3 등으로 구비되면 충분하다. 이렇게 화소 전극(221)이 투명할 경우 사용자가 대향 전극(222)의 상부 외측에서 화소 전극(221) 하부의 제1박막 트랜지스터(TR1), 커패시터(Cst) 및 제2박막 트랜지스터(TR2)의 각 패턴과 스캔 라인(S), 데이터 라인(D) 및 구동 전원 라인(V)의 일부를 볼 수 있게 된다. 그러나 상기 화소 전극(221)이 투명하다 하더라도 빛의 투과율이 100%가 될 수 없으므로, 투과되는 광에 손실이 발생할 것이고, 상기 도전 패턴들도 화소 전극(221)의 영역 내에 배치되는 것이므로, 화소 전극(221)에 의해 외광의 투과율이 더 떨어지게 될 것이므로, 이들 도전 패턴들에 직접 외광이 입사될 때에 비해 외광과의 간섭 효과가 떨어질 수 있다. 따라서, 이들 도전 패턴들에 직접 외광이 입사될 때에 비해 외부 이미지의 왜곡 현상을 줄일 수 있게 된다.
상기 패시베이션막(218), 게이트 절연막(213), 층간 절연막(215) 및 화소 정의막(219)은 투명한 절연막으로 형성하는 것이 바람직하다. 이 때, 상기 기판(1)은 상기 절연막들이 갖는 전체적인 투과율보다 작거나 같은 투과율을 갖는다.
한편, 본 발명에 있어, 도 6에서 볼 때, 데이터 라인(D), 스캔 라인(S) 및 Vdd 라인(V) 등 도전 라인들의 적어도 하나를 투명한 도전체로 형성한다. 상기 투명 도전체로는 ITO, IZO, ZnO, 또는 In2O3 등이 적용 가능하다.
이러한 투명 도전체로 형성하는 도전 라인들은 투과 영역(TA)을 가로지르도록 배치되는 데, 이에 따라 투과 영역(TA)에서의 전체 투과율이 향상됨과 동시에 외광의 간섭에 의한 투과율 저하 및 이미지 왜곡 현상을 줄일 수 있다.
도 6에서 볼 때, 데이터 라인(D), 스캔 라인(S) 및 Vdd 라인(V) 모두가 투명 도전체로 형성될 수도 있고, 그 중 어느 하나만 투명 도전체로 형성하고 나머지는 불투명한 도전체, 즉, Ag, Mg, Al, Pt, Pd, Au, Ni, Nd, Ir, Cr, Li, Ca, 또는 이들의 합금 등의 금속으로 형성할 수도 있다.
도 8은 본 발명의 바람직한 다른 일 실시예에 따른 유기 발광부를 도시한 평면도로서, Vdd 라인(V)이 투명 도전체로 형성되고, 데이터 라인(D) 및 스캔 라인(S)은 불투명한 도전체로 형성한 것이다.
도 8에 도시된 실시예의 경우, 투명한 도전체로 형성한 Vdd 라인(V)의 폭을 불투명한 도전체로 형성한 데이터 라인(D) 및 스캔 라인(S)보다 넓게 함으로써 Vdd 라인(V)의 전압 강하를 줄일 수 있게 된다.
그리고, 폭이 넓게 형성된 Vdd 라인(V)으로 인하여 투과 영역(V)에 복수의 배선들이 다중 슬릿을 형성하는 것을 방지하게 되므로, 다중 슬릿을 통과하는 빛의 회절에 의한 이미지 왜곡을 최소화할 수 있게 된다. 이는 결국 투과율을 향상시키는 결과를 내게 된다.
도 9는 본 발명의 유기 발광부의 바람직한 또 다른 일 실시예를 도시한 것으로, 제1화소전극(221a), 제2화소전극(221b) 및 제3화소전극(221c)에 대응되게 하나의 투과 영역(TA)이 형성되도록 한 것이다. 제1데이터 라인(D1) 내지 제3데이터 라인(D3)은 각각 제1화소전극(221a) 내지 제3화소전극(221c)에 전기적으로 연결된다. 그리고 제1Vdd라인(V1)은 제1화소전극(221a) 및 제2화소전극(221b)에 전기적으로 연결되고, 제2Vdd라인(V2)은 제3화소전극(221c)에 전기적으로 연결된다.
이러한 구조의 경우 세 개, 예컨대 적색(R), 녹색(G) 및 청색(B)의 서브픽셀에 대하여 하나의 큰 투과 영역(TA)을 구비하고 있으므로, 투과율을 더욱 높일 수 있고, 광산란에 의한 이미지 왜곡 효과도 더욱 줄일 수 있다.
이러한 구조에서도 제1데이터 라인(D1) 내지 제3데이터 라인(D3), 스캔 라인(S), 제1Vdd라인(V1) 및 제2Vdd라인(V2) 중 적어도 하나는 투명 도전체로 형성할 수 있고, 이에 따라 이미지 왜곡을 줄이고 투과율 향상을 꾀할 수 있게 된다.
도 10은 본 발명의 유기 발광부의 바람직한 또 다른 일 실시예를 도시한 것으로, 제1Vdd라인(V1) 및 제2Vdd라인(V2)을 투명 도전체로 형성하고, 제1데이터 라인(D1) 내지 제3데이터 라인(D3) 및 스캔 라인(S)을 불투명 도전체로 형성한 것이다. 이 때에도 전술한 도 8에 따른 실시예와 마찬가지로 제1Vdd라인(V1) 및 제2Vdd라인(V2)을 폭 넓게 형성함으로써 투명 도전체로 형성함에 따른 저항 증가를 보완할 수 있다.
본 발명은 첨부된 도면에 도시된 일 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 수 있을 것이다. 따라서 본 발명의 진정한 보호 범위는 첨부된 청구 범위에 의해서만 정해져야 할 것이다.
1: 기판 2: 디스플레이부
11: 제1면 21: 유기 발광부
23: 밀봉 기판 24: 밀봉재
25: 공간 26: 밀봉 필름
211: 버퍼막 212a,b: 제1,2반도체 활성층
213: 게이트 절연막 214a,b: 제1,2게이트 전극
215: 층간 절연막 216a,b: 제1,2소스 전극
217a,b: 제1,2드레인 전극 218: 패시베이션막
219: 화소정의막 220a: 하부 전극
220b: 상부 전극 221: 화소 전극
222: 대향 전극 223: 유기 발광층
PA: 화소 영역 TA: 투과 영역
PC: 화소 회로부 S: 스캔 라인
D: 데이터 라인 V: Vdd 라인
TR1,2: 제1,2박막 트랜지스터 Cst: 커패시터

Claims (18)

  1. 투과 영역과 상기 투과 영역을 사이에 두고 서로 이격된 복수의 화소 영역들이 구획된 기판;
    상기 기판의 제1면 상에 형성되고 상기 각 화소 영역 내에 위치하는 복수의 박막 트랜지스터;
    상기 각 박막 트랜지스터와 전기적으로 연결되고 상기 투과 영역을 가로지르도록 배치되며 투명 도전체로 구비된 복수의 제1 도전 라인들;
    상기 각 박막 트랜지스터와 전기적으로 연결되고 불투명 도전체로 구비된 복수의 제2 도전 라인들;
    상기 복수의 박막 트랜지스터 및 제1 및 제2 도전 라인들을 덮는 패시베이션막;
    상기 패시베이션막 상에 상기 각 박막 트랜지스터와 전기적으로 연결되도록 형성되고, 상기 각 화소 영역 내에 위치하며, 상기 각 박막 트랜지스터를 가릴 수 있도록 상기 각 박막 트랜지스터와 중첩되도록 배치된 복수의 화소 전극;
    상기 복수의 화소 전극과 대향되고 광투과가 가능하도록 형성되며, 상기 투과 영역 및 화소 영역들에 걸쳐 위치하는 대향 전극; 및
    상기 화소 전극과 대향 전극의 사이에 개재되어 발광하는 유기 발광층;을 포함하고,
    상기 제1도전 라인들의 너비가 상기 제2도전 라인들의 너비보다 넓으며, 상기 제1도전 라인들과 상기 제2도전 라인들이 콘택되지 않는 유기 발광 표시장치.
  2. 제1항에 있어서,
    상기 화소 전극의 면적은 상기 화소 영역들 중 하나의 면적과 동일한 것을 특징으로 하는 유기 발광 표시장치.
  3. 제1항에 있어서,
    상기 제1도전 라인 및 제2도전 라인들 중 적어도 하나는 상기 각 화소 전극과 중첩되도록 배열된 것을 특징으로 하는 유기 발광 표시장치.
  4. 제1항에 있어서,
    상기 투과 영역의 면적은 상기 화소 영역들과 상기 투과 영역의 면적의 합에 대해 5% 내지 90%의 범위 내인 것을 특징으로 하는 유기 발광 표시장치.
  5. 제1항에 있어서,
    상기 패시베이션막은 투명한 물질로 구비된 것을 특징으로 하는 유기 발광 표시장치.
  6. 삭제
  7. 삭제
  8. 삭제
  9. 제1항에 있어서,
    상기 화소 전극은 반사 전극인 것을 특징으로 하는 발광 표시장치.
  10. 투과 영역과 상기 투과 영역을 사이에 두고 서로 이격된 복수의 화소 영역들이 구획된 기판;
    상기 기판의 제1면 상에 형성되고 각각 적어도 하나의 박막 트랜지스터를 포함하며, 상기 각 화소 영역 내에 위치하는 복수의 화소 회로부;
    상기 각 화소 회로부와 전기적으로 연결되고 상기 투과 영역을 가로지르도록 배치되며 투명 도전체로 구비된 복수의 제1 도전 라인들;
    상기 각 화소 회로부와 전기적으로 연결되고 불투명 도전체로 구비된 복수의 제2 도전 라인들;
    상기 화소 회로부들 및 제1 및 제2도전라인들을 덮고, 상기 투과 영역 및 화소 영역들 모두에 형성되는 제1절연막;
    상기 제1절연막 상에 상기 각 화소 회로부와 전기적으로 연결되도록 형성되고 상기 각 화소 회로부를 가릴 수 있도록 상기 각 화소 회로부와 중첩되도록 배치된 복수의 화소 전극;
    상기 복수의 화소 전극들과 대향되고 광투과가 가능하도록 형성되며, 상기 투과 영역 및 화소 영역들에 걸쳐 위치하는 대향 전극; 및
    상기 화소 전극과 대향 전극의 사이에 개재되어 발광하는 유기 발광층;을 포함하고,
    상기 제1도전 라인들의 너비가 상기 제2도전 라인들의 너비보다 넓으며, 상기 제1도전 라인들과 상기 제2도전 라인들이 콘택되지 않는 유기 발광 표시장치.
  11. 제10항에 있어서,
    상기 화소 전극은 상기 각 화소 영역에 형성된 것을 특징으로 하는 유기 발광 표시장치.
  12. 제10항에 있어서,
    상기 제1도전 라인 및 제2도전 라인들 중 적어도 하나는 상기 각 화소 영역을 지나도록 배열된 것을 특징으로 하는 유기 발광 표시장치.
  13. 제10항에 있어서,
    상기 투과 영역의 면적은 상기 화소 영역들과 상기 투과 영역의 면적의 합에 대해 5% 내지 90%의 범위 내인 것을 특징으로 하는 유기 발광 표시장치.
  14. 제10항에 있어서,
    상기 제1절연막은 투명한 물질로 구비 된 것을 특징으로 하는 유기 발광 표시장치.
  15. 삭제
  16. 삭제
  17. 삭제
  18. 제10항에 있어서,
    상기 화소 전극은 반사 전극인 것을 특징으로 하는 발광 표시장치.
KR1020100030503A 2010-04-02 2010-04-02 유기 발광 표시 장치 KR101223722B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020100030503A KR101223722B1 (ko) 2010-04-02 2010-04-02 유기 발광 표시 장치
US13/064,584 US8835926B2 (en) 2010-04-02 2011-04-01 Organic light emitting display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100030503A KR101223722B1 (ko) 2010-04-02 2010-04-02 유기 발광 표시 장치

Publications (2)

Publication Number Publication Date
KR20110111104A KR20110111104A (ko) 2011-10-10
KR101223722B1 true KR101223722B1 (ko) 2013-01-17

Family

ID=44708599

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100030503A KR101223722B1 (ko) 2010-04-02 2010-04-02 유기 발광 표시 장치

Country Status (2)

Country Link
US (1) US8835926B2 (ko)
KR (1) KR101223722B1 (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101462539B1 (ko) 2010-12-20 2014-11-18 삼성디스플레이 주식회사 그라펜을 이용한 유기발광표시장치
KR101923173B1 (ko) * 2012-02-14 2018-11-29 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102211965B1 (ko) * 2013-10-18 2021-02-05 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102215092B1 (ko) * 2014-06-05 2021-02-15 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102265753B1 (ko) 2014-06-13 2021-06-17 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102236381B1 (ko) * 2014-07-18 2021-04-06 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
CN104362152B (zh) * 2014-09-16 2017-08-01 京东方科技集团股份有限公司 一种阵列基板的制备方法
KR102295537B1 (ko) * 2014-09-30 2021-08-31 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102327085B1 (ko) 2014-10-20 2021-11-17 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102485689B1 (ko) 2015-02-26 2023-01-09 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
KR102537989B1 (ko) 2015-04-30 2023-05-31 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
KR102411543B1 (ko) 2015-06-29 2022-06-22 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102446339B1 (ko) 2015-09-11 2022-09-23 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20170085157A (ko) * 2016-01-13 2017-07-24 삼성디스플레이 주식회사 유기 발광 표시 장치
FR3053131B1 (fr) * 2016-06-27 2019-08-02 Santo Valvo Dispositif d'un pico-projecteur integre dans appareil mobile
KR102592857B1 (ko) 2016-12-16 2023-10-24 삼성디스플레이 주식회사 표시패널 및 이를 포함하는 표시장치
KR20190107227A (ko) * 2018-03-07 2019-09-19 삼성디스플레이 주식회사 표시 패널 및 그 제조 방법
CN110491906A (zh) * 2019-07-25 2019-11-22 武汉华星光电半导体显示技术有限公司 显示面板、显示装置及其制作方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070059835A (ko) * 2005-12-06 2007-06-12 한국전자통신연구원 유기 발광 소자 및 그 제조방법
JP2008112112A (ja) * 2006-10-31 2008-05-15 Optrex Corp 発光装置
KR20080052153A (ko) * 2006-12-06 2008-06-11 한국전자통신연구원 투명 전자소자용 배선구조물
KR100931584B1 (ko) * 2008-03-21 2009-12-14 한국전자통신연구원 하이브리드 투명 디스플레이 장치

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3520396B2 (ja) * 1997-07-02 2004-04-19 セイコーエプソン株式会社 アクティブマトリクス基板と表示装置
US5976978A (en) * 1997-12-22 1999-11-02 General Electric Company Process for repairing data transmission lines of imagers
JP2001005038A (ja) * 1999-04-26 2001-01-12 Samsung Electronics Co Ltd 表示装置用薄膜トランジスタ基板及びその製造方法
US7288420B1 (en) * 1999-06-04 2007-10-30 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing an electro-optical device
KR100848099B1 (ko) * 2002-05-27 2008-07-24 삼성전자주식회사 액정 표시 장치용 박막 트랜지스터 기판
KR101338992B1 (ko) 2007-04-24 2013-12-09 엘지디스플레이 주식회사 액정표시장치의 터치패드 장치
KR101443625B1 (ko) 2008-01-07 2014-09-23 엘지전자 주식회사 Tft 어레이 기판 및 그 제조 방법 및 디스플레이 장치
US20090213039A1 (en) 2008-02-21 2009-08-27 Toppan Printing Co., Ltd. Display device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070059835A (ko) * 2005-12-06 2007-06-12 한국전자통신연구원 유기 발광 소자 및 그 제조방법
JP2008112112A (ja) * 2006-10-31 2008-05-15 Optrex Corp 発光装置
KR20080052153A (ko) * 2006-12-06 2008-06-11 한국전자통신연구원 투명 전자소자용 배선구조물
KR100931584B1 (ko) * 2008-03-21 2009-12-14 한국전자통신연구원 하이브리드 투명 디스플레이 장치

Also Published As

Publication number Publication date
US20110241014A1 (en) 2011-10-06
US8835926B2 (en) 2014-09-16
KR20110111104A (ko) 2011-10-10

Similar Documents

Publication Publication Date Title
KR101223722B1 (ko) 유기 발광 표시 장치
KR101146984B1 (ko) 유기 발광 표시 장치
KR101084195B1 (ko) 유기 발광 표시 장치
KR101097338B1 (ko) 유기 발광 표시 장치
KR101084189B1 (ko) 유기 발광 표시 장치
KR101156440B1 (ko) 유기 발광 표시 장치
KR101193195B1 (ko) 유기 발광 표시 장치
KR101156435B1 (ko) 유기 발광 표시 장치
KR101084198B1 (ko) 유기 발광 표시 장치
KR101714539B1 (ko) 유기 발광 표시 장치
KR101954981B1 (ko) 유기 발광 표시 장치
KR101923173B1 (ko) 유기 발광 표시 장치
KR101097337B1 (ko) 유기 발광 표시 장치
KR20120019026A (ko) 유기 발광 표시 장치
KR101108164B1 (ko) 유기 발광 표시 장치
KR20120035039A (ko) 유기 발광 표시 장치
KR20110101980A (ko) 유기 발광 표시 장치 및 그 제조방법
KR20120124224A (ko) 유기 발광 표시 장치
KR20120052206A (ko) 유기 발광 표시 장치 및 그 제조방법
KR101918751B1 (ko) 유기 발광 표시 장치
KR101801912B1 (ko) 유기 발광 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
AMND Amendment
N231 Notification of change of applicant
E601 Decision to refuse application
X091 Application refused [patent]
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20151230

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170102

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180102

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190102

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20191223

Year of fee payment: 8