KR101210000B1 - 마이크로프로세서 카드 - Google Patents

마이크로프로세서 카드 Download PDF

Info

Publication number
KR101210000B1
KR101210000B1 KR1020080029366A KR20080029366A KR101210000B1 KR 101210000 B1 KR101210000 B1 KR 101210000B1 KR 1020080029366 A KR1020080029366 A KR 1020080029366A KR 20080029366 A KR20080029366 A KR 20080029366A KR 101210000 B1 KR101210000 B1 KR 101210000B1
Authority
KR
South Korea
Prior art keywords
microprocessor
card
reader
instructions
standard
Prior art date
Application number
KR1020080029366A
Other languages
English (en)
Other versions
KR20080089299A (ko
Inventor
로렌조 스트랑쥬
올리비에 샹리
Original Assignee
오베르뛰르 테크놀로지스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오베르뛰르 테크놀로지스 filed Critical 오베르뛰르 테크놀로지스
Publication of KR20080089299A publication Critical patent/KR20080089299A/ko
Application granted granted Critical
Publication of KR101210000B1 publication Critical patent/KR101210000B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/073Special arrangements for circuits, e.g. for protecting identification code in memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Security & Cryptography (AREA)
  • Software Systems (AREA)
  • Telephone Function (AREA)
  • Credit Cards Or The Like (AREA)
  • Telephonic Communication Services (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

마이크로 프로세서 카드는 제1 마이크로프로세서 및 제2 마이크로프로세서를 포함하고, 제1 마이크로프로세서는 상기 제2 마이크로프로세서에 명령하는 수단을 포함한다.
실시예들에서, 카드는 명령 신호들을 전달하도록 구성된 전기 컨택트들을 포함하고, 이들 전기 컨택트들은 제1 마이크로프로세서에 배타적으로 접속된다.
실시예들에서, 제1 마이크로프로세서는 ISO 7816 표준을 따르는 명령들에 의해 제2 마이크로프로세서에 명령하는 수단을 포함한다.
실시예들에서, 제1 마이크로프로세서는 제2 마이크로프로세서보다 낮은 레벨의 보안성을 이용한다.
ISO 7816 표준, 마이크로프로세서 카드, 마이크로회로, 지불 어플리케이션

Description

마이크로프로세서 카드{MICROPROCESSOR CARD}
본 발명은 마이크로프로세서 카드에 관한 것이다. 본 발명은 특히 ISO 7816 표준을 따르는 마이크로프로세서 카드 및 MMC(MultiMedia Card) 표준을 따르는 마이크로프로세서에 적용된다.
일부 마이크로프로세서 카드는, 예컨대 ROM 또는 EEPROM의 비휘발성 메모리에 저장되는 복수의 어플리케이션을 내장할 수 있다, 즉 이들 마이크로프로세서는 복수의 데이터 처리 어플리케이션의 메모리 실행가능한(또는 해석가능한) 코드를 보유하고, 이들을 실행하도록 구성된다. 일부의 경우, 마이크로프로세서 카드는 높은 보안 요건을 갖는 어플리케이션 및 통상의 보안 요건을 갖는 어플리케이션을 하나에 그리고 동시에 포함할 수 있다.
높은 보안 요건을 갖는 어플리케이션은 일반적으로 지불(payment) 어플리케이션, 예를 들어 홀더(holder)(패스포트, 아이덴티티 카드)를 식별하는 어플리케이션이다. 이들 어플리케이션에 있어서, 클라이언트는 높은 보안 레벨을 요구하며, 이는 예컨대 독립적 공인 기구에 의해 발효되는 공통 기준에 따라, 특별한 시간 소요 및 비용 평가를 필요로 한다. 일부 평가는 마이크로프로세서 카드 디자인에 대 해 1년 이상의 시간 및 수만 유로화의 비용을 소요할 수 있다. 어플리케이션이 진화한다면, 보다 소규모에 대해 아마 추가적 평가가 요구될 것이다.
통상의 보안 요건을 갖는 어플리케이션은, 에컨대 이동 전화기 어플리케이션(예컨대, 휴대 전화기 네트워크 가입자 식별) 및 트랜스포트 어플리케이션(예컨대, 대중 교통 네트워크에의 액세스)을 포함한다. 이들 어플리케이션은 일반적으로 인증을 요구하지 않거나, 또는 전술한 것보다 더 적은 시간 소요 및 비용이 드는 인증을 요구한다.
이들 두 타입의 어플리케이션이 동일한 스마트 카드 마이크로프로세서에 대해 공존한다면, 통상의 보안 요건을 갖는 어플리케이션은, 고비용 및 장기의 지연을 초래하는 높은 보안 요건을 갖는 어플리케이션과 동일한 기준에 따라 평가되고 인증되어야 한다.
마이크로프로세서 카드 판독기는 이러한 목적을 위해, 일반적으로 그 마이크로프로세서 카드의 표면에, 통상적으로 미리정해져 있으며 판독기가 작동하는 동안 변하지 않는 기능이 제공되는 컨택트를 통해 마이크로프로세서 카드를 판독하도록 구성되어 있다. 컨택트의 신규 기능을 구성하기 위하여는, 일반적으로 이들 판독기를 이용하는 대중에 의해, 일반적으로는 (합리적인 비용으로는) 가능하지 않는 판독기의 일렉트로닉스(electronics)를 변경해야 할 필요가 있다.
또한, ISO 7816 표준에 따른 컨택트의 수는 8개로 제한되어 있으며, 이 중 5 개는 ISO 7816 표준을 따르는 프로토콜(c1, c2, c3, c5, c7)에 사용되며, 2개는 고속 USB 프로토콜(예컨대, c4 및 c8)에 사용될 수 있거나, 또는 마이크로프로세서 카드의 진화에 대해 용량을 제한하는, MMC 프로토콜의 경우에는 3개가 사용될 수 있다.
본 발명은 이들 문제점을 해결하는 것을 목적으로 한다.
이를 위해, 본 발명의 일 양태는, 제1 마이크로프로세서를 포함하는 마이크로프로세서 카드로서, 제2 마이크로프로세서를 더 포함하며, 상기 제1 마이크로프로세서는 상기 카드 외부로부터 입력되는 명령을 상기 제2 마이크로프로세서로 송신하고, 상기 제2 마이크로프로세서로부터 입력되는 상기 명령에 대한 응답을 상기 카드의 외부로 송신하는 수단을 포함하는 것을 특징으로 하는 마이크로프로세서 카드를 제공한다.
이로써, 마이크로프로세서 카드 판독기는, 하나의 마이크로프로세서에만 명령이 주어지는 상황에 비교하여 추가적인 컨택트의 이용을 필요로 하지 않고 2개의 마이크로프로세서에 명령을 송신할 수 있다. 또한, 제1 마이크로프로세서 및 제2 마이크로프로세서의 보안은 독립적으로 인증될 수 있다.
특정 양태에 따르면, 제1 마이크로프로세서는 제2 마이크로프로세서로 송신될 마이크로프로세서 명령을 결정하는 제1 어플리케이션 소프트웨어를 실행하도록 구성된다.
특정 양태에 따르면, 본 발명에 따른 카드는 제어 신호를 전달하기 위한 외 부 전기 컨택트를 포함하며, 상기 외부 전기 컨택트는 상기 제1 마이크로프로세서에만 접속된다.
특정 양태에 따르면, 제1 마이크로프로세서는 ISO 7816 표준을 따르는 명령에 의해 상기 제2 마이크로프로세서를 제어하는 수단을 포함한다.
이로써, 판독기는 양 마이크로프로세서 모두에 APDU(Application Protocol Data Unit) 명령을 송신할 수 있다.
특정 양태에 따르면, 본 발명에 따른 카드는, 2개의 마이크로프로세서를 접속하며 상기 2개의 마이크로프로세서 간의 정보를 교환하는 데 이용되는 상기 ISO 7816 표준에 따른 적어도 하나의 입력/출력 라인을 포함한다.
특정 양태에 따르면, 클록 접속부가 상기 2개의 마이크로프로세서를 접속하며, 제1 마이크로프로세서는, ISO 7816 표준을 따르는 방식으로, 제1 마이크로프로세서 내부의 클록 신호에 기초한 클록 신호를 제2 마이크로프로세서에 공급한다.
이로써, 2개의 마이크로프로세서는 예컨대 서로 다른 주파수에서 시간조절되는 서로 다른 클록들로 동작할 수 있다.
특정 양태에 따르면, 제1 마이크로프로세서는 제2 마이크로프로세서에 공급된 상기 클록 신호를 금지하는 수단을 포함한다.
이로써, 제2 마이크로프로세서가 클록 신호의 부재 하에서 대기 모드를 선택하기 위한 수단을 포함하는 경우, 판독기가 전원이 공급된 이동 전화기 등의 이동 객체 내에 존재할 때에 특히 중요할 수 있는, 판독기에 의해 공급되는 전류를 특히 절약하기 위해, 제1 마이크로프로세서는 제2 마이크로프로세서의 전부 또는 일부에 대해 대기 모드에 놓이도록 명령할 수 있다.
특정 양태에 따르면, 제1 마이크로프로세서는, ISO 7816 표준을 따르는 방식으로, 리셋 신호를 제2 마이크로프로세서에 공급하도록 구성된다.
리셋 신호 접속은 ISO 7816 표준의 컨택트 c2에 대응한다.
특정 양태에 따르면, 2개의 마이크로프로세서는 2개의 플러시 전원 컨택트(flush power supply contacts)에 병렬로 접속된다.
ISO 7816 표준에 따르면, "Vcc" 컨택트 c1 및 "GND" 컨택트 c5는 마이크로프로세서 카드에 전원을 공급한다.
이로써, 양 마이크로프로세서 모두에 전원을 공급하는 것은 간단해진다.
특정 양태에 따르면, 2개의 마이크로프로세서는 2개의 상이한 마이크로회로의 일부분이다.
이로써, 2개의 마이크로프로세서 중 적어도 하나는 이미 현존하는 마이크로프로세서 또는 자신의 카드, 또는 다른 카드에 독립적으로 사용되는 마이크로프로세서일 수 있으며, 이는 이미 인증되었거나, 또는/또한 저비용의 마이크로프로세서를 이용가능하게 한다.
특정 양태에 따르면, 제1 마이크로프로세서는 제2 마이크로프로세서보다 낮은 보안 레벨을 이용한다.
이로써, 제1 마이크로프로세서의 보안 레벨만을 구현하는 마이크로프로세서 카드 판독기는 제1 마이크로프로세서로 하여금 동작하게 할 수 있다. 또한, 제 마이크로프로세서는 자신의 명령이 제1 마이크로프로세서로부터 배타적으로 거기에 도달했기 때문에 보안성이 증가했을 수도 있다.
보안 레벨은 당업자에게 잘 알려져 있다. 특히, 마이크로프로세서들 및 뱅킹 어플리케이션들은 일반적으로, EAL4(Evaluation Assurance Level 4)보다 높거나 그와 같은 정도의 레벨에서, 통상적으로는 EAL4+에서, (ISO 15408 표준에 대응하는) 통상의 기준의 방법에 의해 인증된다. 한편, 이동 전화 마이크로프로세서들 및 어플리케이션들은 일반적으로 통상의 기준에 따라 인증되지는 않는다. 이것은, 이동 전화 분야에서는, 지불 분야(payment field)와 비교하여, 보안성의 관점에서는 보다 낮은 요건이 존재하며, 카드의 응답 시간의 관점에서는 보다 높은 요건이 존재한다는 사실에 의해 설명된다.
특정 양태에 따르면, 제1 마이크로프로세서는 이동 전화 네트워크 가입자 식별 어플리케이션을 구현한다.
특정 양태에 따르면, 제2 마이크로프로세서는 지불(payment) 어플리케이션을 구현한다.
특정 양태에 따르면, 제2 마이크로프로세서는 상기 EMV(Europay Mastercard Visa) 표준에 따른다.
특정 양태에 따르면, 제1 마이크로프로세서는 카드 판독기의 무선 통신 인터페이스와 통신하는 수단을 포함한다.
따라서, 예를 들어, NFC(Near Field Communication) 표준에 따른 통신 수단이 제공되는 이동 전화의 경우, 통상의 기준에 따라 인증되는 기존의 지불 마이크로프로세서를 이용하여 지불이 유효화될 수 있다.
특정 양태에 따르면, 상기 통신 수단은 통신 프로토콜로서 SWP(single wire protocol)를 이용한다.
특정 양태에 따르면, 제1 마이크로프로세서는 카드의 플래시 컨택트(flash contact)를 통해 카드의 외부와 통신하는 수단을 포함한다.
특정 양태에 따르면, 제1 마이크로프로세서는 무선 통신 인터페이스를 포함하는 카드의 외부와 통신하는 수단을 한다.
특정 양태에 따르면, 제1 마이크로프로세서는, 제1 마이크로프로세서에 대한 명령을 식별하고 2 마이크로프로세서에 대한 명령을 식별하는 수단을 포함한다.
특정 양태에 따르면, 식별 수단은, 제2 마이크로프로세서에 대한 각각의 명령에서, 상기 명령이 상기 제2 마이크로프로세서에 대한 것임을 나타내는 데이터를 식별하도록 구성된다.
특정 양태에 따르면, 식별 수단은, 제1 마이크로프로세서의 동작 모드를:
- 판독기로부터 입력되는 모든 명령들이 제1 마이크로프로세서에 의해 제2 마이크로프로세서로 송신되는 제1 동작 모드와,
- 제1 마이크로프로세서가 판독기로부터 입력되는 어떠한 명령도 제2 마이크로프로세서로 송신하지 않는 제2 동작 모드
의 사이에서 스위칭하도록 구성된다.
본 발명의 제2 양태에는 제1 마이크로프로세서를 포함하는 마이크로프로세서 카드의 통신 방법으로서, 제1 마이크로프로세서에 의해 제1 어플리케이션을 실행하는 단계를 포함하고,
- 상기 제1 마이크로프로세서가 상기 카드 외부로부터 입력되는 명령을 상기 카드의 제2 마이크로프로세서로 포워딩하는 단계, 및
- 상기 제1 마이크로프로세서가 상기 제2 마이크로프로세서로부터 입력되는 명령에 대한 응답을 상기 카드 외부로 보내는 단계를 더 포함하는 것을 특징으로 한다.
특정 양태에 따르면, 본 발명에 따른 방법은 제1 마이크로프로세서가, 제1 어플리케이션 소프트웨어에 따라, 상기 제2 마이크로프로세서로 송신될 상기 마이크로프로세서 명령을 판정하는 단계를 더 포함한다.
특정 양태에 따르면, 상기 제1 마이크로프로세서에 의한 상기 제2 마이크로프로세서로의 송신 단계에서, 상기 제1 마이크로프로세서는 상기 ISO 7816 표준에 따르는 명령에 의해 상기 제2 마이크로프로세서에 명령한다.
특정 양태에 따르면, 본 발명에 따른 방법은 상기 ISO 7816 표준에 따르는 방식으로, 상기 제1 마이크로프로세서가 상기 제1 마이크로프로세서 내부의 클록 신호에 기초한 클록 신호를 상기 제2 마이크로프로세서에 공급하는 단계를 포함한다.
특정 양태에 따르면, 본 발명에 따른 방법은 상기 제1 마이크로프로세서에 의해 상기 카드 외부로부터 수신된 명령의 함수로서 상기 제2 마이크로프로세서에 공급된 클록 신호를 금지하는 단계를 포함한다.
특정 양태에 따르면, 본 발명에 따른 방법은 제1 마이크로프로세서가, 상기 ISO 7816 표준에 따라, 상기 제2 마이크로프로세서에 리셋 신호를 공급하는 단계를 포함한다.
특정 양태에 따르면, 본 발명에 따른 방법은 제1 마이크로프로세서가 상기 카드 외부로부터 수신된 명령들을 처리하는 단계 및 상기 제2 마이크로프로세서가 상기 제1 마이크로프로세서로부터 수신된 명령들을 처리하는 단계를 포함하고, 상기 제1 마이크로프로세서에 의한 처리는 상기 제2 마이크로프로세서에 의한 처리보다 낮은 보안 레벨을 이용한다.
특정 양태에 따르면, 본 발명에 따른 방법은 제1 마이크로프로세서가 이동 전화 네트워크 가입자 식별 어플리케이션을 실행하는 단계를 포함한다.
특정 양태에 따르면, 본 발명에 따른 방법은 제2 마이크로프로세서가 지불 어플리케이션을 실행하는 단계를 포함한다.
특정 양태에 따르면, 제1 마이크로프로세서는 상기 카드 판독기의 무선 통신 인터페이스와 통신하는 수단을 이용한다.
특정 양태에 따르면, 본 발명에 따른 방법은 상기 카드 외부로의 송신 단계 동안, 상기 제1 마이크로프로세서는 상기 통신 프로토콜로서 싱글 와이어 프로토콜(SWP)을 이용한다.
특정 양태에 따르면, 본 발명에 따른 방법은 적어도 하나의 송신 단계 동안, 상기 제1 마이크로프로세서는 상기 카드의 적어도 하나의 플러시 컨택트를 사용하여 마이크로프로세서 카드 판독기와 통신한다.
특정 양태에 따르면, 본 발명에 따른 방법은 적어도 하나의 송신 단계 동안, 상기 제1 마이크로프로세서는 무선 통신 인터페이스를 포함하는 통신 수단을 사용 한다.
특정 양태에 따르면, 본 발명에 따른 방법은 상기 제1 마이크로프로세서에 대한 명령 및/또는 상기 제2 마이크로프로세서에 대한 명령을 식별하는 단계를 포함한다.
특정 양태에 따르면, 본 발명에 따른 방법은 식별 단계 동안, 상기 제2 마이크로프로세서에 지정된 각각의 명령에서, 상기 명령이 상기 제2 마이크로프로세서에 대한 것임을 나타내는 데이터가 처리된다.
특정 양태에 따르면, 본 발명에 따른 방법은 식별 단계 동안, 상기 제1 마이크로프로세서의 동작 모드는:
- 상기 판독기로부터 입력되는 모든 명령들이 상기 제1 마이크로프로세서에 의해 상기 제2 마이크로프로세서로 포워딩되는 제1 동작 모드와,
- 상기 제1 마이크로프로세서가 상기 판독기로부터 입력되는 어떠한 명령도 상기 제2 마이크로프로세서로 포워딩하지 않는 제2 동작 모드의 사이에서 스위칭된다.
본 발명의 제3 양태는 카드의 제1 마이크로프로세서와 통신하는 수단을 포함하는 마이크로프로세서 카드 판독기로서, 상기 통신 수단은, 상기 카드 외부로부터 입력되는 상기 제2 마이크로프로세서에 대한 명령을 상기 제1 마이크로프로세서로 송신하고, 상기 제2 마이크로프로세서로부터 입력되는 명령에 대한 응답을 상기 제1 마이크로프로세서를 통해 수신하도록 더 구성되는 것을 특징으로 한다.
특정 양태에 따르면, 본 발명에 따른 카드는 ISO 7816 표준에 따르는 명령에 의해 상기 제1 마이크로프로세서를 통해 상기 제2 마이크로프로세서에 명령하는 수단을 포함한다.
특정 양태에 따르면, 본 발명에 따른 카드는 마이크로프로세서에 대한 명령을 식별하는 수단 및 상기 제2 마이크로프로세서에 대한 명령을 식별하는 수단을 포함한다.
특정 양태에 따르면, 본 발명에 따른 카드는 제1 마이크로프로세서가 상기 제2 마이크로프로세서에 대한 명령임을 검출할 수 있도록 하는 데이터를 상기 제2 마이크로프로세서에 지정된 각각의 명령에 삽입하는 수단을 포함한다.
특정 양태에 따르면, 본 발명에 따른 카드는 제1 마이크로프로세서의 동작 모드를:
- 상기 판독기로부터 입력되는 모든 명령들이 상기 제1 마이크로프로세서에 의해 상기 제2 마이크로프로세서로 포워딩되는 제1 동작 모드와,
- 상기 제1 마이크로프로세서가 상기 판독기로부터 입력되는 어떠한 명령도 상기 제2 마이크로프로세서로 포워딩하지 않는 제2 동작 모드의 사이에서 스위칭하는 수단을 포함한다.
특정 양태에 따르면, 본 발명에 따른 카드는 제1 마이크로프로세서의 어플리케이션이 상기 제2 마이크로프로세서의 어플리케이션보다 낮은 보안 레벨을 이용한다.
특정 양태에 따르면, 본 발명에 따른 카드는 제1 마이크로프로세서와 연계하여 이동 전화 네트워크 가입자 식별 어플리케이션을 이용한다.
특정 양태에 따르면, 본 발명에 따른 카드는 제2 마이크로프로세서와 연계하여 지불 어플리케이션을 이용한다.
특정 양태에 따르면, 본 발명에 따른 카드는 제1 마이크로프로세서와 통신하기 위한 무선 통신 수단을 포함한다.
특정 양태에 따르면, 상기 통신 수단은, 통신 프로토콜로서 싱글 와이어 프로토콜(SWP)을 이용한다.
특정 양태에 따르면, 본 발명에 따른 카드는 외부 판독기와 통신하기 위한 무선 통신 수단을 포함한다.
특정 양태에 따르면, 본 발명에 따른 카드는 외부 판독기와 통신하기 위한 무선 통신 수단은 니어 필드(near field) 통신 프로토콜을 이용한다.
본 발명의 제4 양태는 간략히 전술한 카드 판독기를 포함하는 이동 전화기를 제공한다.
본 발명의 제5 양태는 제1 마이크로프로세서를 포함하는 마이크로프로세서 카드의 마케팅 방법으로서, 제2 마이크로프로세서를 인증하는 단계와 제1 마이크로프로세서 및 제2 마이크로프로세서를 카드에 결합시키기는 단계를 포함하며, 상기 결합에서 상기 제1 마이크로프로세서는, 상기 카드의 외부로부터 입력되는 명령을 상기 제2 마이크로프로세서에 포워딩하고, 상기 제2 마이크로프로세서로부터 입력되는 상기 명령에 대한 응답을 상기 카드의 외부로 송신하는 수단을 포함하는 것을 특징으로 하는 마이크로프로세서 카드의 마케팅 방법을 제공한다.
본 발명에 따른 마이크로프로세서 카드, 마이크로프로세서 카드의 통신 방법, 및 마이크로프로세서 카드의 마케팅 방법을 제공할 수 있다.
본 방법의 장점들, 목적들 및 특정 특징들, 본 발명의 청구 대상(subject matter)인 카드의 그것들과 유사한 본 판독기, 본 전화기 및 본 마케팅 방법은, 앞에서 간단히 설명하였으므로, 여기서는 반복하여 설명하지 않는다.
본 발명의 다른 장점들, 목적들 및 특정 특징들은, 첨부된 도면을 참조하여, 예시적이고 비한정적인 예로써 주어진 이하의 설명으로부터 명백해질 것이다.
도 1은 제1 마이크로회로(100), 제2 마이크로회로(200), 카드 판독기(300)에 접속되도록 구성된 플러쉬(flush) 컨택트들(501 내지 508), 및 마이크로회로들(100 및 200)을 서로, 그리고 플러쉬 컨택트들에 접속시키는 전기 접속들을 포함하는 전자 모듈(106)을 포함하는 카드(105)를 도시한다.
제1 마이크로회로(100)는 도 5에 도시된 바와 같이, 제1 어플리케이션의 실행가능한(또는 해석가능한) 코드 명령어들을 보유하는 제1 메모리(120)와 연관된 제1 마이크로프로세서(110)를 포함한다. 제2 마이크로회로(200)는 도 5에 도시된 바와 같이, 제2 어플리케이션의 실행가능한(또는 해석가능한) 코드 명령어들을 보유하는 제2 메모리(220)와 연관된 제2 마이크로프로세서(210)를 포함한다. 마이크로회로들(100 및 200)의 각각은, 예를 들어, 마이크로프로세서 및 메모리를 포함하는 마이크로컨트롤러이다.
제1 및 제2 어플리케이션들에서, 제1 마이크로프로세서(110)는 제2 마이크로 프로세서(210)보다 낮은 레벨의 보안성을 채택하는 것이 바람직하다. 이하에서, "보안성"은 공격, 실패 또는 데이터 손실에 저항할 수 있는 능력을 의미하지만, 불리한(adverse) 환경 조건들에서 계속하여 동작할 수 있는 능력을 포함하는 것은 아니다.
특정 실시예들에서, "보안 레벨"은 특히, 비인증자들(unauthorized parties)로부터의 공격에 저항할 수 있는 능력을 지칭한다.
특정 실시예들에서, "보안 레벨"은 특히, 당업자에게는 (예를 들어, ISO 15408 표준에 대응하는) "통상의 기준의 방법들(common criteria method)"로서 알려진 방법들을 지칭한다. 이들 통상의 기준의 방법들에서, "높은 레벨"은 EAL4(Evaluation Assurance Level 4) 이상인 것으로 고려될 수 있다.
예를 들어, 제1 어플리케이션은 가입자 식별 모듈(SIM)로서 알려진, 가입자들을 이동 전화 네트워크에 식별시키기 위한 어플리케이션이고, 제2 어플리케이션은 예를 들어 EMV(Europay Mastercard Visa) 표준을 따르는 은행 지불 어플리케이션이다. 대안적으로, 마이크로프로세서(110)는 마이크로프로세서(210)보다 안전하다.
당업자에게는 보안 레벨들이 잘 알려져 있다. 특히, 마이크로프로세서들 및 뱅킹 어플리케이션들은 일반적으로, EAL4(Evaluation Assurance Level 4)보다 높거나 그와 같은 정도의 레벨에서, 통상적으로는 EAL4+에서, (ISO 15408 표준에 대응하는) 통상의 기준의 방법에 의해 인증된다. 한편, 이동 전화 마이크로프로세서들 및 어플리케이션들은 일반적으로 통상의 기준에 따라 인증되지는 않는다. 이것은, 이동 전화 분야에서는, 지불 분야(payment field)와 비교하여, 보안성의 관점에서는 보다 낮은 요건이 존재하며, 카드의 응답 시간의 관점에서는 보다 높은 요건이 존재한다는 사실에 의해 설명된다.
제1 어플리케이션이 이동 전화 어플리케이션이면, 카드 판독기(300)는 이동 전화이다.
입력/출력 내부 접속(401)은 두 개의 마이크로프로세서들(110 및 210)을 상호접속시키고 그들 사이에서 정보가 교환될 수 있게 한다. 내부 접속(401)을 통한 정보의 교환은 ISO 7816 표준을 따르는 것이 바람직하다. 클록 내부 접속(402)은 제1 마이크로프로세서(110)로부터 제2 마이크로프로세서(210)로 클록 신호를 전달하여, 제1 마이크로프로세서가 제2 마이크로프로세서의 동작을 시간조절(time)하거나 또는 금지할 수 있게 한다.
특히, 제1 마이크로프로세서(110)에 의해 제2 마이크로프로세서(210)로 공급되는 클록 신호는 제1 마이크로프로세서(110)에 대해 내부에 있는 클록 신호에 기초할 수 있다. 예를 들어, 제2 마이크로프로세서(210)에 공급된 클록 신호는 다음과 같은 주파수를 가질 수 있다:
- 특정 경우에서, 제1 마이크로프로세서(110)에 대해 내부에 있는 클록 신호의 주파수를 정수로 나눈 주파수,
- 다른 경우들에서는 0,
- 또 다른 경우들에서, 제1 마이크로프로세서(110)에 대해 내부에 있는 클록 신호의 주파수와 동일한 주파수.
제2 마이크로프로세서(210)에 공급된 이들 주파수 사이에서의 스위칭은 명령들 또는 카드 판독기로부터 수신된 마지막 명령에 의존하거나, 또는 제1 마이크로프로세서(110)에 의해 수행되는 내부 처리에 의존할 수 있다.
리셋 내부 접속(403)은 제1 마이크로프로세서(110)로부터 제2 마이크로 프로세서(210)로 리셋 신호를 전달하여, 제1 마이크로프로세서가 제2 마이크로프로세서의 리셋을 명령하게 할 수 있다.
도 1에 도시된 실시예에서, 컨택트들(501 내지 508)은 ISO 7816 표준을 따른다.
ISO 7816 표준에서 "c1"으로 표시되는 제1 컨택트(501)는 제1 외부 접속(411)에 의해 제1 마이크로프로세서(110) 및 제2 마이크로프로세서(210)에 접속된다. 이러한 제1 컨택트(501) 및 제1 외부 접속(411)은 일반적으로 "Vcc"로 표시되는 DC 전원 전압을 카드 판독기(300)로부터 마이크로프로세서(110)에 전달한다.
ISO 7816 표준에서 "c2"로 표시되는 제2 컨택트(502)는 제2 외부 접속(412)에 의해 제1 마이크로프로세서(110)에 접속된다. 이러한 제2 컨택트(502) 및 제2 외부 접속(412)은, 마이크로프로세서(110)를 리셋하기 위하여, 일반적으로 "RST"로 표시되는 리셋 신호를 전달한다.
ISO 7816 표준에서 "c3"으로 표시되는 제3 컨택트(503)는 제3 외부 접속(413)에 의해 제1 마이크로프로세서(110)에 접속되고, 일반적으로 "CLK"로 표시되는 클록 신호를 전달하여, 카드 판독기(300)가 제1 마이크로프로세서(110)의 동작을 시간조절할 수 있게 한다.
ISO 7816 표준에서 "c4"로 표시되는 제4 컨택트(504)는 마이크로프로세서들(110 또는 210) 중 어느 것에도 접속되지 않는다.
ISO 7816 표준에서 "c5"로 표시되는 제5 컨택트(505)는 제5 외부 접속(415)에 의해 제1 마이크로프로세서(110) 및 제2 마이크로 프로세서(210)에 접속된다. 이 제5 컨택트(505) 및 이 제5 외부 접속(415)은, 일반적으로 "GND"로 표시되는 그라운드에 접속되어, 판독기(300)로부터 마이크로프로세서들(110 및 210)에 전력을 공급하는 회로를 완성한다.
ISO 7816 표준에서 "c6"으로 표시되는 제6 컨택트(506)는 제6 외부 접속(416)에 의해 제1 마이크로프로세서(110)에 접속되고, 데이터 신호를 전달하여, 제1 마이크로프로세서(110)와 판독기(300) 사이의 통신을 위한, 본 명세서에서 "SWP"로 표시되는 단일 배선 프로토콜(SWP)을 구현한다. 예를 들어, 판독기(300)는 이 컨택트(506)를 이용하여 카드(100)에 명령들을 보낸다.
ISO 7816 표준에서 "c7"로 표시되는 제7 컨택트(507)는 제7 외부 접속(417)에 의해 제1 마이크로프로세서(110)에 접속되고, 일반적으로 "I/O"로 표시되는 데이터를 전달하여, 판독기(300) 및 제1 마이크로프로세서(110)가 데이터를 교환할 수 있게 한다. 예를 들어, 판독기(300)는 이 컨택트(507)를 이용하여 카드(100)에 명령들을 보낸다.
ISO 7816 표준에서 "c8"로 표시되는 제8 컨택트(508)는 마이크로프로세서 (110, 210)의 어느 것에도 접속되지 않는다.
다른 실시예로서, 제1 마이크로프로세서(110)는 싱글 와이어 프로토콜(SWP) 에 따른 무선 통신 인터페이스와의 통신을 위한 프로토콜에 따른 수신기 수단을 포함한다.
도 2는 도 1에 도시한 카드(105)와, 안테나(350) 및 인터페이스 회로(360)를 갖는 이동 전화(340)를 구성하는 판독기를 도시한다. 인터페이스 회로(360)는 예컨대 NFC 표준에 따른 니어 필드(near-field) 타입이며, 인터페이스 안테나(370)를 갖고, 카드(105)의 컨택트(506)와의 통신을 위한 컨택트(356)에 접속된다.
예컨대 NFC 표준에 따른 니어 필드 통신 인터페이스를 구비한 판독기(380)는 인터페이스(360)를 통해 이동 전화(340)와 통신한다.
여기서 "니어 필드"이란 1m 미만, 바람직하게는 50cm 미만, 일반적으로는 20cm 미만의 거리를 의미한다. 이것은 무선 주파수 식별(RFID)에 관한 ISO 표준 14443이나 니어 필드 통신(NFC) 표준에 따른 통신 수단 등의 문제일 수 있으며, 본 발명은 이들 프로토콜에 한정되지 않는다.
니어 필드 통신의 이점 중 하나는, 사용자가 휴대형 장치를 고정된 판독기에 통상 몇 cm 거리 정도로 가까이 가져감으로써 의도적으로 또는 고의로 무선 통신을 행하게 할 수 있다는 것이다. 예컨대 ISO 7816 표준에 따른 치수를 갖는 비접촉 마이크로회로 지불 카드의 경우, 예컨대, 그 거리는 카드 소지자가 자신의 카드를 적절한 판독기의 몇 cm 내로 가져가서 카드와 판독기 간의 거래 지불을 성사시킴으로써 카드 소지자가 자신이 원하는 것임을 나타낸 일없이 카드 소지자의 계좌가 차감될 위험성을 제한한다.
거래 어플리케이션이나 지불 어플리케이션 등의 높은 보안을 요구하는 어플 리케이션인 경우, 판독기(380)는 제2 마이크로프로세서(210)에 명령을 보내고 그것으로부터 응답을 받는다. 전술한 바와 같이, 이러한 명령은 제2 마이크로프로세서(210)를 위해 의도된 것으로서 제1 마이크로프로세서(110)가 인식 가능하도록 구성된다. 이를 위해, 그 구성에 영향을 미치는 것은 이동 전화(340)나 판독기(380)이다.
도 3은 판독기(300)가 카드(106)를 스위치 온하는 단계(602)를 도시한다. 이어서, 단계 604에서, ISO 7816 표준에 따라 카드(106)와 판독기(300) 간의 통신을 초기화한다.
단계 606에서, 제1 마이크로프로세서(110)는 리셋 신호를 제2 마이크로프로세서(210)의 동작의 타이밍을 조절하기 위해 클록 신호와 함께 제2 마이크로프로세서에 보낸다. 도 1를 참조하여 설명한 실시예에 있어서, 제1 마이크로프로세서(110)는 ISO 7816 표준에 따라 리셋 신호를 제2 마이크로프로세서(210)에 공급하는데, 그 신호는 ISO 7816 표준의 컨택트 c2에 대응한다.
단계 608에서, 제1 마이크로프로세서(110)와 제2 마이크로프로세서(210) 간의 통신을 초기화한다. 도시 설명한 실시예에 있어서, 이러한 통신은 ISO 7816 프로토콜에 따라 행해진다. 이러한 통신에서, 제1 마이크로프로세서(110)는 전력 공급을 제외하고, 제2 마이크로프로세서(210)의 판독기로서 동작한다.
단계 610에서, 제1 마이크로프로세서(110)는 판독기(300)로부터 명령을 받는다. 이 명령은 예컨대 카드(100)에 의해 컨택트(507)(c7)에 수신되며 ISO 7816 표준에 따르거나(그것은 APDU 명령), 또는 컨택트(506)(c6)를 통해 수신되며 swp 프 로토콜에 따른다. 이어서, 제1 마이크로프로세서(110)는 소정의 시간 동안, 예컨대 이전의 5초 동안 제2 마이크로프로세서(210)를 향한 명령을 판독기(200)로부터 수신하였는지를 판정한다.
제1 마이크로프로세서(110)가 제2 마이크로프로세서(210)를 향한 명령인지를 판정하는 방법은 다양하다.
이 경우, 명령을 생성하는 것은 판독기(300 또는 340)이다. 도 2에 도시한 제2 실시예의 경우에는, 제1 마이크로프로세서(110)가 제2 마이크로프로세서(210)를 향한 명령을 인식하도록 명령을 구성하는 것은 외부 판독기(340)이거나 NFC 인터페이스 회로(360)이다. 이를 위해, 제1 실시예에서는, 제2 마이크로프로세서(210)를 향한 각 명령에, 제1 마이크로프로세서(110)가 제2 마이크로프로세서(210)를 향한 명령인지를 검출할 수 있게 하는 데이터를 삽입한다. 대칭적으로, 제2 마이크로프로세서(210)가 판독기(300)를 향한 응답을 제1 마이크로프로세서(110)에 보내는 경우에는, 그 응답에 판독기(300)를 수신처로 식별할 수 있게 하는 데이터를 삽입한다. 제2 실시예에 있어서, 제1 마이크로프로세서(110)의 모드는, 다음의 모드 사이에서 스위칭된다.
- 판독기(300)로부터의 모든 명령을 제1 마이크로프로세서(110)가 제2 마이크로프로세서(210)에 전송하고, 제2 마이크로프로세서(210)로부터의 응답을 제1 마이크로프로세서(110)가 판독기(300)에 전송하는 제1 동작 모드와,
- 제1 마이크로프로세서(110)가 판독기(300)로부터의 어떠한 명령도 제2 마이크로프로세서(210)에 전송하지 않는 제2 동작 모드.
제1 마이크로프로세서(110)의 동작 모드의 스위칭을 실행하기 위해서, 판독기(300)는 예컨대 APDU(어플리케이션 프로토콜 데이터 유닛) 명령인 "select"를 이용한다.
제1 마이크로프로세서(110)가 소정의 시간 동안 판독기(300)로부터 제2 마이크로프로세서(210)를 향한 어떠한 명령도 수신하지 않은 경우, 제1 마이크로프로세서(110)는 제2 마이크로프로세서(210)를 향한 클록 신호를 인터럽트하여, 단계 612 동안 대기 모드로 간다. 이 단계 612는 클록 신호를 소정의 값에 도달할 때까지 카운트 다운하고 제2 마이크로프로세서(210)에의 클록 신호의 송신을 인터럽트하는 인터럽트를 발행하는 "타이머"를 이용하여 제1 마이크로프로세서(110)에 의해 쉽게 구현될 수 있다.
제2 마이크로프로세서(210)가 클록 신호가 없는 대기 모드로 스위칭하기 위한 수단을 포함한다면, 클록 신호가 제1 마이크로프로세서(110)에 의해 제2 마이크로프로세서(210)에 송신되는 것을 억제함으로써, 판독기가 공급하는 전류를 절약할 수 있으며, 이것은 특히 판독기가 이동 전화과 같이 배터리 전원의 휴대형 물체에 존재하는 경우에 중요하다. 다른 실시예에 있어서, 제1 마이크로프로세서(110)는 제2 마이크로프로세서(210)의 일부를 대기 모드로 스위칭하도록 명령할 수 있다. 이어서, 제1 마이크로프로세서(110)는, 단계 614에서, 당업자에게 잘 알려진 방식으로, 예컨대 이동 전화 어플리케이션의 상황 하에서 SIM 카드로서 동작하고, 단계 610으로 규칙적으로 복귀한다. 단계 614에서, 제1 마이크로프로세서는 그것을 향한 각 명령을 실행하고 응답을 판독기(300)에 보낸다.
단계 610에서 제1 마이크로프로세서가 판독기(300)로부터 제2 마이크로프로세서(210)를 향한 명령을 수신한 것으로 판정하면, 제1 마이크로프로세서(110)는 클록 신호를 제2 마이크로프로세서(210)에 보내고, 단계 616에서 동작을 재개한다. 마이크로프로세서의 일부 종류 및 대기 모드로 가는 일부 방법의 경우, 단계 616에서, 제1 마이크로프로세서(110)는 제2 마이크로프로세서(210)의 리셋을 명령한다.
단계 617에서, 제1 마이크로프로세서(110)는 제2 마이크로프로세서(210)를 향한 각 명령을 제2 마이크로프로세서(210)에 전송한다.
대안적으로, 제1 마이크로프로세서(110)는 판독기(300)로부터 수신한 명령에 따라 제2 마이크로프로세서(210)에 대한 명령을 생성한다. 대안적으로, 제1 마이크로프로세서(110)는 판독기(300)로부터 수신한 명령과 관련 메모리(120)에 저장된 정보에 따라 제2 마이크로프로세서(210)에 대한 명령을 생성한다.
이어서, 단계 618에서, 제2 마이크로프로세서(210)는 예컨대 ISO 7816 표준에 따른 APDU 타입인 그 명령을 처리하고, 판독기(300)를 향한 응답을 제1 마이크로프로세서(110)에 보낸다.
이어서, 단계 620에서, 제1 마이크로프로세서(110)는 제2 마이크로프로세서(210)로부터 수신한 응답을 판독기(300)에 전송하고 단계 610으로 복귀한다.
본 발명의 어플리케이션에는 ISO 7816 표준에 따른 마이크로프로세서 카드와 MMC 표준에 따른 마이크로프로세서 카드가 포함된다.
지불 어플리케이션이나 식별 어플리케이션(여권, 식별 카드) 등의 높은 보안이 요구되는 어플리케이션은 메모리(220)에 저장되고 제2 마이크로프로세서(210)에 의해 실행되는 것은 바람직하다. 메모리(220)는 리드 온리 메모리(ROM) 타입 등의 비휘발성 메모리인 것이 바람직하다.
한편, 통상의 보안 요건을 갖는 어플리케이션, 예를 들어, 이동 전화 어플리케이션(예를 들면, 이동 전화 네트워크 가입자 식별 어플리케이션) 또는 전송 어플리케이션(예를 들면, 공중 전송 네트워크에 대한 액세스를 제공하는 카드)이 메모리(120)에 의해 저장되고, 제1 마이크로프로세서(110)에 의해 실행된다. 이들 어플리케이션은 일반적으로 인증을 필요로 하지 않거나, 또는 높은 보안 요건을 갖는 어플리케이션보다 시간을 훨씬 덜 소모하고, 훨씬 저렴한 인증을 필요로 할 수 있다.
따라서, 본 발명은 두 가지 유형의 어플리케이션이 동일한 카드 상에 공존할 수 있도록 하며, 높은 보안 요건을 갖는 어플리케이션을 재인증하지 않고서도, 통상의 보안 요건을 갖는 어플리케이션의 갱신을 용이하게 한다.
도 4는 제1 마이크로회로(100), 제2 마이크로회로(200), 카드 판독기(300)에 대한 접속을 위한 플러시 컨택트(501 내지 508), 및 마이크로회로들(100, 200)을 서로 접속하고, 또한 플러시 컨택트에 접속하는 전기 접속부를 포함하는 전자 모듈(706)을 포함하는 카드(705)를 도시한다.
제1 마이크로회로(100) 및 제2 마이크로회로(200)는, 그들이 USB(Universal Serial Bus) 프로토콜을 이용하여 서로 통신한다는 것을 제외하고는, 도 1에 대하여 기술된 것과 동일하다.
2개의 내부 접속부(701, 702)는 2개의 마이크로프로세서(110, 210)를 상호접 속하며, 그들 사이의 정보 교환을 가능하게 한다. 이들 접속부는 USB 표준의 "D+" 및 "D-" 라인에 대응한다. USB 표준에 따라, 이들 내부 접속부(701, 702)를 통해 정보가 교환된다.
도 4에 도시된 카드를 이용하는 본 발명의 청구 대상인 방법의 구현은, 클록 신호와 관계되는 단계(612, 616)를 제외하고는, 도 3에 도시된 것과 유사하다.
도 5에 도시된 바와 같이, 특정한 실시예에서, 제1 마이크로프로세서(110)와 관련된 제1 메모리(120)는 판독 전용(또는 ROM) 부분(150), 레지스터 부분(155) 및 랜덤 액세스(또는 RAM) 부분(160)을 포함한다. 특히, ROM 부분(150)은 제1 마이크로프로세서(110)와 제2 마이크로프로세서(210) 사이의 통신을 제어하는 어플리케이션(151)을 저장한다.
레지스터 부분(155)은 4개의 레지스터, 즉, 판독기(300)와 관련된 입력 레지스터(156)와, 판독기(300)와 또한 관련된 출력 레지스터(157)와, 제2 마이크로프로세서와 관련된 입력 레지스터(158)와, 제2 마이크로프로세서와 관련된 출력 레지스터(159)를 포함한다. RAM 부분(160)은 명령 버퍼 "Cmd 버퍼"(161)와, 응답 버퍼 "RSP 버퍼"(162)와, 제2 프로세서에 대한 명령을 위한 플래그 "CmdForProc2flag"를 포함한다.
제2 마이크로프로세서(210)와 관련된 제2 메모리(220)는 판독 전용(또는 ROM) 부분(250), 레지스터 부분(255) 및 랜덤 액세스(또는 RAM) 부분(260)을 포함한다. 특히, ROM 부분(250)은 제1 마이크로프로세서(110)와 제2 마이크로프로세서(210) 사이의 통신을 제어하는 어플리케이션(251)을 저장한다.
레지스터 부분(255)은 입력 레지스터(256) 및 출력 레지스터(257)를 포함한다. RAM 부분(260)은 명령 버퍼 "Cmd 버퍼"(261) 및 응답 버퍼 "RSP 버퍼"(262)를 포함한다.
마이크로프로세서(110)는 오퍼레이팅 시스템의 일부일 수 있는 어플리케이션(151)을 실행한다. 예를 들어, 어플리케이션(151)은 도 3에 대하여 기술된 단계(604, 606, 608, 610, 612, 614, 616, 617, 620)를 동작시킨다. 특히, 단계(610) 동안, 마이크로프로세서(110)는 카드 판독기(300)로부터 입력 레지스터(156)로 명령을 판독하고, 입력 레지스터(156)의 내용을 명령 버퍼(161)에 복제한다. 그 다음, 각각의 명령이 프로세서(210)로 송신되어야 함을 의미하는 것으로서, 플래그 CmdForProc2flag의 값이 "1"로 설정되면, 마이크로프로세서(110)는 단계(616)로 진행한다. 그렇지 않은 경우, 마이크로프로세서(110)는 단계(612)로 진행한다.
대안적인 실시예에서, 플래그의 값에 기초하여 명령을 송신할지의 여부를 결정하는 대신에, 함수가 이용된다. 이것에 대한 입력은 명령 버퍼(161)의 내용이다. 이것은 명령 자체의 어떤 속성이, 명령이 제2 마이크로프로세서로 송신될지의 여부를 결정하는데 이용될 수 있도록 한다. 이러한 함수가 참(true)을 리턴하는 경우, 마이크로프로세서(110)는 단계(612)로 진행한다.
단계(617) 동안, 마이크로프로세서(110)는 명령 버퍼(161)의 내용을 출력 레지스터(159)로 복제하고, 출력 레지스터(159)의 내용을 내부 접속부(401)에 기록한다.
마이크로프로세서(210)는 오퍼레이팅 시스템의 일부일 수 있는 어플리케이션(251)을 실행한다. 예를 들어, 어플리케이션(251)은 도 3에 대하여 기술된 단계(618)를 동작시킨다. 단계(618) 동안, 마이크로프로세서(210)는 내부 접속부(401)로부터 입력 레지스터(256)로 명령을 판독하고, 입력 레지스터(256)의 내용을 명령 버퍼(261)로 복제하고, 명령 버퍼(261)에 저장된 명령을 처리하고, 응답 버퍼(262)에 대한 응답을 기록하고, 응답 버퍼(262)의 내용을 출력 레지스터(257)로 복제하고, 출력 레지스터(257)의 내용을 내부 접속부(401)에 기록한다. 마이크로프로세서(110)는 접속부(401)로부터의 응답을 입력 레지스터(158)에 복제하며, 그 후, 그러한 응답은 레지스터(158)로부터 레지스터(157)로 복제되고, 판독기로 출력된다.
도시되지 않은 다른 실시예에서, 마이크로프로세서는 MMC(MultiMedia Card) 통신 프로토콜을 이용한다.
본 발명의 청구 대상인 카드의 실시예들 각각에 대한 대안으로서, 제1 마이크로프로세서는 무선 통신 인터페이스를 포함하는 통신 수단을 포함한다.
실시예들 각각에 대한 대안으로서, 제1 마이크로프로세서 및 제2 마이크로프로세서는 극단적인 환경 조건(예를 들면, 온도, 전자기장, 무선 주파수, 전원 전압, 기계적 진동 또는 다른 기계적 스트레스의 극단적 조건)에서 계속 동작하는 상이한 능력들을 나타내도록 설계된다.
도 1은 본 발명의 청구 대상인 카드와 판독기의 제1 특정 실시예를 도식적으로 도시하는 도면.
도 2는 본 발명의 청구 대상인 카드와 판독기의 제2 특정 실시예를 도식적으로 도시하는 도면.
도 3은 본 발명의 청구 대상인 방법의 하나의 특정 실시예의 흐름도 단계들의 형태로써 도시되는 도면.
도 4는 본 발명의 청구 대상인 카드와 판독기의 제3 실시예를 도식적으로 도시하는 도면.
도 5는 두 개의 프로세서들과 연관된 메모리들의 내용을 도시하는 도면.
<도면의 주요 부분에 대한 부호의 설명>
100: 제1 마이크로회로
200: 제2 마이크로회로
300: 카드 판독기(300)
501 ~ 508: 컨택트들
105: 카드
106: 전자 모듈(106)

Claims (54)

  1. 마이크로프로세서 카드로서,
    제2 마이크로프로세서를 포함하는 제1 마이크로프로세서
    를 포함하며,
    상기 제1 마이크로프로세서는 상기 카드 외부로부터 입력되는 명령을 상기 제2 마이크로프로세서로 송신하고, 상기 제2 마이크로프로세서로부터 입력되는 상기 명령에 대한 응답을 상기 카드의 외부로 송신하는 수단을 포함하고,
    상기 제1 마이크로프로세서는, 공격, 실패 또는 데이터 손실에 저항함에 있어서 상기 제2 마이크로프로세서보다 낮은 레벨의 능력을 사용하도록 되어 있는 마이크로프로세서 카드.
  2. 제1항에 있어서,
    상기 제1 마이크로프로세서는 상기 제2 마이크로프로세서로 송신될 마이크로프로세서 명령을 결정하는 제1 어플리케이션 소프트웨어를 실행하도록 구성되는 마이크로프로세서 카드.
  3. 제1항에 있어서,
    제어 신호를 전달하기 위한 외부 전기 컨택트를 더 포함하며,
    상기 외부 전기 컨택트는 상기 제1 마이크로프로세서에만 접속되는 마이크로프로세서 카드.
  4. 제1항에 있어서,
    상기 제1 마이크로프로세서는 ISO 7816 표준을 따르는 명령을 이용하여 상기 제2 마이크로프로세서를 제어하는 수단을 포함하는 마이크로프로세서 카드.
  5. 제4항에 있어서,
    2개의 마이크로프로세서를 접속하며 상기 2개의 마이크로프로세서 간의 정보를 교환하는 데 이용되는 상기 ISO 7816 표준에 따른 적어도 하나의 입력/출력 라인을 더 포함하는 마이크로프로세서 카드.
  6. 제4항에 있어서,
    클록 접속부가 2개의 마이크로프로세서를 접속하며, 상기 제1 마이크로프로세서는, 상기 ISO 7816 표준을 따르는 방식으로, 상기 제1 마이크로프로세서 내부의 클록 신호에 기초한 클록 신호를 상기 제2 마이크로프로세서에 공급하는 마이크로프로세서 카드.
  7. 제6항에 있어서,
    상기 제1 마이크로프로세서는 상기 제2 마이크로프로세서에 공급된 상기 클록 신호를 금지하는 수단을 포함하는 마이크로프로세서 카드.
  8. 제4항에 있어서,
    상기 제1 마이크로프로세서는, 상기 ISO 7816 표준을 따르는 방식으로, 리셋 신호를 상기 제2 마이크로프로세서에 공급하도록 되어 있는 마이크로프로세서 카드.
  9. 제1항에 있어서,
    2개의 마이크로프로세서는 2개의 플러시 전원 컨택트(flush power supply contacts)에 병렬로 접속되는 마이크로프로세서 카드.
  10. 제1항에 있어서,
    2개의 마이크로프로세서는 2개의 상이한 마이크로회로의 일부분인 마이크로프로세서 카드.
  11. 삭제
  12. 제1항에 있어서,
    상기 제1 마이크로프로세서는 이동 전화 네트워크 가입자 식별 어플리케이션을 구현하는 마이크로프로세서 카드.
  13. 제1항에 있어서,
    상기 제2 마이크로프로세서는 지불(payment) 어플리케이션을 구현하는 마이크로프로세서 카드.
  14. 제1항에 있어서,
    상기 제2 마이크로프로세서는 EMV(Europay Mastercard Visa) 표준에 따르는 마이크로프로세서 카드.
  15. 제1항에 있어서,
    상기 제1 마이크로프로세서는 카드 판독기의 무선 통신 인터페이스와 통신하는 수단을 포함하는 마이크로프로세서 카드.
  16. 제15항에 있어서,
    상기 통신 수단은 통신 프로토콜로서 싱글 와이어 프로토콜(SWP)을 이용하는 마이크로프로세서 카드.
  17. 제1항에 있어서,
    상기 제1 마이크로프로세서는 상기 카드의 플러시 컨택트(flush contact)를 통해 상기 카드의 외부와 통신하는 수단을 포함하는 마이크로프로세서 카드.
  18. 제1항에 있어서,
    상기 제1 마이크로프로세서는 무선 통신 인터페이스를 포함하는 상기 카드의 외부와 통신하는 수단을 포함하는 마이크로프로세서 카드.
  19. 제1항에 있어서,
    상기 제1 마이크로프로세서는, 상기 제1 및 제2 마이크로프로세서 중 적어도 하나에 대하여, 상기 제1 및 제2 마이크로프로세서 중 하나에 대한 명령을 식별하는 마이크로프로세서 카드.
  20. 제19항에 있어서,
    식별 수단은, 상기 제2 마이크로프로세서에 대한 각각의 명령에서, 상기 명령이 상기 제2 마이크로프로세서에 대한 것임을 나타내는 데이터를 식별하도록 되어 있는 마이크로프로세서 카드.
  21. 제19항에 있어서,
    식별 수단은, 상기 제1 마이크로프로세서의 동작 모드를:
    - 판독기로부터 입력되는 모든 명령들이 상기 제1 마이크로프로세서에 의해 상기 제2 마이크로프로세서로 송신되는 제1 동작 모드와,
    - 상기 제1 마이크로프로세서가 상기 판독기로부터 입력되는 어떠한 명령도 상기 제2 마이크로프로세서로 송신하지 않는 제2 동작 모드
    의 사이에서 스위칭하도록 되어 있는 마이크로프로세서 카드.
  22. 제1 마이크로프로세서를 포함하는 마이크로프로세서 카드의 통신 방법으로서,
    상기 제1 마이크로프로세서에 의해 제1 어플리케이션을 실행하는 단계를 포함하고,
    상기 방법은,
    상기 제1 마이크로프로세서가 상기 카드 외부로부터 입력되는 명령을 상기 카드의 제2 마이크로프로세서로 포워딩하는 단계,
    상기 제1 마이크로프로세서가 상기 제2 마이크로프로세서로부터 입력되는 명령에 대한 응답을 상기 카드 외부로 보내는 단계, 및
    상기 제1 마이크로프로세서가 상기 카드 외부로부터 수신된 명령들을 처리하는 단계 및 상기 제2 마이크로프로세서가 상기 제1 마이크로프로세서로부터 수신된 명령들을 처리하는 단계를 포함하고,
    상기 제1 마이크로프로세서에 의한 처리는, 공격, 실패 또는 데이터 손실에 저항함에 있어서, 상기 제2 마이크로프로세서에 의한 처리보다 낮은 레벨의 능력을 사용하는,
    마이크로프로세서 카드 통신 방법.
  23. 제22항에 있어서,
    상기 제1 마이크로프로세서가, 제1 어플리케이션 소프트웨어에 따라, 상기 제2 마이크로프로세서로 송신될 마이크로프로세서 명령을 결정하는 단계를 더 포함하는 마이크로프로세서 카드 통신 방법.
  24. 제22항에 있어서,
    상기 제1 마이크로프로세서에 의한 상기 제2 마이크로프로세서로의 송신 단계 중에, 상기 제1 마이크로프로세서는 ISO 7816 표준을 따르는 명령에 의해 상기 제2 마이크로프로세서에 명령하는 마이크로프로세서 카드 통신 방법.
  25. 제22항에 있어서,
    ISO 7816 표준을 따르는 방식으로, 상기 제1 마이크로프로세서가 상기 제1 마이크로프로세서 내부의 클록 신호에 기초한 클록 신호를 상기 제2 마이크로프로세서에 공급하는 단계를 포함하는 마이크로프로세서 카드 통신 방법.
  26. 제25항에 있어서,
    상기 제1 마이크로프로세서에 의해 상기 카드 외부로부터 수신된 명령의 함수로서 상기 제2 마이크로프로세서에 공급된 클록 신호를 금지하는 단계를 포함하는 마이크로프로세서 카드 통신 방법.
  27. 제22항에 있어서,
    상기 제1 마이크로프로세서가, ISO 7816 표준에 따라, 상기 제2 마이크로프로세서에 리셋 신호를 공급하는 단계를 포함하는 마이크로프로세서 카드 통신 방법.
  28. 삭제
  29. 제22항에 있어서,
    상기 제1 마이크로프로세서가 이동 전화 네트워크 가입자 식별 어플리케이션을 실행하는 단계를 포함하는 마이크로프로세서 카드 통신 방법.
  30. 제22항에 있어서,
    상기 제2 마이크로프로세서가 지불 어플리케이션을 실행하는 단계를 포함하는 마이크로프로세서 카드 통신 방법.
  31. 제22항에 있어서,
    상기 카드 외부로의 송신 단계 중에, 상기 제1 마이크로프로세서는 카드 판독기의 무선 통신 인터페이스와 통신하는 수단을 이용하는 마이크로프로세서 카드 통신 방법.
  32. 제31항에 있어서,
    상기 카드 외부로의 송신 단계 중에, 상기 제1 마이크로프로세서는 통신 프로토콜로서 싱글 와이어 프로토콜(SWP)을 이용하는 마이크로프로세서 카드 통신 방법.
  33. 제22항에 있어서,
    적어도 하나의 송신 단계 중에, 상기 제1 마이크로프로세서는 상기 카드의 적어도 하나의 플러시 컨택트를 사용하여 마이크로프로세서 카드 판독기와 통신하는 마이크로프로세서 카드 통신 방법.
  34. 제22항에 있어서,
    적어도 하나의 송신 단계 중에, 상기 제1 마이크로프로세서는 무선 통신 인터페이스를 포함하는 통신 수단을 사용하는 마이크로프로세서 카드 통신 방법.
  35. 제22항에 있어서,
    상기 제1 마이크로프로세서에 대한 명령 및 상기 제2 마이크로프로세서에 대한 명령 중 적어도 하나를 식별하는 단계를 포함하는 마이크로프로세서 카드 통신 방법.
  36. 제35항에 있어서,
    상기 식별 단계 중에, 상기 제2 마이크로프로세서에 대한 각각의 명령에서, 상기 명령이 상기 제2 마이크로프로세서에 대한 것임을 나타내는 데이터가 처리되는 마이크로프로세서 카드 통신 방법.
  37. 제35항에 있어서,
    상기 식별 단계 중에, 상기 제1 마이크로프로세서의 동작 모드는:
    - 판독기로부터 입력되는 모든 명령들이 상기 제1 마이크로프로세서에 의해 상기 제2 마이크로프로세서로 포워딩되는 제1 동작 모드와,
    - 상기 제1 마이크로프로세서가 상기 판독기로부터 입력되는 어떠한 명령도 상기 제2 마이크로프로세서로 포워딩하지 않는 제2 동작 모드
    의 사이에서 스위칭되는 마이크로프로세서 카드 통신 방법.
  38. 카드의 제1 마이크로프로세서와 통신하는 수단을 포함하는 마이크로프로세서 카드 판독기로서,
    상기 통신 수단은 또한, 상기 카드 외부로부터 입력되는, 제2 마이크로프로세서에 대한 명령을 상기 제1 마이크로프로세서로 송신하고, 상기 제2 마이크로프로세서로부터의 명령에 대한 응답을 상기 제1 마이크로프로세서를 통해 수신하도록 되어 있고,
    상기 카드 판독기는, 공격, 실패 또는 데이터 손실에 저항함에 있어서 상기 제2 마이크로프로세서의 애플리케이션보다 낮은 레벨의 상기 제1 마이크로프로세서의 애플리케이션의 능력을 사용하는 마이크로프로세서 카드 판독기.
  39. 제38항에 있어서,
    ISO 7816 표준을 따르는 명령에 의해 상기 제1 마이크로프로세서를 통해 상기 제2 마이크로프로세서에 명령하는 수단을 더 포함하는 마이크로프로세서 카드 판독기.
  40. 제38항에 있어서,
    상기 제1 마이크로프로세서에 대한 명령을 더 식별하고,
    상기 제2 마이크로프로세서에 대한 명령을 식별하는 마이크로프로세서 카드 판독기.
  41. 삭제
  42. 제40항에 있어서,
    상기 제1 마이크로프로세서의 동작 모드를:
    - 판독기로부터 입력되는 모든 명령들이 상기 제1 마이크로프로세서에 의해 상기 제2 마이크로프로세서로 포워딩되는 제1 동작 모드와,
    - 상기 제1 마이크로프로세서가 상기 판독기로부터 입력되는 어떠한 명령도 상기 제2 마이크로프로세서로 포워딩하지 않는 제2 동작 모드
    의 사이에서 스위칭하는 수단을 더 포함하는 마이크로프로세서 카드 판독기.
  43. 제38항에 있어서,
    상기 제1 마이크로프로세서의 어플리케이션에서 상기 제2 마이크로프로세서의 어플리케이션에서보다 낮은 보안 레벨을 이용하는 마이크로프로세서 카드 판독기.
  44. 제38항에 있어서,
    마이크로프로세서 카드는 상기 제1 마이크로프로세서와 연계하여 이동 전화 네트워크 가입자 식별 어플리케이션을 이용하는 마이크로프로세서 카드 판독기.
  45. 제38항에 있어서,
    마이크로프로세서 카드는 상기 제2 마이크로프로세서와 연계하여 지불 어플리케이션을 이용하는 마이크로프로세서 카드 판독기.
  46. 제38항에 있어서,
    상기 제1 마이크로프로세서와 통신하기 위한 무선 통신 수단을 더 포함하는 마이크로프로세서 카드 판독기.
  47. 제46항에 있어서,
    상기 통신 수단은, 통신 프로토콜로서 싱글 와이어 프로토콜(SWP)을 이용하는 마이크로프로세서 카드 판독기.
  48. 제38항에 있어서,
    외부 판독기와 통신하기 위한 무선 통신 수단을 더 포함하는 마이크로프로세서 카드 판독기.
  49. 제48항에 있어서,
    외부 판독기와 통신하기 위한 상기 무선 통신 수단은 니어 필드(near field) 통신 프로토콜을 이용하는 마이크로프로세서 카드 판독기.
  50. 제38항에 따른 카드 판독기를 포함하는 이동 전화기.
  51. 제1 마이크로프로세서를 포함하는 마이크로프로세서 카드의 마케팅 방법으로서,
    제2 마이크로프로세서를 인증하는 단계와 상기 제1 마이크로프로세서 및 제2 마이크로프로세서를 카드에 결합시키는 단계를 포함하며,
    상기 결합에서 상기 제1 마이크로프로세서는, 상기 카드 외부로부터 입력되는 명령을 상기 제2 마이크로프로세서에 포워딩하고, 상기 제2 마이크로프로세서로부터 입력되는 상기 명령에 대한 응답을 상기 카드 외부로 송신하는 수단을 포함하고,
    제2 마이크로프로세서를 인증하는 단계는 공격, 실패 또는 데이터 손실에 저항함에 있어서 상기 제1 마이크로프로세서보다 상기 제2 마이크로프로세서에 대하여 높은 레벨의 능력을 인증하는 마이크로프로세서 카드의 마케팅 방법.
  52. 제1항에 있어서,
    상기 제1 마이크로프로세서는, 비권한자들(unauthorized parties)로부터의 공격에 저항함에 있어 상기 제2 마이크로프로세서보다 낮은 레벨의 능력을 이용하도록 되어 있는 마이크로프로세서 카드.
  53. 제1항에 있어서,
    상기 제2 마이크로프로세서는 ISO 15408 표준에 의해 정의되는 적어도 EAL4(Evaluation Assurance Level 4) 보안 레벨을 제공하는 마이크로프로세서 카드.
  54. 제38항에 있어서,
    비권한자들로부터의 공격에 저항함에 있어서 상기 제2 마이크로프로세서의 애플리케이션보다 상기 제1 마이크로프로세서의 애플리케이션에서 낮은 레벨의 능력을 사용하는 마이크로프로세서 카드 판독기.
KR1020080029366A 2007-03-30 2008-03-28 마이크로프로세서 카드 KR101210000B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR0754193 2007-03-30
FR0754193A FR2914459B1 (fr) 2007-03-30 2007-03-30 Carte a microprocesseurs

Publications (2)

Publication Number Publication Date
KR20080089299A KR20080089299A (ko) 2008-10-06
KR101210000B1 true KR101210000B1 (ko) 2012-12-07

Family

ID=38521832

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080029366A KR101210000B1 (ko) 2007-03-30 2008-03-28 마이크로프로세서 카드

Country Status (8)

Country Link
US (1) US7815125B2 (ko)
EP (1) EP1975855B1 (ko)
KR (1) KR101210000B1 (ko)
AT (1) ATE541269T1 (ko)
DK (1) DK1975855T3 (ko)
ES (1) ES2380750T3 (ko)
FR (1) FR2914459B1 (ko)
PL (1) PL1975855T3 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7556659B2 (en) 2004-04-09 2009-07-07 Hyun Yong Kim High temperature reformer

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10324996A1 (de) * 2003-06-03 2005-02-17 Giesecke & Devrient Gmbh Chipkarte mit wenigstens einer Applikation
RU2008110177A (ru) * 2005-08-18 2009-09-27 АйВиАй СМАРТ ТЕКНОЛОДЖИЗ, ИНК. (US) Система и способ биометрической аутентификации
US8001304B2 (en) * 2008-02-15 2011-08-16 Sandisk Technologies Inc. Portable memory device with multiple I/O interfaces wherein each I/O interface has respective protocol and device parameters are requested from one I/O interface using only respective protocol
US20090327528A1 (en) * 2008-06-25 2009-12-31 Sandisk Il Ltd. Data storage method with multiple protocols for preloading data
US20090327529A1 (en) * 2008-06-25 2009-12-31 Sandisk Il Ltd. Data storage device with multiple protocols for preloading data
KR101555637B1 (ko) * 2009-03-27 2015-09-24 삼성전자주식회사 스마트 카드
JP5425674B2 (ja) * 2010-03-15 2014-02-26 ルネサスエレクトロニクス株式会社 Icカード
EP2658298A1 (en) * 2012-04-23 2013-10-30 ST-Ericsson SA Security chip of a communication device
ITAN20120078U1 (it) * 2012-11-14 2013-02-13 Genova Francesco Di Sistema anticontraffazione basato sull'utilizzo di etichette elettroniche a lettura di prossimita' e sulla firma digitale
JP6398449B2 (ja) * 2014-08-11 2018-10-03 大日本印刷株式会社 電子情報記録媒体、プロセッサモジュールの動作制御方法、及びプロセッサモジュールの動作制御プログラム
FR3038423B1 (fr) 2015-06-30 2018-07-20 Idemia France Entite electronique et procede mis en œuvre dans une telle entite electronique
FR3052897B1 (fr) * 2016-06-21 2018-08-03 Idemia France Procede mis en œuvre dans une entite electronique et entite electronique associee

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050270840A1 (en) 2004-06-03 2005-12-08 Andre Kudelski Component for security module

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2680262B1 (fr) * 1991-08-08 1993-10-08 Gemplus Card International Circuits integres pour carte a puce et carte a plusieurs puces utilisant ces circuits.
NL9301540A (nl) 1993-09-06 1995-04-03 Nedap Nv Chipkaart met meer dan één chip en gecombineerde I/O-lijn.
DE4406704C1 (de) 1994-03-02 1995-07-20 Angewandte Digital Elektronik Chipkarte
JP3492057B2 (ja) * 1995-12-14 2004-02-03 株式会社日立製作所 マルチチップicカード及びそれを用いたicカードシステム
DE60037989T2 (de) * 1999-09-22 2009-02-26 Em Microelectronic-Marin S.A., Marin Transponder für unterschiedliche Einsatzzwecke
US6776339B2 (en) * 2002-09-27 2004-08-17 Nokia Corporation Wireless communication device providing a contactless interface for a smart card reader
US6776332B2 (en) * 2002-12-26 2004-08-17 Micropin Technologies Inc. System and method for validating and operating an access card
JP4322021B2 (ja) * 2003-02-06 2009-08-26 株式会社ルネサステクノロジ メモリカード
JP2005322109A (ja) * 2004-05-11 2005-11-17 Renesas Technology Corp Icカードモジュール
FR2880713B1 (fr) * 2005-01-10 2007-05-25 Thomson Licensing Sa Procede de commutation de voies de communication pour des circuits de cartes a puces, cartes a puces et appareil lecteur correspondant au procede
US20070145135A1 (en) * 2005-12-28 2007-06-28 Fabrice Jogand-Coulomb Methods used in a nested memory system with near field communications capability

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050270840A1 (en) 2004-06-03 2005-12-08 Andre Kudelski Component for security module

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7556659B2 (en) 2004-04-09 2009-07-07 Hyun Yong Kim High temperature reformer

Also Published As

Publication number Publication date
US20080237357A1 (en) 2008-10-02
FR2914459B1 (fr) 2009-07-03
PL1975855T3 (pl) 2012-06-29
KR20080089299A (ko) 2008-10-06
EP1975855B1 (en) 2012-01-11
EP1975855A1 (en) 2008-10-01
DK1975855T3 (da) 2012-05-07
ATE541269T1 (de) 2012-01-15
FR2914459A1 (fr) 2008-10-03
ES2380750T3 (es) 2012-05-18
US7815125B2 (en) 2010-10-19

Similar Documents

Publication Publication Date Title
KR101210000B1 (ko) 마이크로프로세서 카드
JP5123857B2 (ja) 低電力消費量の受動的動作モードを有するnfc読み取り装置
EP1895449B1 (en) Data communication system, device for executing ic card function, control method for the device, and information processing terminal
US8261996B2 (en) Smart card, telephone comprising such a card and method for executing a command in such a card
WO2009147094A1 (en) A method for application selection in a wireless mobile communication device in an nfc system and a corresponding wireless mobile communication device
US8016203B2 (en) Smartcard, telephone comprising such a card and method for executing a command in such a card
US20080283617A1 (en) Contactless card and a control method thereof
KR101825326B1 (ko) 휴대 가능 전자 장치
US8066193B2 (en) Smartcard, telephone comprising such a card and method for executing a command in such a card
JP4692807B2 (ja) 接触式データ通信装置、送受信装置、および送受信方法
KR100761252B1 (ko) 이동통신단말의 알에프 안테나 선택장치
KR20200002807A (ko) 통신 장치 및 방법
CN113013995A (zh) 功率供给管理方法
US9094053B2 (en) Electronic device comprising elements managed by different standardised protocols and method for managing communication between those elements
KR20070022557A (ko) 범용 스마트카드 리더장치
JP5518109B2 (ja) 通信装置及び通信方法、並びにプログラム
KR200391617Y1 (ko) 이동통신단말의 알에프 안테나 선택장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant