KR101192794B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR101192794B1
KR101192794B1 KR1020060016249A KR20060016249A KR101192794B1 KR 101192794 B1 KR101192794 B1 KR 101192794B1 KR 1020060016249 A KR1020060016249 A KR 1020060016249A KR 20060016249 A KR20060016249 A KR 20060016249A KR 101192794 B1 KR101192794 B1 KR 101192794B1
Authority
KR
South Korea
Prior art keywords
data
integrated circuit
gate
liquid crystal
driving integrated
Prior art date
Application number
KR1020060016249A
Other languages
English (en)
Other versions
KR20070083036A (ko
Inventor
윤상창
김재성
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060016249A priority Critical patent/KR101192794B1/ko
Publication of KR20070083036A publication Critical patent/KR20070083036A/ko
Application granted granted Critical
Publication of KR101192794B1 publication Critical patent/KR101192794B1/ko

Links

Images

Classifications

    • EFIXED CONSTRUCTIONS
    • E04BUILDING
    • E04HBUILDINGS OR LIKE STRUCTURES FOR PARTICULAR PURPOSES; SWIMMING OR SPLASH BATHS OR POOLS; MASTS; FENCING; TENTS OR CANOPIES, IN GENERAL
    • E04H17/00Fencing, e.g. fences, enclosures, corrals
    • E04H17/14Fences constructed of rigid elements, e.g. with additional wire fillings or with posts
    • E04H17/1413Post-and-rail fences, e.g. without vertical cross-members
    • AHUMAN NECESSITIES
    • A01AGRICULTURE; FORESTRY; ANIMAL HUSBANDRY; HUNTING; TRAPPING; FISHING
    • A01GHORTICULTURE; CULTIVATION OF VEGETABLES, FLOWERS, RICE, FRUIT, VINES, HOPS OR SEAWEED; FORESTRY; WATERING
    • A01G9/00Cultivation in receptacles, forcing-frames or greenhouses; Edging for beds, lawn or the like
    • A01G9/04Flower-pot saucers
    • A01G9/045Trays for receiving multiple pots
    • EFIXED CONSTRUCTIONS
    • E04BUILDING
    • E04HBUILDINGS OR LIKE STRUCTURES FOR PARTICULAR PURPOSES; SWIMMING OR SPLASH BATHS OR POOLS; MASTS; FENCING; TENTS OR CANOPIES, IN GENERAL
    • E04H17/00Fencing, e.g. fences, enclosures, corrals
    • E04H17/14Fences constructed of rigid elements, e.g. with additional wire fillings or with posts
    • E04H17/1413Post-and-rail fences, e.g. without vertical cross-members
    • E04H17/1447Details of connections between rails and posts
    • E04H17/1465Details of connections between rails and posts the rails being supported within blind or through holes of the posts

Landscapes

  • Engineering & Computer Science (AREA)
  • Architecture (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Environmental Sciences (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 수직라인 블록간의 휘도차를 개선할 수 있는 액정표시장치에 관한 것이다. 본 발명의 실시 예에 따른 액정표시장치는 액정셀들이 배열되며 다수의 데이터라인들과 다수의 게이트라인들의 교차부에 박막 트랜지스터가 형성되는 액정패널과, 복수개의 데이터 구동집적회로를 구비하여 n번째 데이터 구동집적회로의 최종출력단과 n+1번째 데이터 구동집적회로의 첫번째 출력이 동일 데이터 라인에 연결되어 상기 데이터 라인들에 화상신호를 공급하는 데이터 구동부와, 상기 게이트 라인들에 스캔펄스를 공급하는 복수개의 게이트 구동 집적회로를 포함하는 게이트 구동부와, 상기 데이터 및 게이트 구동부를 구동하기 위한 제어신호를 생성하는 타이밍 컨트롤러와, n번째 상기 구동 집적회로의 최종출력단과 n+1번째 상기 구동 집적회로의 첫 번째 출력단 중 하나를 선택적으로 인에이블 시키는 선택부를 포함하는 것을 특징으로 한다.
수직라인, 블록딤, 라인저항

Description

액정 표시 장치{Liquid Crystal Display Device}
도 1은 종래의 COG 타입의 액정표시장치를 간략히 나타낸 도면.
도 2는 종래의 COG 타입의 다른 액정표시장치를 간략히 나타낸 도면.
도 3은 종래의 TCP 타입의 액정표시장치를 간략히 나타낸 도면.
도 4는 종래의 TCP 타입의 다른 액정표시장치를 간략히 나타낸 도면.
도 5는 본발명의 제 1 실시예에 따른 COG 타입의 액정표시장치를 간략히 나타낸 도면.
도 6는 본발명의 제 2 실시예에 따른 COG 타입의 액정표시장치를 간략히 나타낸 도면.
도 7은 본 발명의 데이터 구동 집적회로를 자세히 나타낸 도면.
도 8은 선택부를 자세히 나타낸 도면.
도 9는 선택부의 효과를 나타낸 도면.
도 10은 본발명의 제 3 실시예에 따른 TCP타입의 액정표시장치를 간략히 나타낸 도면.
도 11은 본발명의 제 4 실시예에 따른 TCP타입의 액정표시장치를 간략히 나타낸 도면.
< 도면의 주요 부분에 대한 부호설명 >
100 : 타이밍 컨트롤러
103, 203, 303, 403 : 데이터 구동 집적회로
104, 204, 304, 404 : 게이트 구동 집적회로
107, 207, 307, 407 : 게이트 라인
108, 208, 308, 408 : 데이터 라인
본 발명은 수직라인 블록간의 휘도차를 개선할 수 있는 액정표시장치에 관한 것이다.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비한다.
액정패널에는 복수의 게이트라인과 데이터라인이 교차하게 배열되고 그 게이트라인과 데이터라인의 교차로 마련되는 영역에 액정셀들이 형성된다. 이 액정패널에는 액정셀들 각각에 전계를 인가하기 위한 화소전극들과 공통전극이 마련된다. 화소전극들 각각은 스위칭 소자인 박막트랜지스터(Thin Film Transistor) 의 소스 및 드레인 단자들을 경유하여 데이터라인 중 어느 하나에 접속된다. 박막트랜지스터의 게이트단자는 화소전압신호가 1라인분씩의 화소전극들에게 인가되게 하는 게이트라인 중 어느 하나에 접속된다.
구동회로는 게이트라인들을 구동하기 위한 게이트 드라이버와, 데이터라인들을 구동하기 위한 데이터 드라이버와, 게이트 드라이버와 데이터 드라이버를 제어하기 위한 타이밍 컨트롤러와, 액정표시장치에서 사용되는 여러가지의 구동전압들을 공급하는 전원공급부를 구비한다. 타이밍 컨트롤러는 게이트 드라이버 및 데이터 드라이버의 구동 타이밍을 제어함과 아울러 데이터 드라이버에 화소데이터 신호를 공급한다. 전원공급부는 입력 전원을 이용하여 액정표시장치에서 필요로 하는 공통전압(VCOM), 게이트 하이전압(VGH), 게이트 로우전압(VGL) 등과 같은 구동전압들을 생성한다.
게이트 드라이버는 스캐닝신호를 게이트라인들에 순차적으로 공급하여 액정패널 상의 액정셀들을 1라인분씩 순차적으로 구동한다. 데이터 드라이버는 게이트라인들 중 어느 하나에 스캐닝신호가 공급될 때마다 데이터라인들 각각에 화소전압신호를 공급한다. 이에 따라, 액정표시장치는 액정셀별로 화소전압신호에 따라 화소전극과 공통전극 사이에 인가되는 전계에 의해 광투과율을 조절함으로써 화상을 표시한다.
이들 중 액정패널과 직접 접속되는 데이터 드라이버와 게이트 드라이버는 다수개의 IC(Integrated Circuit)들로 집적화된다. 집적화된 데이터 구동 집적회로와 게이트 구동 집적회로 각각은 TCP(Tape Carrier Package) 상에 실장되어 TAB(Tape Automated Bonding) 방식으로 액정패널에 접속되거나 COG(Chip On Glass) 방식으로 액정패널 상에 실장된다.
여기서 TCP를 통해 TAB 방식으로 액정패널에 접속되는 구동 집적회로은 TCP 에 접속되어진 PCB(Printed Circuit Board)에 실장되어진 신호라인들을 통해 외부로부터 입력되는 제어신호들 및 직류전압들을 공급받음과 아울러 상호 접속된다. 상세히 하면, 데이터 구동 집적회로은 데이터 PCB에 실장된 신호라인들을 통해 직렬로 접속됨과 아울러 타이밍 컨트롤러로부터의 제어신호들 및 화소 데이터 신호와 전원공급부로부터의 구동전압들을 공통적으로 공급받게 된다. 게이트 구동 집적회로은 게이트 PCB에 실장된 신호라인들을 통해 직렬로 접속됨과 아울러 타이밍 컨트롤러로부터의 제어신호들과 전원공급부로부터의 구동전압들을 공통적으로 공급받게 된다.
COG 방식으로 액정패널에 실장되는 구동 집적회로은 신호라인들이 액정패널, 즉 하부 글래스 상에 실장되는 라인 온 글래스(Line On Glass; 이하 'LOG'라 함) 방식으로 상호 접속됨과 아울러 타이밍 컨트롤러 및 전원공급부로부터의 제어신호들 및 구동전압들을 공급받게 된다.
최근에는 구동 집적회로이 TAB 방식으로 액정패널에 접속되는 경우에도 LOG방식을 채택하여 PCB를 제거함으로써 액정표시장치가 더욱 박형화될 수 있게 하고 있다. 특히 상대적으로 적은 신호라인들을 필요로 하는 게이트 드라이브IC들에 접속되는 신호라인들을 LOG 방식으로 액정패널 상에 형성함으로서 게이트 PCB를 제거하고 있다. 다시 말하여 TAB 방식의 게이트 구동 집적회로은 액정패널의 하부 글래스 상에 실장되는 신호라인들을 통해 직렬로 접속됨과 아울러 제어신호들 및 구동전압신호들(이하, 게이트 구동신호들이라 함)을 공통적으로 공급받게 된다.
실제로, 게이트 PCB를 제거한 액정표시장치는 도 1 내지 도 4와 같은 형태로 제작될 수 있다.
도 1은 COG 타입의 종래의 액정표시장치로써 데이터 PCB의 일측에 위치한 타이밍 컨트롤러(100)로부터 VDD 전압 및 Gamma 전압을 받아 각각의 데이터 구동 집적회로에 전달한다.
도 2는 종래의 다른 COG 타입의 액정표시장치를 간략히 나타낸 도면으로써 데이터 PCB의 중앙에 위치한 타이밍 컨트롤러(100)로부터 VDD 전압 및 Gamma 전압을 받아 각각의 데이터 구동 집적회로에 전달한다.
도 1 및 도 2에 도시된 바와 같이 종래의 COG타입의 액정표시장치는 액정패널(101)과, 액정패널(101)의 일측에 접속되어진 다수개의 데이터 구동 집적회로(103)과, 게이트 구동 집적회로(104)과, 데이터 및 게이트 구동 집적회로(103, 104)의 구동 타이밍을 제어하기 위한 타이밍 컨트롤러(100)을 구비한다.
액정패널(101)은 각종 신호라인들과 함께 박막트랜지스터 어레이가 형성된 하부기판(105)과, 칼라필터 어레이가 형성된 상부기판(106)과, 하부기판(105)과 상부기판(106) 사이에 형성된 액정으로 구성된다. 이러한 액정패널(101)에는 게이트라인들(107)과 데이터라인들(108)의 교차영역마다 마련되는 액정셀들로 구성되어 화상을 표시하는 화상표시영역(109)이 마련된다. 화상표시영역(109)의 외곽부에 위치하는 하부기판(105) 비표시영역에는 데이터라인(108)으로부터 실장되어진 데이터 패드들과, 게이트라인(107)으로부터 실장되어진 게이트 패드들이 형성된다.
데이터 구동 집적회로(103)은 디지털 신호인 화소데이터 신호를 아날로그 신호인 화소전압신호로 변환하여 액정패널상의 데이터라인들(108)에 공급한다.
게이트 구동 집적회로(104)는 입력 제어신호들에 응답하여 스캐닝신호, 즉 게이트 하이전압 신호(VGH)를 게이트라인들(107)에 순차적으로 공급한다. 또한 게이트 구동 집적회로(104)들은 게이트 하이전압 신호(VGH)가 공급되는 기간을 제외한 나머지 기간에는 게이트 로우전압 신호(VGL)를 게이트라인들에 공급한다.
타이밍 컨트롤러(100)는 외부로부터 입력되는 클럭신호(DCLK)와 수평 및 수직 동기신호(Hsync, Vsync)에 응답하여 게이트 구동 집적회로(104)와 데이터 구동 집적회로(103)의 구동 타이밍을 제어하게 된다. 다시 말하여, 타이밍 컨트롤러(100)는 게이트 구동 집적회로(104)를 동작시키기 위하여 클럭신호(DCLK)와 수평 및 수직 동기신호(Hsync, Vsync)에 응답하여 게이트 스타트펄스(GSP), 게이트 쉬프트클럭(GSC)신호 및 게이트 출력인에이블(GOE)신호를 게이트 구동 집적회로에 전송하게 된다. 또한, 타이밍 컨트롤러(100)는 입력 클럭신호(DCLK)와 수평 및 수직 동기신호(Hsync, Vsync)에 응답하여 비디오데이터 구간임을 알리는 소스 스타트펄스(SSP)의 인에이블(Enable) 구간에 입력되는 디지털 데이터(Data)를 데이터 구동 집적회로(103)로 전송하게 된다.
이러한 COG형 데이터 구동 집적회로는 VDD 전압 및 Gamma 전압이 전송될때 전송라인의 라인저항값에 의해 데이터 구동 집적회로(103)마다 공급되는 VDD 전압 및 Gamma 전압이 달라지게 된다.
구체적으로 제 1 데이터 구동 집적회로(103A)에는 제 1 전송라인(L1)의 제1 라인저항값(a)에 비례하여 전압강하된 VDD 전압 및 Gamma 전압이 공급된다.
제 2 데이터 구동 집적회로(103B)에는 직렬접속된 제 1 전송라인(L1) 및 제 2 전송라인(L2)의 제 2 라인저항값(a+b)에 비례하여 전압강하된 VDD 전압 및 Gamma 전압이 공급된다.
이러한 방식으로 제 n번째 데이터 구동 집적회로까지 전압강하가 발생한다면 데이터 구동 집적회로(103) 별로 데이터 라인들에 공급하는 VDD 전압 및 Gamma 전압차로 인하여 휘도차가 발생한다. 즉, 제 1 데이터 구동 집적회로(103A)에서 제 n번째 게이트 구동 집적회로 쪽으로 진행할수록 데이터 전송라인의 라인저항 값(a, b..)이 가산됨에 따라 수직라인 블록에 공급되는 제 1 내지 제 n 데이터 전압이 점차 감소하게 된다. 이에 따라 서로 다른 데이터 구동 집적회로(103)에 접속되는 수직 라인 블록간에 휘도차 발생하게 된다. 이 수직 라인 블록의 휘도차는 화질저하를 초래한다.
도 3은 TCP 타입의 종래의 액정표시장치로써 데이터 PCB의 좌측에 위치한 타이밍 컨트롤러(100)로부터 VDD 전압 및 Gamma 전압을 받아 각각의 데이터 구동 집적회로에 전달한다.
도 4는 종래의 TCP 타입의 다른 액정표시장치를 간략히 나타낸 도면으로써 데이터 PCB의 중앙에 위치한 타이밍 컨트롤러(100)로부터 VDD 전압 및 Gamma 전압을 받아 각각의 데이터 구동 집적회로에 전달한다.
도 3 및 도 4에 도시된 바와 같이 종래의 TCP 타입의 액정표시장치는 액정패널(201)과, 액정패널(201)의 일측에 접속되어 TCP상에 실장된 다수개의 데이터 구동 집적회로(203)들과, 게이트 구동 집적회로(204)을 구비하며, COG 타입의 액정표시장치와 마찬가지로, 첫번째 데이터 구동집적회로(203A)에서 제 n번째 데이터 구 동 집적회로까지 VDD 전압 및 Gamma 전압이 전달될 때 라인저항에 의한 전압강하가 발생한다.
따라서 TCP타입의 액정표시장치에서도 서로 다른 데이터 구동 집적회로(203)에 접속되는 수직 라인 블록간에 휘도차 발생하게 된다. 이 수직 라인 블록의 휘도차는 화질저하를 초래한다.
따라서, 본 발명의 목적은 수직라인 블록간의 휘도차를 개선하여 화질을 향상시킬 수 있는 액정표시장치를 제공하는 것이다.
본 발명은 수직라인 블록간의 휘도차를 개선할 수 있는 액정표시장치에 관한 것이다. 본 발명의 실시 예에 따른 액정표시장치는 액정셀들이 배열되며 다수의 데이터라인들과 다수의 게이트라인들의 교차부에 박막트랜지스터가 형성되는 액정패널과, 복수개의 데이터 구동집적회로를 구비하여 n번째 데이터 구동집적회로의 최종출력단과 n+1번째 데이터 구동집적회로의 첫번째 출력이 동일 데이터 라인에 연결되어 상기 데이터 라인들에 화상신호를 공급하는 데이터 구동부와, 상기 게이트 라인들에 스캔펄스를 공급하는 복수개의 게이트 구동 집적회로를 포함하는 게이트 구동부와, 상기 데이터 및 게이트 구동부를 구동하기 위한 제어신호를 생성하는 타이밍 컨트롤러와, n번째 상기 구동 집적회로의 최종출력단과 n+1번째 상기 구동 집적회로의 첫 번째 출력단 중 하나를 선택적으로 인에이블 시키는 선택부를 포함하는 것을 특징으로 한다.
선택부는 상기 타이밍 컨트롤러에서 생성되는 게이트 제어신호중 어느 하나를 클럭신호로 입력받는 제 1 D플립플롭과, 상기 타이밍 컨트롤러에서 생성되는 소스 제어신호중 어느 하나를 클럭신호로 입력받는 제 2 D플립플롭과, 상기 제 1 D플립플롭과 상기 제 2 D플립플롭으로부터의 출력을 배타적논리합 게이트로 연산하는 연산기를 구비하는 것을 특징으로한다.
이하에서, 첨부된 도면 및 실시 예를 통해 본 발명의 실시 예를 구체적으로 살펴보면 다음과 같다.
실제로, 본 발명에 따른 액정표시장치는 도 5 내지 도 8과 같은 형태로 제작될 수 있다.
도 5는 본발명의 제 1 실시예에 따른 COG 타입의 액정표시장치를 간략히 나타낸 도면으로써 데이터 PCB의 일측에 위치한 타이밍 컨트롤러(100)로부터 VDD 전압 및 Gamma 전압을 받아 각각의 데이터 구동 집적회로에 전달한다.
도 6은 본발명의 제 2 실시예에 따른 COG 타입의 액정표시장치를 간략히 나타낸 도면으로써 데이터 PCB의 중앙에 위치한 타이밍 컨트롤러(100)로부터 VDD 전압 및 Gamma 전압을 받아 각각의 데이터 구동 집적회로에 전달한다.
도 5 및 도 6에 도시된 바와 같이 본 발명의 COG타입의 액정표시장치는 액정패널(301)과, 액정패널(301)의 일측에 접속되어진 다수개의 데이터 구동 집적회로(303)와, 다수개의 게이트 구동 집적회로(304)와, 데이터 및 게이트 구동 집적회로(303, 304)의 구동 타이밍을 제어하기 위한 타이밍 컨트롤러(100)와, n번째 데이터 구동 집적회로(303)의 최종출력단과 n+1번째 상기 데이터 구동 집적회로(304)의 첫 번째 출력단 중 하나를 선택적으로 인에이블 시키는 선택부(320)를 구비한다.
상기 액정패널(301)은 각종 신호라인들과 함께 박막트랜지스터 어레이가 형성된 하부기판(305)과, 칼라필터 어레이가 형성된 상부기판(306)과, 하부기판(305)과 상부기판(306) 사이에 형성된액정을 구성으로 한다. 이러한 액정패널(301)에는 게이트라인들(307)과 데이터라인들(308)의 교차영역마다 마련되는 액정셀들로 구성되어 화상을 표시하는 화상표시영역(309)이 마련된다. 화상표시영역(309)의 외곽부에 위치하는 하부기판(305) 비표시영역에는 데이터라인(308)으로부터 실장되어진 데이터 패드들과, 게이트라인(307)으로부터 실장되어진 게이트 패드들이 형성된다.
상기 데이터 구동 집적회로(303)은 디지털 신호인 화소데이터 신호를 아날로그 신호인 화소전압신호로 변환하여 액정패널상의 데이터라인들(308)에 공급한다.
상기 게이트 구동 집적회로(304)은 입력 제어신호들에 응답하여 스캐닝신호, 즉 게이트 하이전압 신호(VGH)를 게이트라인들(307)에 순차적으로 공급한다. 또한 게이트 구동 집적회로(304)들은 게이트 하이전압 신호(VGH)가 공급되는 기간을 제외한 나머지 기간에는 게이트 로우전압 신호(VGL)를 게이트라인들에 공급한다.
상기 타이밍 컨트롤러(100)는 외부로부터 입력되는 클럭신호(DCLK)와 수평 및 수직 동기신호(Hsync, Vsync)에 응답하여 게이트 구동 집적회로(304)와 데이터 구동 집적회로(303)의 구동 타이밍을 제어하게 된다. 다시 말하여, 타이밍 컨트롤러(100)는 게이트 구동 집적회로(304)를 동작시키기 위하여 클럭신호(DCLK)와 수평 및 수직 동기신호(Hsync, Vsync)에 응답하여 게이트 스타트펄스(GSP), 게이트 쉬프트클럭(GSC)신호 및 게이트 출력인에이블(GOE)신호를 게이트 구동 집적회로에 전송 하게 된다. 또한, 타이밍 컨트롤러(100)는 입력 클럭신호(DCLK)와 수평 및 수직 동기신호(Hsync, Vsync)에 응답하여 비디오데이터 구간임을 알리는 소스 스타트펄스(SSP)의 인에이블(Enable) 구간에 입력되는 디지털 데이터(Data)를 데이터 구동 집적회로(303)로 전송하게 된다.
이러한 COG형 데이터 구동 집적회로는 VDD 전압 및 Gamma 전압이 전송될때 전송라인의 라인저항값에 의해 데이터 구동 집적회로(303)마다 공급되는 데이터 전압이 달라지게 된다.
구체적으로 제 1 데이터 구동 집적회로(303A)에는 제 1 전송라인(L1)의 제1 라인저항값(a)에 비례하여 전압강하된 VDD 전압 및 Gamma 전압이 공급된다.
제 2 데이터 구동 집적회로(303B)에는 직렬접속된 제 1 전송라인(L1) 및 제 2 전송라인(L2)의 제 2 라인저항값(a+b)에 비례하여 전압강하된 VDD 전압 및 Gamma 전압이 공급된다.
이러한 방식으로 제 n번째 데이터 구동 집적회로까지 전압강하가 발생한다면 데이터 구동 집적회로(303)별로 데이터 라인들에 공급하는 VDD 전압 및 Gamma 전압의 전압차로 인하여 휘도차가 발생한다.
이러한 휘도차를 개선하기 위하여 본 발명에서는 선택부를 추가로 구비하고 있다.
도 7은 본 발명의 데이터 구동 집적회로를 자세히 나타낸 도면이다.
도 7을 참조하면, 데이터 구동 집적회로(303)는 소스 쉬프트 클럭(SSC) 및 소스 스타트 펄스(SSP)를 이용하여 샘플링 신호를 발생하는 쉬프트 레지스터(921) 와, 샘플링 신호에 따라 외부로부터 입력되는 RGB 데이터 신호를 순차적으로 샘플링하는 래치(922)와, 래치(922)로부터 공급되는 데이터 신호를 아날로그 비디오 신호로 변환하여 출력하는 디지털-아날로그 변환부(DAC)(923)와, 디지털-아날로그 변환부(923)로부터 공급되는 데이터 신호를 정렬하여 출력하는 출력부(924)와, n번째 데이터 구동 집적회로의 마지막 출력과 n+1번째 데이터 구동 집적회로의 첫번째 출력을 묶어 선택적으로 하나의 신호를 최종적으로 출력하는 선택부(320)를 구비한다.
쉬프트 레지스터(921)는 소스 쉬프트 클럭(SSC)과 소스 스타트 펄스(SSP)를 이용하여 샘플링 신호를 발생한다. 즉, 쉬프트 레지스터(121)는 소스 쉬프트 클럭(SSC)에 따라 소스 스타트 펄스(SSP)를 쉬프트시켜 샘플링 신호를 발생하여 래치(922)에 순차적으로 공급한다.
래치부(922)는 데이터 버스라인을 통해 공급되는 정렬된 데이터 신호(Data)를 쉬프트 레지스터(921)로부터의 샘플링 신호에 따라 순차적으로 샘플링하고 소스 출력 인에이블(SOE)에 동기하여 저장된 1라인분의 디지털 데이터를 디지털-아날로그 변환부(923)로 동시에 출력한다.
디지털-아날로그 변환부(923)는 도시되지 않은 감마 전압부로부터 공급되는감마전압을 이용하여 래치부(922)로부터 공급되는 래치된 데이터를 화상신호로 변환한다.
출력부(924)는 디지털-아날로그 변환부(923)로부터 공급되는 1수평 라인분의 화상신호를 선택부(320)로 전달한다.
도 8은 선택부를 자세히 나타낸 도면이다.
도 8을 참조하면, 선택부(320)는 게이트 스타트펄스를 클럭신호로 입력받는 제 1 D플립플롭(1001)과, 소스 스타트펄스를 클럭신호로 입력되는 제 2 D플립플롭(1002)과, 제 1 D플립플롭(1001)과 제 2 D플립플롭(1002)으로부터의 출력을 배타적 논리합게이트(XOR)로 연산하는 연산기(1003)를 구비한다.
선택부(320)에서 D플립플롭에 클럭으로 게이트 스타트펄스(GSP) 및 소스 스타트펄스(SSP)가 사용된다. 따라서 각 클럭마다 출력은 반전되게 되며 1수평 신호인 SSP에서는 1수평동기마다 하이신호가 인가되고, 1 수직신호인 GSP에서는 1수직동기마다 하이신호가 인가되므로 두개의 출력을 연산기 즉, 배타적 논리합게이트로 연산시키면 1수평동기마다 하이신호가 인가된 신호를 얻을 수 있고 1 수직동기에서는 이 하이 신호구간동안 1 수직동기마다 하이 출력신호를 얻을 수 있다.
선택부(320)의 배타적 논리합게이트는, 출력된 신호를 이용하여 n+1번째 데이터 구동 집적회로의 첫번째 출력신호가 출력되었을 때는 n번째 데이터 구동 집적회로의 마지막 출력신호가 출력되지 않도록하고, n+1번째 데이터 구동 집적회로의 첫번째 출력신호가 출력되지 않았을 때는 n번째 데이터 구동 집적회로의 마지막 출력신호가 출력되도록 함으로써 두 신호중 하나의 신호를 교번적으로 선택할 수 있다.
도 9는 선택부의 효과를 간략히 나타낸 도면이다.
도 9를 참조하면, Out f와 Out 1을 묶음으로써 수평단위로는 경계부분의 데이터 라인에 VDD 전압 및 Gamma 전압이 번갈아 들어가는 형태를 취하게 되어 블록 간의 휘도차가 상쇄되는 효과를 나타내며 또한, 프레임 단위로도 M번째 프레임의 마지막 출력과 M+1번째 프레임의 첫번째 출력이 교번하게 되므로 딤(Dim)현상이 개선된다.
도 10은 본발명의 제 3 실시예에 따른 TCP타입의 액정표시장치를 간략히 나타낸 도면으로써 데이터 PCB의 일측에 위치한 타이밍 컨트롤러(100)로부터 VDD 전압 및 Gamma 전압을 받아 각각의 데이터 구동 집적회로에 전달한다.
도 10은 본발명의 제 4 실시예에 따른 TCP타입의 액정표시장치를 간략히 나타낸 도면으로써 데이터 PCB의 중앙에 위치한 타이밍 컨트롤러(100)로부터 VDD 전압 및 Gamma 전압을 받아 각각의 데이터 구동 집적회로에 전달한다.
도 10 및 도 11에 도시된 바와 같이 TCP타입의 액정표시장치는 액정패널(401)과, 액정패널(401)의 일측에 접속되어진 다수개의 데이터 구동 집적회로(403)와, 다수개의 게이트 구동 집적회로(404)를 구비하며, COG 타입의 액정표시장치와 마찬가지로, 첫번째 데이터 구동집적회로(303A)에서 제 n번째 데이터 구동 집적회로까지 VDD 전압 및 Gamma 전압이 전달될 때 전압강하로 인한 라인 블록을 개선하기 위해, 데이터 구동 집적회로(403)에서 출력되는 화상신호를 제어하는 선택부(420)를 추가로 구비한다.
상기 COG타입의 액정표시장치에서 설명한 것과 같은 원리를 TCP타입의 액정표시장치에서도 적용시켜 블록딤을 개선하므로, 본발명의 실시예에 따른 TCP타입의 액정표시장치에 대한 자세한 설명은 본발명의 실시예에 따른 COG타입의 액정표시장치에서의 설명으로 대신하도록 한다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 실시 예에 기재된 내용으로 한정하는 것이 아니라 특허 청구 범위에 의해서 정해져야 한다.
상술한 바와 같이, 본 발명에 따른 액정표시장치에서는 각 블록간에 발생하던 휘도차가 상쇄되므로 블록간 딤(Dim)현상으로 인한 화질저하를 개선할 수 있다.

Claims (3)

  1. 액정셀들이 배열되며 다수의 데이터라인들과 다수의 게이트라인들의 교차부에 박막트랜지스터가 형성되는 액정패널과,
    복수개의 데이터 구동집적회로를 구비하여 n번째 데이터 구동집적회로의 최종출력단과 n+1번째 데이터 구동집적회로의 첫번째 출력이 동일 데이터 라인에 연결되어 상기 데이터 라인들에 화상신호를 공급하는 데이터 구동부와,
    상기 게이트 라인들에 스캔펄스를 공급하는 복수개의 게이트 구동 집적회로를 포함하는 게이트 구동부와,
    상기 데이터 및 게이트 구동부를 구동하기 위한 제어신호를 생성하는 타이밍 컨트롤러와,
    n번째 상기 구동 집적회로의 최종 출력단과 n+1번째 상기 구동 집적회로의 첫번째 출력단 중 하나를 선택적으로 인에이블 시키는 선택부를 포함하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 선택부는,
    상기 타이밍 컨트롤러에서 생성되는 게이트 스타트 펄스를 토글시켜 출력하는 제 1 D플립플롭과,
    상기 타이밍 컨트롤러에서 생성되는 소스 스타트 펄스를 토글시켜 출력하는 제 2 D플립플롭과,
    상기 제 1 D플립플롭과 상기 제 2 D플립플롭의 출력을 배타적 논리합 연산하여 각 데이터 구동 집적회로의 첫번째 출력단 또는 최종 출력단의 인에이블 신호로 출력하는 연산기와,
    상기 연산기의 출력을 반전시켜 각 데이터 구동 집적회로의 최종출력단 또는 첫번째 출력단의 디스인에이블 신호로 출력하는 인버터를 구비하는것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 소스 스타트 펄스를 대신하여 소스 출력 인에이블 신호를 토글시킬 수 있는 것을 특징으로 하는 액정표시장치.
KR1020060016249A 2006-02-20 2006-02-20 액정 표시 장치 KR101192794B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060016249A KR101192794B1 (ko) 2006-02-20 2006-02-20 액정 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060016249A KR101192794B1 (ko) 2006-02-20 2006-02-20 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20070083036A KR20070083036A (ko) 2007-08-23
KR101192794B1 true KR101192794B1 (ko) 2012-10-18

Family

ID=38612483

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060016249A KR101192794B1 (ko) 2006-02-20 2006-02-20 액정 표시 장치

Country Status (1)

Country Link
KR (1) KR101192794B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11212519A (ja) 1998-01-23 1999-08-06 Toshiba Corp 液晶表示装置およびその駆動方法
JPH11224076A (ja) 1998-02-06 1999-08-17 Toshiba Corp 液晶表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11212519A (ja) 1998-01-23 1999-08-06 Toshiba Corp 液晶表示装置およびその駆動方法
JPH11224076A (ja) 1998-02-06 1999-08-17 Toshiba Corp 液晶表示装置

Also Published As

Publication number Publication date
KR20070083036A (ko) 2007-08-23

Similar Documents

Publication Publication Date Title
KR101126487B1 (ko) 액정표시장치의 데이터 구동 장치 및 방법
KR101250787B1 (ko) 데이터 구동 ic 내에 레지스터 방식의 감마전압발생기를구비한 액정표시장치
KR101862347B1 (ko) 표시장치 및 이를 갖는 표시장치 세트
JP4466710B2 (ja) 電気光学装置および電子機器
KR20190076219A (ko) 디스플레이 장치
JP2007011362A (ja) ラインオンガラス型液晶表示装置
KR20080041089A (ko) 액정표시장치와 그 구동방법
KR100782303B1 (ko) 블록 딤을 감소시키기 위한 장치와 방법, 및 상기 장치를 구비하는 디스플레이 장치
KR101061631B1 (ko) 액정표시장치의 구동장치 및 방법
KR100918653B1 (ko) 액정표시장치
JP2004240428A (ja) 液晶表示装置、液晶表示装置の駆動装置及び方法
JP2009015009A (ja) 液晶表示装置
KR101192794B1 (ko) 액정 표시 장치
KR101622641B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR100861270B1 (ko) 액정표시장치 및 그의 구동방법
KR101181964B1 (ko) 액정 표시 장치 및 그의 구동 방법
KR20140041023A (ko) 액정표시장치 및 그 구동방법
KR20050065825A (ko) 액정 표시 장치의 구동 장치 및 그 구동 방법
KR20060135376A (ko) 액정표시장치의 데이터 구동장치
KR20070077673A (ko) 평판 표시 장치
KR101006448B1 (ko) 액정 표시 장치의 구동 장치
KR100987677B1 (ko) 액정표시장치의 구동장치
KR101137884B1 (ko) 액정표시장치
KR101338987B1 (ko) 액정표시장치
KR20020071569A (ko) 액정 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee