KR101132088B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101132088B1
KR101132088B1 KR1020100068451A KR20100068451A KR101132088B1 KR 101132088 B1 KR101132088 B1 KR 101132088B1 KR 1020100068451 A KR1020100068451 A KR 1020100068451A KR 20100068451 A KR20100068451 A KR 20100068451A KR 101132088 B1 KR101132088 B1 KR 101132088B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
boosting
voltage
electrode
crystal display
Prior art date
Application number
KR1020100068451A
Other languages
English (en)
Other versions
KR20120007760A (ko
Inventor
김일남
박원상
김민우
김재경
임동훈
Original Assignee
삼성모바일디스플레이주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성모바일디스플레이주식회사 filed Critical 삼성모바일디스플레이주식회사
Priority to KR1020100068451A priority Critical patent/KR101132088B1/ko
Priority to JP2010246412A priority patent/JP5694739B2/ja
Priority to US12/966,866 priority patent/US8587580B2/en
Priority to TW100100650A priority patent/TWI536348B/zh
Publication of KR20120007760A publication Critical patent/KR20120007760A/ko
Application granted granted Critical
Publication of KR101132088B1 publication Critical patent/KR101132088B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • G09G3/3413Details of control of colour illumination sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0235Field-sequential colour display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 필드 순차 구동 방식의 액정표시장치에 구현되는 액정셀의 화소 구조 및 그 구동방법을 제공한다.
본 발명의 실시예에 의한 액정표시장치는, 복수의 주사선 및 데이터선과, 상기 주사선들 및 데이터선들과 연결되어 매트릭스 형태로 배열된 복수의 화소들이 포함되는 액정표시패널과; 상기 액정표시패널 내에 구비된 복수의 화소들에 각각 쓰기 제어신호 및 리셋 신호를 제공하는 제어신호 생성부와; 상기 각 화소들에 공통전압을 제공하는 공통전압 생성부와; 상기 각 화소들에 부스팅 전압을 제공하는 부스팅 전압 생성부가 포함되어 구성된다.

Description

액정표시장치{Liquid Crystal Display}
본 발명은 액정표시장치에 관한 것으로, 특히 필드 순차(field sequential) 구동 방식의 액정표시장치에 관한 것이다.
액정표시장치는 두 기판 사이에 주입되어 있는 이방성 유전율을 갖는 액정 물질에 전계(electric field)를 인가하고 이 전계의 세기를 조절하여 외부의 광원(백라이트)으로부터 기판에 투과되는 빛의 양을 조절함으로써 원하는 화상 신호를 얻는 표시 장치이다.
이러한 액정표시장치는 휴대가 간편한 평판 표시장치 중에서 대표적인 것으로서, 이 중에서도 박막 트랜지스터(thin film transistor: TFT)를 스위칭 소자로 이용한 TFT-LCD가 주로 이용되고 있다.
상기 액정표시장치는 일반적으로 두 기판 중 하나의 기판에 레드(R), 그린(G), 블루(B)의 3원색으로 이루어진 컬러 필터층을 형성하고, 이 컬러 필터 층에 투과되는 양을 조절함으로써 원하는 화상을 표시한다. 즉, 기존의 컬러 필터 방식의 액정표시장치는 단일 광원으로부터 조사되는 빛을 R, G, B 컬러 필터층에 투과시키는데 있어서, R, G, B 컬러 필터층에 투과되는 빛의 양을 조절하여, R, G, B 색을 합성함으로써 원하는 화상을 표시한다.
그러나, 이와 같이 단일 광원과 3색 컬러 필터 층을 이용하여 화상을 표시하는 액정표시장치는, R, G, B 각 영역마다 각각 대응하는 단위 화소가 필요하므로 흑백을 표시하는 경우보다 3배 많은 화소가 필요하게 된다. 따라서, 고해상도의 화상을 얻기 위해서는 액정 표시 장치 패널의 정교한 제조 기술이 요구된다. 또한, 이러한 액정 표시 장치는 기판에 별도의 컬러 필터 층을 형성해야 하는 제조상의 번거로움이 있으며, 컬러 필터 자체의 광 투과율이 낮으므로 휘도가 낮아지는 단점이 있다.
이러한 단점을 극복하는 방안으로서 필드 순차(field sequential) 구동 방식의 액정표시장치가 제안되었다.
상기 필드 순차 구동 방식의 액정표시장치는 R, G, B 각 색의 독립된 광원을 순차 주기적으로 점등하고, 그 점등 주기에 동기하여 각 화소에 대응하는 색 신호를 가함으로써 풀 컬러(full color)의 화상을 얻는 것으로, 이에 의할 경우 하나의 화소를 R, G, B 단위 화소로 분할하지 않고, 하나의 화소에 R, G, B 백라이트로부터 출력되는 R, G, B 3원색의 광을 시분할적으로 순차 표시함으로써 눈의 잔상 효과를 이용하여 화상을 표시할 수 있다.
즉, 상기 필드 순차 구동 방식의 액정표시장치는 컬러 필터가 없으며, 적색(R), 녹색(G), 청색(B)의 색을 순차적으로 발광하는 순차 백라이트(sequential backlight)를 구비한다.
또한, 이와 같은 필드 순차 구동 방식의 액정표시장치는 일반적으로 디지털 방식으로 구동되는데, 이는 하나의 필드 프레임(frame)을 적어도 세 개 이상의 서브 프레임(sub-frame)으로 시분할하고, 각각의 서브 프레임에서 적색광, 녹색광 및 청색광을 순차적으로 디스플레이하여 색을 표시하게 된다.
이 때, 상기 서브 프레임은 각각의 액정셀 어레이를 어드레싱하는 구간, 액정셀을 인가된 영상신호로 충전시키는 구간, 백라이트를 조사하는 구간 및 액정셀을 리셋하는 구간으로 구분된다. 즉, 모든 셀(특히 마지막에 어드레스 되는 액정셀)에 영상신호 입력이 완료된 후에야 해당 백라이트를 조사할 수 있는 구조를 지니고 있다.
이러한 구조적인 문제로 인하여 종래의 필드 순차 구동 방식의 경우 하나의 프레임이 3개의 서브 프레임으로 나눠진 상태에서 모든 화소에 비디오 데이터를 전달하는 시간이 필요하므로 실제 밝기를 표현할 수 있는 시간에 있어 제한을 받게 된다.
즉, 종래 필드 순차 구동 방식의 액정표시장치는 각 화소에 신호를 전달(addressing)하고 그 신호에 의하여 액정이 완전히 구동된 후에 광을 조사하여야 하므로 광이 조사되는 시간을 길게 하기 위한 별도의 액정셀의 구조 및 그 구동 방법이 필요하게 되었다.
본 발명은 필드 순차 구동 방식의 액정표시장치에 구현되는 액정셀의 화소 구조 및 그 구동방법을 제공한다.
본 발명의 실시예에 의한 액정표시장치는, 복수의 주사선 및 데이터선과, 상기 주사선들 및 데이터선들과 연결되어 매트릭스 형태로 배열된 복수의 화소들이 포함되는 액정표시패널과; 상기 액정표시패널 내에 구비된 복수의 화소들에 각각 쓰기 제어신호 및 리셋 신호를 제공하는 제어신호 생성부와; 상기 각 화소들에 공통전압을 제공하는 공통전압 생성부와; 상기 각 화소들에 부스팅 전압을 제공하는 부스팅 전압 생성부가 포함되어 구성된다.
여기서, 상기 각 화소는, 게이트 전극이 주사선과 연결되고 소스 전극이 데이터선과 연결되는 제 1 박막트랜지스터와; 소스 전극이 제 1 박막트랜지스터의 드레인 전극과 연결되고 게이트 전극이 쓰기 제어 신호선과 연결되는 제 2박막트랜지스터와; 게이트 전극이 리셋 제어 신호선와 연결되고 소스 전극이 제 2박막트랜지스터의 드레인 전극과 연결되는 제 3박막트랜지스터와; 상기 제 1박막트랜지스터의 드레인 전극과 공통전압 사이에 구비되는 스토리지 캐패시터와; 제 1전극이 상기 제 2박막트랜지스터의 드레인 전극과 연결되는 액정 캐패시터와; 제 1전극이 상기 제 3박막트랜지스터의 소스 전극과 연결되는 부스팅 캐패시터가 포함된다.
또한, 상기 액정 캐패시터의 제 2전극으로 상기 공통전압이 인가되고, 상기 부스팅 캐패시터의 제 2전극으로 부스팅 전압이 인가될 수 있다.
이 때, 상기 각 화소에 인가되는 부스팅 전압은 액정표시패널의 기수 및 우수 행 별로 동일하게 인가되며, 상기 기수 행에 연결된 화소들에는 제 1부스팅 전압이 인가되고, 우수 행에 연결된 화소들에는 제 2부스팅 전압이 인가될 수 있다.
또한, 상기 제 1부스팅 전압과 제 2부스팅 전압의 각 서브프레임 별로 극성은 서로 상이하게 인가된다.
또는, 상기 부스팅 캐패시터의 제 2전극으로 부스팅 전압이 인가되고, 상기 액정 캐패시터의 제 2전극으로 위상 반전된 상기 부스팅 전압이 인가되거나, 상기 부스팅 캐패시터의 제 2전극으로 상기 공통전압이 인가되고, 상기 액정 캐패시터의 제 2전극으로 위상 반전된 상기 부스팅 전압이 인가될 수 있다.
이와 같은 본 발명에 의하면, 특정 색의 광에 해당하는 영상 데이터가 스토리지 캐패시터에 저장되는 동안 전 단계의 상이한 색의 광을 계속 백라이트를 통해 조사하여 휘도 향상을 구현할 수 있으며, 필드 순차 구동 방식에 적합한 액정셀의 화소 구조를 제안함으로써 다양한 반전 구동이 가능하다는 장점이 있다.
도 1은 본 발명의 실시예에 의한 액정표시장치의 구성을 나타내는 블록도.
도 2a 내지 도 2c는 본 발명의 실시예에 의한 화소회로의 실시예에 대한 등가 화로도.
도 3은 도 2에 도시된 화소에 인가되는 신호의 타이밍을 나타내는 타이밍도.
도 4는 본 발명의 실시예에 의한 필드 순차 구동 방식의 액정표시장치의 동작 타이밍도.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 보다 상세히 설명하도록 한다.
도 1은 본 발명의 실시예에 의한 액정표시장치의 구성을 나타내는 블록도이다.
도 1을 참조하면, 본 발명의 실시예에 따른 액정표시장치는 액정표시 패널(100), 주사 구동부(200), 데이터 구동부(300), 계조전압 발생부(400), 타이밍 제어기(500), R, G, B광을 출력하는 발광 다이오드(600a, 600b, 600c) 및 광원 제어기(700)를 포함한다.
또한, 본 발명의 실시예의 경우 상기 액정표시패널(100) 내에 구비된 복수의 화소들(110)에 각각 쓰기(Write) 제어신호(W1 내지 Wn) 및 리셋 신호(R1 내지 Rn)를 제공하는 제어신호 생성부(800)와; 상기 각 화소들(110)에 공통전압(Vcom)을 제공하는 공통전압 생성부(900)와; 상기 각 화소들(110)에 부스팅 전압(Vb1 또는 Vb2)을 제공하는 부스팅 전압 생성부(910)이 더 포함된다.
상기 액정표시패널(100)은 복수의 주사선 및 데이터선(S1-Sn, D1-Dm)과, 이에 연결되어 있으며 행과 열의 형태로 배열된 복수의 화소(110)를 포함한다.
이 때, 상기 화소들(110)은 상기 주사선 및 데이터선과 연결된 제 1박막트랜지스터(미도시)와 이에 연결된 액정 캐패시터(liquid crystal capacitor: Clc), 스토리지 캐패시터(storage capacitor: Cst)를 포함하며, 본 발명의 실시예의 경우 상기 액정 캐패시터와 연결되는 부스팅 커패시터(boosting capacitor: Cb) 및 상기 액정 캐패시터 및 스토리지 캐패시터 사이에 연결된 제 2박막트랜지스터(미도시)와; 상기 부스팅 커패시터와 연결된 제 3박막트랜지스터(미도시)가 더 포함되어 구성된다.
상기 액정 캐패시터(Clc)는 각 화소의 화소 전극(미도시)과 공통 전극(미도시)을 두 전극으로 하며 상기 두 전극 사이의 액정층은 유전체로서 기능한다. 상기 화소 전극은 제 1박막트랜지스터의 드레인 전극에 연결되며, 상기 공통전극은 상기 공통 전압 생성부(900)에서 제공하는 공통전압(Vcom)을 인가 받을 수 있다.
또한, 스토리지 캐패시터(Cst)는 하부 전극(미도시)과 화소 전극이 중첩되어 이루어지며, 상기 하부 전극은 상기 공통전극과 전기적으로 연결되어 공통 전압(Vcom)이 인가될 수 있다.
단, 본 발명의 실시예의 경우 상기 액정 캐패시터(Clc)와 연결되는 부스팅 커패시터(boosting capacitor: Cb)는 화소 전극과 부스팅 전압이 인가되는 스토리지 라인(미도시)이 중첩되어 이루어지는 것으로, 상기 스토리지 라인으로는 앞서 언급한 바와 같이 부스팅 전압 생성부(910)에서 제공되는 부스팅 전압(Vb1 또는 Vb2)이 인가된다.
이 때, 상기 제 2박막트랜지스터는 앞서 언급한 제어신호 생성부(800)에서 출력되는 리셋 신호(R1 내지 Rn)에 의해 온 오프가 제어되며, 상기 제 3트랜지스터는 상기 쓰기 제어신호(W1 내지 Wn)에 의해 온 오프가 제어됨을 특징으로 하며, 상기 화소의 구체적인 구성 및 동작에 대해서는 이하 도 3 및 도 4를 통해 보다 상세히 설명하도록 한다.
또한, 상기 주사 구동부(200)는 주사선(S1-Sn)에 순차적으로 주사 신호를 인가하여, 주사 신호가 인가된 주사선에 게이트 전극이 연결되는 각 화소의 제 1박막트랜지스터를 턴온시킨다.
계조 전압 발생부(400)는 R, G, B 데이터에 해당하는 크기를 갖는 계조 전압을 생성하여 데이터 구동부(300)에 공급한다. 데이터 구동부(300)는 계조 전압 발생부(400)에 의해 출력되는 계조 전압을 해당 데이터선에 인가한다.
타이밍 제어기(500)는 외부의 그래픽 제어기(도시하지 않았음)로부터 R, G, B 영상신호(R, G, B DATA) 및 이의 표시를 제어하는 입력 제어신호, 예를 들면 수직 동기 신호(Vsync)와 수평 동기 신호(Hysnc) 등을 제공받는다.
타이밍 제어기(500)는 입력 영상 신호(R, G, B DATA)와 입력 제어신호를 기초로 영상 신호(R, G, B DATA)를 액정표시패널(100)의 동작 조건에 맞게 적절히 처리하고 게이트 제어 신호(Sg) 및 데이터 제어 신호(Sd), 광원 제어 신호(Sb) 등을 생성한 후, 게이트 제어 신호(Sg)를 주사 구동부(200)로 내보내고 데이터 제어 신호(Sd)를 데이터 구동부(300)로 내보내며, 처리한 영상 신호(R, G, B DATA)는 계조 전압 발생부(400)로 내보내고 광원 제어 신호(Sb)를 광원 제어기(700)로 내보낸다.
상기 발광 다이오드(600a, 600b, 600c)는 각각 R, G, B에 해당하는 광을 액정 표시 패널(100)에 출력하며, 광원 제어기(700)는 발광 다이오드(600a, 600b, 600c)의 점등(ON/OFF)을 제어한다.
도 2a 내지 도 2c는 본 발명의 실시예에 의한 화소회로의 실시예에 대한 등가 화로도이다.
단, 설명의 편의를 위해 도 2a 내지 도 2c에서는 n번째 주사선(Sn)가 m번째 데이터선에 접속된 화소를 그 예로 설명한다.
도 2a 내지 도 2c를 참조하면, 각 화소는 게이트 전극이 주사선(Sn)과 연결되고 소스 전극이 데이터선(Dm)과 연결되는 제 1 박막트랜지스터(TR1)와; 소스 전극이 제 1 박막트랜지스터(TR1)의 드레인 전극과 연결되고 게이트 전극이 쓰기 제어 신호선(Wn)과 연결되는 제 2박막트랜지스터(TR2)와; 게이트 전극이 리셋 제어 신호선(Rn)와 전기적으로 연결되고 소스 전극이 제 2박막트랜지스터의 드레인 전극과 연결되는 제 3박막트랜지스터와; 상기 제 1박막트랜지스터(TR1)의 드레인 전극과 공통전압(Vcom) 사이에 구비되는 스토리지 캐패시터(Cst)가 포함되어 구성된다.
또한, 각각의 실시예에서는 도시된 바와 같이 액정 캐패시터(Clc) 및 부스팅 캐패시터(Vb)가 더 구비되는데, 상기 액정 캐패시터(Clc) 및 부스팅 캐패시터(Vb)에 인가되는 전압이 상기 도 2a 내지 도 2c에 도시된 실시예 별로 상이하다.
먼저 도 2a에 도시된 실시예의 경우, 상기 액정 캐패시터(Clc)는 상기 제 2박막트랜지스터(TR2)의 드레인 전극과 공통전압(Vcom) 사이에 구비되고, 상기 부스팅 캐패시터(Cb)는 상기 제 3박막트랜지스터(TR3)의 소스 전극과 부스팅 전압(Vb1 또는 Vb2) 사이에 구비된다.
즉, 도 2a의 실시예에서는 상기 액정 캐패시터(Clc)의 제 2전극에 인가되는 전압이 제 1전압원 즉, 공통전압(Vcom)이고, 상기 부스팅 캐패시터(Cb)의 제 2전극에 인가되는 전압이 제 2전압원 즉, 부스팅 전압((Vb1 또는 Vb2)이 되는 것이다.
이 때, 상기 각 화소에 인가되는 부스팅 전압(Vb1, Vb2)은 기수 및 우수 행 별로 동일하게 인가됨을 특징으로 하는 것으로, 기수 행에 연결된 화소들에는 제 1부스팅 전압(Vb1)이 인가되고, 우수 행에 연결된 화소들에는 제 2부스팅 전압(Vb2)가 인가된다.
다음으로 도 2b에 도시된 실시예에서는, 상기 부스팅 캐패시터(Cb)는 도 2a와 동일하게 상기 제 3박막트랜지스터(TR3)의 소스 전극과 부스팅 전압(Vb1 또는 Vb2) 사이에 구비되나, 액정 캐패시터(Clc)의 제 2전극으로 공통전압(Vcom)이 아닌 위상 반전된 상기 부스팅 전압(Vb1' 또는 Vb2')가 인가됨을 특징으로 한다.
마지막으로 도 2c에 도시된 실시예에서는, 상기 부스팅 캐패시터(Cb)의 제 2전극으로는 상기 제 1전압원 즉, 공통전압(Vcom)이 인가되고, 상기 액정 캐패시터(Clc)의 제 2전극으로는 위상 반전된 상기 부스팅 전압(Vb1' 또는 Vb2')가 인가됨을 특징으로 한다.
도 3은 도 2에 도시된 화소에 인가되는 신호의 타이밍을 나타내는 타이밍도이다.
단, 도 3에서는 도 2의 각 실시예 별로 상이하게 인가되는 공통전압 및 부스팅 전압을 제외한 신호의 타이밍에 대해서만 먼저 설명한다.
도 2 및 도 3을 참조하여 본 발명의 실시예에 의한 각 화소의 동작에 대해 설명하면 다음과 같다.
먼저 프레임 개시 신호(Vsync)에 따라 R, G, B광 중 하나를 개시하기 위한 서브 프레임 개시 신호(Vsub_sync)가 개시된다. 첫번째 행의 화소에 인가될 영상 데이터가 준비되고, 첫번째 행의 주사신호(S1)가 활성화된다.
첫 번째 행의 게이트 신호(S1)에 따라 첫 번째 행에 전기적으로 연결된 각 화소의 제 1박막트랜지스터(TR1)가 'on' 상태가 됨으로써, 영상 데이터는 스토리지 캐패시터(Cst)에 저장된다. 동일한 방법으로 순차적으로 마지막 게이트 신호(Sn)가 활성화되면 액정표시패널에 있는 모든 화소의 스토리지 캐패시터(Cst)에 영상 신호 전송이 완료된다.
다음으로 액정표시패널에 구비된 모든 화소의 액정을 동시 또는 순차적으로 리셋하게 된다. 이때 액정을 리셋한다는 것은 화소 전극에 남아 있는 전하를 공통 전극으로 흘러 보내는 것을 의미하며, 등가 회로적으로는 각 화소의 제 3박막트랜지스터(TR3)에 리셋 신호(R)을 인가하여 이를 'on'시키는 것을 의미한다.
마지막으로 액정표시패널에 있는 모든 화소에 쓰기(write) 제어신호(W)를 인가하면, 제 2박막트랜지스터(TR2)가 'on' 되면서, 스토리지 캐패시터(Cst)에 저장되어 있던 영상 신호가 액정 캐패시터(Clc) 및 부스팅 캐패시터(Cb)로 전송되게 된다.
즉, 상기 스토리지 캐패시터(Cst)에 저장된 각각의 영상 신호가 각 화소의 액정 캐패시터(Clc)에 전달된 이후, 해당되는 색상의 백라이트가 켜짐으로써 사용자의 눈에 정확한 영상을 나타낼 수 있게 되는 것이다.
그러나, 상기 스토리지 캐패시터(Cst)에 저장된 전압이 쓰기 제어신호(W)의 인가에 의해 상기 액정 캐패시터(Clc) 및 부스팅 캐패시터(Cb)로 전달될 때 전압 강하가 발생되는 문제가 있으며, 이와 같은 전압 강하에 의해 정확한 계조 표현이 안될 수 있다는 단점이 있다.
이에 본 발명의 실시예에서는 이와 같은 단점을 극복하기 위하여 상기 부스팅 캐패시터(Cb)에 부스팅 전압을 인가하거나, 또는 상기 액정 캐패시터(Clc)에 위상이 반전된 상기 부스팅 전압을 인가함으로써, 스토리지 캐패시터(Cst)에 저장된 전압 전달시 발생되는 전압 강하를 보상할 수 있음을 특징으로 한다.
도 4는 본 발명의 실시예에 의한 필드 순차 구동 방식의 액정표시장치의 동작 타이밍도이다.
단, 도 4에서는 앞서 도 2a 내지 도 2c의 실시예에 대응하여 각각 상이하게 인가되는 공통전압(Vcom), 부스팅 전압(Vb1, Vb2), 위상 반전된 부스팅 전압(Vb1', Vb2')의 타이밍도를 포함하여 설명한다.
또한, 도 4는 하나의 실시예로서 R 광을 조사하기 위한 타이밍에 대해서 설명하기로 하며, 나머지 G 광 및 B 광도 동일한 타이밍에 의해서 조사가 된다. 또한 도 4에 예시된 필드 순차 구동방식의 액정표시장치는 R, G, B 광 순서로 순차적으로 조사된다는 가정하에 설명하기로 한다.
먼저 't1' 어드레싱 시간 동안 각 주사선을 순차적으로 어드레싱하면서 각 주사선과 전기적으로 연결된 각 화소의 스토리지 캐패시터(Cst)에 R 광에 해당되는 영상 데이터를 입력한다.
다음으로 't2' 홀드 시간은 마지막 게이트 라인과 전기적으로 연결된 화소의 스토리지 캐패시터에 영상 데이터가 기입되는 시간과 전(前)단계의 광(도 7에서는 B 광)을 충분히 조사하기 위해 백라이트를 'on'시키는 시간 간격이다.
't2' 홀드 시간의 최소 간격은 마지막 게이트 라인과 전기적으로 연결된 화소의 스토리지 캐패시터에 영상 데이터가 기입되는 시간이 될 것이며, 최대 시간은 설계에 따라 달라질 수 있다.
이후 상기 't2' 홀드 시간이 지난 후에 액정표시패널의 모든 화소들을 't3' 리셋 시간 동안 리셋 시킨다. 이때 't3' 리셋 시작 전에 B광의 백라이트 조사를 종료하게 된다.
그 다음 상기 액정표시패널의 모든 화소에 대하여 't4' 쓰기(write) 시간 동안 R광 영상 데이터로 기입하게 된다. 이때 각 화소의 스토리지 캐패시터(Cst)에 축적된 전하가 액정 캐패시터(Clc) 및 부스팅 캐패시터(Cb)로 전송되게 되며, 상기 't4' 쓰기(write) 시간 후에 R 광에 해당하는 백라이트를 조사함으로써 R광의 조사가 시작된다.
그러나, 앞서 언급한 바와 같이 상기 스토리지 캐패시터(Cst)에 저장된 전압이 쓰기 제어신호(W1 내지 Wn)의 인가에 의해 상기 액정 캐패시터(Clc) 및 부스팅 캐패시터(Cb)로 전달될 때 전압 강하가 발생되는 문제가 있으며, 이와 같은 전압 강하에 의해 정확한 계조 표현이 안될 수 있다는 단점이 있다.
이에 본 발명의 제 1실시예는 도 2a 및 도 4의 (a) 파형을 참조하면, 상기 상기 't4' 쓰기(write) 시간 후에 부스팅 전압(Vb1 또는 Vb2)를 인가함으로써 상기 단점을 극복할 수 있다.
즉, 라인 인버전 구동 방식으로 구동됨을 가정할 때, 기수번째 행으로 양(+)의 데이터가 인가되는 경우라면 상기 기수번째 행에는 모두 동일하게 양(+)의 값을 갖는 제 1부스팅 전압(Vb1)이 상기 각 화소의 부스팅 캐패시터(Cb)의 제 2전극으로 인가되어 상기 액정 캐패시터(Clc)에 저장되는 화소 전압이 일정하게 부스팅됨으로써 상기 전압 강하에 의한 문제를 보상할 수 있게 되는 것이다.
마찬가지로 우수번째 행으로 음(-)의 데이터가 인가되는 경우라면 상기 우수번째 행에는 모두 동일하게 음(-)의 값을 갖는 제 2부스팅 전압(Vb2)이 상기 각 화소의 부스팅 캐패시터(Cb)의 제 2전극으로 인가되어 상기 액정 캐패시터(Clc)에 저장되는 화소 전압이 일정하게 부스팅됨으로써 상기 전압 강하에 의한 문제를 보상할 수 있게 된다.
단, 상기 부스팅 전압(Vb1, Vb2)는 도시된 바와 같이 't1' 어드레싱 시간 및 't2' 홀드 시간에 대응하여 인가됨이 바람직하며, 공통전압(Vcom)은 도시된 바와 같이 DC 전압으로 인가될 수 있다.
또한, 본 발명의 제 2실시예는 도 2b 및 도 4의 (b) 파형을 참조하면, 상기 제 1실시예와 비교할 때 보다 작은 데이터 전압을 이용하여 액정에 인가되는 화소 전압을 더욱 크게 하기 위한 것으로, 상기 위상이 반전된 부스팅 전압(Vb1', Vb2')이 액정 캐패시터(Clc)의 제 2전극으로 인가됨을 특징으로 한다.
즉, 액정 캐패시터에 저장되는 화소 전압의 전압 범위를 최대화하기 위하여 라인 인버전 구동 방식으로 구동됨을 가정할 때, 기수번째 행으로 양(+)의 데이터가 인가되는 경우라면 상기 기수번째 행에는 모두 동일하게 양(+)의 값을 갖는 제 1부스팅 전압(Vb1)이 상기 각 화소의 부스팅 캐패시터(Cb)의 제 2전극으로 인가되고, 반대로 위상이 반전된 즉, 음(-)의 값을 갖는 제 1'부스팅 전압(Vb1')가 액정 캐패시터(Clc)의 제 2전극으로 인가됨으로써, 상기 전압 강하에 의한 문제를 보상할 수 있게 되는 것이다.
단, 상기 위상 반전된 부스팅 전압(Vb1', Vb2')는 도시된 바와 같이 't3' 리셋 시간 및 't4' 쓰기(write) 시간에 대해서도 인가될 수 있다.
또한, 본 발명의 제 3실시예는 도 2c 및 도 4의 (c) 파형을 참조하면, 상기 제 1, 2실시예와 비교할 때, 상기 위상이 반전된 부스팅 전압(Vb1', Vb2')이 액정 캐패시터(Clc)의 제 2전극으로 인가되고, 상기 부스팅 캐패시터(Cb)의 제 2전극으로는 공통전압(Vcom)이 인가됨을 특징으로 한다.
즉, 라인 인버전 구동 방식으로 구동됨을 가정할 때, 기수번째 행으로 양(+)의 데이터가 인가되는 경우라면 상기 기수번째 행에는 모두 동일하게 음(-)의 값을 갖는 위상 반전된 제 1부스팅 전압(Vb1')이 액정 캐패시터(Clc)의 제 2전극으로 인가됨으로써, 상기 전압 강하에 의한 문제를 보상할 수 있게 되는 것이다.
단, 상기 위상 반전된 부스팅 전압(Vb1', Vb2')는 도시된 바와 같이 't3' 리셋 시간 및 't4' 쓰기(write) 시간에 대해서도 인가될 수 있다.
110: 화소 800: 제어신호 생성부
900: 공통전압 생성부 910: 부스팅 전압 생성부

Claims (8)

  1. 복수의 주사선 및 데이터선과, 상기 주사선들 및 데이터선들과 연결되어 매트릭스 형태로 배열된 복수의 화소들이 포함되는 액정표시패널과;
    상기 액정표시패널 내에 구비된 복수의 화소들에 각각 쓰기 제어신호 및 리셋 신호를 제공하는 제어신호 생성부와;
    상기 각 화소들에 공통전압을 제공하는 공통전압 생성부와;
    상기 각 화소들에 부스팅 전압을 제공하는 부스팅 전압 생성부가 포함되며,
    상기 각 화소는,
    게이트 전극이 주사선과 연결되고 소스 전극이 데이터선과 연결되는 제 1 박막트랜지스터와;
    소스 전극이 제 1 박막트랜지스터의 드레인 전극과 연결되고 게이트 전극이 쓰기 제어 신호선과 연결되는 제 2박막트랜지스터와;
    게이트 전극이 리셋 제어 신호선와 연결되고 소스 전극이 제 2박막트랜지스터의 드레인 전극과 연결되는 제 3박막트랜지스터와;
    상기 제 1박막트랜지스터의 드레인 전극과 공통전압 사이에 구비되는 스토리지 캐패시터와;
    제 1전극이 상기 제 2박막트랜지스터의 드레인 전극과 연결되는 액정 캐패시터와;
    제 1전극이 상기 제 3박막트랜지스터의 소스 전극과 연결되는 부스팅 캐패시터가 포함됨을 특징으로 하는 액정표시장치.
  2. 삭제
  3. 제 1항에 있어서,
    상기 액정 캐패시터의 제 2전극으로 상기 공통전압이 인가되고, 상기 부스팅 캐패시터의 제 2전극으로 부스팅 전압이 인가됨을 특징으로 하는 액정표시장치.
  4. 제 3항에 있어서,
    상기 각 화소에 인가되는 부스팅 전압은 액정표시패널의 기수 및 우수 행 별로 동일하게 인가됨을 특징으로 하는 액정표시장치.
  5. 제 4항에 있어서,
    상기 기수 행에 연결된 화소들에는 제 1부스팅 전압이 인가되고, 우수 행에 연결된 화소들에는 제 2부스팅 전압이 인가됨을 특징으로 하는 액정표시장치.
  6. 제 5항에 있어서,
    상기 제 1부스팅 전압과 제 2부스팅 전압의 각 서브프레임 별로 극성은 서로 상이하게 인가됨을 특징으로 하는 액정표시장치.
  7. 제 1항에 있어서,
    상기 부스팅 캐패시터의 제 2전극으로 부스팅 전압이 인가되고, 상기 액정 캐패시터의 제 2전극으로 위상 반전된 상기 부스팅 전압이 인가됨을 특징으로 하는 액정표시장치.
  8. 제 1항에 있어서,
    상기 부스팅 캐패시터의 제 2전극으로 상기 공통전압이 인가되고, 상기 액정 캐패시터의 제 2전극으로 위상 반전된 상기 부스팅 전압이 인가됨을 특징으로 하는 액정표시장치.
KR1020100068451A 2010-07-15 2010-07-15 액정표시장치 KR101132088B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020100068451A KR101132088B1 (ko) 2010-07-15 2010-07-15 액정표시장치
JP2010246412A JP5694739B2 (ja) 2010-07-15 2010-11-02 液晶表示装置
US12/966,866 US8587580B2 (en) 2010-07-15 2010-12-13 Liquid crystal display
TW100100650A TWI536348B (zh) 2010-07-15 2011-01-07 液晶顯示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100068451A KR101132088B1 (ko) 2010-07-15 2010-07-15 액정표시장치

Publications (2)

Publication Number Publication Date
KR20120007760A KR20120007760A (ko) 2012-01-25
KR101132088B1 true KR101132088B1 (ko) 2012-04-02

Family

ID=45466587

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100068451A KR101132088B1 (ko) 2010-07-15 2010-07-15 액정표시장치

Country Status (4)

Country Link
US (1) US8587580B2 (ko)
JP (1) JP5694739B2 (ko)
KR (1) KR101132088B1 (ko)
TW (1) TWI536348B (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101944482B1 (ko) * 2012-01-18 2019-02-07 삼성디스플레이 주식회사 표시 패널 및 이의 구동 방법
KR20140013331A (ko) * 2012-07-23 2014-02-05 삼성디스플레이 주식회사 액정 표시 장치
WO2014081621A1 (en) 2012-11-20 2014-05-30 Hunter Douglas Industries Switzerland Gmbh Light-weight lighting fixture
KR102125281B1 (ko) * 2013-08-16 2020-06-23 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR20150027604A (ko) 2013-09-04 2015-03-12 삼성디스플레이 주식회사 입체 영상 표시 장치 및 그것의 구동 방법
USD819860S1 (en) 2013-11-15 2018-06-05 3Form, Llc Light fixture
USD806929S1 (en) 2013-11-15 2018-01-02 3Form, Llc Light fixture
US9459445B1 (en) * 2014-03-31 2016-10-04 Amazon Technologies, Inc. Dual gate pixel reset for a display device
KR102391238B1 (ko) * 2015-07-23 2022-04-28 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
USD826450S1 (en) 2016-04-08 2018-08-21 3Form, Llc Light fixture
USD825811S1 (en) 2016-04-08 2018-08-14 3Form, Llc Light fixture
TWI584264B (zh) * 2016-10-18 2017-05-21 友達光電股份有限公司 顯示控制電路及其操作方法
US10891910B2 (en) * 2018-11-12 2021-01-12 Himax Technologies Limited Liquid crystal display device
CN111025711A (zh) * 2020-01-02 2020-04-17 京东方科技集团股份有限公司 一种波导显示液晶驱动电路、液晶显示装置和驱动方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100004769A (ko) * 2008-07-04 2010-01-13 삼성전자주식회사 표시장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3175001B2 (ja) * 1996-02-23 2001-06-11 キヤノン株式会社 液晶表示装置及びその駆動方法
JP3667175B2 (ja) * 1998-11-06 2005-07-06 キヤノン株式会社 表示装置
JP3704984B2 (ja) 1998-12-28 2005-10-12 株式会社日立製作所 液晶表示装置
GB0214468D0 (en) * 2002-06-24 2002-08-07 Imec Inter Uni Micro Electr Refresh pixel circuit for active matrix
KR100752366B1 (ko) * 2004-02-19 2007-08-28 삼성에스디아이 주식회사 액정표시장치 및 그의 구동방법
KR100685819B1 (ko) 2005-02-18 2007-02-22 삼성에스디아이 주식회사 초기화를 수행하는 필드순차 구동형 액정표시장치
US7652649B2 (en) * 2005-06-15 2010-01-26 Au Optronics Corporation LCD device with improved optical performance
KR101295298B1 (ko) * 2006-07-28 2013-08-08 삼성디스플레이 주식회사 액정 표시 장치
US20080055216A1 (en) * 2006-08-29 2008-03-06 Himax Display, Inc. Liquid crystal display and methods for driving the same
KR20080073953A (ko) 2007-02-07 2008-08-12 일진디스플레이(주) 액정 패널
KR101340054B1 (ko) * 2007-06-05 2013-12-11 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
KR101371604B1 (ko) * 2007-11-26 2014-03-06 삼성디스플레이 주식회사 액정 표시 장치
KR101489651B1 (ko) * 2008-11-17 2015-02-04 삼성디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100004769A (ko) * 2008-07-04 2010-01-13 삼성전자주식회사 표시장치

Also Published As

Publication number Publication date
US20120013596A1 (en) 2012-01-19
TWI536348B (zh) 2016-06-01
US8587580B2 (en) 2013-11-19
KR20120007760A (ko) 2012-01-25
JP2012022284A (ja) 2012-02-02
JP5694739B2 (ja) 2015-04-01
TW201203211A (en) 2012-01-16

Similar Documents

Publication Publication Date Title
KR101132088B1 (ko) 액정표시장치
US10467941B2 (en) Display device and method of sub-pixel transition
JP2008083204A (ja) 液晶表示装置およびその駆動方法
US7453430B2 (en) Field sequential liquid crystal display and a driving method thereof
US20110216058A1 (en) Display device and operating method thereof
US9721523B2 (en) Driving device of display device
JP2005165331A (ja) 液晶表示装置及びその駆動方法
KR20150093285A (ko) 표시 장치 및 그 구동 방법
US7602360B2 (en) Liquid crystal display and a driving method thereof
KR100712121B1 (ko) 리플 노이즈를 줄이기 위한 필터링부를 구비한 액정표시장치
JP5186627B2 (ja) 表示装置
US20090295698A1 (en) Display apparatus
JP6042597B2 (ja) 液晶表示装置及びその駆動方法
US9082356B2 (en) Liquid crystal display apparatus and method of driving the same
WO2007055454A1 (en) Liquid crystal display using field sequential driving and driving method for the same
KR20110076086A (ko) 실리콘 액정 디스플레이
KR20070119951A (ko) 액정표시장치
JP2007171567A (ja) 液晶表示装置
KR101359922B1 (ko) 표시 장치
JP2005115139A (ja) 電気光学装置
KR101177578B1 (ko) 액정표시장치와 그 구동방법
KR100848103B1 (ko) 시간 분할 색상 표시 방식의 액정 표시 장치 및 백라이트장치
US20080284717A1 (en) Electro-optical device, method for driving the same, and electronic machine
KR100599757B1 (ko) 액정표시장치 및 그에 따른 구동방법
KR100739621B1 (ko) 액정 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150227

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee