KR101098778B1 - 디스플레이 디바이스와 이 디스플레이 디바이스를 사용하는전자 디바이스 - Google Patents

디스플레이 디바이스와 이 디스플레이 디바이스를 사용하는전자 디바이스 Download PDF

Info

Publication number
KR101098778B1
KR101098778B1 KR1020077009722A KR20077009722A KR101098778B1 KR 101098778 B1 KR101098778 B1 KR 101098778B1 KR 1020077009722 A KR1020077009722 A KR 1020077009722A KR 20077009722 A KR20077009722 A KR 20077009722A KR 101098778 B1 KR101098778 B1 KR 101098778B1
Authority
KR
South Korea
Prior art keywords
video data
video
pixel
memory
display
Prior art date
Application number
KR1020077009722A
Other languages
English (en)
Other versions
KR20070059195A (ko
Inventor
타다푸미 오자키
마사미 엔도
Original Assignee
가부시키가이샤 한도오따이 에네루기 켄큐쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 한도오따이 에네루기 켄큐쇼 filed Critical 가부시키가이샤 한도오따이 에네루기 켄큐쇼
Publication of KR20070059195A publication Critical patent/KR20070059195A/ko
Application granted granted Critical
Publication of KR101098778B1 publication Critical patent/KR101098778B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • G09G2310/0227Details of interlacing related to multiple interlacing, i.e. involving more fields than just one odd field and one even field
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/048Preventing or counteracting the effects of ageing using evaluation of the usage time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/399Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명에 따라서, 낮은 전력 소비 및 낮은 액세스 속도를 갖는 소형이면서 저가인 메모리가 디스플레이 디바이스의 패널 제어기 및 열화 보상 회로에 사용될 수 있다. 디지털 그레이 스케일 방법의 디스플레이 디바이스에서, 디스플레이 패널의 복수의 화소들은 제1 내지 제n 화소 영역들(n은 2 이상)로 분할되고, 패널 제어기의 포맷 변환기부는 제1 내지 제n 화소 영역들 중 단지 하나에 대응하는 비디오 데이터의 포맷을 변환하고, 이 데이터를 각 프레임 기간에 제1 및 제2 메모리 중 하나에 기록한다. 디스플레이 제어부는 포맷이 변환되고, 비디오 데이터가 선행 프레임 기간에 제1 및 제2 비디오 메모리들 중 다른 하나에 기록된 제1 내지 제n 화소 영역들 중 하나에 대응하는 비디오 데이터를 판독하고, 이 데이터를 디스플레이 패널에 전송한다.
패널 제어기, 열화 보상 회로, 디지털 그레이 스케일 방법, 디스플레이 패널

Description

디스플레이 디바이스와 이 디스플레이 디바이스를 사용하는 전자 디바이스{Display device and electronic device using the same}
본 발명은 디지털 그레이 스케일 방법의 디스플레이 디바이스 및 이를 사용하는 전자 디바이스에 관한 것이다. 특히, 본 발명은 유기 전자발광(EL) 같은 자체 발광 재료를 사용하는 타임 그레이 스케일 방법(time gray scale method)의 디스플레이 디바이스 및 이를 사용하는 전자 디바이스에 관한 것이다.
최근 몇년이내에, 액티브 매트릭스 반도체 디스플레이 디바이스가 평판 패널 디스플레이(flat panel display; FPD)로서 시장에서 주목받고 있다. 특히, 유기 EL 같은 자체 발광 재료를 사용하는 자체 발광형 액티브 매트릭스 디스플레이 디바이스가 주목받고 있으며, 액정 디스플레이(LCD)를 대체하는 평판 패널 디스플레이로서 활발히 연구 및 개발되고 있다.
액티브 매트릭스 디스플레이 디바이스는 각 화소의 휘도가 연속적으로 변하는 아날로그 그레이 스케일 방법 또는 각 화소의 휘도가 퍼지듯 변하는 디지털 그레이 스케일 방법에 의해 동작되는 것으로 알려져 있다. 아날로그 그레이 스케일 방법은 발광 소자의 휘도를 연속적으로 변경하기 위해 각 화소에 제공된 EL 소자 같은 발광 소자에 인가된 전압을 연속적으로 변화시킴으로써 실현된다. 디지털 그 레이 스케일 방법은 다른 영역들을 가지는 복수의 발광 소자들(또는 서브 화소들)이 각 화소내에 제공되고, 광을 방출하기 위한 발광 소자들의 조합이 변경되며, 그에 의해, 각 화소의 휘도가 변화되고, 타임 그레이 스케일 방법에서는 하나의 발광 소자가 각 화소내에 제공되고, 하나의 프레임 기간(하나의 이미지를 디스플레이하기 위한 기간)내에 발광 소자의 발광 시간이 각 화소의 휘도를 변경하기 위해 연속적으로 변화된다. 또한, 각 화소에 대해 레드(R), 그린(G) 또는 블루(B)의 필터를 사용함으로써, 컬러 디스플레이가 수행되는 것이 널리 알려져 있다.
영역 그레이 스케일 방법에서는 복수의 서브 화소들이 각 화소내에 제공된다. 예로서, k 서브 화소들(E1, E2,... 및 Ek)가 각 화소(비트들의 수는 k임)내에 제공되며, 최소 서브 화소의 영역은 E0인 경우, 각 화소의 휘도는 E1 = 1 x E0, E2 = 2 x E0,..., 및 Ek = 2k-1 x E0 를 충족시키도록 설계함으로써, 최소 단위로서 E0 에 대응하는 휘도를 갖는 2k 그레이 스케일 레벨들로 변경될 수 있다.
타임 그레이 스케일 방법에서는 하나의 프레임 기간이 복수의(예로서, k) 서브 프레임 기간들(S1, S2,..., 및 Sk)로 분할된다. 최단 방출 기간을 T0 로서 설정하고, 다른 방출 기간들을 T1 = 1 x T0, T2 = 2 x T0,..., 및 Tk = 2k-1 x T0로 설정할 때(기간들 T1 내지 Tn 의 합은 하나의 프레임 기간 보다 짧음), 각 화소의 휘도는 조합을 변경함으로써(즉, 각 발광 기간내의 각 화소의 발광/비-발광을 선택) T0 에 대응하는 휘도를 갖는 2k 그레이 스케일 레벨들로 변화될 수 있다.
이런 타임 그레이 스케일 방법의 디스플레이 디바이스는 입력된 비디오 데이터(또는 디지털 비디오 신호들)를 타임 그레이 스케일 방법의 포맷으로 변환하고, 변환된 비디오 데이터를 적절한 타이밍에 디스플레이 패널에 공급하기 위한 제어 회로(패널 제어기)를 필요로 한다(특허 문헌 1 참조). 도 1은 이런 패널 제어기를 구비하는 타임 그레이 스케일 방법의 디스플레이 디바이스의 일 예를 도시한다.
도 1의 디스플레이 디바이스(1)는 디스플레이 패널(2)과, 비디오 데이터가 입력되는 패널 제어기(3)를 포함한다. 패널 제어기(3)는 입력된 비디오 데이터를 타임 그레이 스케일 방법의 포맷으로 변환하는 포맷 변환기부(4)와, 포맷 변환기부(4)에서 변환되는, 변환된 비디오 데이터를 저장하는 제1 비디오 메모리(5) 및 제2 비디오 메모리(6)와, 제1 비디오 메모리(5) 및 제2 비디오 메모리(6)내에 저장된 비디오 데이터를 판독하고, 이를 디스플레이 패널(2)에 전송하는 디스플레이 제어부(7)를 포함한다. 포맷 변환기부(4)는 3상(tri-state) 버퍼들(8, 9)을 통해 제1 비디오 메모리(5) 및 제2 비디오 메모리(6)에 연결되고, 디스플레이 제어부(7)는 선택기(10)를 통해 제1 비디오 메모리(5) 및 제2 비디오 메모리(6)에 연결된다. 포맷 변환기부(4) 및 디스플레이 제어부(7)는 그들이 동기화되어 동작할 수 있도록 서로 연결되어 있다.
패널 제어기(3)에서, 포맷 변환기부(4)에서 변환된 비디오 데이터가 특정 프레임 기간내에 제1 비디오 메모리(5)에 기록되고, 제2 비디오 메모리(6)내에 저장 되어 있는 포맷 변환된 비디오 데이터는 디스플레이 제어부(7)로 판독되어 디스플레이 패널(2)에 전송된다. 다음 프레임 기간에, 비디오 데이터는 제2 비디오 메모리(6)에 기록되고, 제1 비디오 메모리(5)로부터 비디오 데이터가 판독되어 디스플레이 패널(2)에 전송된다. 상술한 동작들은 교대로 반복된다. 즉, 제1 비디오 메모리(5) 및 제2 비디오 메모리(6)는 순차적으로 프레임 마다 사용되도록 스위칭된다. SRAM은 제1 비디오 메모리(5) 및 제2 비디오 메모리(6)로서 바람직하게 사용될 수 있다.
그러나, 근년, 비디오 데이터의 양은 디스플레이 패널의 크기 증가에 따라 증가하는 경향이 있으며, 하나의 프레임의 비디오 데이터가 하나의 SRAM내에 저장되지 않는 경우가 존재한다. 이 관점에서, 제1 비디오 메모리(5) 및 제2 비디오 메모리(6) 각각을 위해 복수의 SRAM들이 제공될 필요가 있으며, 이는 제품의 크기 축소 및 비용 감소에 바람직하지 못하다.
다른 한편, EL 소자 같은 발광 소자는 장시간의 발광에 의해 열화된다. 따라서, EL 소자를 사용하는 디스플레이 디바이스가 장시간 사용될 때, EL 소자들의 휘도 특성들은 각 EL 소자의 열화에 따라 변한다. 즉, 열화된 EL 소자 및 열화되지 않은 EL 소자는 동일 전압이 그에 인가될 때에도 휘도가 변한다.
이런 휘도 변화들을 방지하기 위해, 비디오 데이터 신호를 규칙적으로 샘플링함으로써 각 화소내의 EL 소자의 발광 시간을 검출하고, 검출된 값의 누산치와 미리 저장된 EL 소자의 휘도 특성들의 시간에 따른 변화에 대한 데이터를 비교함으로써, EL 소자의 열화를 보상하도록 그 EL 소자가 열화된 화소를 구동하기 위한 비 디오 데이터 신호를 교정하는 열화 보상 회로가 존재한다(특허 문헌 2 참조).
도 2는 이런 열화 보상 회로의 예를 도시하는 블록도이다. 도 2의 열화 보상 회로(20)는 카운터 부분(21), 메모리 회로 부분(22) 및 신호 교정 부분(23)을 포함한다. 카운터 부분(21)은 카운터(12)를 포함하고, 메모리 회로 부분(22)은 휘발성 메모리(13) 및 불휘발성 메모리(14)를 포함하며, 신호 교정 부분(23)은 교정 회로(15)와 교정 데이터 저장 부분(16)을 포함한다. 이 열화 보상 회로(20)에서, 교정 이전의 비디오 데이터로서의 제1 비디오 신호(11A)내의 그 EL 소자가 열화된 화소를 구동하기 위한 비디오 데이터는 신호 교정 부분(23)에서 교정되고, 교정 이후 비디오 데이터로서의 제2 비디오 신호(11B)로서 디스플레이 디바이스(17)에 공급된다.
구체적으로, 제1 비디오 신호(11A)는 규칙적으로(예로서, 초당) 이 열화 보상 회로(20)내에서 샘플링되고, 카운터(12)는 샘플링된 신호에 의해 각 화소의 발광 및 비-발광을 카운트한다. 카운트된 각 화소의 발광의 수, 즉, 누산된 발광 시간(이하, 누산된 시간 데이터라 지칭됨)은 순차적으로 메모리 회로 부분(22)에 저장된다. 발광의 수는 누산되며, 따라서, 메모리 회로 부분은 불휘발성 메모리를 사용하여 형성되는 것이 바람직하다. 그러나, 불휘발성 메모리에 대한 기록 횟수는 일반적으로 제한되어 있으며, 따라서, 데이터는 디스플레이의 동작 중에 휘발성 메모리(13)에 기록되고, 특정 간격(예로서, 시간당, 전원의 차단시 등)으로 불휘발성 메모리(14)에 기록된다. 전원의 차단시, 휘발성 메모리(13)내의 데이터는 소실되지만, 누산된 시간 데이터는 전원이 추후 다시 켜질때 불휘발성 메모리(14)로부터 휘 발성 메모리(13)로 판독되며, 따라서, EL 소자의 발광 시간의 카운팅이 계속된다.
신호 교정 부분(23)의 교정 데이터 저장 부분(16)에는 EL 소자의 휘도 특성들의 시간에 따라 변화하는 데이터가 비디오 신호들을 교정하기 위한 맵으로서 미리 저장되어 있다. 교정 회로(15)는 비디오 신호들을 교정하기 위한 맵과 휘발성 메모리(13)로부터 판독된 각 화소의 누산된 발광 시간을 비교하고, 누산된 발광 시간으로부터 계산된 각 화소의 열화 정도에 따라 각 화소의 디지털 비디오 신호(화소 데이터)를 증가 또는 감소시킨다.
비디오 데이터의 양이 이런 열화 보상 회로(20)에서 증가될 때, 카운터(12), 휘발성 메모리(13), 불휘발성 메모리(14), 교정 회로(15) 등에 의해 전달되는 데이터의 양은 증가하며, 그에 의해, 이들 구성요소들은 보다 빈번히 액세스된다. 따라서, 신속한 동작이 가능한 구성요소(특히, 메모리)가 필요하며, 이는 비용 증가를 초래한다.
[특허 문헌 1]
일본 특허 공개 제2004-163919호
[특허 문헌 2]
일본 특허 공개 제2002-175041호
본 발명은 종래기술의 상술한 문제점들을 해결하기 위하여 이루어진 것이다. 본 발명의 한가지 목적은 비디오 데이터의 포맷을 변환하기 위한 패널 제어기를 가지며, 낮은 액세스 속도, 낮은 비용 및 낮은 전력 소모를 가지는 소형 메모리를 가지고, 디스플레이 패널 등의 크기 증가로 인해 입력된 비디오 데이터의 양이 증가될 때에도 패널 제어기에 사용되는 비디오 메모리의 용량의 증가가 방지될 수 있는 디지털 그레이 스케일 방법의 디스플레이 디바이스를 제공하는 것이다.
본 발명의 다른 목적은 발광 소자의 열화를 보상하기 위한 열화 보상 회로를 포함하며, 디스플레이 패널 등의 크기 증가로 인해 입력된 비디오 데이터의 양이 증가될 때에도, 열화 보상 회로내의 메모리로서 사용되도록 낮은 액세스 속도, 낮은 비용 및 낮은 전력 소비를 가지는 소형 메모리를 구비한 디스플레이 디바이스를 제공하는 것이다.
상술한 견지에서, 본 발명에 따라 디스플레이 디바이스는 복수의 화소들을 포함하는 디스플레이 패널 및 입력된 비디오 데이터의 포맷을 미리 결정된 디지털 그레이 스케일에 의해 디스플레이되는 데이터로 변환하고 이 데이터를 디스플레이 패널에 공급하기 위한 패널 제어기를 포함한다. 패널 제어기는 제1 비디오 메모리, 제2 비디오 메모리, 프레임 기반상에서 입력된 비디오 데이터의 포맷을 변환하고 변환된 비디오 데이터를 제1 비디오 메모리 또는 제2 비디오 메모리에 교대로 기록하기 위한 포맷 변환기부 및 제1 비디오 메모리 또는 제2 비디오 메모리내에 저장된 변환된 비디오 데이터를 판독하고, 이 데이터를 디스플레이 패널에 전송하기 위한 디스플레이 제어부를 포함한다. 디스플레이 패널내의 복수의 화소들은 제1 내지 제n 화소 영역들(n≥2)로 분할된다. 각 프레임 기간에, 포맷 변환기부는 제1 내지 제n 화소 영역들 중 하나에 대응하는 비디오 데이터의 포맷을 변환하고, 이 데이터를 제1 및 제2 비디오 메모리들 중 하나에 기록한다. 디스플레이 제어부는 선행 프레임 기간에 제1 내지 제2 비디오 메모리들 중 다른 것에 기록된 제1 내지 제n 화소 영역들에 대응하는 변환된 비디오 데이터를 판독하고, 이 데이터를 디스플레이 패널에 전송한다.
각 프레임 기간에 포맷 변환기부에서 비디오 데이터가 포맷이 변환되게 되는 화소 영역은 제1, 제2,...,제n 화소 영역들의 순서로 순차 선택되고, 제n 화소 영역 이후, 제1 화소 영역이 선택되는 것(즉, 제1 내지 제n 화소 영역들은 순환적으로 선택됨)이 바람직하다. 상기 n은 예를 들어 2일 수 있다.
각 프레임 기간에, 제1 또는 제2 비디오 메모리로부터 어떠한 비디오 데이터도 판독하지 않은 화소 영역인 각 화소의 비디오 데이터는 디스플레이 제어부에 의해 미리 결정된 값으로 고정될 수 있다. 대안적으로, 디스플레이 제어부는 비디오 데이터가 화소의 외주에 제공된 제1 또는 제2 비디오 메모리로부터 판독되는 화소 영역의 화소의 비디오 데이터의 통계학적 처리 결과에 기초하여 비디오 데이터가 제1 또는 제2 비디오 메모리로부터 판독되지 않는 화소 영역의 각 화소를 위한 미리 결정된 값으로 비디오 데이터를 설정할 수 있다.
본 발명의 다른 모드에 따라서, 디스플레이 디바이스는 복수의 화소들을 포함하는 디스플레이 패널, 각 화소내의 발광 소자의 열화를 보상하기 위해 입력된 비디오 데이터를 교정하는 열화 보상 회로, 및 열화 보상 회로로부터 입력된 비디오 데이터의 포맷을 미리 결정된 디지털 그레이 스케일에 의해 디스플레이되는 데이터로 변환하고, 이 데이터를 디스플레이 패널에 공급하는 패널 제어기를 포함한다. 패널 제어기는 제1 비디오 메모리 및 제2 비디오 메모리와, 프레임 기반으로 열화 보상 회로로부터의 비디오 데이터의 포맷을 변환하고 변환된 비디오 데이터를 제1 또는 제2 비디오 메모리에 교대로 기록하기 위한 포맷 변환기와, 제1 또는 제2 비디오 메모리에 저장된 변환된 비디오 데이터를 판독하고, 이 데이터를 디스플레이 패널에 전송하기 위한 디스플레이 제어부를 포함한다. 디스플레이 패널의 복수의 화소들은 제1 내지 제n 영역들(n≥2)로 분할된다. 열화 보상 회로는 하나의 프레임을 위한 비디오 데이터 중 제1 내지 제n 화소 영역들 중 하나에 대응하는 비디오 데이터를 교정하고, 교정 비디오 데이터를 생성한다. 패널 제어기의 포맷 변환기부는 열화 보상 회로에 의해 생성된 교정 비디오 데이터의 포맷을 변환하고, 변환된 데이터를 제1 또는 제2 비디오 메모리에 기록한다.
각 프레임 기간내의 열화 보상 회로에 의해 비디오 데이터가 교정되는 화소 영역은 제1, 제2,..., 및 제n 화소 영역들의 순서로 순차 선택되고, 제n 화소 영역 이후, 제1 화소 영역이 선택되는 것(즉, 제1 내지 제n 화소 영역들은 순환적으로 선택됨)이 바람직하다. 상기 n은 예를 들어 2일 수 있다..
열화 보상 회로는 각 화소의 누산된 발광 시간을 검출하기 위한 카운터 부분과, 누산된 발광 시간을 저장하기 위한 메모리 회로 부분과, 메모리 회로 부분에 저장된 누산된 발광 시간에 따라 비디오 데이터를 교정하기 위한 신호 교정 부분을 포함한다. 신호 교정 부분은 발광 소자의 휘도 특성들의 시간에 따른 변화에 기초하여 교정 데이터를 저장하는 교정 데이터 저장 부분과, 교정 데이터 저장 부분에 저장된 교정 데이터를 사용하여 비디오 데이터에 미리 결정된 산술 연산을 적용함으로써, 교정 비디오 데이터를 생성하는 산술 회로와, 각 프레임 기간에 비디오 데이터가 교정되는 화소 영역내의 화소의 누산된 발광 시간을 메모리 회로 부분으로부터 판독하는 어드레스 변환기부를 포함한다. 교정 데이터 저장 부분은 산술 회로에 어드레스에 따른 교정 데이터를 출력한다.
열화 보상 회로는 각 프레임 기간내의 제1 내지 제n 화소 영역들 중 하나에 대응하는 교정 비디오 데이터를 패널 제어기에 출력하는 것이 바람직하다. 이 경우, 신호 교정 부분은 비디오 데이터가 래치를 통해 산술 회로에 입력되도록 산술 회로의 입력에 연결된 래치를 추가로 포함할 수 있다. 래치는 교정될 제1 내지 제 n 화소 영역들 중 하나에 대응하는 비디오 데이터를 샘플링하고, 각 프레임 기간에 산술 회로에 입력할 수 있다. 또한, 카운터 부분은 가산기와, 가산기의 입력 단자에 연결된 래치를 포함할 수 있다. 각 프레임 기간에, 제1 내지 제n 화소 영역들 중 하나에 대응하는 교정 비디오 데이터는 산술 회로로부터 카운터 부분의 래치에 전송될 수 있다. 카운터 부분은 가산기에 전송될 교정 비디오 데이터를 규칙적으로 샘플링한다. 가산기는 교정 비디오 데이터가 가산기에 전송되는 화소 영역내의 화소의 누산된 발광 시간을 메모리 회로 부분으로부터 판독하고, 판독된 누산된 발광 시간에 교정 비디오 데이터를 가산하며, 그에 의해, 가산된 발광 시간이 갱신된다.
본 발명의 다른 모드에 따라, 열화 교정 회로는 패널 제어기에 제1 내지 제n 화소 영역들 중 하나에 대응하는 교정 비디오 데이터와, 다른 화소 영역들에 대응하는 비교정 비디오 데이터를 출력할 수 있다. 이 경우, 신호 교정 부분은 산술 회로와 교정 데이터 저장 부분 사이에 제공된 선택기를 추가로 포함한다. 선택기는 두 개의 입력 단자들과 하나의 출력 단자를 포함한다. 출력 단자는 교정 회로의 입력 단자에 연결된다. 두 개의 입력 단자들 중 하나는 교정 데이터 저장 부분의 출력 단자에 연결된다. 두 개의 입력 단자들 중 나머지는 미리 결정된 값이 입력된다. 선택기는 제1 내지 제n 화소 영역들 중 하나에 대응하는 비디오 데이터가 산술 회로에 입력될 때, 교정 데이터 저장 부분에 저장된 교정 데이터가 산술 회로에 입력되고, 다른 화소 영역들상의 비디오 데이터가 산술 회로에 입력될 때, 미리 결정된 값이 산술 회로에 입력되도록 동작한다. 미리 결정된 값은 산술 회로가 비디오 데이터에 산술 연산을 적용하는 경우에도 비디오 데이터를 변경하지 않는 값일 수 있다.
카운터 부분은 가산기와 가산기의 입력 단자에 연결된 래치를 포함하는 것이 바람직하다. 제1 내지 제n 화소 영역들 중 하나에 대응하는 교정 비디오 데이터와, 다른 화소 영역들에 대응하는 비교정 비디오 데이터는 산술 회로로부터 카운터 부분의 래치에 전송되며, 카운터 부분의 래치는 제1 내지 제n 화소 영역들 중 하나에 대응하는 교정 비디오 데이터를 규칙적으로 샘플링하고 가산기에 전송한다. 가산기는 교정 비디오 데이터가 가산기에 입력되는 화소 영역내의 화소의 누산된 발광 시간을 메모리 회로 부분으로부터 판독하고, 판독된 누산된 발광 시간에 교정 비디오 데이터를 가산하며, 그에 의해, 누산된 발광 시간이 갱신된다.
디스플레이 디바이스는 타임 그레이 스케일 방법의 디스플레이 디바이스인 것이 바람직하다.
본 발명의 다른 모드에 따라서, 상술한 디스플레이 디바이스를 포함하는 전자 디바이스가 제공된다.
본 발명의 디스플레이 디바이스에 따라서, 각 프레임 기간에, 디스플레이 패널의 화소들은 제1 내지 제n 화소 영역들로 분할되며, 단지 제1 내지 제n 화소 영역들 중 하나에 대응하는 비디오 데이터가 포맷 변환기부에서 포맷이 변환되고, 제1 또는 제2 비디오 메모리에 전송되며, 그에 의해, 제1 및 제2 비디오 메모리들에 저장된 비디오 데이터의 양이 약 1/n으로 억제될 수 있다. 따라서, 입력된 비디오 데이터의 양이 큰 경우에도 작은 용량을 갖는 소형이면서 저가인 비디오 메모리가 사용될 수 있다.
각 프레임 기간에, 포맷 변환기부에서 비디오 데이터가 포맷이 변환되는 화소 영역은 제1, 제2,...,제n 화소 영역들의 순서로 순차 선택되고, 제n 화소 영역 이후, 제1 화소 영역이 선택되며, 그에 의해, 이들 화소 영역들이 균등하게 사용될 수 있다. n이 2이면, 제1 화소 영역에 대응하는 비디오 데이터 및 제2 화소 영역에 대응하는 비디오 데이터는 프레임 기반으로 포맷이 교대로 변환되고, 제1 또는 제2 비디오 메모리에 기록된다. 따라서, 제1 및 제2 비디오 메모리들에 저장되는 비디오 데이터의 양이 약 절반으로 억제될 수 있다.
각 프레임 기간에, 디스플레이 제어부는 비디오 데이터가 제1 또는 제2 비디오 메모리로부터 판독되지 않는 화소 영역내의 각 화소를 위한 비디오 데이터를 미리 결정된 값으로 고정할 수 있다. 따라서, 디스플레이 제어부에 부여되는 부하가 감소될 수 있지만, 이미지에 깜박임 등이 발생할 수 있다. 각 프레임 기간에, 디스플레이 제어부는 화소의 주변에 제공되는 제1 또는 제2 비디오 메모리로부터 비디오 데이터가 판독되는 화소 영역내의 화소의 비디오 데이터의 통계학적 처리의 결과에 기초하여, 제1 또는 제2 메모리로부터 비디오 데이터가 판독되지 않는 화소 영역내의 각 화소를 위한 비디오 데이터를 설정하며, 그에 의해, 비디오 데이터가 미리 결정된 값으로 고정되는 경우에 발생할 수 있는 이미지의 깜박임이 감소될 수 있다.
또한, 본 발명의 다른 실시예의 자체 발광 디스플레이 디바이스에 따라서, 발광 소자의 열화를 보상하도록 입력된 비디오 데이터를 교정하는 열화 보상 회로는 하나의 프레임을 위한 비디오 데이터 중 제1 내지 제n 화소 영역들 중 하나에 대응하는 비디오 데이터만을 교정하고, 교정 비디오 데이터를 생성한다. 패널 제어기의 포맷 변환기부는 열화 보상 회로에 의해 생성된 교정 비디오 데이터만의 포맷을 변환하고, 이 데이터를 제1 또는 제2 비디오 메모리에 기록한다. 따라서, 패널 제어기의 비디오 메모리에 기록되는 비디오 데이터의 양은 1/n으로 감소될 수 있으며, 따라서, 소 용량, 소형 및 저 비용 메모리가 이들 비디오 메모리들로서 사용될 수 있다.
각 프레임 기간에, 프레임 변환기부에서 비디오 데이터가 교정되는 화소 영역은 제1, 제2,..., 및 제n 화소 영역들의 순서로 순차 선택되며, 제n 화소 영역 이후, 제1 화소 영역이 선택되고, 그에 의해, 이들 화소 영역들은 균등하게 사용될 수 있다. n이 2이면, 제1 화소 영역에 대응하는 비디오 데이터 및 제2 화소 영역에 대응하는 비디오 데이터는 교대로 교정된다. 따라서, 패널 제어기에서, 제1 화소 영역에 대응하는 비디오 데이터 및 제2 화소 영역에 대응하는 비디오 데이터는 프레임 기반으로 포맷이 교대로 변환되고, 제1 또는 제2 비디오 메모리에 기록되며, 따라서, 제1 및 제2 비디오 메모리들에 저장되는 비디오 데이터의 양은 약 절반으로 억제될 수 있다.
열화 보상 회로는 각 화소의 누산된 발광 시간을 검출하기 위한 카운터 부분, 누산된 발광 시간을 저장하기 위한 메모리 회로 부분 및 메모리 회로 부분에 저장된 누산된 발광 시간에 따라 비디오 데이터를 교정하기 위한 신호 교정 부분을 갖는 것이 바람직하다. 신호 교정 부분은 발광 소자의 휘도 특성들의 시간에 따른 변화에 기초한 교정 데이터를 저장하는 교정 데이터 저장 부분, 교정 데이터 저장 부분에 저장된 교정 데이터를 사용하여 비디오 데이터에 미리 결정된 산술 연산을 적용하고, 교정 비디오 데이터를 생성하는 산술 회로, 및 비디오 데이터가 교정된 화소 영역내의 화소의 누산된 발광 시간을 메모리 회로 부분으로부터 판독하고, 이 데이터를 교정 데이터 저장 부분을 액세스하기 위한 어드레스로 변환하는 어드레스 변환기부를 포함한다. 교정 데이터 저장 부분은 어드레스에 따른 산술 회로에 교정 데이터를 출력할 수 있다. 이런 열화 보상 회로는 입력된 비디오 데이터의 양의 1/n의 비디오 데이터를 교정하고, 따라서, 메모리 회로로부터의 어드레스 변환기부로 대응 화소의 누산된 발광 시간을 판독하는 횟수가 감소된다. 따라서, 낮은 전력 소비 및 낮은 액세스 시간을 갖는 저가의 메모리를 메모리 회로 부분으로서 사용할 수 있다.
각 프레임 기간에, 열화 보상 회로가 단지 제1 내지 제n 호소 영역들 중 하나에 대응하는 생성된 교정 비디오 데이터만을 패널 제어기에 출력하는 경우, 패널 제어기가 비디오 메모리에 기록되는 비디오 데이터의 양을 감소시키기 위한 기능을 갖지 않는 경우에도, 패널 제어기는 열화 보상 회로에 의해 교정된 비디오 데이터의 단지 1/n의 포맷을 변환하고, 이 데이터를 비디오 메모리에 기록한다. 따라서, 소용량, 소형 및 저 비용 메모리가 패널 제어기의 비디오 메모리로서 사용될 수 있다.
이 경우, 신호 교정 부분은 산술 회로의 입력에 연결된 래치를 추가로 포함하고, 비디오 데이터는 래치를 통해 산술 회로에 입력된다. 이 래치를 제어함으로써, 단지 각 프레임 기간에 교정된 제1 내지 제n 화소 영역들 중 하나에 대응하는 비디오 데이터가 샘플링되어 산술 회로에 입력되며, 그에 의해, 제1 내지 제n 화소 영역들 중 하나에 대응하는 비디오 데이터만이 산술 회로에서 교정되고 출력된다.
각 프레임 기간에, 단지 제1 내지 제n 화소 영역들 중 하나에 대응하는 교정 비디오 데이터만이 산술 회로로부터 카운터 부분의 가산기에 전송되고, 선택된 화소 영역내의 화소의 누산된 발광 시간이 메모리 회로 부분으로부터 판독되어 가산기에 전송되며, 그후, 누산된 발광 시간 및 교정 비디오 데이터가 가산되어 누산된 발광 시간이 갱신되고, 그에 의해, 메모리 회로 부분으로부터 가산기로 누산된 발광 시간을 판독하는 횟수가 감소되며, 저 전력 소비 및 낮은 액세스 속도를 갖는 저가 메모리가 메모리 회로 부분으로서 사용될 수 있다.
다른 방법으로서, 각 프레임 기간에, 열화 보상 회로는 제1 내지 제n 화소 영역들 중 하나에 대응하는 교정 비디오 데이터 및 다른 화소 영역들에 대응하는 비교정 비디오 데이터를 패널 제어기에 출력할 수 있다. 이런 열화 보상 회로는 교정 데이터 저장 부분과 산술 회로 사이에 제공된 선택기를 추가로 포함한다. 선택기는 두 개의 입력 단자들과 하나의 출력 단자를 포함한다. 출력 단자는 교정 회로의 입력 단자에 연결되고, 두 개의 입력 단자들 중 하나는 교정 데이터 저장 부분의 출력 단자에 연결된다. 미리 결정된 값이 두 개의 입력 단자들 중 나머지에 입력된다. 선택기는 제1 내지 제n 화소 영역들 중 하나에 대응하는 비디오 데이터가 산술 회로에 입력될 때, 교정 데이터 저장 부분에 저장된 교정 데이터가 산술 회로에 입력되고, 다른 화소영역들에 대응하는 비디오 데이터가 산술 회로에 입력될 때, 미리 결정된 값이 산술 회로에 입력되도록 동작한다. 미리 결정된 값은 산술 회로가 비디오 데이터에 산술 연산을 적용할 때에도 비디오 데이터를 변경하지 않는 값일 수 있다. 이런 구조에서, 역시, 산술 회로에서 교정된 비디오 데이터는 입력된 비디오 데이터의 1/n이다. 또한, 누산된 발광 시간의 규칙적 갱신시 누산된 발광 시간이 실제로 갱신되는 화소들의 수는 화소들의 총 수의 1/n이 된다. 따라서, 교정 데이터 저장 부분으로부터 비디오 데이터 교정을 위해 사용되는 교정 데이터를 판독하기 위한 어드레스를 생성하기 위해 메모리 회로 부분에 저장된 화소의 누산된 발광 시간을 판독하는 횟수가 1/n으로 감소되며, 따라서, 낮은 전력 소비 및 낮은 액세스 속도를 가지는 저가의 메모리가 메모리 회로 부분으로서 사용될 수 있다.
각 프레임 기간에, 제1 내지 제n 화소 영역들 중 하나에 대응하는 교정 비디오 데이터 및 다른 화소 영역들에 대응하는 비교정 비디오 데이터가 산술 회로로부터 카운터 부분으로 전송되는 경우, 카운터 부분은 가산기 및 가산기의 입력 단자에 연결된 래치를 포함한다. 카운터 부분의 래치는 단지 제1 내지 제n 화소 영역들 중 하나에 대응하는 교정 비디오 데이터만을 샘플링하고, 이 데이터를 가산기에 전송한다. 가산기는 교정 데이터가 가산기에 전송되는 화소 영역의 화소의 누산된 발광 시간을 메모리 회로 부분으로부터 판독하고, 그래서, 누산된 발광시간에 교정 비디오 데이터를 가산함으로써, 누산된 발광 시간이 갱신된다. 따라서, 메모리 회로 부분으로부터 가산기로 누산된 발광 시간을 판독하는 횟수가 감소될 수 있고 그에 의해, 낮은 전력 소비 및 낮은 액세스 속도를 갖는 저가의 메모리가 메모리 회로 부분으로서 사용될 수 있다.
상술한 디스플레이 디바이스는 타임 그레이 스케일 방법의 디스플레이 디바이스인 것이 바람직하다. 전자 디바이스를 형성하기 위해 상술한 디스플레이 디바이스를 사용함으로써, 비용 감소 및 전자 디바이스의 크기 감소가 쉽게 실현될 수 있다.
도 1은 종래의 제어기를 구비하는 타임 그레이 스케일 방법의 디스플레이 디바이스의 예를 도시하는 블록도.
도 2는 종래의 열화 보상 회로의 예를 도시하는 블록도.
도 3은 본 발명의 디스플레이 디바이스의 양호한 실시예를 도시하는 블록도.
도 4는 도 3의 패널 제어기의 동작을 도시하는 타임 차트.
도 5A 내지 도 5C는 화소 영역의 예들을 도시하는 개략도.
도 6은 본 발명의 디스플레이의 다른 실시예를 도시하는 블록도.
도 7은 도 6의 열화 보상 회로(53)의 세부를 도시하는 블록도.
도 8은 본 발명의 디스플레이 디바이스의 다른 실시예를 도시하는 블록도.
도 9는 도 8의 열화 보상 회로(53a)의 세부를 도시하는 블록도.
도 10은 본 발명의 디스플레이 디바이스의 예를 도시하는 도면.
도 11A 내지 도 11H는 본 발명이 적용되는 전자 디바이스들의 사시도.
이하, 도면들을 참조로 본 발명의 실시 형태를 설명한다.
도 3은 본 발명에 따른 디스플레이 디바이스의 양호한 실시예를 도시하는 블록도이다. 디스플레이 디바이스(31)는 유기 EL 재로 같은 자체 발광 재료를 사용하는 액티브 매트릭스 디스플레이 패널(32) 및 입력된 비디오 데이터의 포맷을 변환하고, 변환된 비디오 데이터를 적절한 타이밍에 디스플레이 패널(32)에 공급하는 패널 제어기(33)를 포함한다.
패널 제어기(33)는 도 1에 도시된 종래 예와 유사하게 포맷 변환기부(34), 제1 비디오 메모리(35), 제2 비디오 메모리(36), 디스플레이 제어부(37), 제1 3상 버퍼(38), 제2 3상 버퍼(39) 및 선택기(40)를 포함한다.
도 3에 도시된 본 실시예에서, 디스플레이 패널(32)의 화소들은 예로서, 제1 및 제2 화소 영역들로 분할된다. 포맷 변환기부(34)는 제1 화소 영역에 대응하는 비디오 데이터만의 포맷을 변환하고, 이 데이터를 특정 프레임 기간에 제1 비디오 메모리(35)에 기록하고, 다음 기간에, 단지 제2 화소 영역에 대응하는 비디오 데이터의 포맷을 변환하고 이 데이터를 제2 비디오 메모리(36)에 기록한다. 상술한 동작들은 교대로 반복된다. 포맷이 변환된 비디오 데이터가 제1 비디오 메모리(35) 및 제2 비디오 메모리(36) 중 하나에 기록되는 동안, 디스플레이 제어부(37)는 제1 비디오 메모리(35) 및 제2 비디오 메모리(36) 중 나머지에 저장된 포맷이 변환된 비디오 데이터를 판독하고, 이 데이터를 이미지를 디스플레이하도록 디스플레이 패널(32)에 전송한다.
이 방식으로, 도 4의 타임 차트에 도시된 바와 같이, 특정 프레임 기간에, 제1 화소 영역에 대응하는 비디오 데이터의 기록과, 이미지를 디스플레이하기 위해 제2 화소 영역에 대응하는 비디오 데이터의 판독이 수행된다. 다음 프레임 기간에, 제1 화소 영역에 대응하는 비디오 데이터의 기록과, 이미지를 디스플레이하기 위해 제1 화소 영역에 대응하는 비디오 데이터의 판독이 수행된다. 이 방식으로, 비디오 데이터의 판독 및 기록은 각 화소에서 교대로 반복된다.
제1 및 제2 화소 영역들의 예들로서, 제1 및 제2 화소 영역들 각각은 도 5A 및 도 5B에 도시된 바와 같이 교번적 컬럼들 또는 로우들(스트립 패턴)로 배열된 화소들을 가질 수 있거나, 제1 및 제2 화소 영역들은 각 화소가 도 5C에 도시된 체스판 같이 수평 및 수직 방향들로 다른 화소 영역의 화소에 인접 배열되도록 배열된 화소를 가질 수 있다. 다른 화소 영역의 화소는 하나의 화소 영역의 각 화소에 가능한 근접 배열되는 것이 바람직하다. 도 5A 내지 도 5C에서, 5 로우들 x 5 컬럼들의 화소들이 도시되어 있는 것을 알 수 있지만, 디스플레이 패널(32)의 로우들 및 컬럼들의 수는 이에 한정되지 않는다는 것은 두말할 필요가 없다.
각 프레임 기간에, 비디오 데이터가 제1 비디오 메모리(35) 또는 제2 비디오 메모리(36)로부터 판독되지 않는 화소 영역(비판독 화소 영역)인 각 화소의 비디오 데이터(화소 데이터)는 디스플레이 제어부(37)에 의해 특정 값으로 고정될 수 있지만, 이미지에 깜박임 등이 발생할 수 있다. 깜박임을 감소시키기 위해, 비판독 화소 영역의 주변에 인접 또는 근접한, 비디오 데이터가 전송되는 화소 영역(판독 화소 영역)내의 화소의 비디오 데이터에 기초하여 판독 화소 영역의 화소의 비디오 데이터가 추정되거나, 적절한 값으로 설정될 수 있다. 예로서, 하나의 화소를 위한 비디오 데이터의 비트들(예로서, 8 비트)은 화소의 휘도에 보다 많은 영향을 주는 제1 비트 그룹 UB(예로서, 보다 상위의 4 비트들) 및 그에 보다 적은 영향을 주는 제2 비트 그룹 LB(예로서, 보다 하위의 4 비트들)로 분할된다. 제2 비트 그룹 LB에 대응하는 서브프레임 기간에, 비판독 화소 영역의 각 화소의 비트값은 특정값으로 고정된다(예로서, "1"(발광) 또는 "0"(비광방출)). 제1 비트 그룹 UB에 대응하는 서브프레임 기간에, 비판독 화소 영역내의 각 화소의 주변에 인접 또는 근접하게 배열되어 있는 판독 화소 영역내의 화소들의 비트 값들의 통계치가 취해지며, 그에 의해, 비판독 화소 영역내의 화소들의 비트값이 설정될 수 있다. 특수한 경우에, 제1 비트 그룹 UB은 단지 최상위 비트(MUB)만을 가질 수 있으며, 주 판정은 통계 처리로서 이루어질 수 있다(즉, 타겟 화소의 주변의 판독 화소 영역내의 다수의 화소들이 1의 최상위 비트를 가지는 경우, 타겟 화소의 최상위 비트는 1이며, 다수의 화소들이 0의 최상위 비트를 가지는 경우, 타겟 화소의 최상위 비트는 0이다).
상술한 바와 같이, 디스플레이 제어부(37)의 판독 화소 영역내의 화소들의 비디오 데이터의 통계치를 취하는 경우에, 필요에 따라, 제1 비디오 메모리(35) 및 제2 비디오 메모리(36)로 전달되는 비디오 데이터를 일시적으로 유지하기 위한 작 은 용량의 메모리(41)가 제공될 수 있다. 특히, 단지 각 화소의 최상위 비트의 통계치가 상술한 바와 같이 취해지는 경우, 메모리(41)의 용량은 매우 작을 수 있다.
상술된 바와 같이, 디스플레이 패널(32)의 화소들은 제1 및 제2 화소 영역들로 분할되고, 제1 화소 영역에 대응하는 비디오 데이터 및 제2 화소 영역에 대응하는 비디오 데이터는 교대로, 포맷 변환기부(34)에서 변환되고, 제1 비디오 메모리(35) 및 제2 비디오 메모리(36)에 전송되며, 그에 의해, 제1 비디오 메모리(35) 및 제2 비디오 메모리(36)에 저장되는 비디오 데이터의 양이 약 절반으로 억제될 수 있다. 따라서, 입력된 비디오 데이터의 양이 많은 경우에도, 작은 용량을 갖는 소형 및 저가의 비디오 메모리가 사용될 수 있다.
디스플레이 패널(32)내의 화소들은 도 3에 도시된 실시예에서, 제1 화소 영역 및 제2 화소 영역으로 분할되어 있지만, 화소들은 3, 4 또는 그 이상의 영역들로 분할될 수 있다는 것을 주의하여야 한다. 또한, 본 실시예에서, 두 개의 비디오 메모리들이 사용되었지만, 본 발명은 이에 한정되지 않는다. 복수의 비디오 메모리들이 사용될 수 있다. 일반적으로, 화소들을 제1 내지 제n 화소 영역들의 n(n≥2) 화소 영역들로 분할하는 경우에, 포맷 변환기부(34)는 제1 내지 제n 화소 영역들 중 하나인 선택된 영역에 대응하는 비디오 데이터만의 포맷을 변환하고, 이 데이터를 각 프레임 기간에 제1 비디오 메모리(35) 및 제2 비디오 메모리(36) 중 하나에 기록한다. 각 프레임 기간에, 비디오 데이터가 포맷이 변환되는 화소 영역은 제1 내지 제n 화소 영역들로부터 순환 선택된다(즉, 화소 영역들은 제1, 제2,..., 제n 화소 영역들의 순서로 선택되고, 제n 화소 영역 이후, 제1 화소 영역이 선택된다). 따라서, 비디오 메모리에 저장되는 비디오 데이터의 양은 약 1/n으로 억제된다.
도 6은 본 발명의 디스플레이 디바이스의 다른 실시예를 도시하는 블록도이다. 디스플레이 디바이스(50)는 발광 소자로서 EL 소자를 사용하는 디스플레이 패널 및 비디오 데이터가 입력되는 열화 보상 회로(53)를 포함한다. 열화 보상 회로(53)는 누산된 발광 시간에 기초하여 각 화소내의 EL 소자의 열화를 보상하기 위해 비디오 데이터를 교정한다. 패널 제어기(52)는 열화 보상 회로(53)로부터 입력된 교정 비디오 데이터의 포맷을 타임 그레이 스케일을 위한 데이터로 변환하며, 이 변환된 데이터를 디스플레이 패널(51)에 공급하고, 도 3에 도시된 패널 제어기(33)와 유사한 구조를 가질 수 있다.
도 6에 도시된 본 실시예에서, 디스플레이 패널(51)내의 화소들은 도 3에 도시된 실시예와 유사하게 n(n≥2) 화소 영역들로 분할된다. 열화 보상 회로(53)는 제1 화소 영역에 대응하는 비디오 데이터를 교정하고, 특정 프레임 기간에 패널 제어기(52)에 이 데이터를 공급하며, 다음 프레임 기간에 제2 화소 영역에 대응하는 비디오 데이터를 교정하고, 이 데이터를 패널 제어기(52)에 공급한다. 이 방식으로, 유사한 프로세스가 각 화소 영역에 대응하는 비디오 데이터에 대해 순차 반복된다. 제n 화소 영역에 대응하는 비디오 데이터의 교정 처리 이후, 제1 화소 영역에 대응하는 비디오 데이터의 교정 처리가 시작된다. 따라서, 도 6에 도시된 바와 같이, 패널 제어기(52)에 전송되는 교정 이후의 비디오 데이터의 양은 각 프레임 기간에 입력된 비디오 데이터의 1/n이 된다. 따라서, 패널 제어기(52)(보다 구체적으로는 그 포맷 변환기부)가 도 3의 패널 제어기(33)의 것과 같이 비디오 메모리에 기록된 비디오 데이터의 양을 감소시키는 기능을 갖지 않는 경우에도, 열화 보상 회로(53)에 의해 교정된 비디오 데이터의 단지 1/n 만이 패널 제어기(52)에서 포맷이 변환되고, 비디오 메모리에 기록된다. 따라서, 작은 용량을 갖는 소형 및 저가의 비디오 메모리가 패널 제어기(52)의 비디오 메모리로서 사용될 수 있다.
도 7은 도 6의 열화 보상 회로(53)의 세부를 도시하는 블록도이다. 열화 보상 회로(53)는 도 2의 열화 보상 회로(20)와 유사하게, 카운터 부분(54), 메모리 회로 부분(55) 및 신호 교정 부분(56)을 포함한다. 카운터 부분(54)은 카운터로서 동작하는 가산기(60)와 두 개의 래치들(61, 62)을 포함한다. 메모리 회로 부분(55)은 휘발성 메모리(63) 및 불휘발성 메모리(64)를 포함한다. 신호 교정 부분(56)은 산술 회로로서 동작하는 승산기(65), 열화 계수 유지 레지스터(66), 어드레스 변환기부(67) 및 두 개의 래치들(68, 69)을 포함한다.
휘발성 메모리(63)는 각 화소의 누산된 발광 시간을 저장한다. 포맷 변환 이전의 각 화소의 비디오 데이터는 일반적으로 화소의 휘도를 나타내지만, 각 화소의 누산된 발광 시간은 특정 프레임내의 화소의 휘도가 실질적으로 그 프레임내의 화소의 발광 시간과 등가이기 때문에 포맷 변환 이전에 비디오 데이터를 가산함으로써 얻어질 수 있다.
불휘발성 메모리(64)는 누산된 발광 시간 백업 영역(64a)을 포함한다. 종래 기술과 유사하게, 휘발성 메모리(63)내의 데이터는 특정 간격으로(예로서, 시간당 또는 전원의 차단시) 불휘발성 메모리(64)의 누산된 발광 시간 백업 영역(64s)에 기록된다(저장된다). 전원을 켤 때, 누산된 발광 시간 데이터는 누산된 발광 시간 백업 영역(64a)으로부터 휘발성 메모리(63)로 판독된다.
불휘발성 메모리(64)는 EL 소자의 휘도 특성들의 시간에 따른 변화에 기초하여 생성된 교정 데이터로서 미리 열화 계수가 저장되어 있는 열화 계수 유지 영역(64b)을 포함한다. 예로서, 열화 계수 유지 영역(64b)의 데이터는 전원이 켜질때, 신호 교정 부분(56)내의 열화 계수 유지 레지스터(66)로 판독된다.
이 열화 계수 보상 회로(53)에서, 비디오 데이터는 신호 교정 부분(56)의 래치(69)를 통해 승산기(65)에 전송된다. 이때, 래치(69)를 적절히 제어함으로써, 제1 화소 영역에 대응하는 비디오 데이터만이 특정 프레임 기간에 승산기(65)에 전송되며, 다음 프레임 기간에 제2 화소 영역에 대응하는 비디오 데이터만이 승산기(65)에 전송된다. 상술한 동작들은 제n 화소 영역에 대응하는 비디오 데이터에 이르기까지 순차 수행되며, 그후, 제1 화소 영역에 대응하는 비디오 데이터가 선택된다. 이 방식으로, 유사한 프로세스가 반복된다. 즉, 각 프레임 기간에 비디오 데이터가 승산기(65)에 전송되는 화소 영역은 제1 내지 제n 화소 영역들로부터 순환 선택된다. 따라서, 각 프레임 기간에, 입력 비디오 데이터 중 약 1/n이 승산기(65)에 전송된다. n=2가 충족될 때, 제1 및 제2 화소 영역들에 대응하는 비디오 데이터는 승산기(65)에 교대로 전송되며, 입력된 비디오 데이터의 약 절반이 각 프레임 기간에 승산기(65)에 공급된다는 것을 주의하여야 한다.
어드레스 변환기부(67)는 각 화소의 누산된 발광 시간을 승산기(65)에 전송된 1/n 비디오 데이터에 따라 열화 예수 유지 레지스터(66)를 액세스하기 위한 어드레스로 변환하고, 열화 계수 유지 레지스터(66)는 특정 어드레스에 저장된 열화 계수를 판독하여 이를 승산기(65)에 전송한다. 이 경우, 열화 계수 유지 레지스터(66)는 교정 데이터 저장 부분으로서 동작한다. 교대로, 어드레스 변환기부(67)는 각 화소의 누산된 발광 시간을 승산기(65)에 전송된 1/n 비디오 데이터에 기초하여 불휘발성 메모리(64)의 열화 계수 유지 영역(64b)을 액세스하기 위한 어드레스로 변환하고, 열화 계수 유지 영역(64b)내의 특정 어드레스에 저장된 열화 계수를 판독하고, 이를 열화 계수 유지 레지스터(66)를 통해 승산기(65)에 전송한다. 이 경우, 불휘발성 메모리(64)의 열화 계수 유지 영역(64b)은 교정 데이터 유지 부분으로서 동작한다. 후자의 경우에, 전원이 켜질 때, 열화 계수 유지 영역(64b)내의 데이터가 열화 계수 유지 레지스터(66)로 판독될 필요가 없다.
승산기(65)는 입력된 열화 계수와 비디오 데이터를 승산함으로써 교정 비디오 데이터를 생성한다. 상술된 바와 같이, 승산기(65)에 입력된 비디오 데이터는 입력된 비디오 데이터의 1/n이며, 따라서, 승산기(65)로부터 출력된 교정 비디오 데이터는 역시 입력된 비디오 데이터의 1/n이다. 또한, 단지 승산기(65)에 입력된 1/n 비디오 데이터에 대응하는 열화 계수만이 열화 계수 유지 레지스터(66)로부터 승산기(65)로 전송될 필요가 있으며, 따라서, 열화 계수 유지 레지스터(66)에 대한 액세스 횟수가 극도로 감소될 수 있다. 따라서, 열화 계수 유지 레지스터(66)를 액세스하기 위한 어드레스를 생성하기 위해 필요한, 각 화소의 누산된 발광 시간의 판독을 위한 휘발성 메모리(63)의 액세스 횟수를 감소시키는 것도 가능하다.
교정 비디오 데이터는 규칙적으로(예로서, 초당) 샘플링되고, 카운터 부분(54)의 래치(61)를 통해 가산기(60)에 입력된다. 휘발성 메모리(63)는 교정 비디 오 데이터가 가산기(60)에 전송되는 화소 영역내의 화소의 누산된 발광 시간을 래치(62)를 통해 가산기(60)에 전송한다. 가산기(60)는 교정 비디오 데이터와 각 화소의 누산된 발광 시간을 가산하고, 그에 의해, 가산된 발광 시간이 갱신된다. 따라서, 가산기(60)에 전송될 누산된 발광 시간을 판독하기 위하여 휘발성 메모리(63)를 액세스하는 빈도수가 1/n으로 감소된다. 갱신된 누산된 발광 시간은 휘발성 메모리(63)에 저장된다.
상술된 바와 같이, 열화 보상 회로(53)로부터 출력된 교정 비디오 데이터의 양이 입력된 데이터의 1/n으로 감소되며, 그에 의해, 열화 보상 회로(53)로부터 교정 비디오 데이터를 수신하는 패널 제어기(52)내의 비디오 메모리의 용량이 감소될 수 있다. 열화 보상 회로(53)에서, 승산기(65)에서 교정된 비디오 데이터는 각 프레임 기간의 입력된 비디오 데이터의 1/n이다. 따라서, 총 화소들의 수의 1/n의 누산된 발광 시간이 카운터 부분(54)의 규칙적 갱신(검출)에 의해 갱신된다. 따라서, 휘발성 메모리(63)내에 저장된 화소의 누산된 발광 시간을 어드레스 변환기부(67) 및 가산기(60)로 판독하는 횟수가 1/n으로 감소되고, 그에 의해, 낮은 전력 소비 및 낮은 액세스 속도를 갖는 저가 메모리가 휘발성 메모리(63)로서 사용될 수 있다.
도 8은 본 발명에 따른 디스플레이 디바이스의 다른 실시예를 도시하는 블록도이다. 디스플레이 디바이스(50a)는 도 6에 도시된 디스플레이 패널(51)과, 패널 제어기(52a) 및 비디오 데이터가 입력되는 열화 보상 회로(53a)를 포함한다. 도 8의 본 실시예는 열화 보상 회로(53a)에 의해 교정된 비디오 데이터가 각 프레임 기 간에 입력된 데이터의 1/n이라는 점에서 도 6의 실시예와 동일하지만, 그러나, (1-1/n)의 비교정 비디오 데이터도 패널 제어기(52a)에 전송된다는 점에서 다르다. 따라서, 도 8의 실시예에서, 패널 제어기(52a)에 입력된 비디오 데이터의 양은 열화 보상 회로(53a)에 입력된 비디오 데이터의 양과 동일하다. 따라서, 패널 제어기(52a)는 도 3의 패널 제어기(33)와 유사하게, 내부의 비디오 메모리에 기록되는 비디오 데이터의 양을 감소시키기 위해, 선택된 화소 영역에 대응하는 비디오 데이터만의 포맷을 변환하고, 이 데이터를 비디오 메모리에 기록하기 위한 기능을 갖는다.
도 9는 도 8에 도시된 열화 보상 회로(53a)의 세부를 도시하는 블록도이다. 도 9에서, 도 7의 것들과 유사한 부분들은 동일 참조 번호들로 표시되어 있으며, 그 상세한 설명들은 생략한다. 이 열화 보상 회로(53a)는 래치를 통하지 않고 비디오 데이터가 직접적으로 승산기(65)에 입력되고, 열화 계수 유지 레지스터(66)로부터의 열화 계수 및 고정된 값 "1"이 신호 교정 부분(56)내의 선택기(70)를 통해 승산기(65)에 선택적으로 입력되는 점이 도 7에 도시된 것과 다르다. 즉, 선택기(70)의 두 입력 단자들 중 하나는 열화 계수 유지 레지스터(66)의 출력 단자에 연결되고, 나머지는 항상 고정된 값 "1"이 입력되며, 그 출력 단자는 승산기(65)의 두 입력 단자들 중 하나에 연결된다(승산기(65)의 두 입력 단자들 중 나머지는 비디오 데이터가 입력된다). 각 프레임 기간에, 선택기(70)는 교정되는 화소 영역의 비디오 데이터가 승산기(65)에 입력될 때, 열화 계수 유지 레지스터(66)로부터 승산기(65)로 열화 계수를 전송하며, 그래서, 교정이 수행되고, 선택기(70)는 교정되지 않은 화소 영역의 비디오 데이터가 승산기(65)에 입력될 때, 열화 계수 "1"을 승산기(65)에 전송하며, 그래서, 비디오 데이터의 교정은 수행되지 않는다. 따라서, 열화 보상 회로(53a)로부터 출력된 비디오 데이터는 1/n 교정 비디오 데이터 및 (1-1/n) 비교정 비디오 데이터를 포함한다.
또한, 1/n 교정 비디오 데이터 및 (1-1/n) 비교정 비디오 데이터 양자 모두는 카운터 부분(54)의 래치(61)에 전송된다. 따라서, 래치(61)는 단지 1/n 교정 비디오 데이터만이 가산기(60)에 입력되도록 비디오 데이터를 샘플링한다.
도 9에서, 마찬가지로, 각 프레임 기간에, 승산기(65)에 의해 교정되는 비디오 데이터는 입력된 비디오 데이터의 1/n이다. 또한, 화소들의 총 수의 1/n은 누산된 발광 시간의 규칙적 갱신에 의해 누산된 발광 시간에서 갱신된다. 따라서, 비디오 데이터 교정을 위한 휘발성 메모리(63)에 저장된 누산된 발광 시간의 판독 횟수 및 어드레스 변환기부(67) 및 가산기(60)로의 누산된 발광 시간의 갱신 횟수가 1/n으로 감소되며, 그에 의해, 낮은 전력 소비 및 낮은 액세스 속도를 가지는 저가의 메모리가 휘발성 메모리(63)로서 사용될 수 있다.
상술한 패널 제어기 및/또는 열화 보상 회로는 디스플레이 패널과는 별개로 형성되어 그 외부에 제공될 수 있다. 대안적으로, 도 10에 도시된 바와 같이, 패널 제어기 및/또는 열화 보상 회로는 디스플레이 패널과 동일한 기판 위에 통합될 수 있다. 도 10에 도시된 디스플레이 디바이스는 패널 제어기(201), 소스 신호선 드라이버 회로(202), 게이트 신호선 드라이버 회로들(203, 304), 화소 매트릭스 부분(또는 디스플레이 패널)(205), 열화 보상 회로(206) 및 커넥터(208)를 포함하며, 이들은 기판(200) 위에 통합되어 있고, 비디오 데이터는 커넥터(208)에 연결된 가요성 인쇄 회로(FPC)(207)를 통해 입력된다. 도 3에 도시된 패널 제어기(33)는 패널 제어기(201)로서 사용될 수 있으며, 도 7 및 도 9에 각각 도시된 열화 보상 회로들(53, 53a)은 열화 보상 회로(206)로서 사용될 수 있다. 기판(200)으로서 유리 기판을 사용하는 것이 바람직하지만, 내열 플라스틱 기판 같은 다른 기판들도 사용될 수 있다. 소스 신호선 드라이버 회로(202) 및 게이트 신호선 드라이버 회로들(203, 204)은 공지된 회로들로 형성될 수 있으며, 회로의 구성에 따라, 단지 하나의 게이트 신호선 드라이버 회로만이 제공될 수 있다.
이 방식으로, 패널 제어기(201) 및 열화 보상 회로(206)를 디스플레이 패널(205)과 동일 기판 위에 통합시킴으로써, 비용 감소, 공간 절약 및 디스플레이 디바이스의 신속한 구동이 구성요소의 수의 극적 감소에 의해 실현될 수 있다.
본 발명이 적용되는 전자 디바이스들은 책상위에 올려지는, 바닥에 세워지는 또는 벽에 걸려지는 디스플레이, 비디오 카메라 및 디지털 카메라 같은 카메라, 고글형 디스플레이, 네비게이션 시스템, 오디오 재생 디바이스(카 오디오 세트, 오디오 콤포넌트 세트 등), 컴퓨터, 게임기, 휴대 정보 단말기(모바일 컴퓨터, 휴대 전화, 휴대 게임기, 전자 서적 등), 기록 매체를 구비하는 이미지 재생 디바이스(구체적으로, DVD(디지털 다용도 디스크) 같은 기록 매체에 저장된 동영상 또는 정화상을 재생하고 재생된 이미지들을 디스플레이할 수 있는 디스플레이를 구비하는 디바이스 등을 포함한다. 이들 전자 디바이스들의 특정 예들이 도 11A 내지 도 11H에 도시되어 있다.
도 11A는 하우징(301), 지지 베이스(302), 디스플레이 부분(303), 스피커 부분(304), 비디오 입력 단자 등을 포함하는 책상위에 올려지는, 바닥에 세워지는 또는 벽에 걸려지는 디스플레이를 예시한다. 이런 디스플레이는 컴퓨터, TV 방송 수신, 광고 등을 위한 디스플레이 같은 임의의 정보 디스플레이 디바이스로서 사용될 수 있다.
도 11B는 주 본체(311), 디스플레이 부분(312), 이미지 수신 부분(313), 조작 키이들(314), 외부 접속 포트(315), 셔터(316) 등을 포함하는 디지털 카메라를 예시한다.
도 11C는 주본체(321), 하우징(322), 디스플레이 부분(323), 키보드(324), 외부 접속 포트(325), 포인팅 마우스(326) 등을 포함하는 컴퓨터를 예시한다. 컴퓨터는 중앙 처리 유닛(CPU), 기록 매체 등이 통합되어 있는 소위 노트북 컴퓨터 및 상술한 구성요소들이 개별 제공되는 소위 데스크탑 컴퓨터를 포함한다는 것을 주의하여야 한다.
도 11D는 주 본체(331), 디스플레이 부분(332), 스위치(333), 조작 키이들(334), 적외선 포트(335) 등을 포함하는 모바일 컴퓨터를 예시한다.
도 11E는 주 본체(341), 하우징(342), 제1 디스플레이 부분(343), 제2 디스플레이 부분(344), 기록 매체(DVD 같은) 판독 부분(345), 조작 키이(346) 스피커 부분(347) 등을 포함하는 기록 매체를 구비한 휴대용 이미지 재생 디바이스(구체적으로, DVD 재생 디바이스)를 예시한다. 제1 디스플레이 부분(343)은 주로 이미지 데이터를 디스플레이하고, 제2 디스플레이 부분(344)은 주로 텍스트 데이터를 디스 플레이한다. 기록 매체를 구비한 이미지 재생 디바이스는 가정용 게임기 등을 포함한다는 것을 주의하여야 한다.
도 11F는 주 본체(351), 디스플레이 부분(352) 및 아암 부분(353)을 포함하는 고글형 디스플레이를 예시한다.
도 11G는 주 본체(361), 디스플레이 부분(362), 하우징(363), 외부 접속 포트(364), 원격 제어 수신 부분(365), 이미지 수신 부분(366), 배터리(367), 오디오 입력 부분(368), 조작 키이들(369) 등을 포함하는 비디오 카메라를 예시한다.
도 11H는 주 본체(371), 하우징(372), 디스플레이 부분(373), 오디오 입력 부분(374), 오디오 출력 부분(375), 조작 키이(376), 외부 접속 포트(377), 안테나(378) 등을 포함하는 휴대 전화를 예시한다.
본 발명의 디스플레이 디바이스는 상술한 다양한 전자 디바이스들의 디스플레이 부분들(303, 312, 323, 332, 343, 344, 352, 362, 373)에 적용될 수 있다. 따라서, 저 전력 소비 및 낮은 액세스 속도를 갖는 소형 및 저가의 메모리가 비디오 메모리 및 휘발성 메모리로서 사용될 수 있으며, 그에 의해, 전체적으로 디스플레이 디바이스가 쉽게 크기 감소될 수 있다.
본 발명은 EL 소자를 사용하는 디스플레이 디바이스 및 장기간 사용시 열화되는 발광 소자(화소)를 가지는 디스플레이 디바이스에 적용될 수 있다. 또한, 본 발명은 플라즈마 디스플레이 패널(PDP) 및 전계 방출 디스플레이(FED)에 적용될 수 있다.
또한, 발광 소자의 열화 보상을 위한 비디오 데이터의 교정은 비디오 데이터 와 열화 계수를 승산기에 의해 승산함으로써, 그리고, 또한, 산술 회로로서의 가산기를 사용하여 비디오 데이터에 적절한 값을 가산 또는 감산하는 것 같은 다른 방법들에 의해 수행될 수 있다.
상술한 바와 같이, 본 발명의 적용 범위는 매우 넓고, 다양한 분야들의 전자 디바이스에 적용될 수 있다.
본 출원은 그 전문이 본 명세서에 참조로 통합되어 있는 일본 특허청에 2004년 9월 27일자로 출원된 일본 우선권 출원 제2004-279600호에 기초한다.

Claims (20)

  1. 디스플레이 디바이스에 있어서,
    복수의 화소들을 가지는 디스플레이 패널, 및
    미리 결정된 디지털 그레이 스케일로 디스플레이하기 위해 제1 비디오 데이터의 포맷을 제2 비디오 데이터로 변환하고, 상기 제2 비디오 데이터를 상기 디스플레이 패널에 공급하는 패널 제어기를 포함하고, 상기 패널 제어기는:
    적어도 상기 제1 비디오 메모리 및 상기 제2 비디오 메모리,
    상기 제1 비디오 데이터의 포맷을 변환하고, 상기 변환된 제1 비디오 데이터를 적어도 제1 비디오 메모리 및 제2 비디오 메모리 중 하나에 한 프레임마다 기록하기 위한 포맷 변환기부, 및
    상기 변환된 제1 비디오 데이터를 판독하고, 상기 변환된 제1 비디오 데이터를 상기 디스플레이 패널에 전송하기 위한 디스플레이 제어부를 포함하며,
    상기 복수의 화소들은 제1 내지 제n 화소 영역들(n≥2)로 분할되고,
    제1 프레임 기간에, 상기 포맷 변환기부는 제1 내지 제n 화소 영역들 중 선택된 화소 영역에 대응하는 제3 비디오 데이터를 변환하고, 상기 변환된 제3 비디오 데이터를 상기 제1 비디오 메모리 및 상기 제2 비디오 메모리 중 적어도 하나에 기록하며,
    상기 디스플레이 제어부는 제2 프레임 기간에서 상기 변환된 제3 비디오 데이터를 판독하는, 디스플레이 디바이스.
  2. 디스플레이 디바이스에 있어서,
    복수의 화소들을 구비한 디스플레이 패널,
    상기 복수의 화소들 각각에서 발광 소자의 열화(deterioration)를 보상하도록 제1 비디오 데이터를 교정하기 위한 열화 보상 회로, 및
    상기 열화 보상 회로로부터 출력된 상기 교정된 제1 비디오 데이터의 포맷을 미리 결정된 디지털 그레이 스케일로 디스플레이하기 위한 제2 비디오 데이터로 변환하고, 상기 제2 비디오 데이터를 상기 디스플레이 패널에 공급하는 패널 제어기를 포함하고, 상기 패널 제어기는:
    적어도 제1 비디오 메모리 및 제2 비디오 메모리,
    상기 교정된 제1 비디오 데이터의 포맷을 변환하고, 상기 교정 및 변환된 제1 비디오 데이터를 적어도 상기 제1 비디오 메모리 및 상기 제2 비디오 메모리 중 하나에 하나의 프레임마다 기록하기 위한 포맷 변환기부, 및
    상기 교정 및 변환된 제1 비디오 데이터를 판독하고, 상기 교정 및 변환된 제1 비디오 데이터를 상기 디스플레이 패널에 전송하기 위한 디스플레이 제어부를 포함하고,
    상기 복수의 화소들은 제1 내지 제n 화소 영역들(n≥2)로 분할되며,
    각 프레임에서, 상기 열화 보상 회로는 상기 제1 내지 상기 제n 화소 영역들 중 선택된 화소 영역에 대응하는 제3 비디오 데이터를 교정하고, 상기 교정된 제3 비디오 데이터를 생성하는, 디스플레이 디바이스.
  3. 디스플레이 디바이스에 있어서,
    복수의 화소들을 가지는 디스플레이 패널, 및
    제1 비디오 데이터의 포맷을 미리 결정된 디지털 그레이 스케일로 디스플레이하기 위한 제2 비디오 데이터로 변환하고, 상기 제2 비디오 데이터를 상기 디스플레이 패널에 공급하는 패널 제어기를 포함하고, 상기 패널 제어기는:
    적어도 제1 비디오 메모리 및 제2 비디오 메모리,
    상기 제1 비디오 데이터의 포맷을 변환하고, 상기 변환된 제1 비디오 데이터를 적어도 상기 제1 비디오 메모리 및 상기 제2 비디오 메모리 중 하나에 하나의 프레임마다 기록하기 위한 포맷 변환기부,
    상기 변환된 제1 비디오 데이터를 판독하고, 상기 변환된 제1 비디오 데이터를 상기 디스플레이 패널에 전송하기 위한 디스플레이 제어부를 포함하며,
    상기 복수의 화소들은 제1 내지 제n 화소 영역들(n≥2)로 분할되고,
    제1 프레임 기간에, 상기 포맷 변환기부는 상기 제1 내지 상기 제n 화소 영역들 중 복수의 화소 영역에 대응하는 제3 비디오 데이터를 변환하고, 상기 변환된 제3 비디오 데이터를 상기 제1 비디오 메모리 및 상기 제2 비디오 메모리 중 적어도 하나에 기록하며,
    상기 디스플레이 제어부는 제2 프레임 기간에, 상기 변환된 제3 비디오 데이터를 판독하는, 디스플레이 디바이스.
  4. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 디스플레이 디바이스는 플라즈마 디스플레이 패널 또는 전계 방출 디스플레이인, 디스플레이 디바이스.
  5. 제 1 항 또는 제 3 항에 있어서, 상기 제2 비디오 데이터 및 상기 변환된 제3 비디오 데이터는 동일한, 디스플레이 디바이스.
  6. 삭제
  7. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 디스플레이 제어부는 상기 제3 비디오 데이터가 적어도 상기 제1 비디오 메모리 및 상기 제2 비디오 메모리 중 하나로부터 판독되지 않는 화소 영역에 비디오 데이터를 고정된 값으로 고정하는, 디스플레이 디바이스.
  8. 삭제
  9. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 선택된 화소 영역은 단일 화소 영역인, 디스플레이 디바이스.
  10. 제 2 항에 있어서, 상기 교정된 제1 비디오 데이터 및 상기 교정된 제3 비디오 데이터는 동일한, 디스플레이 디바이스.
  11. 제 2 항에 있어서, 상기 교정 및 변환된 제1 비디오 데이터와 상기 제2 비디오 데이터는 동일한, 디스플레이 디바이스.
  12. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 선택된 화소 영역은 제1, 제2,...,제n 화소 영역의 순서이고, 상기 제n 화소 영역이 선택된 이후, 상기 제1 화소 영역이 선택되는, 디스플레이 디바이스.
  13. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 제n 화소 영역은 상기 제2 화소 영역인, 디스플레이 디바이스.
  14. 제 2 항에 있어서, 상기 열화 보상 회로는 각 화소의 누산된 발광 시간을 검출하기 위한 카운터 부분, 상기 누산된 발광 시간을 저장하기 위한 메모리 회로 부분 및 상기 메모리 회로 부분에 저장된 상기 누산된 발광 시간에 따라 상기 제1 비디오 데이터를 교정하기 위한 신호 교정 부분을 포함하고,
    상기 신호 교정 부분은 상기 발광 소자의 휘도 특성의 시간에 따른 변화에 기초하여 교정 데이터를 저장하기 위한 교정 데이터 저장 부분, 상기 교정 데이터 저장 부분에 저장된 교정 데이터를 사용하여 상기 제1 비디오 데이터에 미리 결정된 산술 연산을 적용하는 산술 회로 및 상기 누산된 발광 시간을 판독하고, 상기 누산된 발광 시간을 상기 교정 데이터 저장 부분을 액세스하기 위한 어드레스로 변환하기 위한 어드레스 변환기부를 포함하며,
    상기 교정 데이터 저장 부분은 상기 어드레스에 따른 교정 데이터를 상기 산술 회로에 출력하는, 디스플레이 디바이스.
  15. 제 14 항에 있어서, 상기 신호 교정 부분은 상기 산술 회로의 입력에 연결된 래치를 포함하고,
    상기 래치는 상기 제1 내지 상기 제n 화소 영역들의 선택된 화소 영역에 대응하는 상기 제3 비디오 데이터를 샘플링하고 상기 산술 회로에 입력하는, 디스플레이 디바이스.
  16. 제 14 항에 있어서, 상기 카운터 부분은 가산기 및 상기 가산기의 입력 단자에 연결된 래치를 포함하고,
    상기 교정된 제3 비디오 데이터는 상기 산술 회로로부터 상기 카운터 부분의 래치로 전송되며,
    상기 카운터 부분의 래치는 상기 교정된 제3 비디오 데이터를 규칙적으로 샘플링하여, 상기 가산기에 전송하며,
    상기 가산기는 상기 교정된 제3 비디오 데이터가 상기 가산기에 전송되는 상기 선택된 영역의 상기 누산된 발광 시간을 판독하고, 상기 교정된 제3 비디오 데이터는 상기 판독 누산된 발광 시간에 가산되며, 그에 의해, 상기 누산된 발광 시간이 갱신되는, 디스플레이 디바이스.
  17. 제 2 항에 있어서, 상기 열화 보상 회로는 상기 제1 내지 상기 제n 화소 영역들 중 선택된 화소 영역에 대응하는 상기 교정된 제3 비디오 데이터와, 상기 제1 내지 상기 제n 화소 영역 중 다른 영역에 대응하는 비 교정 비디오 데이터를 상기 패널 제어기에 출력하는, 디스플레이 디바이스.
  18. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 디스플레이 디바이스는 타임 그레이 스케일 방법에 의해 구동되는, 디스플레이 디바이스.
  19. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 디스플레이 디바이스는 비디오 카메라 및 디지털 카메라와 같은 카메라, 고글형 디스플레이, 네비게이션 시스템, 오디오 재생 디바이스, 컴퓨터, 게임기, 모바일 컴퓨터, 휴대 전화, 휴대 게임기, 전자 서적 및 기록 매체가 제공된 이미지 재생 디바이스로 구성되는 그룹으로부터 선택된 전자 기기에 통합되는, 디스플레이 디바이스.
  20. 삭제
KR1020077009722A 2004-09-27 2005-09-26 디스플레이 디바이스와 이 디스플레이 디바이스를 사용하는전자 디바이스 KR101098778B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2004-00279600 2004-09-27
JP2004279600 2004-09-27

Publications (2)

Publication Number Publication Date
KR20070059195A KR20070059195A (ko) 2007-06-11
KR101098778B1 true KR101098778B1 (ko) 2011-12-26

Family

ID=36119092

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020077009722A KR101098778B1 (ko) 2004-09-27 2005-09-26 디스플레이 디바이스와 이 디스플레이 디바이스를 사용하는전자 디바이스

Country Status (3)

Country Link
US (1) US8159478B2 (ko)
KR (1) KR101098778B1 (ko)
WO (1) WO2006035953A1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7986287B2 (en) 2005-08-26 2011-07-26 Semiconductor Energy Laboratory Co., Ltd. Display device and method of driving the same
US20070268226A1 (en) * 2006-05-19 2007-11-22 Semiconductor Energy Laboratory Co., Ltd. Video data control circuit, drive method thereof, and display device and electronic device having the video data control circuit
US8218940B2 (en) * 2009-08-28 2012-07-10 Dell Products, Lp System and method for managing multiple independent graphics sources in an information handling system
KR102253973B1 (ko) 2010-01-20 2021-05-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
JP2014126699A (ja) * 2012-12-26 2014-07-07 Sony Corp 自発光表示装置、自発光表示装置の制御方法及びコンピュータプログラム
US9538117B2 (en) * 2013-01-07 2017-01-03 Samsung Electronics Co., Ltd. Support frame and display device including the same
US20160335965A1 (en) * 2015-05-13 2016-11-17 Microsoft Technology Licensing, Llc Display diode relative age tracking
CN105657489A (zh) * 2015-08-21 2016-06-08 乐视致新电子科技(天津)有限公司 音视频播放设备
US10181278B2 (en) 2016-09-06 2019-01-15 Microsoft Technology Licensing, Llc Display diode relative age
KR20230087958A (ko) * 2021-12-10 2023-06-19 엘지디스플레이 주식회사 발광표시장치 및 이의 구동방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002175041A (ja) 2000-09-08 2002-06-21 Semiconductor Energy Lab Co Ltd 自発光装置およびその駆動方法
JP2004163919A (ja) 2002-10-21 2004-06-10 Semiconductor Energy Lab Co Ltd 表示装置及びその駆動方法並びに電子機器

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3081966B2 (ja) 1990-09-07 2000-08-28 セイコーインスツルメンツ株式会社 フレーム間引き階調駆動光弁装置
JP2761128B2 (ja) 1990-10-31 1998-06-04 富士通株式会社 液晶表示装置
JPH04291395A (ja) 1991-03-20 1992-10-15 Fujitsu Ltd 情報端末装置
JP2687986B2 (ja) * 1991-07-19 1997-12-08 株式会社ピーエフユー 表示装置
JPH0572998A (ja) 1991-09-13 1993-03-26 Yokogawa Electric Corp 液晶表示装置
US5844534A (en) 1993-12-28 1998-12-01 Kabushiki Kaisha Toshiba Liquid crystal display apparatus
JP3346911B2 (ja) * 1994-09-17 2002-11-18 株式会社東芝 表示装置の駆動方法
JPH07281636A (ja) 1994-04-07 1995-10-27 Asahi Glass Co Ltd 液晶表示装置に用いられる駆動装置ならびに列電極駆動用半導体集積回路および行電極駆動用半導体集積回路
TW441136B (en) 1997-01-28 2001-06-16 Casio Computer Co Ltd An electroluminescent display device and a driving method thereof
JPH1145076A (ja) * 1997-07-24 1999-02-16 Semiconductor Energy Lab Co Ltd アクティブマトリクス型表示装置
JP3462744B2 (ja) 1998-03-09 2003-11-05 株式会社日立製作所 液晶表示制御装置、それを用いた液晶表示装置および情報処理装置
JP2000040679A (ja) 1998-07-24 2000-02-08 Hitachi Ltd 半導体集積回路装置の製造方法
JP2001117534A (ja) 1999-10-21 2001-04-27 Pioneer Electronic Corp アクティブマトリクス型表示装置及びその駆動方法
CN1358297A (zh) 2000-01-14 2002-07-10 松下电器产业株式会社 有源矩阵型显示装置及其驱动方法
JP2002175039A (ja) 2000-01-14 2002-06-21 Matsushita Electric Ind Co Ltd アクティブマトリクス型表示装置及びその駆動方法
JP3788248B2 (ja) 2000-03-27 2006-06-21 セイコーエプソン株式会社 デジタル駆動装置およびこれを用いた画像表示装置
JP2002006808A (ja) 2000-04-19 2002-01-11 Semiconductor Energy Lab Co Ltd 電子装置およびその駆動方法
US6847341B2 (en) 2000-04-19 2005-01-25 Semiconductor Energy Laboratory Co., Ltd. Electronic device and method of driving the same
JP5127099B2 (ja) 2000-04-26 2013-01-23 株式会社半導体エネルギー研究所 電子装置、表示装置
US6611108B2 (en) 2000-04-26 2003-08-26 Semiconductor Energy Laboratory Co., Ltd. Electronic device and driving method thereof
US7053874B2 (en) 2000-09-08 2006-05-30 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and driving method thereof
TWI248319B (en) * 2001-02-08 2006-01-21 Semiconductor Energy Lab Light emitting device and electronic equipment using the same
JP2003271099A (ja) 2002-03-13 2003-09-25 Semiconductor Energy Lab Co Ltd 表示装置および表示装置の駆動方法
EP1554712A4 (en) 2002-10-21 2009-11-11 Semiconductor Energy Lab DISPLAY DEVICE AND METHOD FOR CONTROLLING THE SAME
JP2004186927A (ja) * 2002-12-03 2004-07-02 Pioneer Electronic Corp 画像信号処理装置
JP2005351920A (ja) 2004-06-08 2005-12-22 Semiconductor Energy Lab Co Ltd 表示装置の制御回路及びそれを内蔵した表示装置・電子機器並びにその駆動方法
JP4705764B2 (ja) 2004-07-14 2011-06-22 株式会社半導体エネルギー研究所 ビデオデータ補正回路及び表示装置の制御回路並びにそれを内蔵した表示装置・電子機器
US8614722B2 (en) * 2004-12-06 2013-12-24 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method of the same

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002175041A (ja) 2000-09-08 2002-06-21 Semiconductor Energy Lab Co Ltd 自発光装置およびその駆動方法
JP2004163919A (ja) 2002-10-21 2004-06-10 Semiconductor Energy Lab Co Ltd 表示装置及びその駆動方法並びに電子機器

Also Published As

Publication number Publication date
US20090015604A1 (en) 2009-01-15
KR20070059195A (ko) 2007-06-11
WO2006035953A1 (en) 2006-04-06
US8159478B2 (en) 2012-04-17

Similar Documents

Publication Publication Date Title
KR101098778B1 (ko) 디스플레이 디바이스와 이 디스플레이 디바이스를 사용하는전자 디바이스
US7071930B2 (en) Active matrix display device, video signal processing device, method of driving the active matrix display device, method of processing signal, computer program executed for driving the active matrix display device, and storage medium storing the computer program
JP4804711B2 (ja) 画像表示装置
US7362289B2 (en) Light emitting device
US7663576B2 (en) Video data correction circuit, control circuit of display device, and display device and electronic apparatus incorporating the same
US7307607B2 (en) Passive matrix light emitting device
JP4244617B2 (ja) 電気光学装置、電気光学装置の駆動方法
JP2003330419A (ja) 表示装置
US7352375B2 (en) Driving method of light emitting device
US7652239B2 (en) Video data correction circuit, display device and electronic appliance
JP2013195861A (ja) 表示装置および電子機器
US8154482B2 (en) Organic light emitting display and method for driving the same
JP2004163673A (ja) 表示装置
US8149190B2 (en) Correcting brightness variations in organic electroluminescent panel
US11127335B2 (en) Driving controller for displaying image using dither patterns and display device having the same
CN115223501A (zh) 驱动补偿电路、补偿方法以及显示装置
EP1575019B1 (en) Driving method for light emitting device, and electronic equipment
US20080252567A1 (en) Active Matrix Display Device
WO2008088532A2 (en) Light emission control for a display device
JP4653615B2 (ja) 表示装置及びそれを用いた電子機器
JP4198483B2 (ja) 表示装置、電子機器
JP4974507B2 (ja) 表示装置
JP2004046124A (ja) パッシブマトリクス型発光装置
KR20190081470A (ko) 유기 발광 표시장치의 보상 장치 및 그 표시장치
CN117995107A (zh) 控制装置、显示装置以及操作控制装置的方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20141120

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20151118

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20161123

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20171117

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20181115

Year of fee payment: 8