KR101013854B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101013854B1
KR101013854B1 KR1020040049920A KR20040049920A KR101013854B1 KR 101013854 B1 KR101013854 B1 KR 101013854B1 KR 1020040049920 A KR1020040049920 A KR 1020040049920A KR 20040049920 A KR20040049920 A KR 20040049920A KR 101013854 B1 KR101013854 B1 KR 101013854B1
Authority
KR
South Korea
Prior art keywords
common voltage
liquid crystal
gate
data
common
Prior art date
Application number
KR1020040049920A
Other languages
English (en)
Other versions
KR20060000928A (ko
Inventor
이우창
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020040049920A priority Critical patent/KR101013854B1/ko
Publication of KR20060000928A publication Critical patent/KR20060000928A/ko
Application granted granted Critical
Publication of KR101013854B1 publication Critical patent/KR101013854B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 화질저하를 방지할 수 있도록 한 액정표시장치에 관한 것이다.
본 발명의 실시 예에 따른 액정표시장치는 상부기판과 하부기판 사이에 액정층을 구비하는 액정패널과; 상기 액정패널의 데이터 라인들을 구동시키기 위한 데이터 드라이버와; 상기 액정패널의 게이트 라인들을 구동시키기 위한 게이트 드라이버와; 상기 상부기판에 형성된 제 1 공통전극에 제 1 공통전압을 공급하기 위한 제 1 공통전압 생성부와; 상기 하부기판에 형성된 제 2 공통전극에 제 2 공통전압을 공급하기 위한 제 2 공통전압 생성부를 구비한다.

Description

액정표시장치{LIQUID CRYSTAL DISPLAY DEVICE}
도 1은 종래의 액정표시장치를 나타내는 도면이다.
도 2는 도 1에 도시된 액정패널에 공통전압을 공급하는 방법을 나타내는 도면이다.
도 3은 도 1에 도시된 액정패널에 형성되는 액정셀의 일예를 나타내는 도면이다.
도 4는 도 1에 도시된 액정패널에 형성되는 액정셀의 다른예를 나타내는 도면이다.
도 5는 도 1에 도시된 공통전압 생성부에서 발생되는 공통전압의 왜곡을 나타내는 도면이다.
도 6은 본 발명의 실시 예에 따른 액정표시장치를 나타내는 도면이다.
도 7은 도 6에 도시된 액정패널에 공통전압을 공급하는 방법을 나타내는 도면이다.
도 8은 도 6에 도시된 액정패널의 액정셀을 나타내는 도면이다.
도 9는 도 6에 도시된 제 2 공통전압 생성부를 나타내는 도면이다.
도 10은 도 9에 도시된 증폭부, 옵셋부 및 위상변환부에서 생성되는 제 2 공 통전압의 파형을 나타내는 도면이다.
도 11은 본 발명의 다른 실시 예에 따른 액정표시장치를 나타내는 도면이다.
< 도면의 주요 부분에 대한 부호의 설명 >
1, 51 : 타이밍 제어부 2, 52 : 상부기판
4, 54 : 하부기판 6, 56 : 액정패널
12, 62 : 데이터 드라이버 14, 64 : 공통전압 생성부
16, 66 : 은도트 22, 72 : 게이트 드라이버
24, 74 : 데이터 라인 26, 76 ; 게이트 라인
28, 78 : 액정셀 30, 80 : 공통전압 공급라인
31a, 81a : 게이트전극 31b, 81b : 소스전극
31c, 81c : 드레인전극 31d, 81d : 화소전극
32, 82 : 박막 트랜지스터 34, 84 : 게이트 절연막
35, 85 : 보호막 36, 86 : 공통전극
38, 88 : 평탄화층 40, 90 : 컬러필터
42, 92 : 블랙매트릭스 100 : 증폭부
102 : 옵셋부 104 : 위상변환부
106 : 데이터 드라이브 IC 108 : 데이터 TCP
110 : 데이터 인쇄회로기판 112 : 게이트 TCP
114 : 게이트 드라이브 IC 116 : 게이트 인쇄회로기판
본 발명은 액정표시장치에 관한 것으로, 특히 화질저하를 방지할 수 있도록 한 액정표시장치에 관한 것이다.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여 액정표시장치는 액정셀들이 액티브 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비한다.
일반적으로 휴대 단말기(Mobile Phone)나 PDA와 같은 소형장치에 사용되는 액정표시장치는 도 1에 도시된 바와 같이 부화소 신호의 극성패턴에 따라 화상을 표시하는 액정패널(6)과, 액정패널(6)의 데이터 라인들(24)을 구동 시키기 위한 데이터 드라이버(12)와, 액정패널(6)의 게이트 라인들(26)을 구동 시키기 위한 게이트 드라이버(22)와, 데이터 드라이버(12) 및 게이트 드라이버(22)의 구동을 제어하기 위한 타이밍 제어부(1)와, 데이터 드라이버(12) 및 게이트 드라이버(22)에 전원을 공급하기 위한 전원부(10)와, 액정패널(6)에 공통전압(Vcom)을 공급하기 위한 공통전압 생성부(14)를 구비한다.
액정패널(6)은 도 2에 도시된 바와 같이 상부기판(2) 및 하부기판(4) 사이에 형성된 액정층(도시하지 않음)과, 상부기판(2)과 하부기판(4) 사이의 간격을 일정하게 유지시키기 위한 스페이서(도시하지 않음)를 구비한다. 이러한, 액정패널(6) 의 상부기판(2)에는 제 1 공통전극(36a), 평탄화층(38), 컬러필터(40) 및 블랙매트릭스(42) 등이 형성된다. 또한, 액정패널(6)의 하부기판(4)에는 도 3 및 도 4에 도시된 바와 같이 게이트 라인들(26)과 데이터 라인들(24)의 교차부마다 형성된 박막트랜지스터(Thin Flim Transistor; 이하 "TFT"라 함)(32)와, TFT(32)에 접속된 액정셀(28)을 구비한다. 이때, 액정셀(28)은 보호막(35)에 의해 TFT(32)와 분리되게 된다. 또한, 데이터 라인들(24)의 하부에는 액정패널(6)의 구동 시 발생되는 수직 크로스토크(Cross Talk)를 방지하기 위해 제 2 공통전극(36b)이 형성된다. 제 2 공통전극(36b)은 데이터 라인들(24) 및 액정셀(28)과 일부 중첩되도록 형성됨과 아울러 그 폭은 데이터 라인들(24)의 폭 보다 넓게 형성된다. 이때, 제 2 공통전극(36b)은 게이트 절연막(34)에 의해 데이터 라인들(24)과 분리되게 된다. TFT(32)의 게이트전극(31a)은 수평라인 단위의 게이트 라인들(26) 중 어느 하나와 접속되고, 소스전극(31b)은 수직라인 단위의 데이터 라인들(24) 중 어느 하나와 접속된다. 이러한 TFT(32)는 게이트 라인(26)으로부터의 스캔신호에 응답하여 데이터 라인(24)으로부터의 화소신호를 액정셀(28)에 공급한다. 액정셀(28)은 TFT(32)의 드레인전극(31c)과 접속된 화소전극(31d)과, 그 화소전극(31d)과 액정층(27)을 사이에 두고 대면하는 제 1 공통전극(36a)을 구비한다. 이러한, 액정셀(28)은 공통전압 공급라인(30)을 통해 제 1 및 제 2 공통전극(36a,36b) 각각에 공급된 공통전압(Vcom)과 TFT(32)를 통해 화소전극에 공급된 화소신호와 충전되는 화소신호와의 전압차에 의해 형성되는 수평전계에 따라 유전 이방성을 가지는 액정의 배열 상태가 가변하여 광 투과율을 조절함으로써 계조를 구현하게 된다.
타이밍 제어부(1)는 시스템(도시하지 않음)으로부터 공급되는 동기신호(H,V)를 이용하여 게이트 드라이버(22)의 구동을 제어하는 게이트 제어신호(GSP, GSC, GOE 신호 등)와 데이터 드라이버(12)의 구동을 제어하는 데이터 제어신호(SSP, SSC, SOE, POL 신호 등)를 발생한다. 또한, 타이밍 제어부(1)는 시스템(도시하지 않음)으로부터 공급되는 데이터신호를 액정패널(6)의 구동에 알맞도록 정렬하여 데이터 드라이버(12)에 공급한다. 이러한, 타이밍 제어부(1)는 데이터 드라이버(12) 내부에 실장된다.
데이터 드라이버(12)는 수평기간마다 1라인분씩의 화소신호를 데이터라인들(24)에 공급한다. 이러한, 데이터 드라이버(12)는 타이밍 제어부(1)로부터 공급되는 데이터 제어 신호들(SSP, SSC, SOE, POL)에 응답하여 데이터라인들(24)에 화소신호를 공급한다. 또한, 데이터 드라이버(12)는 타이밍 제어부(1)로부터의 화소 데이터를 감마전압 발생부(도시되지 않음)로부터의 감마전압을 이용하여 아날로그 화소신호로 변환하여 출력한다.
구체적으로, 데이터 드라이버(12)는 소스 스타트 펄스(SSP)를 소스 쉬프트 클럭(SSC)에 따라 쉬프트시켜 샘플링신호를 발생한다. 이어서, 데이터 드라이버(12)는 샘플링 신호에 응답하여 화소 데이터를 일정 단위씩 순차적으로 래치한다. 이후, 래치된 1라인분의 화소 데이터를 아날로그 화소신호로 변환하여 소스 출력 인에이블 신호(SOE)의 인에이블 기간에 데이터라인들(24)에 공급하게 된다. 이 경우, 데이터 드라이버(12)는 화소 데이터를 극성 제어 신호(POL)에 응답하여 정극성 또는 부극성의 화소신호로 변환하게 된다.
게이트 드라이버(22)는 자신에게 접속된 게이트라인들(26)을 타이밍 제어부(1)로부터의 제어에 의하여 순차적으로 구동시킨다. 다시 말하여, 게이트 드라이버(22)는 타이밍 제어부(1)로부터 공급되는 게이트 제어 신호들(GSP, GSC, GOE)에 응답하여 게이트라인들(26)에 순차적으로 게이트 하이전압(VGH)을 순차적으로 공급한다.
구체적으로, 게이트 드라이버(22)는 게이트 스타트 펄스(GSP)를 게이트 쉬프트 클럭(GSC)에 따라 쉬프트시켜 쉬프트펄스를 발생한다. 그리고, 게이트 드라이버(22)는 쉬프트 펄스에 응답하여 수평기간마다 해당 게이트라인(26)에 게이트 하이전압(VGH)을 공급하게 된다. 다시 말하여, 쉬프트펄스는 수평기간마다 한 라인씩 쉬프트되고, 게이트 드라이버(22)는 쉬프트펄스에 대응되어 해당 게이트라인(26)에 게이트 하이전압(VGH)을 공급한다. 이 경우, 게이트 드라이버(22)는 게이트 라인들(26)에 게이트 하이전압(VGH)이 공급되지 않는 나머지 기간에서는 게이트 로우전압(VGL)을 공급한다.
전원부(10)는 게이트 드라이버(22) 내에 실장되어 시스템 전원부(도시하지 않음)로부터 입력되는 전압을 이용하여 액정표시장치의 구동에 필요한 전원신호들을 발생하여 타이밍 제어부(1), 공통전압 생성부(14), 데이터 드라이버(12) 및 게이트 드라이버(22)에 공급한다.
공통전압 생성부(14)는 전원부(10)로부터 공급되는 기준신호(VRS)를 이용하여 액정셀(28) 구동 시 기준전압이 되는 공통전압(Vcom)을 생성하게 된다. 이러한, 공통전압 생성부(14)는 공통전압 공급라인(30) 및 은도트(16)를 통해 상부기판 (2)에 형성된 제 1 공통전극(36a)에 공통전압(Vcom)을 공급함과 아울러 공통전압 공급라인(30)을 통해 하부기판(4)에 형성된 제 2 공통전극(36b)에 공통전압(Vcom)을 공급한다. 이때, 은도트(16)를 통해 제 1 공통전극(36a)에 공통전압(Vcom)을 공급하는 공통전압 공급라인과 제 2 공통전극(36b)에 공통전압(Vcom)을 공급하는 공급라인은 서로 다를 수 있다.
그러나, 이와 같은 구성을 갖는 종래의 액정표시장치는 수직 크로스토크를 방지하기 위해 데이터 라인들(24) 하부에 형성된 제 2 공통전극(36b)에 공통전압(Vcom)을 공급하게 되므로 공통전압 생성부(14)의 출력단의 로드(Load)가 증가하게 된다. 이로 인해, 공통전압 생성부(14)로부터 공급되는 공통전압(Vcom)은 도 5에 도시된 바와 같이 왜곡이 발생하게 되어 액정패널(6) 구동 시 수평 크로스토크가 발생하게 되어 액정표시장치의 화질저하를 발생하게 된다.
따라서, 본 발명의 목적은 화질저하를 방지할 수 있도록 한 액정표시장치를 제공하는데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시 예에 따른 액정표시장치는 상부기판과 하부기판 사이에 액정층을 구비하는 액정패널과; 상기 액정패널의 데이터 라인들을 구동시키기 위한 데이터 드라이버와; 상기 액정패널의 게이트 라인들을 구동시키기 위한 게이트 드라이버와; 상기 상부기판에 형성된 제 1 공통전극에 제 1 공통전압을 공급하기 위한 제 1 공통전압 생성부와; 상기 하부기판에 형성된 제 2 공통전극에 제 2 공통전압을 공급하기 위한 제 2 공통전압 생성부와; 상기 게이트 드라이버와 상기 데이터 드라이버의 구동을 제어하기 위한 타이밍 제어부와; 공통전압을 생성하기 위한 기준신호를 발생하여 상기 제 1 및 제 2 공통전압 생성부에 공급하는 전원부를 구비하는 것을 특징으로 한다.
삭제
상기 제 1 공통전압 생성부는 상기 게이트 드라이버 내에 설치되는 것을 특징으로 한다.
상기 제 2 공통전압 생성부는 상기 데이터 드라이버 내에 설치되는 것을 특징으로 한다.
상기 제 2 공통전압 생성부는 시스템 전원부로부터 공급되는 기준신호의 전압레벨을 증폭시키기 위한 증폭부와, 상기 증폭부로부터 공급되는 증폭신호의 전압레벨을 옵셋시키기 위한 옵셋부와, 상기 시스템 전원부로부터 공급되는 상기 제 1 공통전압의 위상신호와 상기 옵셋부로부터 공급되는 옵셋신호를 이용하여 상기 제 2 공통전압의 위상을 변환하기 위한 위상변환부를 구비하는 것을 특징으로 한다.
상기 제 2 공통전압은 상기 제 1 공통전압과 동일한 것을 특징으로 한다.
상기 제 2 공통전압의 전압레벨은 상기 제 1 공통전압의 전압레벨과 서로 다른 것을 특징으로 한다.
상기 제 2 공통전압의 위상은 상기 제 1 공통전압의 위상과 서로 다른 것을 특징으로 한다.
본 발명의 실시 예에 따른 액정표시장치는 상부기판과 하부기판 사이에 액정층을 구비하는 액정패널과; 상기 액정패널의 데이터 라인들을 구동시키기 위한 데이터 드라이브 IC가 실장된 데이터 TCP와; 상기 액정패널의 게이트 라인들을 구동시키기 위한 게이트 드라이브 IC가 실장된 게이트 TCP와; 상기 상부기판에 형성된 제 1 공통전극에 제 1 공통전압을 공급하기 위한 제 1 공통전압 생성부와; 상기 하부기판에 형성된 제 2 공통전극에 제 2 공통전압을 공급하기 위한 제 2 공통전압 생성부를 구비한다.
본 발명의 실시 예에 따른 액정표시장치는 상기 데이터 드라이브 IC와 상기 게이트 드라이브 IC의 구동을 제어하기 위한 타이밍 제어부와, 상기 타이밍 제어부와 상기 제 1 및 제 2 공통전압 생성부가 실장된 데이터 인쇄회로기판을 더 구비하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 6 내지 도 11을 참조하여 본 발명의 바람직한 실시 예에 대하여 설명하기로 한다.
도 6은 본 발명의 실시 예에 따른 액정표시장치를 나타내는 도면이다.
도 6을 참조함면, 본 발명의 실시 예에 따른 액정표시장치는 부화소 신호의 극성패턴에 따라 화상을 표시하는 액정패널(56)과, 액정패널(56)의 데이터 라인들(74)을 구동 시키기 위한 데이터 드라이버(62)와, 액정패널(56)의 게이트 라인들 (76)을 구동 시키기 위한 게이트 드라이버(72)와, 데이터 드라이버(62) 및 게이트 드라이버(72)의 구동을 제어하기 위한 타이밍 제어부(51)와, 데이터 드라이버(62) 및 게이트 드라이버(72)에 전원을 공급하기 위한 전원부(60)와, 액정패널(66)에 제 1 및 제 2 공통전압(Vcom1,Vcom2)을 각각 공급하기 위한 제 1 및 제 2 공통전압 생성부(64a,64b)를 구비한다.
액정패널(56)은 도 7에 도시된 바와 같이 상부기판(52) 및 하부기판(54) 사이에 형성된 액정층(도시하지 않음)과, 상부기판(52)과 하부기판(54) 사이의 간격을 일정하게 유지시키기 위한 스페이서(도시하지 않음)를 구비한다. 이러한, 액정패널(56)의 상부기판(52)에는 제 1 공통전극(86a), 평탄화층(88), 컬러필터(90) 및 블랙매트릭스(92) 등이 형성된다. 또한, 액정패널(56)의 하부기판(54)에는 도 8에 도시된 바와 같이 게이트 라인들(76)과 데이터 라인들(74)의 교차부마다 형성된 TFT(82)와, TFT(82)에 접속된 액정셀(78)을 구비한다. 이때, 액정셀(78)은 보호막(85)에 의해 TFT(82)와 분리되게 된다. 또한, 데이터 라인들(74)의 하부에는 액정패널(56)의 구동 시 발생되는 수직 크로스토크(Cross Talk)를 방지하기 위해 제 2 공통전극(86b)이 형성된다. 이때, 제 2 공통전극(86b)은 게이트 절연막(84)에 의해 데이터 라인들(74)과 분리되게 된다. 이러한, 제 2 공통전극(86b)은 액정셀(78)과 일부 중첩되도록 형성됨과 아울러 그 폭은 데이터 라인들(74)의 폭 보다 넓게 형성된다. TFT(32)의 게이트전극(81a)은 수평라인 단위의 게이트 라인들(76) 중 어느 하나와 접속되고, 소스전극(81b)은 수직라인 단위의 데이터 라인들(74) 중 어느 하나와 접속된다. 이러한 TFT(82)는 게이트 라인(76)으로부터의 스캔신호에 응답하여 데이터 라인(74)으로부터의 화소신호를 액정셀(78)에 공급한다. 액정셀(78)은 TFT(82)의 드레인전극(81c)과 접속된 화소전극(81d)과, 그 화소전극(81d)과 액정층(77)을 사이에 두고 대면하는 제 1 공통전극(86a)을 구비한다. 이러한, 액정셀(78)은 제 1 및 제 2 공통전압 공급라인(80a,80b)을 통해 제 1 및 제 2 공통전극(86a,86b) 각각에 공급된 제 1 및 제 2 공통전압(Vcom1,Vcom2)과 TFT(82)를 통해 화소전극에 공급된 화소신호와 충전되는 화소신호와의 전압차에 의해 형성되는 수평전계에 따라 유전 이방성을 가지는 액정의 배열 상태가 가변하여 광 투과율을 조절함으로써 계조를 구현하게 된다.
타이밍 제어부(51)는 시스템(도시하지 않음)으로부터 공급되는 동기신호(H,V)를 이용하여 게이트 드라이버(72)의 구동을 제어하는 게이트 제어신호(GSP, GSC, GOE 신호 등)와 데이터 드라이버(62)의 구동을 제어하는 데이터 제어신호(SSP, SSC, SOE, POL 신호 등)를 발생한다. 또한, 타이밍 제어부(51)는 시스템(도시하지 않음)으로부터 공급되는 데이터신호를 액정패널(56)의 구동에 알맞도록 정렬하여 데이터 드라이버(12)에 공급한다. 이러한, 타이밍 제어부(51)는 데이터 드라이버(62) 내부에 실장된다.
데이터 드라이버(62)는 수평기간마다 1라인분씩의 화소신호를 데이터라인들(74)에 공급한다. 이러한, 데이터 드라이버(62)는 타이밍 제어부(51)로부터 공급되는 데이터 제어 신호들(SSP, SSC, SOE, POL)에 응답하여 데이터라인들(74)에 화소신호를 공급한다. 또한, 데이터 드라이버(62)는 타이밍 제어부(51)로부터의 화소 데이터를 감마전압 발생부(도시되지 않음)로부터의 감마전압을 이용하여 아날로 그 화소신호로 변환하여 출력한다.
구체적으로, 데이터 드라이버(62)는 소스 스타트 펄스(SSP)를 소스 쉬프트 클럭(SSC)에 따라 쉬프트시켜 샘플링신호를 발생한다. 이어서, 데이터 드라이버(62)는 샘플링 신호에 응답하여 화소 데이터를 일정 단위씩 순차적으로 래치한다. 이후, 래치된 1라인분의 화소 데이터를 아날로그 화소신호로 변환하여 소스 출력 인에이블 신호(SOE)의 인에이블 기간에 데이터라인들(74)에 공급하게 된다. 이 경우, 데이터 드라이버(62)는 화소 데이터를 극성 제어 신호(POL)에 응답하여 정극성 또는 부극성의 화소신호로 변환하게 된다.
게이트 드라이버(72)는 자신에게 접속된 게이트라인들(76)을 타이밍 제어부(51)로부터의 제어에 의하여 순차적으로 구동시킨다. 다시 말하여, 게이트 드라이버(72)는 타이밍 제어부(51)로부터 공급되는 게이트 제어 신호들(GSP, GSC, GOE)에 응답하여 게이트라인들(76)에 순차적으로 게이트 하이전압(VGH)을 순차적으로 공급한다.
구체적으로, 게이트 드라이버(72)는 게이트 스타트 펄스(GSP)를 게이트 쉬프트 클럭(GSC)에 따라 쉬프트시켜 쉬프트펄스를 발생한다. 그리고, 게이트 드라이버(72)는 쉬프트 펄스에 응답하여 수평기간마다 해당 게이트라인(76)에 게이트 하이전압(VGH)을 공급하게 된다. 다시 말하여, 쉬프트펄스는 수평기간마다 한 라인씩 쉬프트되고, 게이트 드라이버(72)는 쉬프트펄스에 대응되어 해당 게이트라인(76)에 게이트 하이전압(VGH)을 공급한다. 이 경우, 게이트 드라이버(72)는 게이트 라인들(76)에 게이트 하이전압(VGH)이 공급되지 않는 나머지 기간에서는 게이트 로우전압(VGL)을 공급한다.
전원부(60)는 게이트 드라이버(72) 내에 실장되어 시스템 전원부(도시하지 않음)로부터 입력되는 전압을 이용하여 액정표시장치의 구동에 필요한 전원신호들을 발생하여 타이밍 제어부(51), 제 1 및 제 2 공통전압 생성부(64a,64b), 데이터 드라이버(62) 및 게이트 드라이버(72)에 공급한다. 또한, 전원부(60)는 공통전압(Vcom)을 생성하기 위한 기준신호(VRS)를 발생하여 제 1 및 제 2 공통전압 생성부(64a,64b)에 공급함과 아울러 제 1 공통전압 생성부(64a)에 의해 생성되는 제 1 공통전압(Vcom1)에 대한 위상신호(PS)를 발생하여 제 2 공통전압 생성부(64b)에 공급한다.
제 1 공통전압 생성부(64a)는 게이트 드라이버(72) 내에 실장되어 전원부(60)로부터 공급되는 기준신호(VRS)를 이용하여 액정셀(78) 구동 시 기준전압이 되는 제 1 공통전압(Vcom1)을 생성하게 된다. 이러한, 제 1 공통전압 생성부(64a)는 제 1 공통전압 공급라인(80a) 및 은도트(66)를 통해 도 7에 도시된 바와 같이 상부기판(52)에 형성된 제 1 공통전극(86a)에 제 1 공통전압(Vcom1)을 공급한다.
제 2 공통전압 생성부(64b)는 전원부(60)로부터 공급되는 기준신호(VRS) 및 위상신호(PS)를 이용하여 액정셀(78) 구동 시 기준전압이 되는 제 2 공통전압(Vcom2)을 생성하게 된다. 이러한, 제 2 공통전압 생성부(64b)는 데이터 드라이버(62) 내에 실장될 수 있다. 이를 위해, 제 2 공통전압 생성부(64b)는 도 9에 도시된 바와 같이 전원부(60)로부터 공급되는 기준신호(VRS)를 증폭시키기 위한 증폭부(100)와, 증폭부(100)로부터 공급되는 증폭신호(AS)의 전압레벨을 옵셋(Offset)시 키기 위한 옵셋부(102)와, 옵셋부(102)로부터 옵셋되어진 옵셋신호(OS)와 전원부(60)로부터 공급되는 위상신호(PS)를 이용하여 제 2 공통전압(Vcom2)의 위상을 제어하기 위한 위상변환부(104)를 구비한다. 이러한, 제 2 공통전압 생성부(64b)는 도 7 및 도 8에 도시된 바와 같이 제 2 공통전압 공급라인(80b)을 통해 하부기판(54)에 형성된 제 2 공통전극(86b)에 제 2 공통전압(Vcom2)을 공급한다.
증폭부(100)는 전원부(60)로부터 공급되는 기준신호(VRS)의 전압레벨을 증폭시키는 역할을 한다. 다시 말해, 증폭부(100)는 전원부(60)로부터 도 10의 (a)와 같은 기준신호(VRS)가 공급되면 액정패널(56) 구동 시 제 2 공통전극(86b)에 공급되는 제 2 공통전압(Vcom2)의 크기와 동일하게 예를 들어, 도 10의 (b)와 같이 기준신호(VRS)의 전압레벨을 증폭시키게 된다.
옵셋부(102)는 증폭부(100)로부터 공급되는 증폭신호(AS)의 전압레벨을 옵셋시키는 역할을 한다. 다시 말해, 옵셋부(102)는 증폭부(100)로부터 도 10의 (b)와 같은 증폭신호(AS)가 공급되면 액정패널(56) 구동 시 제 2 공통전극(86b)에 공급되는 제 2 공통전압(Vcom2)의 전압레벨과 동일하도록 예를 들어, 도 10의 (c)와 같이 증폭신호(AS)의 전압레벨을 변환하게 된다. 이러한, 옵셋부(102)는 일반적으로 제 2 공통전압(Vcom2)의 전압레벨을 제 1 공통전압(Vcom1)의 전압레벨과 동일하도록 변환하게 된다. 그러나, 옵셋부(102)는 액정패널(56)의 특성 및 화질에 따라 제 2 공통전압(Vcom2)의 전압레벨을 제 1 공통전압(Vcom1)의 전압레벨과 다르게 할 수도 있다.
위상변환부(104)는 옵셋부(102)로부터 공급되는 옵셋신호(OS)와 전원부(60) 로부터 공급되는 위상신호(PS)를 이용하여 제 2 공통전압(Vcom2)의 위상을 제어하는 역할을 한다. 여기서, 위상신호(PS)는 제 1 공통전압(Vcom1)의 위상에 대한 신호를 의미하고, 액정패널(56)의 특성 및 화질에 따라 서로 다른 값을 갖는 위상신호(PS)가 전원부(60)로부터 위상변환부(104)에 공급되게 된다. 이에 따라, 위상변환부(104)는 제 1 공통전압(Vcom1)과 180°의 위상 차이를 갖는 위상신호(PS)가 전원부(60)로부터 공급되면 제 2 공통전압(Vcom2)의 위상을 도 10의 (d)와 같이 변환시키고, 제 1 공통전압(Vcom1)과 동일한 위상을 갖는 위상신호(PS)가 공급되면 도 10의 (c)와 같은 제 2 공통전압(Vcom2)을 생성하게 된다.
이와 같이 본 발명의 실시 예에 따른 액정표시장치는 전원부(60)로부터 기준신호(VRS)를 공급받아 제 1 및 제 2 공통전압 생성부(64a,64b)에서 제 1 및 제 2 공통전압(Vcom1,Vcom2)을 각각 생성하여 상부기판(52)에 형성된 제 1 공통전극(86a)과 하부기판(54)에 형성된 제 2 공통전극(86b)에 제 1 및 제 2 공통전압(Vcom1,Vcom2)을 각각 공급하므로 제 1 및 제 2 공통전압 생성부(64a,64b)의 로드를 저감시킬 수 있게 된다. 이로 인해, 제 1 및 제 2 공통전압 생성부(64a,64b)로부터 생성된 제 1 및 제 2 공통전압(Vcom1,Vcom2)의 왜곡을 방지할 수 있게 되므로 액정표시장치의 화질저하를 방지할 수 있게 된다.
이상 본 발명에서는 휴대 단말기나 PDA와 같은 소형의 액정표시장치를 설명하였으나 노트북(Note Book), LCD 모니터 및 LCD TV와 같은 대형 액정표시장치에서도 사용 가능할 수 있다. 다시 말해, 대형 액정표시장치에서는 액정패널의 크기가 커지게 되면 액정패널에 공통전압(Vcom)을 공급하는 공통전압 생성부의 로드가 증 가하게 되어 액정표시장치의 화질이 저하되게 된다. 따라서, 도 11에 도시된 바와 같이 상부기판(52)에 형성된 제 1 공통전극(86a)과 하부기판(54)에 형성된 제 2 공통전극(86b)에 서로 다른 공통전압(Vcom1,Vcom2)을 공급함으로써 제 1 및 제 2 공통전압 생성부(64a,64b)의 로드를 저감시킬 수 있다.
도 11은 본 발명의 다른 실시 예에 따른 액정표시장치를 나타내는 도면이다. 도 6에 도시된 본 발명의 실시 예에 따른 액정표시장치와 동일한 구성요소들은 동일한 도면부호를 할당함과 아울러 상세한 설명은 생략하기로 한다.
도 11을 참조하면, 본 발명의 다른 실시 예에 따른 액정표시장치는 부화소 신호의 극성패턴에 따라 화상을 표시하는 액정패널(56)과, 액정패널(56)의 데이터 라인들(74)을 구동 시키기 위한 데이터 D-IC(Drive Integreated Circuit)(106)가 실장된 데이터 TCP(Tape Carrier Package)들(108)과, 액정패널(56)의 게이트 라인들(76)을 구동 시키기 위한 게이트 D-IC(114)가 실장된 게이트 TCP들(70)과, 데이터 D-IC(106) 및 게이트 D-IC(114)의 구동을 제어하기 위한 타이밍 제어부(51)와, 액정패널(56)에 제 1 및 제 2 공통전압(Vcom1,Vcom2)을 각각 공급하기 위한 제 1 및 제 2 공통전압 생성부(64a,64b)를 구비한다.
타이밍 제어부(51)는 게이트 D-IC(106)의 구동을 제어하는 게이트 제어신호(GSP, GSC, GOE 신호 등)를 발생하고, 데이터 D-IC(114)의 구동을 제어하는 데이터 제어신호(SSP, SSC, SOE, POL 신호 등)를 발생한다. 또한, 타이밍 제어부(51)는 시스템(도시하지 않음)으로부터 공급되는 데이터신호를 액정패널(56)의 구동에 알맞도록 정렬하여 다수의 데이터 D-IC(106)에 공급한다.
이러한, 타이밍 제어부(51)는 데이터 PCB(Printed Circuit Board; 이하 "PCB"라함)(110) 상에 실장된다. 데이터 PCB(110)는 유저 커넥터를 통하여 외부의 시스템에 접속된다. 이러한, 데이터 PCB(110) 상에는 타이밍 제어부(51)로부터의 각종 제어신호 및 데이터신호를 데이터 D-IC(106) 및 게이트 D-IC(114) 각각에 공급하기 위한 각종 신호배선들이 형성된다.
게이트 D-IC(114) 각각은 게이트 TCP(112) 각각에 실장된다. 게이트 TCP(112)에 실장된 게이트 D-IC(114)는 게이트 TCP(112)를 통해 액정패널(56)의 게이트 패드들과 전기적으로 접속된다. 이러한 게이트 D-IC들(114)은 액정패널(56)의 게이트 라인들(76)을 1수평기간(1H) 단위로 순차 구동하게 된다. 이때, 게이트 TCP(112)는 게이트 PCB(116)에 접속된다. 게이트 PCB(116)는 데이터 PCB(110)을 경유하여 타이밍 제어부(51)로부터 공급되는 게이트 제어신호들을 게이트 TCP(112)를 통해 게이트 D-IC(114)로 공급하게 된다.
데이터 D-IC(106) 각각은 데이터 TCP(108) 각각에 실장된다. 데이터 TCP(108)에 실장된 데이터 D-IC(106)는 데이터 TCP(108)를 통해 액정패널(56)의 데이터 패드들과 전기적으로 접속된다. 이러한 데이터 D-IC들(106)은 디지털 화소데이터를 아날로그 화소신호로 변환하여 1수평기간(1H) 단위로 액정패널(56)의 데이터 라인들(74)에 공급한다.
제 1 공통전압 생성부(64a)는 데이터 PCB(110) 상에 실장되어 시스템 전원부(도시하지 않음)로부터 공통전압(Vcom)을 생성하기 위한 기준신호(VRS)를 공급받아 액정셀(78) 구동 시 기준전압이 되는 제 1 공통전압(Vcom1)을 생성하게 된다. 이 러한, 제 1 공통전압 생성부(64a)는 제 1 공통전압 공급라인(80a), 데이터 TCP(108) 및 은도트(66)를 통해 도 7에 도시된 바와 같이 상부기판(52)에 형성된 제 1 공통전극(86a)에 제 1 공통전압(Vcom1)을 공급한다.
제 2 공통전압 생성부(64b)는 데이터 PCB(110) 상에 실장되어 시스템 전원부(도시하지 않음)로부터 공급되는 기준신호(VRS) 및 위상신호(PS)를 이용하여 액정셀(28) 구동 시 기준전압이 되는 제 2 공통전압(Vcom2)을 생성하게 된다. 이를 위해, 제 2 공통전압 생성부(64b)는 도 9에 도시된 바와 같이 시스템 전원부(도시하지 않음)로부터 공급되는 기준신호(VRS)를 증폭시키기 위한 증폭부(100)와, 증폭부(100)로부터 공급되는 증폭신호(AS)의 전압레벨을 옵셋(Offset)시키기 위한 옵셋부(102)와, 옵셋부(102)로부터 옵셋되어진 옵셋신호(OS)와 위상신호(PS)를 이용하여 제 2 공통전압(Vcom2)의 위상을 제어하기 위한 위상변환부(104)를 구비한다. 이러한, 제 2 공통전압 생성부(64b)는 도 7 및 도 8에 도시된 바와 같이 제 제 2 공통전압 공급라인(80b)을 통해 하부기판(54)에 형성된 제 2 공통전극(86b)에 제 2 공통전압(Vcom2)을 공급한다.
이와 같이 본 발명의 다른 실시 예에 따른 액정표시장치는 시스템 전원부(도시하지 않음)로부터 기준신호(VRS)를 공급받아 제 1 및 제 2 공통전압 생성부(64a,64b)에서 상부기판(52)에 형성된 제 1 공통전극(86a)과 하부기판(54)에 형성된 제 2 공통전극(86b)에 제 1 및 제 2 공통전압(Vcom1,Vcom2)을 각각 공급하므로 제 1 및 제 2 공통전압 생성부(64a,64b)의 로드를 저감시킬 수 있게 된다. 이로 인해, 제 1 및 제 2 공통전압 생성부(64a,64b)로부터 생성된 제 1 및 제 2 공통전 압(Vcom1,Vcom2)의 왜곡을 방지할 수 있게 되므로 액정표시장치의 화질저하를 방지할 수 있게 된다.
상술한 바와 같이, 본 발명의 실시 예에 따른 액정표시장치는 상부기판에 형성된 제 1 공통전극과 하부기판에 형성된 제 2 공통전극에 제 1 및 제 2 공통전압을 각각 공급하기 위한 제 1 및 제 2 공통전압 생성부를 형성함으로써 제 1 및 제 2 공통전압 생성부의 로드를 저감시킬 수 있다. 이로 인해, 제 1 및 제 2 공통전극 각각에 공급되는 제 1 및 제 2 공통전압의 왜곡이 발생하는 것을 방지할 수 있게 되므로 액정표시장치의 화질저하를 방지할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (10)

  1. 상부기판과 하부기판 사이에 액정층을 구비하는 액정패널과;
    상기 액정패널의 데이터 라인들을 구동시키기 위한 데이터 드라이버와;
    상기 액정패널의 게이트 라인들을 구동시키기 위한 게이트 드라이버와;
    상기 상부기판에 형성된 제 1 공통전극에 제 1 공통전압을 공급하기 위한 제 1 공통전압 생성부와;
    상기 하부기판에 형성된 제 2 공통전극에 제 2 공통전압을 공급하기 위한 제 2 공통전압 생성부와;
    상기 게이트 드라이버와 상기 데이터 드라이버의 구동을 제어하기 위한 타이밍 제어부와;
    공통전압을 생성하기 위한 기준신호를 발생하여 상기 제 1 및 제 2 공통전압 생성부에 공급하는 전원부를 구비하는 것을 특징으로 하는 액정표시장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 제 1 공통전압 생성부는 상기 게이트 드라이버 내에 설치되는 것을 특징으로 하는 액정표시장치.
  4. 제 1 항에 있어서,
    상기 제 2 공통전압 생성부는 상기 데이터 드라이버 내에 설치되는 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 제 2 공통전압 생성부는,
    시스템 전원부로부터 공급되는 기준신호의 전압레벨을 증폭시키기 위한 증폭부와,
    상기 증폭부로부터 공급되는 증폭신호의 전압레벨을 옵셋시키기 위한 옵셋부와,
    상기 시스템 전원부로부터 공급되는 상기 제 1 공통전압의 위상신호와 상기 옵셋부로부터 공급되는 옵셋신호를 이용하여 상기 제 2 공통전압의 위상을 변환하기 위한 위상변환부를 구비하는 것을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서,
    상기 제 2 공통전압은 상기 제 1 공통전압과 동일한 것을 특징으로 하는 액정표시장치.
  7. 제 6 항에 있어서,
    상기 제 2 공통전압의 전압레벨은 상기 제 1 공통전압의 전압레벨과 서로 다 른 것을 특징으로 하는 액정표시장치.
  8. 제 6 항 및 제 7 항 중 어느 한 항에 있어서,
    상기 제 2 공통전압의 위상은 상기 제 1 공통전압의 위상과 서로 다른 것을 특징으로 하는 액정표시장치.
  9. 상부기판과 하부기판 사이에 액정층을 구비하는 액정패널과;
    상기 액정패널의 데이터 라인들을 구동시키기 위한 데이터 드라이브 IC가 실장된 데이터 TCP와;
    상기 액정패널의 게이트 라인들을 구동시키기 위한 게이트 드라이브 IC가 실장된 게이트 TCP와;
    상기 상부기판에 형성된 제 1 공통전극에 제 1 공통전압을 공급하기 위한 제 1 공통전압 생성부와;
    상기 하부기판에 형성된 제 2 공통전극에 제 2 공통전압을 공급하기 위한 제 2 공통전압 생성부를 구비하는 것을 특징으로 하는 액정표시장치.
  10. 제 9 항에 있어서,
    상기 데이터 드라이브 IC와 상기 게이트 드라이브 IC의 구동을 제어하기 위한 타이밍 제어부와,
    상기 타이밍 제어부와 상기 제 1 및 제 2 공통전압 생성부가 실장된 데이터 인쇄회로기판을 더 구비하는 것을 특징으로 하는 액정표시장치.
KR1020040049920A 2004-06-30 2004-06-30 액정표시장치 KR101013854B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040049920A KR101013854B1 (ko) 2004-06-30 2004-06-30 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040049920A KR101013854B1 (ko) 2004-06-30 2004-06-30 액정표시장치

Publications (2)

Publication Number Publication Date
KR20060000928A KR20060000928A (ko) 2006-01-06
KR101013854B1 true KR101013854B1 (ko) 2011-02-14

Family

ID=37104147

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040049920A KR101013854B1 (ko) 2004-06-30 2004-06-30 액정표시장치

Country Status (1)

Country Link
KR (1) KR101013854B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150062773A (ko) * 2013-11-29 2015-06-08 엘지디스플레이 주식회사 게이트 드라이버를 포함하는 디스플레이 장치

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101633103B1 (ko) * 2009-08-07 2016-06-24 엘지디스플레이 주식회사 액정표시장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000050277A (ko) * 1999-01-02 2000-08-05 윤종용 공통 전압을 독립적으로 조절할 수 있는 액정표시장치의 구동 회로
KR20040024916A (ko) * 2002-09-17 2004-03-24 삼성전자주식회사 액정 표시 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000050277A (ko) * 1999-01-02 2000-08-05 윤종용 공통 전압을 독립적으로 조절할 수 있는 액정표시장치의 구동 회로
KR20040024916A (ko) * 2002-09-17 2004-03-24 삼성전자주식회사 액정 표시 장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150062773A (ko) * 2013-11-29 2015-06-08 엘지디스플레이 주식회사 게이트 드라이버를 포함하는 디스플레이 장치
KR102119695B1 (ko) 2013-11-29 2020-06-05 엘지디스플레이 주식회사 게이트 드라이버를 포함하는 디스플레이 장치

Also Published As

Publication number Publication date
KR20060000928A (ko) 2006-01-06

Similar Documents

Publication Publication Date Title
US8552945B2 (en) Liquid crystal display device and method for driving the same
US8228287B2 (en) Liquid crystal display device for removing ripple voltage and method of driving the same
KR101209039B1 (ko) 액정 표시 장치의 구동 장치 및 이를 포함하는 액정 표시장치
EP2993663B1 (en) Liquid crystal display device
KR101285054B1 (ko) 액정표시장치
KR101263513B1 (ko) 액정표시장치의 백라이트 구동 장치 및 방법
KR20070015257A (ko) 표시 장치, 이의 구동 방법 및 이의 구동 장치
KR20150002390A (ko) 액정 표시 장치의 데이터 구동 장치
KR20150102803A (ko) 표시 장치
US20170236485A1 (en) Data driver and a display apparatus having the same
US8482554B2 (en) Device and method for driving liquid crystal display device
KR101653006B1 (ko) 액정표시장치와 그 소비전력 저감방법
KR20070094376A (ko) 액정표시장치의 공통전압 보상회로
KR20070116408A (ko) 액정 표시 장치 및 그의 구동 방법
US9423637B2 (en) Display device including data signal line drive circuit
KR100918653B1 (ko) 액정표시장치
KR101013854B1 (ko) 액정표시장치
KR20140123625A (ko) 초고화질 액정 표시장치 및 그 구동방법
US10304406B2 (en) Display apparatus with reduced flash noise, and a method of driving the display apparatus
KR20070071725A (ko) 액정표시소자의 구동 장치
KR102450256B1 (ko) 액정표시장치
KR102066135B1 (ko) 액정표시장치 및 그 구동방법
KR20070005279A (ko) 액정표시장치 및 이의 구동방법
KR20080078357A (ko) 액정표시장치 및 그의 구동 방법
US20080174588A1 (en) Display device and method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20131227

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150127

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160128

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20170116

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 9