KR100894641B1 - 액정표시장치와 그 구동 방법 - Google Patents

액정표시장치와 그 구동 방법 Download PDF

Info

Publication number
KR100894641B1
KR100894641B1 KR1020070052679A KR20070052679A KR100894641B1 KR 100894641 B1 KR100894641 B1 KR 100894641B1 KR 1020070052679 A KR1020070052679 A KR 1020070052679A KR 20070052679 A KR20070052679 A KR 20070052679A KR 100894641 B1 KR100894641 B1 KR 100894641B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
supplied
crystal cells
data
columns
Prior art date
Application number
KR1020070052679A
Other languages
English (en)
Other versions
KR20080105288A (ko
Inventor
장수혁
민웅기
차동훈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070052679A priority Critical patent/KR100894641B1/ko
Priority to JP2007339452A priority patent/JP2008170993A/ja
Priority to US12/003,666 priority patent/US8111229B2/en
Priority to CN2007101800822A priority patent/CN101226722B/zh
Priority to CN 201010120426 priority patent/CN101819737B/zh
Publication of KR20080105288A publication Critical patent/KR20080105288A/ko
Application granted granted Critical
Publication of KR100894641B1 publication Critical patent/KR100894641B1/ko
Priority to JP2011257595A priority patent/JP5727355B2/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0823Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 직류화 잔상과 플리커를 예방하여 표시품질을 높이도록 한 액정표시장치와 그 구동방법에 관한 것이다.
이 액정표시장치는 데이터전압이 공급되는 다수의 데이터라인과 스캔펄스가 공급되는 다수의 게이트라인이 형성되고 다수의 액정셀들을 가지는 액정표시패널; 제1 극성제어신호, 상기 제1 극성제어신호와 위상이 다른 제2 극성제어신호를 발생하고, 상기 제1 극성제어신호의 역위상인 제3 극성제어신호 및 상기 제2 극성제어신호의 역위상인 제4 극성제어신호를 발생함과 아울러 1 프레임기간 단위로 논리가 반전되는 수평출력 반전신호를 발생하는 로직회로; 상기 극성제어신호들에 응답하여 상기 데이터라인들에 공급될 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 열방향을 따라 쉬프트시키고, 상기 수평출력 반전신호에 응답하여 상기 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 행방향을 따라 쉬프트시키는 데이터 구동회로; 및 상기 스캔펄스를 상기 게이트라인들에 공급하는 게이트 구동회로를 구비한다.

Description

액정표시장치와 그 구동 방법{Liquid Crystal Display and Driving Method thereof}
도 1은 액정표시장치의 액정셀을 보여 주는 등가 회로도.
도 2는 인터레이스 데이터의 일예를 보여 주는 파형도.
도 3은 인터레이스 데이터로 인한 직류화 잔상을 보여 주는 실험 결과 화면.
도 4는 스크롤 데이터로 인한 직류화 잔상을 보여 주는 실험 결과 화면.
도 5는 본 발명의 실시예에 따른 액정표시장치의 구동방법을 설명하기 위한 도면.
도 6은 도 5에 도시된 액정표시장치의 직류화 잔상 예방효과를 보여 주는 파형도.
도 7은 본 발명의 실시예에 따른 액정표시장치에 공급되는 데이터전압의 극성패턴을 보여 주는 도면.
도 8은 도 7과 같은 데이터전압들의 실험 결과를 보여 주는 파형도.
도 9는 도 7과 같은 데이터전압들이 공급되는 액정표시패널의 실험결과를 보여 주는 광파형도.
도 10은 본 발명의 제1 실시예에 따른 액정표시장치를 나타내는 블록도.
도 11은 도 10에 도시된 로직회로를 상세히 나타내는 블록도.
도 12는 도 11에 도시된 POL 발생회로를 상세히 나타내는 블록도.
도 13은 도 10에 도시된 데이터 구동회로를 상세히 나타내는 블록도.
도 14는 도 13에 도시된 디지털/아날로그 변환기를 상세히 나타내는 회로도.
도 15는 본 발명의 실시예에 따른 액정표시장치에 공급되는 데이터전압의 다른 극성패턴을 보여 주는 도면.
삭제
도 16은 기준 극성제어신호, 제1 내지 제4 극성제어신호, 및 수평출력 반전신호를 나타내는 파형도.
도 17은 본 발명의 제2 실시예에 따른 액정표시장치의 구동방법을 설명하기 위한 흐름도.
도 18는 본 발명의 제2 실시예에 따른 액정표시장치를 나타내는 블록도.
< 도면의 주요 부분에 대한 부호의 설명 >
100 : 액정표시패널 101 : 타이밍 콘트롤러
102, 182 : 로직회로 103, 183 : 데이터 구동회로
104 : 게이트 구동회로 105 : 시스템
181 : 영상분석회로
본 발명은 액정표시장치에 관한 것으로, 특히 직류화 잔상과 플리커를 예방하여 표시품질을 높이도록 한 액정표시장치와 그 구동방법에 관한 것이다.
액정표시장치는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시한다. 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 도 1과 같이 액정셀(Clc)마다 형성된 박막트랜지스터(Thin Film Transistor, TFT)를 이용하여 액정셀들에 공급되는 데이터전압을 스위칭하여 데이터를 능동적으로 제어하므로 동화상의 표시품질을 높일 수 있다. 도 1에 있어서, 도면부호 "Cst"는 액정셀(Clc)에 충전된 데이터전압을 유지하기 위한 스토리지 커패시터(Storage Capacitor, Cst), 'DL1'은 데이터전압이 공급되는 데이터라인, 그리고 'GL1'은 스캔전압이 공급되는 게이트라인을 각각 의미한다.
이와 같은 액정표시장치는 직류 옵셋 성분을 감소시키고 액정의 열화를 줄이기 위하여, 이웃한 액정셀들 사이에서 극성이 반전되고 프레임기간 단위로 극성이 반전되는 인버젼 방식(Inversion)으로 구동되고 있다. 그런데 데이터전압의 두 극성 중에서 어느 한 극성이 장시간 우세적(dominant)으로 공급되면 잔상이 발생한다. 이러한 잔상을 액정셀에 동일 극성의 전압이 반복적으로 충전되므로 "직류화 잔상(DC Image sticking)"이라 한다. 이러한 예 중 하나는 액정표시장치에 인터레이스(Interlace) 방식의 데이터전압들이 공급되는 경우이다. 인터레이스 방식의 데이터(이하, "인터레이스 데이터"라 함)은 기수 프레임기간에 기수 수평라인의 액정셀들에 표시될 기수라인 데이터전압만을 포함하고, 우수 프레임기간에 우수 수평라인의 액정셀들에 표시될 데이터전압만을 포함한다.
도 2는 액정셀(Clc)에 공급되는 인터레이스 데이터의 일예를 보여주는 파형도이다. 도 2와 같은 데이터전압이 공급되는 액정셀(Clc)은 기수 수평라인에 배치된 액정셀들 중 어느 하나로 가정한다.
도 2를 참조하면, 액정셀(Clc)에는 기수 프레임기간 동안 정극성 전압이 공급되고 우수 프레임기간 동안 부극성 전압이 공급된다. 인터레이스 방식에서, 기수 수평라인에 배치된 액정셀(Clc)에 기수 프레임기간 동안에만 높은 정극성 데이터전압이 공급되기 때문에, 4 개의 프레임기간 동안 박스 내의 파형과 같이 정극성 데이터전압이 부극성 데이터전압에 비하여 우세적으로 되어 직류화 잔상이 나타나게 된다. 도 3은 인터레이스 데이터로 인하여 나타나는 직류화 잔상의 실험 결과를 보여주는 이미지이다. 도 3의 좌측 이미지와 같은 원 화상을 인터레이스방식으로 액정표시패널에 일정시간 동안 공급하면 극성이 프레임기간 단위로 변하는 데이터전압이 기수 프레임과 우수 프레임에서 진폭이 달라지고, 그 결과 좌측 이미지와 같은 원 화상 후에 액정표시패널의 모든 액정셀들(Clc)에 중간계조 즉, 127 계조의 데이터전압을 공급하면 우측 이미지와 같이 원 화상의 패턴이 희미하게 보이는 직류화 잔상이 나타난다.
직류화 잔상의 다른 예로써, 동일한 화상을 일정한 속도로 이동 또는 스크롤(scroll)시키면 스크롤되는 그림의 크기와 스크롤 속도(이동속도)의 상관 관계에 따라 액정셀(Clc)에 동일 극성의 전압이 반복적으로 축적되어 직류화 잔상이 나타날 수 있다. 이러한 실예는 도 4와 같다. 도 4는 사선 패턴과 문자 패턴을 일정한 속도로 이동시킬 때 나타나는 직류화 잔상의 실험 결과를 보여주는 이미지이다.
액정표시장치에서는 직류화 잔상에 의해 동화상 표시품질이 떨어질뿐 아니라 육안으로 휘도차이를 주기적으로 느끼는 플리커(Flicker) 현상에 의해서도 표시품질이 떨어진다. 따라서, 액정표시장치의 표시품질을 높이기 위해서는 직류화 잔상을 해결함과 동시에 플리커 현상을 방지하여야 한다.
본 발명의 목적은 상기 종래 기술의 문제점들을 해결하고자 안출된 발명으로써 직류화 잔상과 플리커를 예방하여 표시품질을 높이도록 한 액정표시장치와 그 구동방법을 제공하는데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 액정표시장치는 데이터전압이 공급되는 다수의 데이터라인과 스캔펄스가 공급되는 다수의 게이트라인이 형성되고 다수의 액정셀들을 가지는 액정표시패널; 제1 극성제어신호, 상기 제1 극성제어신호와 위상이 다른 제2 극성제어신호를 발생하고, 상기 제1 극성제어신호의 역위상인 제3 극성제어신호 및 상기 제2 극성제어신호의 역위상인 제4 극성제어신호를 발생함과 아울러 1 프레임기간 단위로 논리가 반전되는 수평출력 반전신호를 발생하는 로직회로; 상기 극성제어신호들에 응답하여 상기 데이터라인들에 공급될 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 열방향을 따라 쉬프트시키고, 상기 수평출력 반전신호에 응답하여 상기 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 행방향을 따라 쉬프트시키는 데이터 구동회로; 및 상기 스캔펄스를 상기 게이트라인들에 공급하는 게이트 구동회로를 구비한다.
상기 극성제어신호는 2 수평기간 단위로 논리가 반전된다.
제N 프레임기간 동안 제4i(i는 0 이상의 정수)+1 및 제4i+2 열에서 제4j(j는 0 이상의 정수)+1 및 제4j+2 행에 배치된 상기 액정셀들에는 정극성의 데이터전압이 공급되고, 제4i+3 및 제4i+4 열에서 제4j+1 및 제4j+2 행에 배치된 상기 액정셀들에는 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+2 열에서 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고 상기 제4i+3 및 제4i+4 열에서 상기 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 정극성의 데이터전압이 공급된다.
제N+1 프레임기간 동안, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급된다.
제N+2 프레임기간 동안, 상기 제4i+3 및 제4i+4 열에서 상기 제4j+1 및 제4j+2 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+2 열에서 상기 제4j+1 및 제4j+2 행에 배치된 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+3 및 제4i+4 열에서 상기 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+2 열에서 상기 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급된다.
제N+3 프레임기간 동안, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되고, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 정극성(+)의 데이터전압이 공급된다.
상기 액정셀들은 2 프레임기간 동안 동일한 극성의 전압이 연속으로 공급되는 제1 액정셀군과; 상기 2 프레임기간 동안 제1 극성의 전압과 제2 극성의 전압이 연속으로 공급되는 제2 액정셀군을 포함한다.
상기 프레임기간 각각에서 상기 제1 액정셀군의 액정셀들과 상기 제2 액정셀군의 액정셀들은 행방향 및 열방향을 따라 교대로 배치되고; 1 프레임기간 단위로 상기 제1 액정셀군의 위치와 상기 제2 액정셀군의 위치가 서로 바뀐다.
제N 프레임기간 동안, 제4i(i는 0 이상의 정수)+1 및 제4i+4 열에서 제4j(j는 0 이상의 정수)+1 및 제4j+2 행에 배치된 상기 액정셀들에는 정극성의 데이터전압이 공급되고, 제4i+2 및 제4i+3 열에서 제4j+1 및 제4j+2 행에 배치된 상기 액정셀들에는 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+2 및 제4i+3 열에서 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급된다.
제N+1 프레임기간 동안, 상기 제4i+3 및 제4i+4 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+2 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+3 및 제4i+4 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+2 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급된다.
제N+2 프레임기간 동안, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들 에는 상기 정극성의 데이터전압이 공급된다.
제N+3 프레임기간 동안, 상기 제4i+1 및 제4i+2 열에서 상기 제4j+1 및 제4j+2 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되고, 상기 제4i+3 및 제4i+4 열에서 상기 제4j+1 및 제4j+2 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+2 열에서 상기 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+3 및 제4i+4 열에서 상기 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급된다.
상기 제N 프레임기간과 상기 제N+2 프레임기간 동안 제1 액정셀군은 상기 제4i+1 및 제4i+3 열에 배치된 액정셀들을 포함하고, 상기 제2 액정셀군은 상기 제4i+2 및 제4i+4 열에 배치된 액정셀들을 포함한다.
상기 제N+1 프레임기간과 상기 제N+3 프레임기간 동안 제1 액정셀군의 액정셀들과 제2 액정셀군의 액정셀들은 행방향과 열방향 각각에서 교대로 배치된다.
본 발명의 다른 실시예에 따른 액정표시장치는 데이터전압이 공급되는 다수의 데이터라인과 스캔펄스가 공급되는 다수의 게이트라인이 형성되고 다수의 액정셀들을 가지는 액정표시패널; 입력 영상의 디지털 비디오 데이터를 분석하는 영상분석회로; 상기 영상분석회로의 출력에 따라 직류화잔상이 나타날 수 있는 데이터가 입력될 때 제1 극성제어신호, 상기 제1 극성제어신호와 위상이 다른 제2 극성제어신호를 발생하고, 상기 제1 극성제어신호의 역위상인 제3 극성제어신호 및 상기 제2 극성제어신호의 역위상인 제4 극성제어신호를 발생함과 아울러 1 프레임기간 단위로 논리가 반전되는 수평출력 반전신호를 발생하는 로직회로; 상기 극성제어신호들에 응답하여 상기 데이터라인들에 공급될 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 열방향을 따라 쉬프트시키고, 상기 수평출력 반전신호에 응답하여 상기 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 행방향을 따라 쉬프트시키는 데이터 구동회로; 및 상기 스캔펄스를 상기 게이트라인들에 공급하는 게이트 구동회로를 구비한다.
본 발명의 실시예에 따른 액정표시장치의 구동방법은 제1 극성제어신호, 상기 제1 극성제어신호와 위상이 다른 제2 극성제어신호를 발생하고, 상기 제1 극성제어신호의 역위상인 제3 극성제어신호 및 상기 제2 극성제어신호의 역위상인 제4 극성제어신호를 발생함과 아울러 1 프레임기간 단위로 논리가 반전되는 수평출력 반전신호를 발생하는 단계; 상기 극성제어신호들에 응답하여 상기 데이터라인들에 공급될 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 열방향을 따라 쉬프트시키고, 상기 수평출력 반전신호에 응답하여 상기 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 행방향을 따라 쉬프트시키는 단계; 및 상기 스캔펄스를 상기 게이트라인들에 공급하는 단계를 포함한다.
본 발명의 다른 실시예에 따른 액정표시장치의 구동방법은 입력 영상의 디지털 비디오 데이터를 분석하는 단계; 상기 영상분석 결과, 직류화잔상이 나타날 수 있는 데이터가 입력될 때 제1 극성제어신호, 상기 제1 극성제어신호와 위상이 다른 제2 극성제어신호를 발생하고, 상기 제1 극성제어신호의 역위상인 제3 극성제어신호 및 상기 제2 극성제어신호의 역위상인 제4 극성제어신호를 발생함과 아울러 1 프레임기간 단위로 논리가 반전되는 수평출력 반전신호를 발생하는 단계; 상기 극성제어신호들에 응답하여 상기 데이터라인들에 공급될 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 열방향을 따라 쉬프트시키고, 상기 수평출력 반전신호에 응답하여 상기 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 행방향을 따라 쉬프트시키는 단계; 상기 스캔펄스를 상기 게이트라인들에 공급하는 단계를 포함한다.
이하, 도 5 내지 도 18을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 5를 참조하면, 본 발명의 실시예에 따른 액정표시장치의 구동방법은 2 프레임기간 단위로 액정셀에 충전되는 데이터전압의 극성을 반전시킴과 아울러, 수평방향으로 액정셀들이 배열된 화소행에서 이웃하는 액정셀들에 공급되는 데이터전압들의 극성 반전 주기를 서로 어긋나게 제어한다. 또한, 본 발명의 실시예에 따른 액정표시장치의 구동방법은 수직으로 액정셀들이 배열된 화소열의 극성을 2 수평라인(또는 로우라인) 단위로 반전시키고, 1 프레임기간마다 화소열의 극성을 1 수평라인만큼 쉬프트시킨다. 그 결과, 화소행 및 화소열 각각에서 2 프레임기간 동안 동일한 극성의 데이터전압이 공급되는 제1 액정셀군의 액정셀과, 2 프레임기간 동안 서로 다른 극성의 데이터전압들이 공급되는 제2 액정셀군의 액정셀이 이웃하게 된다. 제1 액정셀군의 액정셀과 제2 액정셀군의 액정셀의 위치는 1 프레임기간 단위로 서로 바뀌게 된다.
본 발명의 실시예에 따른 액정표시장치의 구동방법은 2 프레임기간 동안 액 정셀에 동일 극성의 데이터전압을 공급하여 직류화잔상을 예방하고, 두 프레임기간 동안 데이터전압의 극성이 유지되는 액정셀 주위에 존재하는 다른 액정셀의 데이터전압의 극성을 1회 반전시켜 플리커 현상을 예방한다. 액정셀에 공급되는 데이터전압을 2 프레임기간 주기로 반전시킬 때 직류화 잔상이 나타나지 않은 효과를 도 6을 결부하여 설명하면 다음과 같다.
도 6을 참조하면, 액정셀에 기수 프레임기간 동안 높은 데이터전압이 공급되고 우수 프레임기간 동안 상대적으로 낮은 데이터전압이 공급되며, 그 데이터전압들이 2 프레임기간 주기로 극성이 변한다고 가정한다. 그러면, 박스 내의 파형과 같이 제N 프레임기간과 제N+1 프레임기간 동안 액정셀에 공급되는 정극성 데이터전압들과 제N+2 및 제N+3 프레임기간 동안 동일한 액정셀에 공급되는 부극성 데이터전압들이 중화되어 그 액정셀에 편향된 극성의 전압이 축적되지 않는다. 따라서, 본 발명의 액정표시장치는 기수 프레임과 우수 프레임 중 어느 하나의 기간 동안 특정 극성의 높은 전압이 발생되는 인터레이스 데이터가 공급될 때 직류화 잔상이 나타나지 않는다.
그런데, 모든 액정셀들이 도 6과 같이 동일 극성의 전압이 2 프레임기간 주기로 동시에 반전되면 2 프레임기간 주기로 플리커가 나타날 수 있다. 플리커는 휘도가 변하는 주기를 짧게 하면 관찰자는 그 플리커를 느끼지 못한다. 따라서, 본 발명의 실시예에 따른 액정표시장치의 구동방법은 2 프레임기간 동안 동일 극성의 데이터전압이 충전되는 액정셀 주위에 존재하는 다른 액정셀들에 공급되는 데이터전압의 극성을 1 프레임기간 단위로 반전시켜 표시화면의 공간 주파수를 빠르게 하여 관찰자로 하여금 플리커를 거의 느끼지 못하게 한다.
도 7은 제N 내지 제N+3 프레임기간 동안 8×7 개의 액정셀에 공급되는 데이터전압의 극성을 예시한 도면이다.
도 7을 참조하면, 제N 프레임기간 동안 제4i(i는 0 이상의 정수)+1 및 제4i+2 열(C1, C2, C5, C6)에서 제4j(j는 0 이상의 정수)+1 및 제4j+2 행(R1, R2, R5, R6)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급되고, 제4i+3 및 제4i+4 열(C3, C4, C7, C8)에서 제4j+1 및 제4j+2 행(R1, R2, R5, R6)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급된다. 제N 프레임기간 동안, 제4i+1 및 제4i+2 열(C1, C2, C5, C6)에서 제4j+3 및 제4j+4 행(R3, R4, R7)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급되고, 제4i+3 및 제4i+4 열(C3, C4, C7, C8)에서 제4j+3 및 제4j+4 행(R3, R4, R7)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급된다.
제N+1 프레임기간 동안, 제4i+2 및 제4i+3 열(C2, C3, C6, C7)에서 제4j+1 및 제4j+4 행(R1, R4, R5)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급되고, 제4i+1 및 제4i+4 열(C1, C4, C5, C8)에서 제4j+1 및 제4j+4 행(R1, R4, R5)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급된다. 제N+1 프레임기간 동안, 제4i+2 및 제4i+3 열(C2, C3, C6, C7)에서 제4j+2 및 제4j+3 행(R2, R3, R6, R7)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급되고, 제4i+1 및 제4i+4 열(C1, C4, C5, C8)에서 제4j+2 및 제4j+3 행(R2, R3, R6, R7)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급된다.
제N+2 프레임기간 동안, 제4i+3 및 제4i+4 열(C3, C4, C7, C8)에서 제4j+1 및 제4j+2 행(R1, R2, R5, R6)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급되고, 제4i+1 및 제4i+2 열(C1, C2, C5, C6)에서 제4j+1 및 제4j+2 행(R1, R2, R6)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급된다. 제N+2 프레임기간 동안, 제4i+3 및 제4i+4 열(C3, C4, C7, C8)에서 제4j+3 및 제4j+4 행(R3, R4, R7)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급되고, 제4i+1 및 제4i+2 열(C1, C2, C5, C6)에서 제4j+3 및 제4j+4 행(R3, R4, R7)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급된다.
제N+3 프레임기간 동안, 제4i+1 및 제4i+4 열(C1, C4, C5, C8)에서 제4j+1 및 제4j+4 행(R1, R4, R5)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급되고, 제4i+2 및 제4i+3 열(C2, C3, C6, C7)에서 제4j+1 및 제4j+4 행(R1, R4, R5)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급된다. 제N+3 프레임기간 동안, 제4i+1 및 제4i+4 열(C1, C4, C5, C8)에서 제4j+2 및 제4j+3 행(R2, R3, R6, R7)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급되고, 제4i+2 및 제4i+3 열(C2, C3, C6, C7)에서 제4j+2 및 제4j+3 행(R2, R3, R6, R7)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급된다.
제N+4 프레임기간에는 제N 프레임기간과 동일한 극성패턴으로 데이터전압들이 액정셀들에 공급되고, 제N+5 프레임기간에는 제N+1 프레임기간과 동일한 극성패턴으로 데이터전압들이 액정셀들에 공급된다. 그리고 제N+6 프레임기간에는 제N +2 프레임기간과 동일한 극성패턴으로 데이터전압들이 액정셀들에 공급되고, 제N+7 프레임기간에는 제N+3 프레임기간과 동일한 극성패턴으로 데이터전압들이 액정셀들에 공급된다.
프레임기간 각각에서 제1 액정셀군의 액정셀들과 제2 액정셀군의 액정셀들은 행방향과 열방향 각각에서 교대로 배치되고, 그 위치들은 1 프레임기간 단위로 서로 바뀐다.
삭제
도 7에서 알 수 있는 바와 같이 본 발명의 실시예에 따른 액정표시장치는 행방향 및 열방향 각각에서 이웃하는 2 개의 액정셀들 단위로 극성이 반전되는 데이터전압들이 액정셀들에 공급되고, 제1 액정셀군의 액정셀들과 제2 액정셀군의 액정셀들이 행방향과 열방향 각각에서 교대로 배치된다.
도 8은 도 7과 같은 극성패턴으로 127 계조의 데이터전압을 액정표시패널에 공급하고 그 액정표시패널의 전압 파형을 측정한 실험 결과를 나타낸다. 이 실험에서, 데이터 주파수는 30Hz이다. 제1 액정셀군의 액정셀과 제2 액정셀군의 액정셀은 행방향 및 열방향 각각에서 교대로 배치된다. 따라서, 제2 액정셀군으로 인하여 액정표시패널의 화면에서 데이터전압의 극성이 변하는 공간 주파수는 60Hz로 되고 이러한 결과는 도 8의 실험 결과 화면에서 확인되었다. 또한, 이 실험에서 액정표시패널 위에 광센서를 설치하여 광파형을 측정한 결과, 도 9와 같이 좌우로 이웃하는 액정셀들을 포함하는 공간 주파수로 인하여 광파형 역시 60Hz로 측정되었다.
도 10 내지 도 14는 본 발명의 실시예에 따른 액정표시장치를 나타낸다.
도 10를 참조하면, 본 발명의 실시예에 따른 액정표시장치는 액정표시패 널(100), 타이밍 콘트롤러(101), 로직회로(102), 데이터 구동회로(103), 및 게이트 구동회로(104)를 구비한다.
액정표시패널(100)은 두 장의 유리기판 사이에 액정분자들이 주입된다. 이 액정표시패널(100)의 하부 유리기판에는 m 개의 데이터라인들(D1 내지 Dm)과 n 개의 게이트라인들(G1 내지 Gn)이 교차된다. 데이터라인들(D1 내지 Dm)과 n 개의 게이트라인들(G1 내지 Gn)의 교차 구조에 의해 액정표시패널(100)에는 매트릭스 형태로 배치된 m×n 개의 액정셀들(Clc)을 포함한다. 액정셀들(Clc)은 전술한 바와 같이 2 프레임기간 내에서 서로 다른 데이터전압 주파수로 구동되는 제1 액정셀군과 제2 액정셀군을 포함한다. 액정표시패널(100)의 하부 유리기판에는 데이터라인들(D1 내지 Dm), 게이트라인들(G1 내지 Gn), TFT들, TFT에 접속된 액정셀(Clc)의 화소전극들(1), 및 스토리지 커패시터(Cst) 등이 형성된다.
액정표시패널(100)의 상부 유리기판 상에는 블랙매트릭스, 컬러필터 및 공통전극(2)이 형성된다. 공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다. 액정표시패널(100)의 상부 유리기판과 하부 유리기판 각각에는 광축이 직교하는 편광판이 부착되고 액정과 접하는 내면에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다.
타이밍 콘트롤러(101)는 수직/수평 동기신호(Vsync, Hsync), 데이터 인에이 블(Data Enable), 클럭신호(CLK) 등의 타이밍신호를 입력받아 데이터 구동회로(103)와 게이트 구동회로(104) 및 로직회로(102)의 동작 타이밍을 제어하기 위한 제어신호들을 발생한다. 이러한 제어신호들은 게이트 스타트 펄스(Gate Start Pulse : GSP), 게이트 쉬프트 클럭신호(Gate Shift Clock : GSC), 게이트 출력 인에이블신호(Gate Output Enable : GOE), 소스 스타트 펄스(Source Start Pulse : SSP), 소스 샘플링 클럭(Source Sampling Clock : SSC), 소스 출력 인에이블신호(Source Output Enable : SOE), 기준 극성제어신호(Polarity : POL)를 포함한다. 게이트 스타트 펄스(GSP)는 한 화면이 표시되는 1 수직기간 중에서 스캔이 시작되는 시작 수평라인을 지시한다. 게이트 쉬프트 클럭신호(GSC)은 게이트 구동회로(104) 내의 쉬프트 레지스터에 입력되어 게이트 스타트 펄스(GSP)를 순차적으로 쉬프트시키기 위한 타이밍 제어신호로써 TFT의 온(ON) 기간에 대응하는 펄스폭으로 발생된다. 게이트 출력 인에이블신호(GOE)는 게이트 구동회로(104)의 출력을 지시한다. 소스 스타트 펄스(SSP)는 데이터가 표시될 1 수평라인에서 시작 화소를 지시한다. 소스 샘플링 클럭(SSC)은 라이징(Rising) 또는 폴링(Falling) 에지에 기준하여 데이터 구동회로(103) 내에서 데이터의 래치동작을 지시한다. 소스 출력 인에이블신호(Source Output Enable : SOE)는 데이터 구동회로(103)의 출력을 지시한다. 기준 극성제어신호(POL)는 액정표시패널(100)의 액정셀들(Clc)에 공급될 데이터전압의 극성을 지시한다. 기준 극성제어신호(POL)는 1 수평기간 주기로 논리가 반전되는 1 도트 인버젼의 극성제어신호나 2 수평기간 주기로 논리가 반전되는 2 도트 인버젼의 극성제어신호 중 어느 한 형태로 발생된다. 또한, 타이밍 콘트롤 러(101)는 디지털 비디오 데이터의 전송 주파수를 낮추기 위하여, 입력 디지털 비디오 데이터(RGB)를 기수 화소 데이터(RGBodd)와 우수 화소 데이터(RGBeven)로 분리하고 그 데이터들(RGBodd, RGBeven)을 6 개의 데이터버스를 통해 데이터 구동회로(103)에 공급한다.
로직회로(102)는 게이트 스타트 펄스(GSP), 소스 출력 인에이블신호(SOE), 및 기준 극성제어신호(POL)를 입력받아 도 7과 후술하는 도 15와 같은 제1 내지 제4 극성제어신호들(POL2a 내지 POL2d)을 순차적으로 출력하거나 기준 극성제어신호(POL)를 출력한다. 도 7 및 도 15와 같이 제1 내지 제4 극성제어신호들(POL2a 내지 POL2d)은 매 프레임마다 데이터전압의 극성을 열방향(또는 수직라인 방향)을 따라 1 액정셀(1 도트)만큼 쉬프트시킨다. 또한, 로직회로(102)는 데이터 구동회로의 출력채널들 중 일부의 출력채널들로부터 출력되는 데이터전압의 극성을 반전시키기 위한 수평출력 반전신호(HINV)를 발생하여 매 프레임마다 행방향(또는 수평라인 방향)을 따라 1 액정셀(1 도트)만큼 데이터전압의 극성을 쉬프트시킨다. 이러한 로직회로(102)는 타이밍 콘트롤러(101) 내에 내장될 수 있다.
데이터 구동회로(103)는 타이밍 콘트롤러(101)의 제어 하에 디지털 비디오 데이터(RGBodd, RGBeven)를 래치하고 그 디지털 비디오 데이터(RGBodd, RGBeven)를 로직회로(102)로부터의 극성제어신호(POL/POL2a~POL2d)에 응답하여 아날로그 정극성/부극성 감마보상전압으로 변환하여 정극성/부극성 아날로그 데이터전압을 발생하고 그 데이터전압을 데이터라인들(D1 내지 Dm)에 공급한다. 데이터 구동회로(103)는 로직회로(102)로부터의 극성제어신호(POL/POL2a~POL2d)에 응답하여 1 수 평기간 또는 2 수평기간 단위로 데이터전압의 극성을 반전시킨다. 또한, 데이터 구동회로(103)는 로직회로(102)로부터의 수평출력 반전신호(HINV)에 응답하여 이웃하는 일부의 출력채널들을 통해 출력되는 데이터전압들의 극성을 반전시킨다.
게이트 구동회로(104)는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 TFT 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 및 레벨 쉬프터와 게이트라인(G1 내지 Gn) 사이에 접속되는 출력 버퍼를 각각 포함하는 다수의 게이트 드라이브 집적회로들로 구성되어 대략 1 수평기간의 펄스폭을 가지는 스캔펄스들을 순차적으로 출력한다.
본 발명의 실시예에 따른 액정표시장치는 타이밍 콘트롤러(101)에 디지털 비디오 데이터(RGB)와 타이밍신호들(Vsync, Hsync, DE, CLK)을 공급하는 시스템(105)을 더 구비한다.
시스템(105)은 방송신호, 외부기기 인터페이스회로, 그래픽처리회로, 라인 메모리(106) 등을 포함하여 방송신호나 외부기기로부터 입력되는 영상소스로부터 비디오 데이터를 추출하고 그 비디오 데이터를 디지털로 변환하여 타이밍 콘트롤러(101)에 공급한다. 시스템(106)에서 수신되는 인터레이스 방송신호는 라인메모리(106)에 저장된 후 출력된다. 인터레이스 방송신호의 비디오 데이터는 기수 프레임기간에 기수라인에만 존재하고 우수 프레임기간에 우수라인에만 존재한다. 따라서, 시스템(105)은 인터레이스 방송신호를 수신하면 라인 메모리(106)에 저장된 유효 데이터들의 평균값 또는 블랙 데이터값으로 기수 프레임기간의 우수라인 데이터, 그리고 우수 프레임의 기수라인 데이터를 발생한다. 이러한 시스템(105)은 디 지털 비디오 데이터와 함께 타이밍신호들(Vsync, Hsync, DE, CLK)과 전원을 타이밍 콘트롤러(101)에 공급한다.
도 11 및 도 12는 로직회로(102)를 상세히 나타내는 회로도들이다.
도 11 및 도 12를 참조하면, 로직회로(102)는 프레임 카운터(111), 라인 카운터(112), POL 발생회로(113), 및 멀티플렉서(114)를 구비한다.
프레임 카운터(111)는 1 프레임기간 동안 1회 발생되고 1 프레임기간의 시작과 동시에 발생되는 게이트 스타트 펄스(GSP)에 응답하여 액정표시패널(100)에 표시될 화상의 프레임 수를 지시하는 프레임 카운트 정보(Fcnt)를 출력한다. 프레임 카운트 정보(Fcnt)는 도 7 및 도 15와 같이 4 프레임기간 주기로 데이터전압의 극성패턴이 반복된다고 가정할 때 4 개의 프레임기간 각각을 식별할 수 있도록 2 비트 정보로 발생된다.
라인 카운터(112)는 매 수평기간마다 데이터 구동회로(103)로부터 데이터전압의 출력시점을 지시하는 소스 출력 인에이블 신호(SOE)에 응답하여 액정표시패널(100)에서 데이터가 표시될 행(또는 수평라인)을 지시하는 라인 카운트 정보(Lcnt)를 출력한다. 라인 카운트 정보(Fcnt)는 2 비트 정보로 발생된다.
POL 발생회로(113)는 프레임 카운트 정보(Fcnt)를 이용하여 1 비트의 수평출력 반전신호(HINV)를 발생하고 도 12와 같이 제1 POL 발생회로(121), 제2 POL 발생회로(122), 제1 및 제2 인버터(123, 124), 멀티플렉서(125)를 이용하여 제1 내지 제4 극성제어신호들(POL2a 내지 POL2d)을 순차적으로 발생한다. 수평출력 반전신호(HINV)는 도 16과 같이 1 프레임기간 단위로 논리가 반전되어 도 7 및 도 15와 같이 수평 2 도트 및 수직 2 도트 방향의 극성패턴이 행방향으로 쉬프트되도록 데이터 구동회로(103)의 출력을 제어한다. 도 7과 같은 극성패턴을 발생하기 위하여, 수평출력 반전신호(HINV)는 도 16의 실선파형과 같이 제N 및 제N+2 프레임기간에서 로우논리로 발생되고, 제N+1 및 제N+3 프레임기간에서 하이논리로 발생된다. 도 15와 같은 극성패턴을 발생하기 위하여, 수평출력 반전신호(HINV)는 도 16의 점선파형과 같이 제N 및 제N+2 프레임기간에서 하이논리로 발생되고, 제N+1 및 제N+3 프레임기간에서 로우논리로 발생된다. 수평 2 도트 인버젼 방식은 도 7 및 도 15와 같이 수평으로 이웃하는 2 개의 액정셀들 단위로 극성이 반전되는 데이터전압들을 액정셀들에 공급하는 인버젼 방식이다. 수직 2 도트 인버젼 방식은 도 7 및 도 15와 같이 수직으로 이웃하는 2 개의 액정셀들 단위로 극성이 반전되는 데이터전압들을 액정셀들에 공급하는 인버젼 방식이다.
제1 POL 발생회로(121)는 라인 카운터 정보(Lcnt)와 프레임 카운터 정보(Fcnt)에 따라 논리가 반전되는 제1 극성제어신호(POL2a)를 발생한다. 제1 극성제어신호(POL2a)는 도 7 및 도 15와 같이 제1 행(R1) 및 제2 행(R2)에서 데이터전압의 정극성(+)을 지시하는 하이논리로 발생되고, 제1행 내지 제n 행까지 2 행 단위로 논리가 반전된다. 제1 인버터(123)는 제1 극성제어신호(POL2a)를 반전시켜 제1 극성제어신호(POL2a)의 역위상으로 제3 극성제어신호(POL2c)를 발생한다. 따라서, 제3 극성제어신호(POL2c)는 제1 행(R1) 및 제2 행(R2)에서 데이터전압의 부극성(-)을 지시하는 로우논리로 발생되고, 제1행 내지 제n 행까지 2 행 단위로 논리가 반전된다.
제2 POL 발생회로(122)는 라인 카운터 정보(Lcnt)와 프레임 카운터 정보(Fcnt)에 따라 논리가 반전되는 제2 극성제어신호(POL2b)를 발생한다. 제2 극성제어신호(POL2b)는 도 7 및 도 15와 같이 제1 극성제어신호(POL2a)에 비하여 1 수평기간만큼 위상차가 나도록 제1 행(R1)에서 데이터전압의 부극성(-)을 지시하는 로우논리로 발생되고, 제2행 내지 제n 행까지 2 행 단위로 논리가 반전된다. 제2 인버터(124)는 제2 극성제어신호(POL2b)를 반전시켜 제2 극성제어신호(POL2b)의 역위상으로 제4 극성제어신호(POL2d)를 발생한다. 따라서, 제4 극성제어신호(POL2d)는 제1 행(R1)에서 데이터전압의 정극성(+)을 지시하는 하이논리로 발생되고, 제2행 내지 제n 행까지 2 행 단위로 논리가 반전된다.
멀티플렉서(125)는 2 비트의 프레임 카운트 정보(Fcnt)에 응답하여 제N 프레임기간 동안 제1 극성제어신호(POL2a)를 출력한 후, 제N+1 프레임기간 동안 제2 극성제어신호(POL2b)를 출력한 다음, 제N+2 프레임기간 동안 제3 극성제어신호(POL2c)를 출력한다. 그리고 멀티플렉서(125)는 제N+3 프레임기간 동안 제4 극성제어신호(POL2d)를 출력한다.
이렇게 POL 발생회로(113)로부터 출력되는 제1 내지 제4 극성제어신호들(POL2a 내지 POLd)과, 타이밍 콘트롤러(101)의 내부 회로에 의해 발생되는 기준 극성제어신호(POL) 중 어느 하나는 도 11과 같이 멀티플렉서(114)에 의해 선택된다. 멀티플렉서(114)는 POL 선택 옵션핀에 접속된 제어단자의 논리값에 따라 데이터 구동회로(103)에 공급할 극성제어신호들(POL2a 내지 POL2d, POL)을 선택한다. POL 선택 옵션핀은 멀티플렉서(114)의 제어단자에 접속되어 제조업체 또는 사용자에 의해 기저전압(GND) 또는 전원전압(Vcc)에 선택적으로 접속될 수 있다. 예컨 대, POL 선택 옵션핀이 기저전압(GND)과 멀티플렉서(114)의 제어단자에 접속되면 멀티플렉서(114)는 자신의 제어단자에 "0"의 선택 제어신호(SEL)가 공급되어 기준 극성 제어신호(POL)를 출력하고, POL 선택 옵션핀이 전원전압(Vcc)과 멀티플렉서(114)의 제어단자에 접속되면 멀티플렉서(114)는 자신의 제어단자에 '1'의 선택 제어신호(SEL)가 공급되어 POL 발생회로(113)로부터의 제1 내지 제4 극성제어신호들(POL2a 내지 POL2d)을 출력한다. 멀티플렉서(114)의 선택 제어신호(SEL)는 유저 인터페이스를 통해 입력되는 유저 선택신호, 또는 후술하는 제2 실시예와 같이 데이터의 분석결과에 따라 자동 발생되는 선택 제어신호로 대체될 수 있다.
도 13 및 도 14는 데이터 구동회로(103)를 상세히 나타내는 회로도이다.
도 13 및 도 14를 참조하면, 데이터 구동회로(103)는 각각 k(k는 m보다 작은 정수) 개의 데이터라인들(D1 내지 Dk)을 구동하는 다수의 집적회로(Integrated Circuit, IC)를 포함하며, 집적회로 각각은 쉬프트 레지스터(131), 데이터 레지스터(132), 제1 래치(133), 제2 래치(134), 디지털/아날로그 변환기(이하, "DAC"라 한다)(135), 차지쉐어회로(Charge Share Circuit)(136) 및 출력회로(137)를 포함한다.
쉬프트레지스터(131)는 타이밍 콘트롤러(101)로부터의 소스 스타트 펄스(SSP)를 소스 샘플링 클럭(SSC)에 따라 쉬프트시켜 샘플링신호를 발생하게 된다. 또한, 쉬프트 레지스터(131)는 소스 스타트 펄스(SSP)를 쉬프트시켜 다음 단 집적회로의 쉬프트 레지스터(131)에 캐리신호(CAR)를 전달하게 된다. 데이터 레지스터(132)는 타이밍 콘트롤러(101)에 의해 분리된 기수 디지털 비디오 데이 터(RGBodd)와 우수 디지털 비디오 데이터(RGBeven)를 일시 저장하고 저장된 데이터들(RGBodd,RGBeven)을 제1 래치(133)에 공급한다. 제1 래치(133)는 쉬프트 레지스터(131)로부터 순차적으로 입력되는 샘플링신호에 응답하여 데이터 레지스터(132)로부터의 디지털 비디오 데이터들(RGBeven, RGBodd)을 샘프링하고, 그 데이터들(RGBeven, RGBodd)을 1 수평라인 분씩 래치한 다음, 1 수평라인 분의 데이터를 동시에 출력한다. 제2 래치(134)는 제1 래치(133)로부터 입력되는 1 수평라인분의 데이터를 래치한 다음, 소스 출력 인에이블신호(SOE)의 로우논리기간 동안 다른 집적회로들의 제2 래치(134)와 동시에 래치된 디지털 비디오 데이터들을 출력한다.
DAC(135)는 도 14와 같이 정극성 감마기준전압(GH)이 공급되는 P-디코더(PDEC)(141), 부극성 감마기준전압(GL)이 공급되는 N-디코더(NDEC)(142), 극성제어신호들(POL/POL2a~POL2d)에 응답하여 P-디코더(141)의 출력과 N-디코더(142)의 출력를 선택하는 제1 내지 제4 멀티플렉서들(143a 내지 143d), 수평출력 반전신호(HINV)에 응답하여 제2 및 제4 멀티플렉서들(143b, 143d)의 제어단자에 공급되는 극성제어신호(POL/POL2a~POL2d)의 논리를 반전시키는 수평 극성제어회로(150a, 150b)를 포함한다. P-디코더(141)는 제2 래치(134)로부터 입력되는 디지털 비디오 데이터를 디코드하여 그 데이터의 계조값에 해당하는 정극성 감마보상전압을 출력한다. N-디코더(142)는 제2 래치(134)로부터 입력되는 디지털 비디오 데이터를 디코드하여 그 데이터의 계조값에 해당하는 부극성 감마보상전압을 출력한다.
멀티플렉서들(143)은 극성제어신호(POL/POL2a~POL2d)에 의해 직접 제어되는 제1 및 제3 멀티플렉서(143a, 143c)와, 수평 극성제어회로(150a, 150b)의 출력에 의해 제어되는 제2 및 제4 멀티플렉서(143b, 143d)를 구비한다. 제1 멀티플렉서(143a)는 자신의 비반전 제어단자에 공급되는 극성제어신호(POL/POL2a~POL2d)에 응답하여 2 수평기간 단위로 정극성의 감마보상전압과 부극성의 감마보상전압을 교대로 선택하고 선택된 정극성/부극성 감마보상전압을 아날로그 데이터전압으로 출력한다. 제2 멀티플렉서(143b)는 자신의 비반전 제어단자에 공급되는 수평 극성제어회로(150a)의 출력에 응답하여 2 수평기간 단위로 정극성의 감마보상전압과 부극성의 감마보상전압을 교대로 선택하고 선택된 정극성/부극성 감마보상전압을 아날로그 데이터전압으로 출력한다. 제3 멀티플렉서(143c)는 자신의 반전 제어단자에 공급되는 극성제어신호(POL/POL2a~POL2d)에 응답하여 2 수평기간 단위로 정극성의 감마보상전압과 부극성의 감마보상전압을 교대로 선택하고 선택된 정극성/부극성 감마보상전압을 아날로그 데이터전압으로 출력한다. 제4 멀티플렉서(143d)는 자신의 반전 제어단자에 공급되는 수평 극성제어회로(150b)의 출력에 응답하여 2 수평기간 단위로 정극성의 감마보상전압과 부극성의 감마보상전압을 교대로 선택하고 선택된 정극성/부극성 감마보상전압을 아날로그 데이터전압으로 출력한다.
수평 극성제어회로(150a, 150b)는 스위치소자들(S1, S2), 및 인버터(144)를 구비한다. 이 수평 극성제어회로(150a, 150b)는 수평 극성반전신호(HINV)에 응답하여 제2 멀티플렉서(143b)의 비반전 제어단자와 제4 멀티플렉서(143d)의 반전 제어단자에 공급되는 선택 제어신호의 논리값을 제어한다. 제1 스위치소자(S1)의 입력단자는 극성제어신호 공급라인(151)에 접속되고 제1 스위치소자(S1)의 출력단자는 제2 또는 제4 멀티플렉서(143b, 143d)의 반전/비반전 제어단자에 접속된다. 제 1 스위치소자(S1)의 비반전 제어단자는 수평출력 반전신호 공급라인(152)에 접속된다. 제2 스위치소자(S2)의 입력단자는 극성제어신호 공급라인(151)에 접속되고 제2 스위치소자(S2)의 출력단자는 인버터(144)에 접속된다. 제2 스위치소자(S2)의 반전 제어단자는 수평출력 반전신호 공급라인(152)에 접속된다. 인버터(144)는 제2 스위치소자(S2)의 출력단자와 제2 또는 제4 멀티플렉서(143b, 143d)의 반전/비반전 제어단자에 접속된다.
도 7, 도 15 및 16을 참조하면, 수평출력 반전신호(HINV)가 하이논리일 때, 제2 스위치소자(S2)는 턴-온되고 제1 스위치소자(S1)는 턴-오프된다. 그러면 제2 멀티플렉서(143b)의 비반전 제어단자에는 반전된 극성제어신호들(POL/POL2a~POL2d)이 공급되고, 제4 멀티플렉서(143d)의 반전 제어단자에도 반전된 극성제어신호들(POL/POL2a~POL2d)이 공급된다. 그 결과, 극성제어신호들(POL/POL2a~POL2d)이 하이논리이고 수평출력 반전신호(HINV)가 하이논리이면 제2 멀티플렉서(143b)는 N-디코더(142)로부터의 부극성 감마보상전압을 제4i+2 데이터라인(D2, D6,...,Dm-2)에 공급될 데이터전압으로 출력하고, 제4 멀티플렉서(143d)는 P-디코더(141)로부터의 정극성 감마보상전압을 제4i+4 데이터라인(D4, D8,...,Dm)에 공급될 데이터전압으로 출력한다. 극성제어신호들(POL/POL2a~POL2d)이 로우논리이고 수평출력 반전신호(HINV)가 하이논리이면 제2 멀티플렉서(143b)는 P-디코더(141)로부터의 정극성 감마보상전압을 제4i+2 데이터라인(D2, D6,...,Dm-2)에 공급될 데이터전압으로 출력하고, 제4 멀티플렉서(143d)는 N-디코더(142)로부터의 부극성 감마보상전압을 제4i+4 데이터라인(D4, D8,...,Dm)에 공급될 데이터전압으로 출력한다.
수평출력 반전신호(HINV)가 로우논리일 때, 제1 스위치소자(S1)는 턴-온되고 제2 스위치소자(S2)는 턴-오프된다. 그러면 제2 멀티플렉서(143b)의 비반전 제어단자에는 비반전된 극성제어신호들(POL/POL2a~POL2d)이 공급되고, 제4 멀티플렉서(143d)의 반전 제어단자에도 비반전된 극성제어신호들(POL/POL2a~POL2d)이 공급된다. 그 결과, 극성제어신호들(POL/POL2a~POL2d)이 하이논리이고 수평출력 반전신호(HINV)가 로우논리이면 제2 멀티플렉서(143b)는 P-디코더(141)로부터의 정극성 감마보상전압을 제4i+2 데이터라인(D2, D6,...,Dm-2)에 공급될 데이터전압으로 출력하고, 제4 멀티플렉서(143d)는 N-디코더(142)로부터의 부극성 감마보상전압을 제4i+4 데이터라인(D4, D8,...,Dm)에 공급될 데이터전압으로 출력한다. 극성제어신호들(POL/POL2a~POL2d)이 로우논리이고 수평출력 반전신호(HINV)가 로우논리이면 제2 멀티플렉서(143b)는 N-디코더(142)로부터의 부극성 감마보상전압을 제4i+2 데이터라인(D2, D6,...,Dm-2)에 공급될 데이터전압으로 출력하고, 제4 멀티플렉서(143d)는 P-디코더(141)로부터의 부극성 감마보상전압을 제4i+4 데이터라인(D4, D8,...,Dm)에 공급될 데이터전압으로 출력한다. 따라서, 본 발명은 수평출력 반전신호(HINV)와 극성제어신호(POL/POL2a~POL2d)를 이용하여 도 7 및 도 15와 같은 수평 2 도트 및 수직 2 도트 인버젼의 극성패턴으로 액정셀들에 공급될 데이터전압을 제어할 수 있다.
도 15는 본 발명의 다른 실시예에 따른 데이터전압의 극성패턴을 나타낸다. 도 15는 제N 내지 제N+3 프레임기간 동안 8×7 개의 액정셀에 공급되는 데이터전압의 극성을 예시한다.
도 15를 참조하면, 제N 프레임기간 동안, 제4i+1 및 제4i+4 열(C1, C4, C5, C8)에서 제4j+1 및 제4j+2 행(R1, R2, R5, R6)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급되고, 제4i+2 및 제4i+3 열(C2, C3, C6, C7)에서 제4j+1 및 제4j+2 행(R1, R2, R5, R6)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급된다. 제N 프레임기간 동안, 제4i+1 및 제4i+4 열(C1, C4, C5, C8)에서 제4j+3 및 제4j+4 행(R3, R4, R7)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급되고, 제4i+2 및 제4i+3 열(C2, C3, C6, C7)에서 제4j+3 및 제4j+4 행(R3, R4, R7)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급된다. 제N 프레임기간 동안 제N+3 프레임기간과 동일한 극성패턴을 가지는 제N-1 프레임기간부터 동일한 극성의 데이터전압들을 충전하는 제1 액정셀군은 제4i+1 및 제4i+3 열(C1, C3, C5, C7)에 배치된 액정셀들을 포함하고, 제N 프레임기간 동안 제N-1 프레임기간의 극성과 반대극성의 데이터전압을 충전하는 제2 액정셀군은 제4i+2 및 제4i+4 열(C2, C4, C6, C8)에 배치된 액정셀들을 포함한다.
제N+1 프레임기간 동안, 제4i+3 및 제4i+4 열(C3, C4, C7, C8)에서 제4j+1 및 제4j+4 행(R1, R4, R5)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급되고, 제4i+1 및 제4i+2 열(C1, C2, C5, C6)에서 제4j+1 및 제4j+4 행(R1, R4, R5)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급된다. 제N+1 프레임기간 동안, 제4i+3 및 제4i+4 열(C3, C4, C7, C8)에서 제4j+2 및 제4j+3 행(R2, R3, R6, R7)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급되고, 제4i+1 및 제4i+2 열(C1, C2, C5, C6)에서 제4j+2 및 제4j+3 행(R2, R3, R6, R7)에 배치된 액정셀들 에는 정극성(+)의 데이터전압이 공급된다. 제N+1 프레임기간 동안 제1 액정셀군의 액정셀들과 제2 액정셀군의 액정셀들은 행방향과 열방향 각각에서 교대로 배치된다.
제N+2 프레임기간 동안, 제4i+2 및 제4i+3 열(C2, C3, C6, C7)에서 제4j+1 및 제4j+4 행(R1, R4, R5)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급되고, 제4i+1 및 제4i+4 열(C1, C4, C5, C8)에서 제4j+1 및 제4j+4 행(R1, R4, R5)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급된다. 제N+2 프레임기간 동안, 제4i+2 및 제4i+3 열(C2, C3, C6, C7)에서 제4j+2 및 제4j+3 행(R2, R3, R6, R7)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급되고, 제4i+1 및 제4i+4 열(C1, C4, C5, C8)에서 제4j+2 및 제4j+3 행(R2, R3, R6, R7)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급된다. 제N+2 프레임기간 동안 제N+1 프레임기간부터 동일한 극성의 데이터전압들을 충전하는 제1 액정셀군은 제4i+1 및 제4i+3 열(C1, C3, C5, C7)에 배치된 액정셀들을 포함하고, 제N+2 프레임기간 동안 제N+1 프레임기간의 극성과 반대극성의 데이터전압을 충전하는 제2 액정셀군은 제4i+2 및 제4i+4 열(C2, C4, C6, C8)에 배치된 액정셀들을 포함한다.
제N+3 프레임기간 동안, 제4i+1 및 제4i+2 열(C1, C2, C5, C6)에서 제4j+1 및 제4j+2 행(R1, R2, R5, R6)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급되고, 제4i+3 및 제4i+4 열(C3, C4, C7, C8)에서 제4j+1 및 제4j+2 행(R1, R2, R5, R6)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급된다. 제N+3 프레임기간 동안, 제4i+1 및 제4i+2 열(C1, C2, C5, C6)에서 제4j+3 및 제4j+4 행(R3, R4, R7)에 배치된 액정셀들에는 부극성(-)의 데이터전압이 공급되고, 제4i+3 및 제4i+4 열(C3, C4, C7, C8)에서 제4j+3 및 제4j+4 행(R3, R4, R7)에 배치된 액정셀들에는 정극성(+)의 데이터전압이 공급된다. 제N+3 프레임기간 동안 제1 액정셀군의 액정셀들과 제2 액정셀군의 액정셀들은 행방향과 열방향 각각에서 교대로 배치된다.
제N+4 프레임기간에는 제N 프레임기간과 동일한 극성패턴으로 데이터전압들이 액정셀들에 공급되고, 제N+5 프레임기간에는 제N+1 프레임기간과 동일한 극성패턴으로 데이터전압들이 액정셀들에 공급된다. 그리고 제N+6 프레임기간에는 제N +2 프레임기간과 동일한 극성패턴으로 데이터전압들이 액정셀들에 공급되고, 제N+7 프레임기간에는 제N+3 프레임기간과 동일한 극성패턴으로 데이터전압들이 액정셀들에 공급된다.
도 17은 본 발명의 다른 실시예에 따른 액정표시장치의 구동방법을 설명하기 위한 흐름도이다.
도 17을 참조하면, 본 발명의 다른 실시예에 따른 액정표시장치의 구동방법은 입력 데이터를 분석하여, 그 입력 데이터가 인터레이스 데이터 또는 스크롤 데이터와 같이 직류화 잔상이 나타날 수 있는 데이터인가를 판단한다.(S1, S2)
S2 단계에서, 현재 입력되는 데이터가 직류화 잔상이 나타날 수 있는 데이터로 판단되면 본 발명은 프레임기간 단위로 제1 내지 제4 극성제어신호들(POL2a 내지 POL2d)을 순차적으로 발생하여 2 프레임기간 동안 제1 액정셀군의 데이터전압 구동 주파수를 제2 액정셀군의 데이터전압 구동 주파수보다 낮게 제어한다. 또한, 본 발명은 수평출력 반전신호(HINV)를 발생하여 수평으로 이웃하는 액정셀들에 충전될 데이터전압들의 극성을 1 프레임기간 단위로 다르게 제어한다.(S3)
S2 단계에서, 현재 입력되는 데이터가 직류화 잔상이 나타나지 않는 데이터로 판단되면 본 발명은 모든 프레임기간에서 매 프레임기간마다 극성이 반전되는 도 16과 같은 기준 극성제어신호(POL)를 발생하여 제1 및 제2 액정셀7군의 데이터전압 구동주파수를 동일하게 제어한다.(S4)
도 18은 본 발명의 다른 실시예에 따른 액정표시장치를 나타낸다.
도 18을 참조하면, 본 발명의 다른 실시예에 따른 액정표시장치는 시스템(105), 액정표시패널(100), 영상 분석회로(181), 타이밍 콘트롤러(101), 로직회로(182), 데이터 구동회로(183), 및 게이트 구동회로(104)를 구비한다. 이 실시예에서 시스템(105), 액정표시패널(100), 타이밍 콘트롤러(101), 및 게이트 구동회로(104)는 전술한 실시예들과 실질적으로 동일하므로 동일한 도면부호를 붙이고 그에 대한 상세한 설명을 생략하기로 한다.
영상 분석회로(181)는 현재 입력되는 영상의 디지털 비디오 데이터들에 대하여 직류화 잔상이 발생 가능한 데이터인가를 판단한다. 영상 분석회로(181)는 1 프레임 영상에서 이웃하는 라인들 간의 데이터를 비교하여 그 라인들 간의 데이터가 소정의 임계치 이상으로 크면 현재 입력되는 데이터를 인터레이스 데이터로 판단한다. 또한, 영상 분석회로(181)는 프레임단위로 각 픽셀들의 데이터를 비교하여 표시영상에서 움직이는 화상과 그 화상의 이동속도를 검출하여, 미리 설정된 속도로 움직임 화상이 이동한다면 그 그 움직임 화상이 포함된 프레임 데이터를 스크 롤 데이터로 판단한다. 이러한 영상 분석의 결과로, 영상 분석회로(181)는 인터레이스 데이터나 스크롤 데이터를 지시하는 선택신호(SEL2)를 발생하고 그 선택신호(SEL2)를 이용하여 도 11과 같이 로직회로(182)를 제어한다.
로직회로(182)는 영상 분석회로(181)로부터의 선택신호(SEL2)의 제1 논리값에 응답하여 도 11과 같이 제1 내지 제4 극성제어신호(POL2a 내지 POL2d)를 순차적으로 발생하고 수평출력 반전신호(HINV)를 발생한다. 또한, 로직회로(182)는 선택신호(SEL2)의 제2 논리값에 응답하여 인터레이스 데이터, 스크롤 데이터 이외의 데이터들이 입력될 때 기준 극성제어신호(POL)를 그대로 데이터 구동회로(183)에 전달한다.
데이터 구동회로(183)는 타이밍 콘트롤러(101)의 제어 하에 디지털 비디오 데이터(RGBodd, RGBeven)를 래치하고 그 디지털 비디오 데이터(RGBodd, RGBeven)를 로직회로(182)로부터의 극성제어신호(POL/POL2a~POL2d)에 응답하여 아날로그 정극성/부극성 감마보상전압으로 변환하여 정극성/부극성 아날로그 데이터전압을 발생하고 그 데이터전압을 데이터라인들(D1 내지 Dm)에 공급한다. 데이터 구동회로(183)는 로직회로(182)로부터의 극성제어신호(POL/POL2a~POL2d)에 응답하여 도 7 및 도 15와 같은 극성패턴으로 데이터전압의 극성을 반전시켜 열방향에서 데이터전압들의 극성을 쉬프트시킨다. 또한, 데이터 구동회로(183)는 도 16과 같이 로직회로(182)로부터의 수평출력 반전신호(HINV)에 응답하여 데이터전압들의 극성을 행방향을 따라 쉬프트시킨다.
타이밍 콘트롤러(101), 영상 분석회로(181), 및 로직회로(182)는 원칩으로 집적될 수 있다.
상술한 바와 같이, 본 발명의 실시예에 따른 액정표시장치와 그 구동방법은 액정셀들에 공급되는 데이터전압의 극성을 2 프레임기간 단위로 반전시키고, 수평 2 도트 및 수직 2 도트 방식으로 데이터전압의 극성을 제어하고 1 프레임기간 단위로 데이터전압의 극성을 행방향 및 열방향으로 쉬프트시킨다. 그 결과, 액정셀에 공급되는 데이터전압이 2 프레임기간 단위로 반전되어 직류화잔상이 예방되고 그 액정셀 주위에 존재하는 액정셀들이 1 프레임기간 단위로 반전되어 표시화면에서 데이터전압의 공간 주파수가 빠르게 되므로 플리커가 방지될 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (9)

  1. 데이터전압이 공급되는 다수의 데이터라인과 스캔펄스가 공급되는 다수의 게이트라인이 형성되고 다수의 액정셀들을 가지는 액정표시패널;
    제1 극성제어신호, 상기 제1 극성제어신호와 위상이 다른 제2 극성제어신호를 발생하고, 상기 제1 극성제어신호의 역위상인 제3 극성제어신호 및 상기 제2 극성제어신호의 역위상인 제4 극성제어신호를 발생함과 아울러 1 프레임기간 단위로 논리가 반전되는 수평출력 반전신호를 발생하는 로직회로;
    상기 극성제어신호들에 응답하여 상기 데이터라인들에 공급될 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 열방향을 따라 쉬프트시키고, 상기 수평출력 반전신호에 응답하여 상기 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 행방향을 따라 쉬프트시키는 데이터 구동회로; 및
    상기 스캔펄스를 상기 게이트라인들에 공급하는 게이트 구동회로를 구비하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 극성제어신호들은,
    2 수평기간 단위로 논리가 반전되는 것을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    제N 프레임기간 동안 제4i(i는 0 이상의 정수)+1 및 제4i+2 열에서 제4j(j는 0 이상의 정수)+1 및 제4j+2 행에 배치된 상기 액정셀들에는 정극성의 데이터전압이 공급되고, 제4i+3 및 제4i+4 열에서 제4j+1 및 제4j+2 행에 배치된 상기 액정셀들에는 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+2 열에서 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고 상기 제4i+3 및 제4i+4 열에서 상기 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 정극성의 데이터전압이 공급되며,
    제N+1 프레임기간 동안, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되며,
    제N+2 프레임기간 동안, 상기 제4i+3 및 제4i+4 열에서 상기 제4j+1 및 제4j+2 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+2 열에서 상기 제4j+1 및 제4j+2 행에 배치된 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+3 및 제4i+4 열에서 상기 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+2 열에서 상기 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되며,
    제N+3 프레임기간 동안, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되고, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되는 것을 특징으로 하는 액정표시장치.
  4. 제 3 항에 있어서,
    상기 액정셀들은,
    2 프레임기간 동안 동일한 극성의 전압이 연속으로 공급되는 제1 액정셀군과;
    상기 2 프레임기간 동안 제1 극성의 전압과 제2 극성의 전압이 연속으로 공급되는 제2 액정셀군을 포함하고;
    상기 프레임기간 각각에서 상기 제1 액정셀군의 액정셀들과 상기 제2 액정셀군의 액정셀들은 행방향 및 열방향을 따라 교대로 배치되고;
    1 프레임기간 단위로 상기 제1 액정셀군의 위치와 상기 제2 액정셀군의 위치가 서로 바뀌는 것을 특징으로 하는 액정표시장치.
  5. 제 1 항에 있어서,
    제N 프레임기간 동안, 제4i(i는 0 이상의 정수)+1 및 제4i+4 열에서 제4j(j는 0 이상의 정수)+1 및 제4j+2 행에 배치된 상기 액정셀들에는 정극성의 데이터전압이 공급되고, 제4i+2 및 제4i+3 열에서 제4j+1 및 제4j+2 행에 배치된 상기 액정셀들에는 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+4 열에서 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되며,
    제N+1 프레임기간 동안, 상기 제4i+3 및 제4i+4 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+2 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+3 및 제4i+4 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+2 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되며,
    제N+2 프레임기간 동안, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+1 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+2 및 제4i+3 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+4 열에서 상기 제4j+2 및 제4j+3 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되며,
    제N+3 프레임기간 동안, 상기 제4i+1 및 제4i+2 열에서 상기 제4j+1 및 제4j+2 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되고, 상기 제4i+3 및 제4i+4 열에서 상기 제4j+1 및 제4j+2 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+1 및 제4i+2 열에서 상기 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 부극성의 데이터전압이 공급되고, 상기 제4i+3 및 제4i+4 열에서 상기 제4j+3 및 제4j+4 행에 배치된 상기 액정셀들에는 상기 정극성의 데이터전압이 공급되는 것을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서,
    상기 액정셀들은,
    2 프레임기간 동안 동일한 극성의 전압이 연속으로 공급되는 제1 액정셀군과;
    상기 2 프레임기간 동안 제1 극성의 전압과 제2 극성의 전압이 연속으로 공급되는 제2 액정셀군을 포함하며,
    상기 제N 프레임기간과 상기 제N+2 프레임기간 동안 제1 액정셀군은 상기 제4i+1 및 제4i+3 열에 배치된 액정셀들을 포함하고, 상기 제2 액정셀군은 상기 제4i+2 및 제4i+4 열에 배치된 액정셀들을 포함하고,
    상기 제N+1 프레임기간과 상기 제N+3 프레임기간 동안 제1 액정셀군의 액정 셀들과 제2 액정셀군의 액정셀들은 행방향과 열방향 각각에서 교대로 배치되는 것을 특징으로 하는 액정표시장치.
  7. 데이터전압이 공급되는 다수의 데이터라인과 스캔펄스가 공급되는 다수의 게이트라인이 형성되고 다수의 액정셀들을 가지는 액정표시패널;
    입력 영상의 디지털 비디오 데이터를 분석하는 영상분석회로;
    상기 영상분석회로의 출력에 따라 직류화잔상이 나타날 수 있는 데이터가 입력될 때 제1 극성제어신호, 상기 제1 극성제어신호와 위상이 다른 제2 극성제어신호를 발생하고, 상기 제1 극성제어신호의 역위상인 제3 극성제어신호 및 상기 제2 극성제어신호의 역위상인 제4 극성제어신호를 발생함과 아울러 1 프레임기간 단위로 논리가 반전되는 수평출력 반전신호를 발생하는 로직회로;
    상기 극성제어신호들에 응답하여 상기 데이터라인들에 공급될 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 열방향을 따라 쉬프트시키고, 상기 수평출력 반전신호에 응답하여 상기 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 행방향을 따라 쉬프트시키는 데이터 구동회로; 및
    상기 스캔펄스를 상기 게이트라인들에 공급하는 게이트 구동회로를 구비하는 것을 특징으로 하는 액정표시장치.
  8. 데이터전압이 공급되는 다수의 데이터라인과 스캔펄스가 공급되는 다수의 게이트라인이 형성되고 다수의 액정셀들을 가지는 액정표시패널을 가지는 액정표시장치의 구동방법에 있어서,
    제1 극성제어신호, 상기 제1 극성제어신호와 위상이 다른 제2 극성제어신호를 발생하고, 상기 제1 극성제어신호의 역위상인 제3 극성제어신호 및 상기 제2 극성제어신호의 역위상인 제4 극성제어신호를 발생함과 아울러 1 프레임기간 단위로 논리가 반전되는 수평출력 반전신호를 발생하는 단계;
    상기 극성제어신호들에 응답하여 상기 데이터라인들에 공급될 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 열방향을 따라 쉬프트시키고, 상기 수평출력 반전신호에 응답하여 상기 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 행방향을 따라 쉬프트시키는 단계; 및
    상기 스캔펄스를 상기 게이트라인들에 공급하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
  9. 데이터전압이 공급되는 다수의 데이터라인과 스캔펄스가 공급되는 다수의 게이트라인이 형성되고 다수의 액정셀들을 가지는 액정표시패널을 가지는 액정표시장치의 구동방법에 있어서,
    입력 영상의 디지털 비디오 데이터를 분석하는 단계;
    상기 영상분석 결과, 직류화잔상이 나타날 수 있는 데이터가 입력될 때 제1 극성제어신호, 상기 제1 극성제어신호와 위상이 다른 제2 극성제어신호를 발생하고, 상기 제1 극성제어신호의 역위상인 제3 극성제어신호 및 상기 제2 극성제어신호의 역위상인 제4 극성제어신호를 발생함과 아울러 1 프레임기간 단위로 논리가 반전되는 수평출력 반전신호를 발생하는 단계;
    상기 극성제어신호들에 응답하여 상기 데이터라인들에 공급
    될 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 열방향을 따라 쉬프트시키고, 상기 수평출력 반전신호에 응답하여 상기 데이터전압의 극성을 1 프레임기간 단위로 상기 액정셀들의 행방향을 따라 쉬프트시키는 단계;
    상기 스캔펄스를 상기 게이트라인들에 공급하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
KR1020070052679A 2007-01-15 2007-05-30 액정표시장치와 그 구동 방법 KR100894641B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020070052679A KR100894641B1 (ko) 2007-05-30 2007-05-30 액정표시장치와 그 구동 방법
JP2007339452A JP2008170993A (ja) 2007-01-15 2007-12-28 液晶表示装置とその駆動方法
US12/003,666 US8111229B2 (en) 2007-01-15 2007-12-28 Liquid crystal display and driving method thereof
CN2007101800822A CN101226722B (zh) 2007-01-15 2007-12-31 液晶显示器及其驱动方法
CN 201010120426 CN101819737B (zh) 2007-01-15 2007-12-31 液晶显示器及其驱动方法
JP2011257595A JP5727355B2 (ja) 2007-01-15 2011-11-25 液晶表示装置とその駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070052679A KR100894641B1 (ko) 2007-05-30 2007-05-30 액정표시장치와 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20080105288A KR20080105288A (ko) 2008-12-04
KR100894641B1 true KR100894641B1 (ko) 2009-04-24

Family

ID=40366602

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070052679A KR100894641B1 (ko) 2007-01-15 2007-05-30 액정표시장치와 그 구동 방법

Country Status (1)

Country Link
KR (1) KR100894641B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102442075B1 (ko) * 2017-09-12 2022-09-13 삼성전자주식회사 디스플레이 장치
CN113439297B (zh) * 2020-01-02 2023-12-22 京东方科技集团股份有限公司 显示装置及其驱动方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001209027A (ja) 2000-01-25 2001-08-03 Mitsubishi Electric Corp 液晶表示装置およびその駆動方法
KR20020039898A (ko) * 2000-11-22 2002-05-30 윤종용 멀티 프레임 반전 기능을 갖는 액정 표시 장치와 이의구동 장치 및 방법
KR20040049348A (ko) * 2002-12-03 2004-06-12 엘지.필립스 엘시디 주식회사 액정표시장치의 데이터 구동 장치 및 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001209027A (ja) 2000-01-25 2001-08-03 Mitsubishi Electric Corp 液晶表示装置およびその駆動方法
KR20020039898A (ko) * 2000-11-22 2002-05-30 윤종용 멀티 프레임 반전 기능을 갖는 액정 표시 장치와 이의구동 장치 및 방법
KR20040049348A (ko) * 2002-12-03 2004-06-12 엘지.필립스 엘시디 주식회사 액정표시장치의 데이터 구동 장치 및 방법

Also Published As

Publication number Publication date
KR20080105288A (ko) 2008-12-04

Similar Documents

Publication Publication Date Title
KR100870500B1 (ko) 액정표시장치와 그 구동 방법
KR101224459B1 (ko) 액정표시장치
KR100899157B1 (ko) 액정표시장치와 그 구동 방법
KR101303424B1 (ko) 액정표시장치와 그 구동방법
KR101323090B1 (ko) 액정표시장치와 그 구동방법
US8111229B2 (en) Liquid crystal display and driving method thereof
KR101274702B1 (ko) 액정표시장치와 그 구동방법
KR101222987B1 (ko) 액정표시장치와 그 구동방법
US8581823B2 (en) Liquid crystal display device and driving method thereof
KR101330459B1 (ko) 액정표시장치
KR100894642B1 (ko) 액정표시장치와 그 구동 방법
KR20090072877A (ko) 액정표시장치와 그 구동방법
KR101585687B1 (ko) 액정표시장치
KR100874641B1 (ko) 액정표시장치와 그 구동 방법
KR100894641B1 (ko) 액정표시장치와 그 구동 방법
KR100874640B1 (ko) 액정표시장치와 그 구동 방법
KR101341784B1 (ko) 액정표시장치와 그 구동방법
KR100891496B1 (ko) 액정표시장치와 그 구동 방법
KR100870491B1 (ko) 액정표시장치와 그 구동방법
KR101358388B1 (ko) 액정표시장치와 그 구동방법
KR100870511B1 (ko) 액정표시장치와 그 구동방법
KR20040017708A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120330

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160329

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20170320

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20190318

Year of fee payment: 11