KR100774966B1 - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR100774966B1
KR100774966B1 KR1020050122196A KR20050122196A KR100774966B1 KR 100774966 B1 KR100774966 B1 KR 100774966B1 KR 1020050122196 A KR1020050122196 A KR 1020050122196A KR 20050122196 A KR20050122196 A KR 20050122196A KR 100774966 B1 KR100774966 B1 KR 100774966B1
Authority
KR
South Korea
Prior art keywords
voltage
sustain
pulse
electrode
scan
Prior art date
Application number
KR1020050122196A
Other languages
English (en)
Other versions
KR20070062364A (ko
Inventor
함명수
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050122196A priority Critical patent/KR100774966B1/ko
Priority to CNA2006101634122A priority patent/CN1959787A/zh
Publication of KR20070062364A publication Critical patent/KR20070062364A/ko
Application granted granted Critical
Publication of KR100774966B1 publication Critical patent/KR100774966B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

이와 같은 본 발명의 플라즈마 디스플레이 장치는 스캔 전극 및 서스테인 전극을 포함하는 플라즈마 디스플레이 패널과 어드레스 기간에서 스캔 전극에 공급되는 마지막 스캔 펄스의 종료 시점과 어드레스 기간 이후의 서스테인 기간에서 스캔 전극 또는 서스테인 전극에 공급되는 첫 번째 서스테인 펄스의 인가시점 사이의 기간 동안, 서스테인 전극으로 서스테인 바이어스 전압으로부터 제 1 전압까지 상승하는 제 1 상승 펄스를 공급하고, 제 1 상승 펄스의 공급 이후에 제 1 전압부터 서스테인 바이어스 전압보다 낮은 제 2 전압까지 하강하는 하강 펄스를 공급하고, 어드레스 기간에서 스캔 전극에 공급되는 첫 번째 스캔 펄스의 인가시점 이전에 서스테인 바이어스 전압보다 낮은 제 3 전압부터 서스테인 바이어스 전압보다 낮은 제 4 전압까지 상승하고 제 4 전압부터 서스테인 바이어스 전압까지 상승하는 제 2 상승 펄스를 서스테인 전극에 공급하는 구동부를 포함한다.
이상에서와 같이 본 발명은 어드레스 기간에 서스테인 전극에 인가되는 바이어스 펄스를 조절하여 노이즈를 저감하고 전자파를 차폐하는 효과가 있다.
또한, 노이즈에 의한 벽전하 양의 변화를 최소화함으로써 오방전을 방지하고 화질을 향상시키는 효과가 있다.
플라즈마 디스플레이 장치, 스캔 구동부, 서스테인 바이어스 펄스, 커플링 효과

Description

플라즈마 디스플레이 장치{Plasma Display Apparatus}
도 1 종래의 플라즈마 디스플레이 장치의 구동 펄스를 나타낸 도.
도 2는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 장치를 설명하기 위한 도.
도 3은 도 2에 도시된 구동부가 플라즈마 디스플레이 패널의 화상 계조를 구현하는 방법의 일 예를 나타낸 도.
도 4는 도 3에 도시된 프레임에서 각 서브필드의 구동 펄스 일례를 나타낸 도.
도 5는 도 4의 (a)에 도시된 구동 펄스에서 서스테인 바이어스 펄스의 다른 일례를 나타낸 도.
도 6은 도 5에 도시된 서스테인 바이어스 펄스를 서브필드 별로 다르게 적용한 일례를 도시한 도.
***** 도면의 주요 부분에 대한 부호의 설명 *****
200: 플라즈마 디스플레이 패널 210: 구동부
211: 스캔 구동부 212: 서스테인 구동부
213: 데이터 구동부
본 발명은 플라즈마 디스플레이 장치에 관한 것으로 어드레스 기간에 서스테인 전극에 인가되는 파형을 개선한 플라즈마 디스플레이 장치에 관한 것이다.
일반적으로 플라즈마 디스플레이 장치는 화상을 표시하는 플라즈마 디스플레이 패널과 플라즈마 디스플레이 패널을 구동시키기 위한 구동 장치가 플라즈마 디스플레이 패널의 배면에 부착되어 형성된다.
일반적인 플라즈마 디스플레이 패널은 화상이 표시되는 플라즈마 디스플레이 패널(Plasma Display Panel)의 전면기판과 후면기판 사이에 형성된 격벽에 의해 형성된 복수의 방전 셀을 가지는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충전되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet rays)을 발생하고 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 패널은 얇고 가벼운 구성이 가능하므로 차세대 표시장치로서 각광받고 있다.
이와 같은 플라즈마 디스플레이 패널은 다음의 도 1과 같은 구동 펄스로 구동된다.
도 1 종래의 플라즈마 디스플레이 장치의 구동 펄스를 나타낸 도이다.
도 1의 (a)는 종래의 플라즈마 디스플레이 장치의 구동 펄스로 도시된 바와 같이, 플라즈마 디스플레이 장치는 모든 셀들을 초기화시키기 위한 리셋 기간, 방 전할 셀을 선택하기 위한 어드레스 기간, 선택된 셀의 방전을 유지시키기 위한 서스테인 기간 및 방전된 셀 내의 벽전하를 소거하기 위한 소거 기간으로 나뉘어 구동된다. 도 1의 (b)는 도 1의 (a)에서 A영역을 상세히 설명하기 위한 도이다.
리셋 기간에 있어서, 셋업 기간에는 모든 스캔 전극들에 상승 램프(Ramp-up) 파형이 동시에 인가된다. 셋다운 기간에는 상승 램프 파형의 피크전압보다 낮은 정극성 전압에서 떨어지기 시작하여 그라운드(GND)레벨 전압 이하의 특정 전압레벨까지 떨어지는 하강 램프(Ramp-down) 파형이 스캔 전극(Y)에 공급 된다.
어드레스 기간에는 스캔 전극에 부극성 스캔 펄스가 스캔 전극(Y)들에 순차적으로 인가됨과 동시에 스캔 펄스에 동기되어 어드레스 전극에 정극성의 어드레스 펄스가 인가된다. 서스테인 전극(Y)에는 셋다운 기간과 어드레스 기간 동안에 스캔 전극(Y)과의 전압 차를 줄여 스캔 전극(Y)과의 오방전이 일어나지 않도록 정극성 바이어스 전압(Vz)이 공급된다.
서스테인 기간에는 스캔 전극(Y)과 서스테인 전극(Y)들에 교번적으로 서스테인 펄스(Sus)가 인가된다.
서스테인 방전이 완료된 후, 소거 기간에서는 펄스 폭과 전압레벨이 작은 소거 램프(Ramp-ers) 파형의 전압이 서스테인 전극(Y)에 공급된다.
한편, 이와 같은 구동 펄스의 어드레스 기간이 끝나는 시점에서 스캔 전극(Y)에 인가되는 스캔 전압(Vsc)과 서스테인 전극(Y)에 인가되는 정극성 바이어스 전압(Vz)이 동시에 그라운드 레벨의 전압(GND)으로 떨어뜨리게 되는데, 이때 그라운드 레벨의 전압(GND)을 강제로 스캔 전극(Y)과 서스테인 전극(Y)에 인가하여 떨 어뜨리게 된다. 문제는 이때 강제로 그라운드 레벨의 전압(GND)으로 떨어져야 할 전압이 커플링 효과(Coupling effect)로인하여, 도 1의 (a)처럼 이상적으로 떨어지지 아니하고 흔들리게 되고, 도 1의 (b)처럼 노이즈(Noise)가 발생 된다. 이와 같은 노이즈는 플라즈마 디스플레이 패널의 방전 셀에 있는 벽전하에 영향을 주어 벽 전하를 감소시키거나 증가시킬 수 있고, 노이즈의 크기 정도에 따라서 표시 방전을 일으켜야 할 셀이 방전을 일으키지 못하거나 표시 방전을 일으키지 말아야 할 셀이 표시 방전을 일으킬 수 있다. 따라서 플라즈마 디스플레이 패널의 화질을 저하시키는 문제점이 있다. 또한 이와 같은 노이즈는 노이즈 자체의 특성으로 인해 전자파(EMI)를 발생시키는 문제점이 있다.
이러한 문제점을 해결하기 위해 본 발명은 서스테인 바이어스 전압이 하강할 때 노이즈를 제거함으로써, 오방전을 방지하고 보다 선명한 영상을 구현할 수 있는 플라즈마 디스플레이 장치를 제공하는데 그 목적이 있다.
상기와 같은 기술적 과제를 해결하기 위한 본 발명의 플라즈마 디스플레이 장치는 스캔 전극 및 서스테인 전극을 포함하는 플라즈마 디스플레이 패널과 어드레스 기간에서 스캔 전극에 공급되는 마지막 스캔 펄스의 종료 시점과 어드레스 기간 이후의 서스테인 기간에서 스캔 전극 또는 서스테인 전극에 공급되는 첫 번째 서스테인 펄스의 인가시점 사이의 기간 동안, 서스테인 전극으로 서스테인 바이어스 전압으로부터 제 1 전압까지 상승하는 제 1 상승 펄스를 공급하고, 제 1 상승 펄스의 공급 이후에 제 1 전압부터 서스테인 바이어스 전압보다 낮은 제 2 전압까지 하강하는 하강 펄스를 공급하고, 어드레스 기간에서 스캔 전극에 공급되는 첫 번째 스캔 펄스의 인가시점 이전에 서스테인 바이어스 전압보다 낮은 제 3 전압부터 서스테인 바이어스 전압보다 낮은 제 4 전압까지 상승하고 제 4 전압부터 서스테인 바이어스 전압까지 상승하는 제 2 상승 펄스를 서스테인 전극에 공급하는 구동부를 포함한다.
제 1 전압은 서스테인 펄스의 전압과 대략 동일한 것을 특징으로 한다.
또한, 제 1 전압은 150V이상 200V이하인 것을 특징으로 한다.
삭제
제 2 전압은 그라운드 레벨(GND)의 전압인 것을 특징으로 한다.
하강 펄스의 기울기는 서스테인 펄스의 하강 기울기와 대략 동일한 것을 특징으로 한다.
서스테인 바이어스 전압은 대략 80V이상 120V이하인 것을 특징으로 한다.
삭제
제 2 상승 펄스는 제 4 전압을 소정의 시간 동안 유지되는 것을 특징으로 한다.
제 3 전압은 그라운드 레벨(GND)의 전압인 것을 특징으로 한다.
이하, 본 발명의 실시예를 첨부된 도면을 참조하여 상세히 설명하고자 한다.
도 2는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 장치를 설명하기 위한 도이다.
도 2에 도시된 바와 같이, 본 발명의 일 실시예에 따른 플라즈마 디스플레이 장치는 스캔 전극(Y1 내지 Yn)과 서스테인 전극(Z)을 포함하는 플라즈마 디스플레이 패널(200)과 어드레스 기간에서 스캔 전극(Y1 내지 Yn)에 공급되는 마지막 스캔 펄스의 종료 시점과 어드레스 기간 이후의 서스테인 기간에서 스캔 전극(Y1 내지 Yn) 또는 서스테인 전극(Z)에 공급되는 첫 번째 서스테인 펄스의 인가시점 사이에서, 서스테인 바이어스 펄스의 전압으로부터 제 1 전압까지 상승하는 제 1 상승 펄스를 서스테인 전극으로 공급하는 구동부(210)를 포함한다.
플라즈마 디스플레이 패널(200)은 스캔 전극(Y1 내지 Yn) 및 서스테인 전극(Z)과, 스캔 전극(Y1 내지 Yn) 및 서스테인 전극(Z)과 교차하는 복수의 어드레스 전극(X1 내지 Xm)이 형성된다.
구동부(210)는 스캔 구동부(211), 서스테인 구동부(212) 및 데이터 구동부(213)를 구비한다.
데이터 구동부(213)는 플라즈마 디스플레이 패널(200)에 형성된 어드레스 전극들(X1 내지 Xm)에 데이터를 인가한다. 여기서, 데이터는 외부에서 입력되는 영상신호를 처리하는 영상신호 처리부(미도시)에서 처리된 영상신호 데이터이다.
스캔 구동부(211)는 플라즈마 디스플레이 패널(200)의 스캔 전극(Y1 내지 Yn)을 구동시킨다. 스캔 구동부(211)는 셀 내에 벽전하가 균일하게 형성되도록 리셋 펄스를 공급한다. 또한 스캔 펄스와 방전을 유지하여 영상이 표시 되도록 서스 테인 펄스를 공급한다.
서스테인 구동부(212)는 플라즈마 디스플레이 패널(200)에 형성된 스캔 전극들(Y1 내지 Yn)을 구동한다. 즉 서스테인 구동부(212)는 서스테인 전극(Z)에 바이어스 펄스, 서스테인 펄스 등을 공급한다.
특히, 서스테인 구동부(212)는 어드레스 기간에서 스캔 전극(Y1 내지 Yn)에 공급되는 마지막 스캔 펄스의 종료 시점과 어드레스 기간 이후의 서스테인 기간에서 스캔 전극(Y1 내지 Yn) 또는 서스테인 전극(Z)에 공급되는 첫 번째 서스테인 펄스의 인가시점 사이에서, 서스테인 바이어스 펄스의 전압으로부터 제 1 전압까지 상승하는 제 1 상승 펄스를 서스테인 전극으로 공급한다.
이는 구동 장치의 특성과 구동 방식에 따라 서스테인 구동부(212)가 아닌 다른 구동부가 서스테인 바이어스 펄스와 동일한 기능을 하는 펄스를 공급할 수도 있다. 다만 설명의 편의를 위해서 이후의 도면과 설명에서는 서스테인 구동부(212)가 서스테인 바이어스 펄스를 공급하는 경우를 일례로 설명한다.
도 3은 도 2에 도시된 구동부가 플라즈마 디스플레이 패널의 화상 계조를 구현하는 방법의 일례를 나타낸 도이다.
도 3에 도시된 바와 같이, 플라즈마 디스플레이 패널의 화상 계조(Gray Level) 표현 방법은 한 프레임을 발광횟수가 다른 여러 서브필드로 나누고, 각 서브필드는 리셋 기간, 어드레스기간 및 서스테인 기간으로 나누어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임기간 (16.67ms)은 도 3과 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 리셋 기간, 어드레스 기간 및 서스테인 기간으로 다시 나누어지게 된다.
각 서브필드의 리셋 기간 및 어드레스 기간은 각 서브 필드마다 동일하다. 방전될 셀을 선택하기 위한 어드레스방전은 어드레스 전극과 스캔 전극 사이의 전압차에 의해 일어난다. 서스테인 기간은 각 서브필드에서 2n(단, n =0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가된다. 이와 같이 각 서브필드에서 서스테인 기간이 달라지게 되므로 각 서브필드의 서스테인 기간 즉, 서스테인 방전 횟수를 조절하여 화상의 계조를 표현하게 된다.
도 3에서는 한 프레임이 8개의 서브 필드들로 구성된 경우만 예로 들었으나 이와 다르게 한 프레임이 10개, 12개 등으로 구성된 서브필드의 경우에도 본 발명의 적용이 가능하다. 이후 도면과 상세한 설명에서는 설명의 편의상 하나의 프레임이 8개로 구성된 경우를 예로 들어 설명한다.
도 4는 도 3에 도시된 프레임에서 각 서브필드의 구동 펄스 일례를 나타낸 도이다.
도 4의 (a)는 도 3에 도시된 각 프레임을 구성하는 서브필드로서 플라즈마 디스플레이 패널을 구동하는 구동펄스의 일례를 나타낼 것으로, 이와 같은 구동 펄스는 모든 셀들을 초기화시키기 위한 리셋 기간, 방전할 셀을 선택하기 위한 어드레스 기간, 선택된 셀의 방전을 유지시키기 위한 서스테인 기간 및 방전된 셀 내의 벽전하를 소거하기 위한 소거 기간으로 나뉘어 구동부(210)에 의해 구동된다.
또한, 도 4의 (b)는 도 4의 (a)에서 어드레스 기간을 중심으로 스캔 전극(Y)과 서스테인 전극(Z)에 인가되는 펄스를 상세히 설명하기 위한 도이다.
리셋 기간에 있어서, 스캔 구동부(211)는 셋업 기간에 모든 스캔 전극(Y1 내지 Yn)들에 상승 램프(Ramp-up) 파형을 동시에 인가한다. 이 상승 램프 파형에 의해 패널의 방전셀들 내에는 약한 암방전(Dark Discharge)이 일어난다.
셋 다운 기간에서는, 스캔 구동부(211)가 서스테인 전압(Vs)레벨의 전압에서 특정 전압(-Vy') 레벨까지 떨어지는 하강 램프(Ramp-down) 파형을 스캔 전극에 공급한다. 이때 셀들 내의 정극성 벽전하와 부극성 벽전하는 스캔 전극(Y1 내지 Yn)과 어드레스 전극(X1 내지 Xm) 간에 소거 방전을 일으킴으로써 충분히 소거된다.
어드레스 기간에서는, 스캔 구동부(211)가 스캔 전극에 특정 전압(-Vy')레벨에서 Vsc전압 만큼 상승하는 전압을 공급한다. 이때 상승 된 전압의 레벨을 Vsc'이라고 정의한다. 또한 스캔 구동부(211)는 스캔 전극(Y)에 Vsc'전압 레벨에서 -Vy전압 레벨까지 떨어지는 부극성 스캔 펄스를 스캔 전극들(Y1 내지 Yn)에 순차적으로 인가함과 동시에 데이터 구동부(213)가 스캔 펄스에 동기 하여 어드레스 전극(X1 내지 Xm)에는 정극성의 어드레스 펄스를 인가한다. 이 스캔 펄스와 어드레스 펄스의 전압 차와 리셋 기간에 생성된 벽 전압이 더해지면서 어드레스 펄스가 인가되는 방전 셀 내에는 어드레스 방전이 발생 된다. 어드레스 방전에 의해 선택된 셀들 내에 는 서스테인 전압(Vs)이 인가될 때 방전이 일어날 수 있게 하는 정도의 벽전하가 형성된다. 또한 서스테인 구동부(212)는 서스테인 전극(Z)에 어드레스 기간 동안에 스캔 전극(Y1 내지 Yn)과의 전압차를 줄여 스캔 전극과의 오방전이 일어나지 않도록 서스테인 바이어스 펄스(Vzb)를 공급된다.
여기서 서스테인 바이어스 펄스(Vzb)는 어드레스 기간에서 스캔 전극(Y)에 공급되는 첫 번째 스캔 펄스의 인가시점 이전의 기간부터 어드레스 기간 이후의 서스테인 기간에서 스캔 전극(Y) 또는 서스테인 전극(Z)에 공급되는 첫 번째 서스테인 펄스(sus(Vs))의 인가시점까지의 기간 사이에서 서스테인 전극(Z)에 인가되는 펄스를 의미한다.
여기서, 도 4의 (b)와 같이, 어드레스 기간에 서스테인 전극(Z)에 인가되는 서스테인 바이어스 펄스(Vzb)는 어드레스 기간에 스캔 전극(Y1 내지 Yn)에 공급되는 마지막 스캔 펄스와 서스테인 기간에 스캔 전극(Y1 내지 Yn) 또는 서스테인 전극(Z)에 공급되는 첫 번째 서스테인 펄스의 사이에서 어드레스 기간에서 서스테인 전극(Z)으로 공급되는 서스테인 바이어스 펄스(Vzb)의 전압으로부터 제 1 전압(V1)까지 상승하는 제 1 상승 펄스(Vzb_up1)가 서스테인 구동부(211)에 의해 공급되는 것이 바람직하다.
또한 서스테인 구동부(211)는 상승 펄스의 공급 이후에 제 1 전압(V1)부터 제 1 전압(V1)보다 낮은 제 2 전압(V2)까지 하강하는 하강 펄스(Vzb_dn)를 공급하는 것이 바람직하다. 그리고 이때의 하강 펄스(Vzb_dn)의 하강 기울기는 서스테인 펄스(sus(Vs))의 하강 기울기(er_dn)와 대략 동일한 것이 바람직하다.
이와 같이 서스테인 바이어스 펄스(Vzb)의 전압을 제 1 전압(V1)까지 상승시킨 다음 제 2 전압(V2)까지 하강시키는 이유는 스캔 전극(Y)에 인가되는 전압이 Vsc'전압 레벨에서 그라운드 레벨의 전압(GND)까지 하강할 때, 이에 동기 되어 서스테인 전극(Z)에 인가되는 서스테인 바이어스 펄스(Vzb)의 전압이 그라운드 레벨의 전압(GND)으로 하강하게 되면 다량의 노이즈(Noise)와 전자파(EMI, Electro magnetic interference)가 발생하기 때문이다. 이와 같이 노이즈와 전자파가 발생하는 이유는 스캔 전극(Y)에 인가되는 전압이 Vsc'전압 레벨에서 그라운드 레벨의 전압(GND)까지 하강할 때, 이에 동기되어 서스테인 전극(Z)에 인가되는 서스테인 바이어스 전압(Vzb)이 그라운드 레벨의 전압(GND)으로 동시에 하강하게 되면 커플링 효과(Coupling Effect)가 강하게 일어나기 때문이다.
따라서, 이와 같은 커플링 효과를 줄이기 위해 서스테인 바이어스 전압(Vzb)을 제 1 전압(V1)까지 상승시킨 다음, 스캔 전극(Y)에 인가되는 전압이 Vsc'전압 레벨에서 그라운드 레벨의 전압(GND)까지 하강한 이후에 서스테인 바이어스 펄스(Vzb)의 전압을 제 2 전압(V2)까지 하강시키는 것이다. 이와 같이 함으로 커플링 효과에 의해 발생 되는 노이즈나 전자파를 감소시킬 수 있는 것이다.
또한, 하강 펄스(Vzb_dn)의 하강 기울기를 서스테인 펄스(sus(Vs))의 하강 기울기(er_dn)와 대략 동일하게 하는 이유는 하강 펄스(Vzb_dn)가 소정의 기울기 없이 바로 그라운드 레벨의 전압(GND)으로 하강하게 되면 전압이 그라운드 레벨의 전압(GND)으로 떨어진 이후에 그라운드 레벨의 전압(GND)을 유지하지 못하고 전압 이 위아래로 흔들리면서 노이즈가 발생하게 되는데, 하강 펄스(Vzb_dn)가 이와 같이 기울기를 가지고 그라운드 레벨의 전압(GND)으로 하강하게 되면, 하강 이후 그라운드 레벨의 전압(GND)에서 흔들리는 정도가 훨씬 줄어들기 때문이다. 이는 시간당 변화하는 전압의 변화량이 줄어들면 노이즈가 감소하는 이유와 동일하다.
이와 같이 되면, 어드레스 기간이 끝난 시점에서, 도 1의 (b)에서 문제되었던 노이즈가 상당량 감소 되고 각 방전셀에 형성된 벽전하의 양이 보다 안정적으로 유지되어 정확한 표시 방전이 발생 된다. 따라서 오방전이 저하되어 화질이 향상되는 효과가 있다.
또한, 서스테인 펄스를 인가할 때 이용하는 에너지 회수 회로를 이용하면, 제 1 전압(V1)은 서스테인 펄스의 전압(Vs)과 대략 동일하게 되고, 하강 펄스(Vzb_dn)의 하강 기울기를 서스테인 펄스(sus(Vs))의 하강 기울기(er_dn)와 대략 동일하게 되는 것이다.
이때, 서스테인 바이서스 전압(Vzb)은 대략 80V이상 120V이하가 바람직하고 제 1 전압은 서스테인 펄스의 전압(Vs)과 대략 동일한 150V이상 200V이하가 되는 것이 바람직하다. 또한 제 2 전압(V2)은 그라운드 레벨의 전압(GND)이 되는 것이 바람직하다.
전술한 어드레스 기간이 지나면, 도 5의 (a)같이 서스테인 기간에는 구동부(210)는 스캔 전극(Y1 내지 Yn)과 서스테인 전극(Z)에 교번적으로 서스테인 펄스(Sus)를 인가한다. 어드레스 방전에 의해 선택된 셀은 셀 내의 벽 전압과 서스테인 펄스(sus(Vs))의 전압이 더해지면서 매 서스테인 펄스(sus(Vs))가 인가될 때마다 스캔 전극(Y1 내지 Yn)과 서스테인 전극(Z) 사이에 서스테인 방전 즉, 표시방전이 일어나게 된다.
서스테인 방전이 완료된 후, 소거 기간에서는 펄스폭과 전압레벨이 작은 소거 램프(Ramp-ers) 파형의 전압이 서스테인 전극(Z)에 공급되어 전 화면의 셀들 내에 잔류하는 벽 전하를 소거시키게 된다. 소거 기간은 패널과 구동부(210)의 방식에 따라 생략되어도 무방하다.
도 5는 도 4의 (a)에 도시된 구동 펄스에서 서스테인 바이어스 펄스의 다른 일례를 나타낸 도이다.
도 5의 (a)에 도시된 바와 같이, 구동부(210)는 어드레스 기간에서 스캔 전극(Y)에 공급되는 첫 번째 스캔 펄스의 인가시점 이전에 서스테인 바이어스 펄스(Vzb)의 전압보다 낮은 제 3 전압(V3)부터 상기 서스테인 바이어스 펄스(Vzb)의 전압보다 낮은 제 4 전압(V4)까지 상승하고 제 4 전압(V4)부터 서스테인 바이어스 펄스(Vzb)의 전압까지 상승하는 제 2 상승 펄스(Vzb_up2)를 서스테인 전극(Z)에 공급한다.
이때, 제 2 상승 펄스(Vzb_up2)는 제 4 전압(V4)을 소정의 시간 동안 유지되는 것이 바람직하다.
이때, 제 3 전압(V3)은 그라운드 레벨의 전압(GND)인 것이 바람직하다.
도 5에서는 도시되어 있지 않지만, 이때 제 2 상승 펄스(Vzb_up2)가 서스테 인 바이어스 전압(Vzb)까지 상승 된 이후에 Vsc'에서 -Vy까지 하강하는 첫 번째 스캔 펄스가 인가되는 것이 바람직하다. 이와 같이 제 2 상승 펄스(Vzb_up2)를 인가함으로 리셋 기간 이후에 각 방전 셀에 균일한 양으로 형성된 벽전하에 대한 영향을 최소한으로 줄이면서 서스테인 바이어스 펄스를 인가할 수 있는 것이다. 이는 한 번에 전압을 크게 변화시키는 것보다 조금씩 변화시킴으로 회로에 나타나는 노이즈를 줄이면서 전술한 커플링 효과에 의해서 벽전하의 양이 변화하는 것을 최소화하기 위함이다.
이와 같이 커플링 효과를 더욱 줄이기 위해서 도 5의 (b)와 같이 제 2 상승 펄스(Vzb_up2)를 인가함에 있어서, 제 2 상승 펄스(Vzb_up2)가 서스테인 바이어스 전압(Vzb)보다 낮은 제 3 전압(V3)부터 서스테인 바이어스 전압(Vzb)보다 낮은 제 4 전압(V4)까지 상승하고 제 4 전압(V4)부터 서스테인 바이어스 전압(Vzb)까지 상승할 때 소정의 기울기를 줄 수 있다. 이와 같이 하면 도 5의 (a)보다 더 좋은 효과를 얻을 수 있을 것이다.
또한, 도 5의 (c)와 같이, 제 2 상승 펄스(Vzb_up2)가 서스테인 바이어스 전압(Vzb)보다 낮은 제 3 전압(V3)부터 서스테인 바이어스 전압(Vzb)까지 상승할 때, 도 5의 (a) 또는 도 5의 (b)와는 다르게 제 4 전압(V4)이 소정의 시간 동안 유지되지 아니하고 기울기를 가지고 상승할 수 있다. 이와 같이 하면 회로에서 제 4 전압(V4)을 인가하기 위한 별도의 회로가 별도로 필요하지 아니할 수 있고 기존의 회로를 활용할 수 있다.
이와 같은 서스테인 바이어스 펄스를 모든 서브 필드에 적용하지 아니하고 서브필드 별로 다르게 적용할 수도 있다. 다음의 도 6에서 이에 대해 설명한다.
도 6은 도 5에 도시된 서스테인 바이어스 펄스를 서브필드 별로 다르게 적용한 일례를 도시한 도이다.
도 6에 대해 보다 상세히 설명하면, 도 6은 도 4에 도시된 구동 펄스의 일례에서 서스테인 바이어스 펄스(Vzb)가 서브필드별로 다르게 적용되는 일례를 도시한 것이다.
도 6에 도시된 바와 같이, 본 발명의 구동부에 의한 서스테인 바이어스 펄스를 저계조 서브필드에만 적용함으로 효과의 극대화를 꾀할 수 있다.
(a)와 같이 제 1 서브필드(SF1)에만 본 발명에 의한 서스테인 바이어스 펄스를 사용할 수도 있고, (b)와 같이, 제 8 서브필드(SF1)보다 낮은 저계조 서브필드에 본 발명에 의한 바이어스 펄스를 사용할 수 있다.
이와 같이 서스테인 바이어스 펄스를 서브필드 별로 다르게 적용하는 것은 저계조 서브필드일수록 서스테인 펄스의 개수가 적어 벽전하 양의 정교함이 더욱 요구되기 때문이다. 예를 들어, 표시 방전을 하기 위한 제 1 계조를 표현하는 서스테인 펄스(sus(Vs))의 개수가 1개라면, 스캔 펄스 이후 벽전하의 양에 의한 벽전압이 일정하게 유지되어야 서스테인 펄스(sus(Vs))에 의한 전압과 벽전압이 합해져서 표시 방전을 위한 방전 개시 전압 이상으로 전압이 플라즈마 디스플레이 패널에 인가되어 턴-온(Turn-On)되어야 할 방전 셀이 표시 방전을 일으키게 된다. 그러나 종래와 같은 바이어스 펄스(Vz)를 인가하여 주면 바이어스 펄스가 그라운드 레벨의 전압(GND)으로 떨어질 때 노이즈로 인하여 벽전하의 양이 감소할 수 있고 이와 같 이 되면 제 1 계조와 같은 저계조 화상 표현에서 오방전이 발생할 수 있는 것이다. 이와 같은 경우 (a)와 같이 저계조 서브필드를 위주로 서스테인 바이어스 펄스를 서스테인 전극(Z)에 인가하여 줌으로써 벽전하의 양을 안정적으로 유지할 수 있는 것이다. 이와 같이 함으로써 화질의 저하를 방지할 수 있는 것이다.
도 6의 (b)와 같이 본 발명의 구동부에 의한 서스테인 바이어스 펄스를 서브필드별로 다르게 적용할 수도 있다.
도 6과 같이, 본 발명의 구동부에 의한 서스테인 바이어스 펄스는 플라즈마 디스플레이 패널의 특성, 구동 시간, 온도에 따라 서브필드 별로 다르게 적용할 수 있는 것이다.
이와 같이, 본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해해야만 한다.
본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서와 같이 본 발명은 어드레스 기간에 서스테인 전극에 인가되는 바이어스 펄스를 조절하여 노이즈를 저감하고 전자파를 차폐하는 효과가 있다.
또한, 노이즈에 의한 벽전하 양의 변화를 최소화함으로써 오방전을 방지하고 화질을 향상시키는 효과가 있다.

Claims (10)

  1. 스캔 전극 및 서스테인 전극을 포함하는 플라즈마 디스플레이 패널과,
    어드레스 기간에서 상기 스캔 전극에 공급되는 마지막 스캔 펄스의 종료 시점과 상기 어드레스 기간 이후의 서스테인 기간에서 상기 스캔 전극 또는 상기 서스테인 전극에 공급되는 첫 번째 서스테인 펄스의 인가시점 사이의 기간 동안, 상기 서스테인 전극으로 서스테인 바이어스 전압으로부터 제 1 전압까지 상승하는 제 1 상승 펄스를 공급하고, 상기 제 1 상승 펄스의 공급 이후에 상기 제 1 전압부터 상기 서스테인 바이어스 전압보다 낮은 제 2 전압까지 하강하는 하강 펄스를 공급하고,
    상기 어드레스 기간에서 스캔 전극에 공급되는 첫 번째 스캔 펄스의 인가시점 이전에 서스테인 바이어스 전압보다 낮은 제 3 전압부터 상기 서스테인 바이어스 전압보다 낮은 제 4 전압까지 상승하고 상기 제 4 전압부터 상기 서스테인 바이어스 전압까지 상승하는 제 2 상승 펄스를 상기 서스테인 전극에 공급하는 구동부;
    를 포함하는 플라즈마 디스플레이 장치.
  2. 제 1 항에 있어서,
    상기 제 1 전압은 서스테인 펄스의 전압(Vs)과 동일한 것을 특징으로 하는 플라즈마 디스플레이 장치.
  3. 제 2 항에 있어서,
    상기 제 1 전압은 150V이상 200V이하인 것을 특징으로 플라즈마 디스플레이 장치.
  4. 삭제
  5. 제 1 항에 있어서,
    상기 제 2 전압은 그라운드 레벨(GND)의 전압인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  6. 제 1 항에 있어서,
    상기 하강 펄스의 기울기는 서스테인 펄스의 하강 기울기와 동일한 것을 특징으로 하는 플라즈마 디스플레이 장치.
  7. 제 1 항에 있어서,
    상기 서스테인 바이어스 전압은 80V이상 120V이하인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  8. 삭제
  9. 제 1 항에 있어서,
    상기 제 2 상승 펄스는 상기 제 4 전압을 소정의 시간 동안 유지하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  10. 제 1 항에 있어서,
    상기 제 3 전압은 그라운드 레벨(GND)의 전압인 것을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020050122196A 2005-12-12 2005-12-12 플라즈마 디스플레이 장치 KR100774966B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020050122196A KR100774966B1 (ko) 2005-12-12 2005-12-12 플라즈마 디스플레이 장치
CNA2006101634122A CN1959787A (zh) 2005-12-12 2006-12-03 等离子显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050122196A KR100774966B1 (ko) 2005-12-12 2005-12-12 플라즈마 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20070062364A KR20070062364A (ko) 2007-06-15
KR100774966B1 true KR100774966B1 (ko) 2007-11-09

Family

ID=38071459

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050122196A KR100774966B1 (ko) 2005-12-12 2005-12-12 플라즈마 디스플레이 장치

Country Status (2)

Country Link
KR (1) KR100774966B1 (ko)
CN (1) CN1959787A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100937966B1 (ko) * 2007-06-29 2010-01-21 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030042435A (ko) * 2001-11-22 2003-05-28 엔이시 플라즈마 디스플레이 가부시키가이샤 Ac형 플라즈마디스플레이패널 및 그 구동방법
KR20050089580A (ko) * 2004-03-05 2005-09-08 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030042435A (ko) * 2001-11-22 2003-05-28 엔이시 플라즈마 디스플레이 가부시키가이샤 Ac형 플라즈마디스플레이패널 및 그 구동방법
KR20050089580A (ko) * 2004-03-05 2005-09-08 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법

Also Published As

Publication number Publication date
CN1959787A (zh) 2007-05-09
KR20070062364A (ko) 2007-06-15

Similar Documents

Publication Publication Date Title
KR100551125B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100607252B1 (ko) 플라즈마 디스플레이 패널, 장치, 패널의 구동 장치 및 구동 방법
KR101108475B1 (ko) 플라즈마 디스플레이 장치
KR100747168B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법
KR100738223B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100491837B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100774966B1 (ko) 플라즈마 디스플레이 장치
JP2007025627A (ja) プラズマディスプレイ装置及びその駆動方法本発明は、プラズマディスプレイ装置に関し、さらに詳細には、駆動時に発生する残像性(afterimage−generating)誤放電を防止することができるプラズマディスプレイ装置及びその駆動方法に関する。
KR100793101B1 (ko) 플라즈마 디스플레이 장치
EP1744298A1 (en) Plasma display apparatus and method of driving the same
KR100793063B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100645792B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100692811B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100705808B1 (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
KR100793292B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100658395B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100566819B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 구동장치
KR100589245B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100784516B1 (ko) 플라즈마 디스플레이 장치
KR100588016B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100726955B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100646317B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100705280B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동방법
KR100656710B1 (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
KR20070055005A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
LAPS Lapse due to unpaid annual fee