KR100720261B1 - 반도체 소자 및 그의 제조 방법 - Google Patents

반도체 소자 및 그의 제조 방법 Download PDF

Info

Publication number
KR100720261B1
KR100720261B1 KR1020060008294A KR20060008294A KR100720261B1 KR 100720261 B1 KR100720261 B1 KR 100720261B1 KR 1020060008294 A KR1020060008294 A KR 1020060008294A KR 20060008294 A KR20060008294 A KR 20060008294A KR 100720261 B1 KR100720261 B1 KR 100720261B1
Authority
KR
South Korea
Prior art keywords
region
dummy
forming
interlayer insulating
layer
Prior art date
Application number
KR1020060008294A
Other languages
English (en)
Inventor
장명일
이진환
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020060008294A priority Critical patent/KR100720261B1/ko
Priority to TW095119354A priority patent/TWI313934B/zh
Priority to US11/448,685 priority patent/US20070170547A1/en
Priority to CN2006100917764A priority patent/CN101009265B/zh
Priority to JP2006184370A priority patent/JP2007201401A/ja
Application granted granted Critical
Publication of KR100720261B1 publication Critical patent/KR100720261B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/84Electrodes with an enlarged surface, e.g. formed by texturisation being a rough surface, e.g. using hemispherical grains
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/90Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
    • H01L28/91Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions made by depositing layers, e.g. by depositing alternating conductive and insulating layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/09Manufacture or treatment with simultaneous manufacture of the peripheral circuit region and memory cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/315DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

본 발명은 반도체 소자 및 그의 제조 방법에 관한 것으로, 특히 금속층과 콘택되는 플레이트 전극 하부에 더미 플러그를 형성하고, 더미 플러그에 금속 배선 콘택을 형성하도록 반도체 소자를 설계함으로써, 전체 플레이트 전극의 두께를 증가시키지 않고, 금속 배선 콘택의 접촉 면적을 증가시켜 계면 저항을 개선하고, Vcp 전압의 면역력을 증가시킬 수 있는 기술이다.

Description

반도체 소자 및 그의 제조 방법 {SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME}
도 1은 종래 기술에 따른 반도체 소자의 단면도.
도 2는 본 발명의 실시 예에 따른 반도체 소자의 단면도.
도 3a 및 3f는 본 발명의 실시 예에 따른 반도체 소자의 제조 방법을 도시한 단면도들.
본 발명은 반도체 소자의 제조 방법에 관한 것으로, 특히 금속층과 콘택되는 플레이트 전극 하부에 더미 플러그를 형성하고, 더미 플러그에 금속 배선 콘택을 형성하도록 반도체 소자를 설계함으로써, 전체 플레이트 전극의 두께를 증가시키지 않고, 금속 배선 콘택의 접촉 면적을 증가시켜 계면 저항을 개선하고, Vcp 전압의 면역력을 증가시킬 수 있는 반도체 소자 및 그의 제조 방법에 관한 것이다.
도 1은 종래 기술에 따른 반도체 소자를 도시한 단면도이다.
도 1을 참조하면, 비트 라인(20), 저장 전극 콘택 플러그(25) 및 식각 장벽층(30)을 포함하는 하부 구조를 구비한 반도체 기판(10) 상부에 제 1 층간 절연막 (40)을 형성한 후, 저장 전극 마스크(미도시)를 식각 마스크로 제 1 층간 절연막(40)을 식각하여 하부 구조를 노출하는 저장 전극 영역(미도시)을 형성한다. 다음으로, 저장 전극 영역 내에 하부 전극(55)을 형성한 후, 하부 전극(55) 상에 유전체막(미도시)을 형성한다. 이후, 저장 전극 영역을 매립하는 평탄화된 플레이트 전극(80)을 형성하여 캐패시터(85)를 형성한다. 그 다음, 플레이트 전극(80) 상부에 제 2 층간 절연막(90)을 형성한 후, 제 2 층간 절연막(90) 상부에 플레이트 전극(55)에 대한 금속 배선 콘택(97)을 포함하는 금속층(95)을 형성한다.
상술한 종래 기술에 따른 반도체 소자는 플레이트 전극(80)에 금속층(95)을 연결하고, 플레이트 전극(80)에 Vcp 전압을 인가한다. 이때, 플레이트 전극(80)과 금속층(95)을 연결하는 금속 배선 콘택(97)은 주변회로 영역에서 비트 라인까지 연결되는 금속 배선 콘택(미도시)과 함께 형성되어, 플레이트 전극(80)을 뚫고 하부의 제 1 층간 절연막(40)까지 연장된다. 따라서, 금속 배선 콘택(97)은 실제 접촉 면적이 줄어들어 저항이 증가하는 문제가 있다.
또한, 금속 배선 콘택에 대한 저항이 증가하면, 정확한 Vcp 전압이 플레이트 전극에 인가되지 않거나 외부 영향으로 플레이트 전극에 인가되는 전압이 불안정하여 소자의 읽기/쓰기 동작시 BLSA(Bit line sense amplifier)의 센싱 특성이 열화된다. 따라서, 소자가 오동작할 수 있다. 특히, 테스트 패턴 내에 자동-리프레쉬(Auto-refresh)와 같이 바이어스(Bias)가 변동될 수 있는 테스트시 불안정한 Vcp 전압으로 테스트가 실패된다.
한편, 접촉 면적에 대한 문제를 해결하기 위해 플레이트 전극의 두께를 증가 시킬 경우, 플레이트 전극을 퓨즈로 사용하는 소자에서 퓨즈가 컷팅되지 않거나 퓨즈 박스 측벽에 이물질이 붙어 소자가 오동작 될 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 금속층과 콘택되는 플레이트 전극 하부에 더미 플러그를 형성하고, 더미 플러그에 금속 배선 콘택을 형성하도록 반도체 소자를 설계함으로써, 전체 플레이트 전극의 두께를 증가시키지 않고, 금속 배선 콘택의 접촉 면적을 증가시켜 계면 저항을 개선하고, Vcp 전압의 면역력을 증가시킬 수 있는 반도체 소자 및 그의 제조 방법을 제공함에 있다.
본 발명은 상기와 같은 목적을 달성하기 위한 것으로서, 본 발명에 따른 반도체 소자는,
셀 영역의 에지부에 형성되는 더미 영역과 캐패시터 영역을 포함하는 반도체 기판과, 반도체 기판 상부에 형성되며, 더미 영역에 더미 플러그를 형성하는 플레이트 전극과, 플레이트 전극 상부에 형성되며, 더미 플러그에 콘택되는 금속층을 포함하는 것을 특징으로 한다.
또한, 본 발명에 따른 반도체 소자의 제조 방법은,
(a) 하부 구조를 구비한 캐패시터 영역과 셀 영역의 에지부에 형성되는 더미 영역을 포함하는 반도체 기판 상부에 제 1 층간 절연막을 형성한 후, 저장 전극 마스크를 식각 마스크로 제 1 층간 절연막을 식각하여 하부 구조를 노출하는 저장 전극 영역을 형성하는 단계와, (b) 저장 전극 영역의 표면에 하부 전극을 형성한 후, 더미 영역의 소정 부분을 노출하는 마스크로 제 1 층간 절연막을 식각하여 더미 영역에 하부 구조를 노출하는 더미 콘택홀을 형성하는 단계와, (c) 더미 콘택홀과 저장 전극 영역을 매립하는 평탄화된 플레이트 전극을 형성하여 캐패시터 영역에는 캐패시터를 형성하며 더미 영역에는 더미 플러그를 형성하는 단계와, (d) 플레이트 전극 상부에 형성되며, 더미 플러그에 연결되는 금속층을 형성하는 단계를 포함하는 것을 특징으로 한다.
이하에서는 본 발명의 실시 예를 첨부한 도면을 참조하여 상세히 설명하기로 한다.
도 2는 본 발명의 실시 예에 따른 반도체 소자의 단면도이다.
도 2를 참조하면, 하부 구조를 구비한 캐패시터 영역(1000a) 및 더미 영역(1000b)을 포함하는 반도체 기판(110) 상부에 제 1 층간 절연막(140)이 형성된다. 또한, 플레이트 전극(180)은 제 1 층간 절연막(140) 상부에 형성된다. 이때, 캐패시터 영역(1000a)에서는 소정 영역의 제 1 층간 절연막(140) 내에 저장 전극 영역(미도시)이 형성되며, 하부 전극(155), 유전체막(미도시) 및 플레이트 전극(180)의 적층구조로 이루어진 캐패시터(185)가 형성되나, 더미 영역(1000b)에서는 소정 영역의 제 1 층간 절연막(140) 내에 더미 플러그(175)가 형성된다. 그리고 플레이트 전극(180) 상부에 금속층(195)이 형성된다. 이때, 금속층(195)과 플레이트 전극(180)을 연결하는 금속 배선 콘택(197)은 더미 플러그(175)에 형성된다. 한편, 하부 구조는 비트 라인(120), 더미 비트 라인(120'), 저장 전극 콘택 플러그(125) 및 식각 장벽층(130)을 포함하며, 유전체막은 ONO(Oxide-nitride-oxide) 구조로 형성하는 것이 바람직하다. 또한, 유전체막과 하부 전극(155)의 계면에 접촉 면적을 증가시키기 위해 MPS(Metastable polysilicon)층(170)을 더 형성할 수 있다.
여기서, 더미 플러그(175)는 금속 배선 콘택(197)의 접촉면적을 증가시켜 금속 배선 콘택(197)의 저항을 낮출 수 있다. 또한, 더미 영역(1000b)은 셀 영역의 에지부에 형성되는 것이 바람직하다. 한편, 본 발명의 다른 실시 예에 따르면, 더미 플러그(175)는 더미 영역(1000b) 하부의 더미 비트 라인(120')까지 연결되며, 더미 비트 라인(120')에 Vcp 전압을 인가할 수 있다. 따라서, Vcp 전압을 인가시킬 수 있는 더미 비트 라인(120')으로 인해 금속 배선 콘택(197) 형성시 과도 식각으로 인한 소자의 오동작을 방지할 수 있는 충분한 공정 마진을 확보할 수 있다.
도 3a 내지 3f는 본 발명의 일 실시 예에 따른 반도체 소자의 제조 방법을 도시한 단면도들이다.
도 3a를 참조하면, 하부 구조를 구비한 캐패시터 영역(1000a)과 더미 영역(1000b)을 포함하는 반도체 기판(110) 상부에 제 1 층간 절연막(140)과 제 1 하드 마스크층(미도시)을 형성한 후, 저장 전극 마스크(미도시)를 식각 마스크로 제 1 하드 마스크층과 제 1 층간 절연막(140)을 식각하여 하부 구조를 노출하는 저장 전극 영역(미도시)을 형성한다. 다음으로, 제 1 하드 마스크층을 제거한 후, 전체 표면 상부에 하부 도전층(150)을 형성한다. 이후, 구조물 상부에 저장 전극 영역을 매립하는 평탄화된 감광막(미도시)을 형성한 후, 소정 부분의 더미 영역(1000b)을 노출하는 감광막 패턴(160)을 형성한다. 여기서, 하부 구조는 비트 라인 영역(120), 더미 비트 라인 영역(120'), 저장 전극 콘택 플러그(125) 및 식각 장벽층(130)을 포함하는 것이 바람직하다. 한편, 더미 영역(1000b)은 셀 영역의 에지부에 형성되는 것이 바람직하다. 그리고 후속 공정 시 MPS(Metastable polysilicon)층과 ONO(Oxide-nitride-oxide) 유전체막과 같은 불균일한 계면을 더미 영역(1000b)에 형성하면, 외부 열에 의한 산화막 팽창으로 후속 금속 배선 콘택에 불량 원인을 제공할 수 있다. 따라서, 더미 영역(1000b)에는 저장 전극 영역을 형성하지 않고, 저장 전극 영역은 캐패시터 영역(1000a)에만 형성되는 것이 바람직하다. 또한, 제 1 하드 마스크층에 대한 제거 공정은 CMP 방법 또는 에치백(Etch-back) 방법으로 수행되는 것이 바람직하다.
도 3b 및 3c를 참조하면, 감광막 패턴(160)을 식각 마스크로 노출된 하부 도전층(150)과 제 1 층간 절연막(140)을 식각하여 더미 영역(1000b)의 식각 장벽층(130)을 노출하는 더미 콘택홀(165)을 형성한다. 다음으로, 감광막 패턴(160)을 제거한 후, 제 1 층간 절연막(140)을 노출할 때까지 하부 도전층(150)을 평탄화 식각하여 저장 전극 영역을 분리하며, 저장 전극 영역 내에 캐패시터용 하부 전극(155)을 형성한다. 여기서, 하부 도전층(150)에 대한 평탄화 식각 공정은 CMP 방법 또는 에치백(Etch-back) 방법으로 수행되는 것이 바람직하다.
도 3d 및 3e를 참조하면, 저장 전극 영역 내에 하부 전극(155) 상부에 표면적을 증가시키기 위해 MPS(Metastable polysilicon)층(170)을 형성한 후, MPS층(170) 상부에 유전체막(미도시)을 형성한다. 다음으로, 전체 표면 상부에 플레이트 전극(180)을 형성한다. 이때, 캐패시터 영역(1000a)에서는 하부 전극(155), MPS층(170), 유전체막 및 플레이트 전극(180)의 적층구조로 이루어진 캐패시터(185)를 형성하며, 더미 영역(1000b)에서는 더미 콘택홀(165)을 매립하는 더미 플러그(175)를 형성한다. 여기서, 유전체막은 0NO(Oxide-nitride-oxide) 구조로 형성하는 것이 바람직하다. 또한, 더미 플러그(175)는 후속 금속 배선 콘택의 계면저항을 감소시킬 수 있다. 한편, 본 발명의 다른 실시 예에 따르면, 더미 플레이트 전극 플러그(175)는 더미 영역(1000b) 하부의 더미 비트 라인(120')까지 연결될 수 있다. 또한, 더미 비트 라인(120')에 Vcp 전압을 인가할 수 있다. 따라서, Vcp 전압을 인가할 수 있는 더미 비트 라인(120')으로 인해 후속 금속 배선 콘택 형성시 과도 식각으로 인한 오동작을 방지할 수 있는 충분한 공정 마진을 확보할 수 있다.
도 3f를 참조하면, 플레이트 전극(180) 상부에 제 2 층간 절연막(190)을 형성한 후, 금속 배선 콘택 마스크(미도시)로 더미 영역(1000b)의 제 2 층간 절연막(190)과 하부 더미 플러그(175)를 식각하여 금속 배선 콘택홀(미도시)을 형성한다. 다음으로, 전체 표면에 금속 배선 콘택홀을 매립하는 금속층(195)을 형성하여 플레이트 전극(180)과 연결하는 금속 배선 콘택(197)을 형성한다. 여기서, 금속 배선 콘택(197)은 더미 영역(1000b)에서 미리 형성된 더미 플러그(175)에 형성됨으로써, 접촉면적을 증가시켜 저항을 감소시킬 수 있다.
이후의 공정은 추가적 금속 배선 콘택, 금속 배선 및 퓨즈 형성과 같은 일반적 트랜지스터 제조 공정을 수행하여 반도체 소자를 완성한다.
이상에서 설명한 바와 같이, 본 발명에 따른 반도체 소자 및 그의 제조 방법은 금속층과 연결되는 플레이트 전극 하부에 더미 플러그를 형성하고, 더미 플러그에 금속층이 연결되도록 반도체 소자를 설계하여, 플레이트 전극의 두께를 증가시키지 않고, 금속 배선 콘택의 접촉 면적을 증가시켜 저항을 감소할 수 있는 이점이 있다. 또한, 플레이트 전극의 두께를 작게 유지함으로써, 후속 퓨즈 리페어 공정 중 레이저에 의한 컷팅에 따른 위험을 줄일 수 있다. 그리고, 금속 배선 콘택 형성시 금속 배선 콘택홀이 더미 비트 라인까지 식각되어도, 금속 배선 콘택 하부에 더미 비트 라인에 Vcp 전압을 인가함으로써 Vcp 구동성과 면역력을 향상시킬 수 있다. 따라서, 금속 배선 콘택에 대한 충분한 식각 마진을 확보할 수 있는 이점이 있다.
아울러 본 발명의 바람직한 실시 예는 예시의 목적을 위한 것으로, 당업자라면 첨부된 특허청구범위의 기술적 사상과 범위를 통해 다양한 수정, 변경, 대체 및 부가가 가능할 것이며, 이러한 수정 변경 등은 이하의 특허청구범위에 속하는 것으로 보아야 할 것이다.

Claims (16)

  1. 셀 영역의 에지부에 형성되는 더미 영역과 캐패시터 영역을 포함하는 반도체 기판;
    상기 반도체 기판 상부에 형성되며, 상기 더미 영역에 더미 플러그를 형성하는 플레이트 전극; 및
    상기 플레이트 전극 상부에 형성되며, 상기 더미 플러그에 콘택되는 금속층
    을 포함하는 것을 특징으로 하는 반도체 소자.
  2. 삭제
  3. 제 1항에 있어서,
    상기 더미 플러그는 상기 더미 영역 하부의 더미 비트 라인까지 연결되는 것을 특징으로 하는 반도체 소자.
  4. 제 3항에 있어서,
    상기 더미 비트 라인에는 Vcp 전압이 인가되는 것을 특징으로 하는 반도체 소자.
  5. 제 1항에 있어서,
    상기 캐패시터 영역에만 캐패시터를 더 포함하는 것을 특징으로 하는 반도체 소자.
  6. (a) 하부 구조를 구비한 캐패시터 영역과 셀 영역의 에지부에 형성되는 더미 영역을 포함하는 반도체 기판 상부에 제 1 층간 절연막을 형성한 후, 저장 전극 마스크를 식각 마스크로 상기 제 1 층간 절연막을 식각하여 상기 하부 구조를 노출하는 저장 전극 영역을 형성하는 단계;
    (b) 상기 저장 전극 영역의 표면에 하부 전극을 형성한 후, 상기 더미 영역의 소정 부분을 노출하는 마스크로 상기 제 1 층간 절연막을 식각하여 상기 더미 영역에 상기 하부 구조를 노출하는 더미 콘택홀을 형성하는 단계;
    (c) 상기 더미 콘택홀과 상기 저장 전극 영역을 매립하는 평탄화된 플레이트 전극을 형성하여 상기 캐패시터 영역에는 캐패시터를 형성하며 상기 더미 영역에는 더미 플러그를 형성하는 단계; 및
    (d) 상기 플레이트 전극 상부에 형성되며, 상기 더미 플러그에 연결되는 금속층을 형성하는 단계
    를 포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
  7. 삭제
  8. 제 6항에 있어서,
    상기 (a) 단계는
    (a-1) 하부 구조를 구비한 캐패시터 영역과 더미 영역을 포함하는 반도체 기판 상부에 제 1 층간 절연막과 제 1 하드 마스크층을 형성하는 단계;
    (a-2) 저장 전극 마스크를 식각 마스크로 상기 제 1 층간 절연막과 제 1 하드 마스크층을 식각하여 상기 하부 구조를 노출하는 저장 전극 영역을 형성하는 단계; 및
    (a-3) 상기 제 1 층간 절연막을 노출할 때까지 상기 제 1 하드 마스크층을 평탄화 식각하여 상기 제 1 하드 마스크층을 제거하는 단계
    를 포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
  9. 제 6항에 있어서,
    상기 저장 전극 영역은 상기 캐패시터 영역에만 형성되는 것을 특징으로 하는 반도체 소자의 제조 방법.
  10. 제 6항에 있어서,
    상기 (b) 단계는
    (b-1) 전체 표면 상부에 하부 도전층을 형성하는 단계;
    (b-2) 상기 구조물 상부에 상기 저장 전극 영역을 매립하는 평탄화된 감광막을 형성하는 단계;
    (b-3) 상기 더미 영역의 소정 부분을 노출하는 감광막 패턴을 형성하는 단계;
    (b-4) 상기 감광막 패턴을 식각 마스크로 노출된 상기 하부 도전층과 제 1 층간 절연막을 식각하여 상기 하부 구조를 노출하는 더미 콘택홀을 형성하는 단계; 및
    (b-5) 상기 감광막 패턴을 제거한 후, 상기 제 1 층간 절연막을 노출할 때까지 상기 하부 도전층을 평탄화 식각하여 상기 저장 전극 영역을 분리하며 상기 저장 전극 영역 내에 캐패시터용 하부 전극을 형성하는 단계
    를 포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
  11. 제 6항에 있어서,
    상기 캐패시터는 하부 전극, 유전체막 및 플레이트 전극의 적층구조로 형성되는 것을 특징으로 하는 반도체 소자의 제조 방법.
  12. 제 11항에 있어서,
    상기 유전체막은 ONO(Oxide-nitride-oxide) 구조로 형성되는 것을 특징으로 하는 반도체 소자의 제조 방법.
  13. 제 11항에 있어서,
    상기 하부 전극과 상기 유전체막의 계면에 MPS(Metastable Polysilicon)층을 더 형성하는 것을 특징으로 하는 반도체 소자의 제조 방법.
  14. 제 6항에 있어서,
    상기 더미 플러그는 상기 더미 영역 하부의 더미 비트 라인까지 연결되는 것을 특징으로 하는 반도체 소자의 제조 방법.
  15. 제 14항에 있어서,
    상기 더미 비트 라인에는 Vcp 전압이 인가되는 것을 특징으로 하는 반도체 소자의 제조 방법.
  16. 제 6항에 있어서,
    상기 (d) 단계는
    (d-1) 상기 플레이트 전극 상부에 제 2 층간 절연막을 형성하는 단계;
    (d-2) 금속 배선 콘택 마스크를 식각 마스크로 상기 더미 영역의 제 2 층간 절연막과 소정 두께의 상기 더미 플러그를 식각하여 금속 배선 콘택홀을 형성하는 단계; 및
    (d-3) 상기 제 2 층간 절연막 상부에 금속 배선 콘택홀을 매립하는 평탄화된 금속층을 형성하는 단계
    를 포함하는 것을 특징으로 하는 반도체 소자의 제조 방법.
KR1020060008294A 2006-01-26 2006-01-26 반도체 소자 및 그의 제조 방법 KR100720261B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020060008294A KR100720261B1 (ko) 2006-01-26 2006-01-26 반도체 소자 및 그의 제조 방법
TW095119354A TWI313934B (en) 2006-01-26 2006-06-01 Semiconductor device and method for fabricating the same
US11/448,685 US20070170547A1 (en) 2006-01-26 2006-06-08 Semiconductor device and method for fabricating the same
CN2006100917764A CN101009265B (zh) 2006-01-26 2006-06-12 半导体器件及其制造方法
JP2006184370A JP2007201401A (ja) 2006-01-26 2006-07-04 半導体素子及びその製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060008294A KR100720261B1 (ko) 2006-01-26 2006-01-26 반도체 소자 및 그의 제조 방법

Publications (1)

Publication Number Publication Date
KR100720261B1 true KR100720261B1 (ko) 2007-05-23

Family

ID=38278902

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060008294A KR100720261B1 (ko) 2006-01-26 2006-01-26 반도체 소자 및 그의 제조 방법

Country Status (5)

Country Link
US (1) US20070170547A1 (ko)
JP (1) JP2007201401A (ko)
KR (1) KR100720261B1 (ko)
CN (1) CN101009265B (ko)
TW (1) TWI313934B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101096210B1 (ko) 2009-12-03 2011-12-22 주식회사 하이닉스반도체 반도체 소자의 제조 방법
KR101180407B1 (ko) 2011-01-28 2012-09-10 에스케이하이닉스 주식회사 반도체 장치 및 그의 제조방법

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7651894B2 (en) * 2006-10-02 2010-01-26 Hynix Semiconductor Inc. Method for manufacturing semiconductor device
US7825019B2 (en) * 2007-09-28 2010-11-02 International Business Machines Corporation Structures and methods for reduction of parasitic capacitances in semiconductor integrated circuits
JP5693809B2 (ja) * 2008-07-04 2015-04-01 ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. 半導体装置及びその製造方法
KR20120019262A (ko) * 2010-08-25 2012-03-06 삼성전자주식회사 반도체 소자 및 이를 제조하는 방법
KR20120135628A (ko) * 2011-06-07 2012-12-17 삼성전자주식회사 반도체 장치 및 그 제조 방법
CN102751176B (zh) * 2012-07-04 2017-05-17 上海华虹宏力半导体制造有限公司 Pip、pps电容器的制作方法
US9246100B2 (en) * 2013-07-24 2016-01-26 Micron Technology, Inc. Memory cell array structures and methods of forming the same
US9412745B1 (en) * 2015-02-12 2016-08-09 United Microelectronics Corp. Semiconductor structure having a center dummy region
US9966426B2 (en) 2015-09-14 2018-05-08 Qualcomm Incorporated Augmented capacitor structure for high quality (Q)-factor radio frequency (RF) applications
CN108573971B (zh) * 2017-03-07 2019-08-23 联华电子股份有限公司 半导体存储器结构
KR102292645B1 (ko) * 2017-03-09 2021-08-24 삼성전자주식회사 집적회로 소자
US10854614B2 (en) * 2017-12-22 2020-12-01 Samsung Electronics Co., Ltd. Semiconductor device and method of manufacturing the same
US11264323B2 (en) * 2019-10-08 2022-03-01 Nanya Technology Corporation Semiconductor device and method for fabricating the same

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100351915B1 (ko) 2000-12-19 2002-09-12 주식회사 하이닉스반도체 반도체 메모리 소자의 제조 방법
KR100477825B1 (ko) 2002-12-26 2005-03-22 주식회사 하이닉스반도체 반도체소자 제조 방법

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10242422A (ja) * 1997-02-28 1998-09-11 Toshiba Corp 半導体記憶装置およびその製造方法
JP2000236076A (ja) * 1999-02-15 2000-08-29 Nec Corp 半導体装置及びその製造方法
KR100343291B1 (ko) * 1999-11-05 2002-07-15 윤종용 반도체 장치의 커패시터 형성 방법
JP4251739B2 (ja) * 1999-12-27 2009-04-08 株式会社ルネサステクノロジ 半導体記憶装置
JP3595231B2 (ja) * 1999-12-28 2004-12-02 株式会社東芝 半導体記憶装置及びその製造方法
KR100338826B1 (ko) * 2000-08-28 2002-05-31 박종섭 커패시터의 전하저장전극 형성방법
JP4651169B2 (ja) * 2000-08-31 2011-03-16 富士通株式会社 半導体装置及びその製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100351915B1 (ko) 2000-12-19 2002-09-12 주식회사 하이닉스반도체 반도체 메모리 소자의 제조 방법
KR100477825B1 (ko) 2002-12-26 2005-03-22 주식회사 하이닉스반도체 반도체소자 제조 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101096210B1 (ko) 2009-12-03 2011-12-22 주식회사 하이닉스반도체 반도체 소자의 제조 방법
KR101180407B1 (ko) 2011-01-28 2012-09-10 에스케이하이닉스 주식회사 반도체 장치 및 그의 제조방법

Also Published As

Publication number Publication date
US20070170547A1 (en) 2007-07-26
JP2007201401A (ja) 2007-08-09
CN101009265A (zh) 2007-08-01
TWI313934B (en) 2009-08-21
CN101009265B (zh) 2010-05-12
TW200729516A (en) 2007-08-01

Similar Documents

Publication Publication Date Title
KR100720261B1 (ko) 반도체 소자 및 그의 제조 방법
US6716679B2 (en) Methods of forming fuse box guard rings for integrated circuit devices
US6437411B1 (en) Semiconductor device having chamfered silicide layer and method for manufacturing the same
US7358135B2 (en) Method of forming resistor of flash memory device
CN101378034A (zh) 在半导体器件中形成接触的方法
US7186617B2 (en) Methods of forming integrated circuit devices having a resistor pattern and plug pattern that are made from a same material
US7482240B2 (en) Method for manufacturing semiconductor device
US20060231956A1 (en) Semiconductor device and method of manufacturing the same
JP2010080520A (ja) 半導体記憶装置およびその製造方法
US6362024B1 (en) Semiconductor memory device manufacturing method with fuse cutting performance improved
KR20110001136A (ko) 반도체 소자의 제조 방법
KR101087786B1 (ko) 반도체 소자 및 그의 형성 방법
KR20040029525A (ko) 플레쉬 메모리 소자 및 그 제조방법
TWI570926B (zh) 埋入式電阻
KR100399913B1 (ko) 반도체 소자의 금속 퓨즈 형성 방법
KR100905162B1 (ko) 반도체 소자 및 이를 제조하는 방법
JP2008198939A (ja) 半導体装置およびその製造方法
KR100673130B1 (ko) 반도체 소자 및 그의 제조 방법
US20080081428A1 (en) Method of Manufacturing Flash Memory Device
KR100353554B1 (ko) 반도체장치의 비트라인 콘택 및 그 제조방법
KR100924208B1 (ko) 반도체 소자 제조 방법
JP4037860B2 (ja) 半導体装置及びその製造方法
KR100689557B1 (ko) 반도체 소자의 제조방법
KR19980068806A (ko) 메모리 소자의 자기 정렬 콘택 형성방법
KR20040063351A (ko) 패드와 플러그 접촉면의 저항을 감소시키는 반도체 장치형성 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee