KR100719177B1 - Method for forming tungsten layer by using selective ALD method - Google Patents

Method for forming tungsten layer by using selective ALD method Download PDF

Info

Publication number
KR100719177B1
KR100719177B1 KR1020000044314A KR20000044314A KR100719177B1 KR 100719177 B1 KR100719177 B1 KR 100719177B1 KR 1020000044314 A KR1020000044314 A KR 1020000044314A KR 20000044314 A KR20000044314 A KR 20000044314A KR 100719177 B1 KR100719177 B1 KR 100719177B1
Authority
KR
South Korea
Prior art keywords
gas
purge gas
tungsten
contact hole
tungsten film
Prior art date
Application number
KR1020000044314A
Other languages
Korean (ko)
Other versions
KR20020010821A (en
Inventor
윤종호
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020000044314A priority Critical patent/KR100719177B1/en
Publication of KR20020010821A publication Critical patent/KR20020010821A/en
Application granted granted Critical
Publication of KR100719177B1 publication Critical patent/KR100719177B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides

Abstract

본 발명은 고집적 반도체 소자의 콘택홀 또는 비아 내부를 공공없이 매립할 수 있는, 선택적 원자층 증착법을 이용한 텅스텐막 형성 방법에 관한 것으로, 고단차의 콘택홀 또는 비아 내부에 ALD(atomic layer deposition) 방법으로 선택적으로 금속층을 형성함으로써 공공의 발생을 방지하고 에치백 공정을 생략할 수 있는 방법을 제시한다. 즉, WF6 가스, 퍼지가스, H2 또는 SiH4 등의 환원가스, N2, Ar 또는 He 등과 같은 불활성 가스인 퍼지가스를 차례로 주입하는 한 주기의 공정에 의해 콘택홀 또는 비아 저면의 실리콘층에 텅스텐 단원자층을 선택적으로 형성하고, 계속하여 WF6 가스, 퍼지가스, H2 또는 SiH4 등의 환원가스, 퍼지가스를 차례로 주입하는 일련의 증착공정을 다수번 반복하여 콘택홀 또는 비아 내부에 텅스텐막을 형성한다.
The present invention relates to a method of forming a tungsten film using a selective atomic layer deposition method capable of filling a contact hole or via inside of a highly integrated semiconductor device without voids. The present invention relates to an atomic layer deposition (ALD) method in a contact hole or via having a high level. By selectively forming a metal layer, a method of preventing the generation of vacancy and eliminating the etch back process is proposed. That is, the silicon layer at the bottom of the contact hole or via by a cycle of injecting a WF 6 gas, a purge gas, a reducing gas such as H 2 or SiH 4, and a purge gas that is an inert gas such as N 2 , Ar or He, etc. A tungsten monoatomic layer is selectively formed on the substrate, and a series of deposition processes in which a purge gas such as a WF 6 gas, a purge gas, a H 2 or SiH 4 , and a purge gas are sequentially injected is repeated several times in the contact hole or the via. A tungsten film is formed.

텅스텐막, 선택적 증착, ALD, 콘택홀, 비아Tungsten Film, Selective Deposition, ALD, Contact Hole, Via

Description

선택적 원자층 증착법을 이용한 텅스텐막 형성 방법{Method for forming tungsten layer by using selective ALD method} Method for forming tungsten layer by using selective ALD method             

도 1은 종래 기술에 따라 콘택홀 내부에 금속막을 매립할 경우 공공이 발생됨을 보이는 공정 단면도,1 is a cross-sectional view illustrating a process in which voids are generated when a metal film is buried in a contact hole according to the prior art;

도 2a 내지 도 2d는 본 발명의 제1 실시예에 따른 텅스텐막 형성 공정 단면도,2A to 2D are cross-sectional views of a tungsten film forming process according to a first embodiment of the present invention;

도 3은 WF6 가스, 퍼지가스, 환원가스 및 퍼지가스를 차례로 주입하는 일련의 증착공정을 두번 반복하는 동안의 반응기 압력을 보이는 개략도,3 is a schematic view showing the reactor pressure during two times of a series of deposition processes in which WF 6 gas, purge gas, reducing gas and purge gas are sequentially injected;

도 4a 내지 도 4d는 본 발명의 제2 실시예에 따른 텅스텐막 형성 공정 단면도.
4A to 4D are cross-sectional views of a tungsten film forming process according to a second embodiment of the present invention.

*도면의 주요부분에 대한 도면 부호의 설명** Description of reference numerals for the main parts of the drawings *

20, 30: 실리콘 기판 21, 31, 33: 층간절연 산화막20, 30: silicon substrate 21, 31, 33: interlayer insulating oxide film

22, 34: 텅스텐막 32: 폴리실리콘막 패턴
22, 34: tungsten film 32: polysilicon film pattern

본 발명은 반도체 소자 제조 분야에 관한 것으로, 특히 선택적 원자층 증착법을 이용한 텅스텐막 형성 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to the field of semiconductor device manufacturing, and more particularly, to a method of forming a tungsten film using selective atomic layer deposition.

256Mb 수준의 집적도를 갖는 소자 및 그 이상의 고집적 메모리 소자의 콘택홀 또는 비아는 높은 단차비를 갖는다. 단차가 높은 콘택홀 또는 비아 내부에 전도막을 채우기 위해 종래에는, 콘택홀 또는 비아 형성이 완료된 전체 구조 상에 텅스텐막을 화학기상증착법(chemical vapor deposition, CVD) 방법으로 증착하고 에치백(etch-back) 공정을 실시한다.Contact holes or vias of devices with integration levels as high as 256 Mb and higher density memory devices have high step ratios. In order to fill the conductive film inside the high contact hole or via, a tungsten film is conventionally deposited by chemical vapor deposition (CVD) and etch-back on the entire structure of contact hole or via formation. Carry out the process.

화학기상증착방법으로 형성되는 텅스텐막은 단차피복(step coverage) 특성이 양호하기 때문에 상대적으로 낮은 저집적 소자의 콘택홀 내부에는 공공(void)의 형성없이 텅스텐막을 매립할 수 있다. 그러나 소자의 고집적화가 진행되면서 콘택홀의 크기는 작아지고 깊이는 깊어짐에 따라 공정 윈도우(window)가 작아지면서 공정 여유도가 줄어들어 콘택홀 내에 공공없이 텅스텐을 매립하기 어렵다.Since the tungsten film formed by the chemical vapor deposition method has a good step coverage characteristic, the tungsten film can be buried without forming voids in the contact holes of the relatively low integrated device. However, as the integration of devices increases, the size of the contact hole becomes smaller and the depth becomes deeper. As the process window becomes smaller, the process margin decreases, making it difficult to embed tungsten without holes in the contact hole.

도 1은 종래 기술에 따라 콘택홀 내에 금속막을 매립하는 공정을 도시한 단면도로서, 반도체 기판(10)을 덮는 층간절연막(11)을 선택적으로 식각하여 반도체 기판을 노출시키는 콘택홀을 형성하고, 전체 구조 상에 금속막(12)을 증착하는 과정에서 콘택홀 내에 공공(V)이 형성된 것을 보인다. 1 is a cross-sectional view illustrating a process of embedding a metal film in a contact hole according to the prior art, wherein the interlayer insulating film 11 covering the semiconductor substrate 10 is selectively etched to form a contact hole for exposing the semiconductor substrate. In the process of depositing the metal film 12 on the structure, it is seen that the void V is formed in the contact hole.

이와 같이 콘택홀 내에 비아가 형성될 경우 소자의 전기적 특성이 저하된다. 따라서, 단차가 높은 고집적 소자의 콘택홀 또는 비아를 공공없이 매립할 수 있는 방법이 필요한 실정이다.
As such, when vias are formed in the contact hole, electrical characteristics of the device are degraded. Therefore, there is a need for a method for filling contact holes or vias of highly integrated devices with high steps without publicity.

상기와 같은 문제점을 해결하기 위한 본 발명은 고집적 반도체 소자의 콘택홀 또는 비아 내부를 공공없이 매립할 수 있는, 선택적 원자층 증착법을 이용한 텅스텐막 형성 방법을 제공하는데 그 목적이 있다.
An object of the present invention is to provide a method of forming a tungsten film using a selective atomic layer deposition method, which can fill a contact hole or via inside of a highly integrated semiconductor device without voids.

상기와 같은 목적을 달성하기 위한 본 발명은 실리콘층 상에 오픈부를 갖는 산화막을 형성하는 제1 단계, WF6 가스, 퍼지가스, 환원가스 및 퍼지가스를 차례로 주입하는 한 주기의 공정을 실시하여, 상기 오픈부 내의 상기 실리콘층 상에 선택적으로 텅스텐 원자층을 형성하는 제2 단계를 포함하는 텅스텐막 형성 방법을 제공한다.The present invention for achieving the above object is carried out a first step of forming an oxide film having an open portion on the silicon layer, a cycle of injecting the WF 6 gas, purge gas, reducing gas and purge gas in turn, And a second step of selectively forming a tungsten atomic layer on the silicon layer in the open portion.

또한 상기 목적을 달성하기 위한 본 발명은, 상기 제2 단계 후 상기 WF6 가스, 퍼지가스, 환원가스 및 퍼지가스를 차례로 주입하는 한 주기의 공정을 적어도 한번 실시하여, 상기 텅스텐 원자층 상에 선택적으로 텅스텐막을 형성하는 제3 단계를 더 포함하는 것을 특징으로 하는 텅스텐막 형성 방법을 제공한다.
In addition, the present invention for achieving the above object, by performing a cycle of at least one cycle of sequentially injecting the WF 6 gas, purge gas, reducing gas and purge gas after the second step, to selectively on the tungsten atomic layer It further provides a tungsten film forming method comprising the step of forming a tungsten film.

본 발명은 고단차의 콘택홀 또는 비아 내부에 ALD(atomic layer deposition) 방법으로 선택적으로 금속층을 형성함으로써 공공의 발생을 방지하고 에치백 공정 을 생략할 수 있는 방법을 제시한다.The present invention provides a method of selectively forming a metal layer in an ALD (atomic layer deposition) method in a high-level contact hole or via to prevent generation of voids and to omit an etch back process.

ALD 공정은 각각의 반응 기체들을 분리하여 반응기 내로 도입하여 증착을 진행하는데 특징이 있는 방법으로서, 이러한 점에서 CVD 방법과 증착원리가 다르다. ALD 공정을 이용한 박막 증착 과정에서 반응기 내에 분리 도입된 반응기체 중 일부는 기판 상에 흡착되고, 흡착되지 못한 반응기체는 퍼지가스(purge gas)에 의해 반응기 밖으로 배출된다. 그리고, 반응기 내에 퍼지가스가 주입된 후 다시 반응기체가 주입되면 기판 상에 흡착된 이전의 증착물과 반응하여 박막을 형성하고. 이때에도 반응하지 못한 잉여의 반응기체는 반응기 밖으로 배출된다. 이와 같이 반응기체 주입 단계와 퍼지가스 주입 단계로 이루어지는 1주기(cycle)당 증착되는 막의 두께가 제한되면서 표면 반응 제한(surface reaction limiting) 상태로 박막 증착이 이루어진다. 이러한 특성을 갖는 ALD 증착 방법은 단차피복 특성이 우수하며, 주기수를 조절함으로써 박막 두께를 정밀하게 제어할 수 있으며, 막 내에 소량의 불순물을 도핑하고자 할 경우에는 기존 공정 주기에 도핑하고자 하는 반응 기체 주입 단계를 추가하면 되는 장점을 갖기 때문에 화합물 반도체 소자 등에 많이 응용되고 있다.The ALD process is characterized by separating each of the reaction gases and introducing them into the reactor to proceed with deposition. In this respect, the deposition principle differs from that of the CVD method. Some of the reactive gas introduced into the reactor during the thin film deposition process using the ALD process are adsorbed onto the substrate, and the non-adsorbed reactive gas is discharged out of the reactor by a purge gas. Then, after the purge gas is injected into the reactor, the reactant is injected again to react with the previous deposit adsorbed on the substrate to form a thin film. At this time, a surplus of reactant that is not reacted is discharged out of the reactor. As described above, the thin film is deposited in a surface reaction limiting state while the thickness of the film deposited per cycle including the reactor injection step and the purge gas injection step is limited. The ALD deposition method having such characteristics is excellent in the step coating properties, the thickness of the thin film can be precisely controlled by controlling the number of cycles, and when a small amount of impurities are to be doped in the film, the reaction gas to be doped into the existing process cycle Since it has the advantage of adding an injection step, it is applied to many compound semiconductor devices.

선택적으로 금속막을 증착하는 화학기상증착 공정은 기판의 종류에 따른 반응 선택도를 이용하여 일부 표면에만 박막을 성장시키는 방법으로써, 주로 Si과 SiO2 표면에서의 반응 선택도를 이용하여 Si 상에서만 박막을 성장시키는 공정에 대한 연구가 개발 진행되고 있다. 그 중에서도, 상기와 같은 반응 선택성 메커니즘을 이용하여 Al, W, Cu 등의 금속을 화학기상증착 방법으로 증착하는 공정에 대한 연 구가 주로 이루어지고 있다.The chemical vapor deposition process for selectively depositing a metal film is a method of growing a thin film only on a part of the surface by using reaction selectivity according to the type of substrate, and mainly using a reaction selectivity on Si and SiO 2 surfaces. Research on the process of growing the larvae is under development. Among them, studies on the process of depositing metals such as Al, W, Cu, etc. by chemical vapor deposition using the reaction selectivity mechanism as described above are mainly performed.

본 발명은 단차피복성이 양호하고 두께 조절이 용이하며 패터닝을 위한 식각 공정을 생략하는 장점을 모두 얻기 위하여, ALD 공정과 선택적 화학기상증착 방법을 접목한, ALD 증착법을 이용하여 선택적으로 텅스텐막을 형성한다. 즉, WF6 가스, 퍼지가스, H2 또는 SiH4 등의 환원가스, N2, Ar 또는 He 등과 같은 불활성 가스인 퍼지가스를 차례로 주입하는 한 주기의 공정에 의해 콘택홀 또는 비아 저면의 실리콘층에 텅스텐 단원자층을 선택적으로 형성하고, 계속하여 WF6 가스, 퍼지가스, H2 또는 SiH4 등의 환원가스, 퍼지가스를 차례로 주입하는 일련의 증착공정을 다수번 반복하여 콘택홀 또는 비아 내부에 텅스텐막을 형성한다.
The present invention selectively forms a tungsten film using an ALD deposition method, which combines an ALD process and a selective chemical vapor deposition method, in order to obtain all the advantages of good step coverage, easy thickness control, and elimination of an etching process for patterning. do. That is, the silicon layer at the bottom of the contact hole or via by a cycle of injecting a WF 6 gas, a purge gas, a reducing gas such as H 2 or SiH 4, and a purge gas that is an inert gas such as N 2 , Ar or He, etc. A tungsten monoatomic layer is selectively formed on the substrate, and a series of deposition processes in which a purge gas such as a WF 6 gas, a purge gas, a H 2 or SiH 4 , and a purge gas are sequentially injected is repeated several times in the contact hole or the via. A tungsten film is formed.

이하, 첨부된 도면을 도 2a 내지 도 2d 및 도 3을 참조하여 본 발명의 제1 실시 예에 따른 텅스텐막 증착 방법을 설명한다.Hereinafter, a tungsten film deposition method according to a first embodiment of the present invention will be described with reference to FIGS. 2A to 2D and 3.

도 2a는 실리콘 기판(20)을 덮는 층간절연 산화막(21)을 선택적으로 식각하여 실리콘 기판(20)을 노출시키는 콘택홀(C)을 형성한 상태를 보이고 있다.2A shows a state in which a contact hole C exposing the silicon substrate 20 is formed by selectively etching the interlayer insulating oxide film 21 covering the silicon substrate 20.

이어서 반응기 내에 WF6 가스, 퍼지가스, H2 또는 SiH4 등의 환원가스, 퍼지가스를 차례로 주입하는 일련의 증착공정을 반복적으로 진행한다.Subsequently, a series of deposition processes in which a reducing gas such as WF 6 gas, purge gas, H 2 or SiH 4 , and purge gas are sequentially introduced into the reactor are performed.

도 2a의 콘택홀 저면부(100)를 확대한 단면도인 도 2b를 참조하여 상기와 같은 일련의 증착공정에 따라 콘택홀 저면부(100)에 텅스텐막이 증착되는 원리를 보다 상세하게 설명한다. Referring to FIG. 2B, which is an enlarged cross-sectional view of the contact hole bottom part 100 of FIG. 2A, a principle of depositing a tungsten film on the contact hole bottom part 100 according to the series of deposition processes described above will be described in more detail.                     

가장 먼저 반응기 내에 주입된 WF6 가스는 산화막과 접착력이 불량하기 때문에 층간절연 산화막(21)에는 흡착되지 않고 실리콘 기판(20) 표면에만 흡착되어 WF6층(A)이 형성되고, 이어서 반응기 내에 주입되는 퍼지가스에 의해 잉여의 WF6 가스는 반응기 밖으로 배출된다. 그 후 반응기 내에 주입되는 H2 또는 SiH4와 같은 환원가스는 실리콘 기판(20) 표면에 흡착되어 있는 WF6를 환원시켜 Si 기판에 W이 증착되고 반응 부산물은 휘발되어 제거된다. 실리콘 기판(20) 표면에 흡착되어 있는 WF6가 한정되어 있으므로, 상기와 같은 환원반응은 WF6가 모두 소진되면 더 이상 진행이 될 수 없으므로 자기-제한 공정(self-limiting process)이 된다. Since the first WF 6 gas injected into the reactor is poor in adhesion with the oxide film, the WF 6 gas is not adsorbed to the interlayer insulating oxide film 21 but is adsorbed only on the surface of the silicon substrate 20 to form a WF 6 layer (A). Excess WF 6 gas is discharged out of the reactor by the purge gas. Subsequently, a reducing gas such as H 2 or SiH 4 injected into the reactor reduces WF 6 adsorbed on the surface of the silicon substrate 20 to deposit W on the Si substrate and remove reaction by-products. Since the WF 6 adsorbed on the surface of the silicon substrate 20 is limited, the above-described reduction reaction is a self-limiting process because it cannot proceed any more when the WF 6 is exhausted.

이와 같이 WF6 가스, 퍼지가스, H2 또는 SiH4 등의 환원가스, N2, Ar 또는 He 등과 같은 불활성 가스인 퍼지가스를 차례로 주입하는 한 주기의 공정에 의해 도 2c에 보이는 바와 같이 콘택홀 저면의 실리콘 기판(20) 상에 제1 텅스텐 단원자층(22A)이 선택적으로 형성된다.As shown in FIG. 2C, the contact hole is sequentially injected with a WF 6 gas, a purge gas, a reducing gas such as H 2 or SiH 4, and a purge gas that is an inert gas such as N 2 , Ar, or He. The first tungsten monoatomic layer 22A is selectively formed on the bottom silicon substrate 20.

계속하여, WF6 가스, 퍼지가스, H2 또는 SiH4 등의 환원가스, 퍼지가스를 차례로 주입하는 일련의 증착공정을 진행하여 도 2d에 보이는 바와 같이 제1 텅스텐 단원자층(22A) 상에 제2 단원자층(22B)을 형성하고, 상기와 같은 일련의 증착공정을 다수번 반복하여 콘택홀 내부에 텅스텐막(22)을 형성한다.Subsequently, a series of deposition processes for sequentially injecting a WF 6 gas, a purge gas, a reducing gas such as H 2 or SiH 4 , and a purge gas are performed, and as shown in FIG. 2D, the first tungsten monoatomic layer 22A is formed on the first tungsten monoatomic layer 22A. 2 monolayer 22B is formed, and a series of deposition processes as described above are repeated a number of times to form a tungsten film 22 inside the contact hole.

도 3은 WF6 가스(S1), 퍼지가스(S2), 환원가스(S3), 퍼지가스(S4)를 차례로 주입하는 일련의 증착공정을 두번 반복하는 동안의 반응기 압력을 보이는 개략도이다. 반응기 내에 각각의 가스는 0.001 초 내지 60 초 동안 주입한다. 상기 일련의 증착공정은 25 ℃ 내지 800 ℃ 온도 및 0.1 mTorr 내지 50 Torr 압력 조건에서 실시한다.
FIG. 3 is a schematic view showing the reactor pressure during two repeated deposition processes in which WF 6 gas S1, purge gas S2, reducing gas S3, and purge gas S4 are sequentially injected. Each gas in the reactor is injected for 0.001 seconds to 60 seconds. The series of deposition processes are carried out at 25 ℃ to 800 ℃ temperature and 0.1 mTorr to 50 Torr pressure conditions.

전술한 본 발명의 제1 실시예는 그 저면에 실리콘 기판(20)을 노출시키는 콘택홀 내에 텅스텐막을 선택적으로 증착하는 방법을 설명하였지만, 본 발명을 이용하여 그 저면에 하부배선을 노출시키는 비아 내에 텅스텐막을 선택적으로 증착할 수도 있다.The first embodiment of the present invention described above has described a method of selectively depositing a tungsten film in a contact hole exposing a silicon substrate 20 on its bottom, but using a present invention in a via exposing a lower wiring on its bottom. Tungsten films may be selectively deposited.

이하, 첨부된 도면을 도 4a 내지 도 4d를 참조하여 본 발명의 제2 실시 예에 따른 텅스텐막 증착 방법을 설명한다.Hereinafter, a tungsten film deposition method according to a second embodiment of the present invention will be described with reference to FIGS. 4A to 4D.

도 4a는 실리콘 기판(30)을 덮는 층간절연 산화막(31) 내에 형성된 콘택홀을 통하여 실리콘 기판(30)과 연결되는 폴리실리콘막 패턴(32)을 형성하고, 전체 구조 상에 제2 층간절연 산화막(33)을 형성한 다음, 제2 층간절연 산화막(33)을 선택적으로 식각하여 폴리실리콘막 패턴(32)을 노출시키는 비아를 형성한다.FIG. 4A shows a polysilicon film pattern 32 connected to the silicon substrate 30 through a contact hole formed in the interlayer insulating oxide film 31 covering the silicon substrate 30, and a second interlayer insulating oxide film over the entire structure. Next, the second interlayer dielectric oxide layer 33 is selectively etched to form a via exposing the polysilicon layer pattern 32.

이어서 반응기 내에 WF6 가스, 퍼지가스, H2 또는 SiH4 등의 환원가스, 퍼지가스를 차례로 주입하는 일련의 증착공정을 반복적으로 진행한다.Subsequently, a series of deposition processes in which a reducing gas such as WF 6 gas, purge gas, H 2 or SiH 4 , and purge gas are sequentially introduced into the reactor are performed.

도 4a의 비아 저면부(200)를 확대한 단면도인 도 4b를 참조하여 상기와 같은 일련의 증착공정에 따라 비아 저면부(200)에 텅스텐막이 증착되는 원리를 보다 상세하게 설명한다. Referring to FIG. 4B, which is an enlarged cross-sectional view of the via bottom portion 200 of FIG. 4A, the principle of depositing a tungsten film on the via bottom portion 200 according to the deposition process described above will be described in more detail.                     

가장 먼저 반응기 내에 주입된 WF6 가스는 산화막과 접착력이 불량하기 때문에 제2 층간절연 산화막(31)에는 흡착되지 않고 폴리실리콘막 패턴(32) 표면에만 흡착되어 WF6층(D)이 형성되고, 이어서 반응기 내에 주입되는 퍼지가스에 의해 잉여의 WF6 가스는 반응기 밖으로 배출된다. 그 후 반응기 내에 주입되는 H2 또는 SiH4 와 같은 환원가스는 폴리실리콘막 패턴(32) 표면에 흡착되어 있는 WF6를 환원시켜 폴리실리콘막 패턴(32) 표면에 텅스텐이 증착되고 반응 부산물은 휘발되어 제거된다.Since the first WF 6 gas injected into the reactor is poor in adhesion with the oxide film, the WF 6 gas is not adsorbed to the second interlayer insulating oxide film 31 but is adsorbed only on the surface of the polysilicon film pattern 32 to form a WF 6 layer (D). The excess WF 6 gas is then discharged out of the reactor by the purge gas injected into the reactor. Subsequently, a reducing gas such as H 2 or SiH 4 injected into the reactor reduces WF 6 adsorbed on the surface of the polysilicon film pattern 32 so that tungsten is deposited on the surface of the polysilicon film pattern 32 and the reaction by-product is volatilized. And removed.

이와 같이 WF6 가스, 퍼지가스, H2 또는 SiH4 등의 환원가스, N2, Ar 또는 He 등과 같은 불활성 가스인 퍼지가스를 차례로 주입하는 한 주기의 공정에 의해 도 4c에 보이는 바와 같이 비아 저면의 폴리실리콘막 패턴(32) 표면에 제1 텅스텐 단원자층(34A)이 선택적으로 형성된다.As shown in FIG. 4C, the bottom surface of the via is a step of injecting a WF 6 gas, a purge gas, a reducing gas such as H 2 or SiH 4, and a purge gas that is an inert gas such as N 2 , Ar, or He. The first tungsten monoatomic layer 34A is selectively formed on the surface of the polysilicon film pattern 32 of the film.

계속하여, WF6 가스, 퍼지가스, H2 또는 SiH4 등의 환원가스, 퍼지가스를 차례로 주입하는 일련의 증착공정을 진행하여 도 4d에 보이는 바와 같이 제1 텅스텐 단원자층(34A) 상에 제2 단원자층(34B)을 형성하고, 상기와 같은 일련의 증착공정을 다수번 반복하여 콘택홀 내부에 텅스텐막(34)을 형성한다.Subsequently, a series of deposition processes are performed in which WF 6 gas, purge gas, reducing gas such as H 2 or SiH 4 , and purge gas are sequentially injected to form the first tungsten monoatomic layer 34A as shown in FIG. 4D. The two monoatomic layer 34B is formed, and a series of deposition processes as described above are repeated a plurality of times to form a tungsten film 34 in the contact hole.

이상에서 설명한 본 발명은 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.The present invention described above is not limited to the above-described embodiments and the accompanying drawings, and various substitutions, modifications, and changes can be made in the art without departing from the technical spirit of the present invention. It will be clear to those of ordinary knowledge.

상기와 같이 이루어지는 본 발명은 ALD 방법을 이용한 선택적으로 금속 증착방법으로 공공없이 고단차의 콘택홀 및 비아 내부를 매립할 수 있고, 에치백 공정을 생략할 수 있어 소자의 생산성을 향상시킬 수 있다. According to the present invention made as described above, by using the ALD method, a metal deposition method can fill contact holes and vias with high steps without vacancy, and an etch back process can be omitted, thereby improving device productivity.

Claims (6)

텅스텐막 형성 방법에 있어서,In the tungsten film forming method, 실리콘층 상에 오픈부를 갖는 산화막을 형성하는 제1 단계; 및Forming a oxide film having an open portion on the silicon layer; And WF6 가스, 퍼지가스, 환원가스 및 퍼지가스를 차례로 주입하는 한 주기의 공정을 실시하여, 상기 오픈부 내의 상기 실리콘층 상에 선택적으로 텅스텐 원자층을 형성하는 제2 단계A second step of selectively forming a tungsten atomic layer on the silicon layer in the open portion by performing a cycle of sequentially injecting WF 6 gas, purge gas, reducing gas and purge gas 를 포함하는 텅스텐막 형성 방법.Tungsten film forming method comprising a. 제 1 항에 있어서,The method of claim 1, 상기 제2 단계 후,After the second step, 상기 WF6 가스, 퍼지가스, 환원가스 및 퍼지가스를 차례로 주입하는 한 주기의 공정을 적어도 한번 실시하여, 상기 텅스텐 원자층 상에 선택적으로 텅스텐막을 형성하는 제3 단계A third step of selectively forming a tungsten film on the tungsten atomic layer by performing the cycle of injecting the WF 6 gas, the purge gas, the reducing gas, and the purge gas at least once 를 더 포함하는 것을 특징으로 하는 텅스텐막 형성 방법.Tungsten film forming method further comprising. 제 2 항에 있어서,The method of claim 2, 상기 환원가스는 H2 또는 SiH4인 것을 특징으로 하는 텅스텐막 형성 방법.The reducing gas is H 2 or SiH 4 characterized in that the tungsten film forming method. 제 3 항에 있어서,The method of claim 3, wherein 상기 퍼지가스는, The purge gas, N2, Ar 또는 He인 것을 특징으로 하는 텅스텐막 형성 방법.Tungsten film forming method, N 2 , Ar or He. 제 2 항 내지 제 4 항 중 어느 한 항에 있어서,The method according to any one of claims 2 to 4, 상기 제2 단계 또는 상기 제3 단계 각각에서,In each of the second or third steps, WF6 가스, 퍼지가스, 환원가스 및 퍼지가스를 차례로 주입하는 일련의 증착 공정에서 상기 WF6 가스, 퍼지가스, 환원가스 및 퍼지가스 각각을 0.001 초 내지 60 초 동안 주입하는 것을 특징으로 하는 텅스텐막 형성 방법.WF 6 gas, the purge gas, the tungsten to the WF 6 gas, a purge gas, reducing gas and the purge gas respectively at a series of deposition processes for injecting the reducing gas and the purge gas in turn characterized in that the injection for 0.001 seconds to 60 seconds film Forming method. 제 5 항에 있어서,The method of claim 5, 상기 일련의 증착 공정은 25 ℃ 내지 800 ℃ 온도 및 0.1 mTorr 내지 50 Torr 압력 조건에서 실시하는 것을 특징으로 하는 텅스텐막 형성 방법.The series deposition process is a tungsten film forming method, characterized in that carried out at 25 ℃ to 800 ℃ temperature and 0.1 mTorr to 50 Torr pressure conditions.
KR1020000044314A 2000-07-31 2000-07-31 Method for forming tungsten layer by using selective ALD method KR100719177B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000044314A KR100719177B1 (en) 2000-07-31 2000-07-31 Method for forming tungsten layer by using selective ALD method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000044314A KR100719177B1 (en) 2000-07-31 2000-07-31 Method for forming tungsten layer by using selective ALD method

Publications (2)

Publication Number Publication Date
KR20020010821A KR20020010821A (en) 2002-02-06
KR100719177B1 true KR100719177B1 (en) 2007-05-17

Family

ID=19681011

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000044314A KR100719177B1 (en) 2000-07-31 2000-07-31 Method for forming tungsten layer by using selective ALD method

Country Status (1)

Country Link
KR (1) KR100719177B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110075915A (en) * 2009-12-29 2011-07-06 주식회사 아토 Method of depositing thin film

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100680940B1 (en) * 2000-12-28 2007-02-08 주식회사 하이닉스반도체 Method for forming metal line in semiconductor device
KR100648252B1 (en) 2004-11-22 2006-11-24 삼성전자주식회사 Method of forming a tungsten layer and method of forming a semicondcutor device using the same
US9112003B2 (en) 2011-12-09 2015-08-18 Asm International N.V. Selective formation of metallic films on metallic surfaces
TWI686499B (en) 2014-02-04 2020-03-01 荷蘭商Asm Ip控股公司 Selective deposition of metals, metal oxides, and dielectrics
US10047435B2 (en) 2014-04-16 2018-08-14 Asm Ip Holding B.V. Dual selective deposition
US9490145B2 (en) 2015-02-23 2016-11-08 Asm Ip Holding B.V. Removal of surface passivation
US10428421B2 (en) 2015-08-03 2019-10-01 Asm Ip Holding B.V. Selective deposition on metal or metallic surfaces relative to dielectric surfaces
US10695794B2 (en) 2015-10-09 2020-06-30 Asm Ip Holding B.V. Vapor phase deposition of organic films
US11081342B2 (en) 2016-05-05 2021-08-03 Asm Ip Holding B.V. Selective deposition using hydrophobic precursors
US10373820B2 (en) 2016-06-01 2019-08-06 Asm Ip Holding B.V. Deposition of organic films
US10453701B2 (en) 2016-06-01 2019-10-22 Asm Ip Holding B.V. Deposition of organic films
US11430656B2 (en) 2016-11-29 2022-08-30 Asm Ip Holding B.V. Deposition of oxide thin films
JP7169072B2 (en) 2017-02-14 2022-11-10 エーエスエム アイピー ホールディング ビー.ブイ. Selective passivation and selective deposition
US11501965B2 (en) 2017-05-05 2022-11-15 Asm Ip Holding B.V. Plasma enhanced deposition processes for controlled formation of metal oxide thin films
CN115233183A (en) 2017-05-16 2022-10-25 Asm Ip 控股有限公司 Selective PEALD of oxide on dielectric
JP2020056104A (en) 2018-10-02 2020-04-09 エーエスエム アイピー ホールディング ビー.ブイ. Selective passivation and selective deposition
US11965238B2 (en) 2019-04-12 2024-04-23 Asm Ip Holding B.V. Selective deposition of metal oxides on metal surfaces
US11139163B2 (en) 2019-10-31 2021-10-05 Asm Ip Holding B.V. Selective deposition of SiOC thin films
TW202204658A (en) 2020-03-30 2022-02-01 荷蘭商Asm Ip私人控股有限公司 Simultaneous selective deposition of two different materials on two different surfaces
TW202140833A (en) 2020-03-30 2021-11-01 荷蘭商Asm Ip私人控股有限公司 Selective deposition of silicon oxide on dielectric surfaces relative to metal surfaces
TW202140832A (en) 2020-03-30 2021-11-01 荷蘭商Asm Ip私人控股有限公司 Selective deposition of silicon oxide on metal surfaces

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990070631A (en) * 1998-02-23 1999-09-15 황철주 Method of manufacturing semiconductor device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990070631A (en) * 1998-02-23 1999-09-15 황철주 Method of manufacturing semiconductor device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110075915A (en) * 2009-12-29 2011-07-06 주식회사 아토 Method of depositing thin film

Also Published As

Publication number Publication date
KR20020010821A (en) 2002-02-06

Similar Documents

Publication Publication Date Title
KR100719177B1 (en) Method for forming tungsten layer by using selective ALD method
JP7372247B2 (en) Deposition method
US6727169B1 (en) Method of making conformal lining layers for damascene metallization
US20060265868A1 (en) Inter-metal dielectric fill
US20090081863A1 (en) Method of forming metal wiring layer of semiconductor device
EP1221177A1 (en) Conformal lining layers for damascene metallization
KR100602087B1 (en) Semiconductor device and method of manufacturing the same
KR100519376B1 (en) Method for Forming Barrier Layer of Semiconductor Device
KR100528069B1 (en) Semiconductor Device And Method For Manufacturing The Same
KR20040059842A (en) Method for forming a contact hole in a semiconductor device
US7186646B2 (en) Semiconductor devices and methods of forming a barrier metal in semiconductor devices
US6812144B2 (en) Method for forming metal wiring in a semiconductor device
KR100780689B1 (en) Method of manufacturing semiconductor device
KR100680940B1 (en) Method for forming metal line in semiconductor device
KR20060058583A (en) Conductive structure, method of manufacturing the conductive structure, semiconductor device including the conductive structure and method of manufacturing the semiconductor device
KR100499401B1 (en) Method for forming metal interconnection layer of semiconductor device
KR100571387B1 (en) Copper wiring manufacturing method of semiconductor device
KR100639215B1 (en) Method for depositing tungsten thin film
KR100503965B1 (en) Method of forming a diffusion barrier layer in a semiconductor device
JPH1074709A (en) Semiconductor device and its manufacture
KR20060011396A (en) Method for forming multi layer metal line in semiconductor device
KR20010059541A (en) Method for forming metal line of semiconductor device
KR100293816B1 (en) Interlayer insulating film formation method of semiconductor device
KR100687876B1 (en) Forming process for metal contact of semiconductor device
KR100430589B1 (en) Cvd tungsten deposition method for contact plug

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110429

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee