KR100670333B1 - 유기 전계발광 표시장치 - Google Patents

유기 전계발광 표시장치 Download PDF

Info

Publication number
KR100670333B1
KR100670333B1 KR1020050036703A KR20050036703A KR100670333B1 KR 100670333 B1 KR100670333 B1 KR 100670333B1 KR 1020050036703 A KR1020050036703 A KR 1020050036703A KR 20050036703 A KR20050036703 A KR 20050036703A KR 100670333 B1 KR100670333 B1 KR 100670333B1
Authority
KR
South Korea
Prior art keywords
transistor
capacitor
pixel
organic electroluminescent
main electrode
Prior art date
Application number
KR1020050036703A
Other languages
English (en)
Other versions
KR20060114537A (ko
Inventor
양선아
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050036703A priority Critical patent/KR100670333B1/ko
Publication of KR20060114537A publication Critical patent/KR20060114537A/ko
Application granted granted Critical
Publication of KR100670333B1 publication Critical patent/KR100670333B1/ko

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B21MECHANICAL METAL-WORKING WITHOUT ESSENTIALLY REMOVING MATERIAL; PUNCHING METAL
    • B21DWORKING OR PROCESSING OF SHEET METAL OR METAL TUBES, RODS OR PROFILES WITHOUT ESSENTIALLY REMOVING MATERIAL; PUNCHING METAL
    • B21D7/00Bending rods, profiles, or tubes
    • B21D7/08Bending rods, profiles, or tubes by passing between rollers or through a curved die
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B21MECHANICAL METAL-WORKING WITHOUT ESSENTIALLY REMOVING MATERIAL; PUNCHING METAL
    • B21DWORKING OR PROCESSING OF SHEET METAL OR METAL TUBES, RODS OR PROFILES WITHOUT ESSENTIALLY REMOVING MATERIAL; PUNCHING METAL
    • B21D3/00Straightening or restoring form of metal rods, metal tubes, metal profiles, or specific articles made therefrom, whether or not in combination with sheet metal parts
    • B21D3/02Straightening or restoring form of metal rods, metal tubes, metal profiles, or specific articles made therefrom, whether or not in combination with sheet metal parts by rollers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B21MECHANICAL METAL-WORKING WITHOUT ESSENTIALLY REMOVING MATERIAL; PUNCHING METAL
    • B21DWORKING OR PROCESSING OF SHEET METAL OR METAL TUBES, RODS OR PROFILES WITHOUT ESSENTIALLY REMOVING MATERIAL; PUNCHING METAL
    • B21D37/00Tools as parts of machines covered by this subclass
    • B21D37/04Movable or exchangeable mountings for tools
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B21MECHANICAL METAL-WORKING WITHOUT ESSENTIALLY REMOVING MATERIAL; PUNCHING METAL
    • B21DWORKING OR PROCESSING OF SHEET METAL OR METAL TUBES, RODS OR PROFILES WITHOUT ESSENTIALLY REMOVING MATERIAL; PUNCHING METAL
    • B21D7/00Bending rods, profiles, or tubes
    • B21D7/16Auxiliary equipment, e.g. for heating or cooling of bends

Landscapes

  • Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 유기 전계발광 표시장치는, 복수 개의 화소에 각각 형성된 화소회로; 상기 각 화소회로와 데이터 신호선을 통해 전기적으로 연결된 데이터 구동부; 및 상기 각 화소회로에 선택신호 및 제1 제어신호를 출력하는 주사 구동부;를 포함하는 유기 전계발광 표시장치에 있어서, 상기 화소회로는, 인가되는 전류에 대응하여 발광하는 유기 전계발광소자; 상기 유기 전계발광소자로 구동전류를 공급하는 제1 트랜지스터; 상기 구동전류에 대응하는 전압을 저장하는 제1 커패시터; 및 일단으로 인가되는 신호의 전압레벨 변동에 따라 상기 제1 트랜지스터의 주전극의 전위를 변동시키는 제2 커패시터;를 포함하며, 상기 제1, 제2 커패시터 중 적어도 하나 이상의 커패시터는, 화소별로 용량 크기가 상이하게 구성되는 것을 특징으로 한다.
데이터 구동부, 주사 구동부, 화소회로, 휘도, 커패시터, 용량, 유기 전계발광 표시장치

Description

유기 전계발광 표시장치{An organic light emitting display device}
도 1은 종래의 유기 전계발광 표시장치를 나타내는 개략도이다.
도 2는 도 1의 유기 전계발광 표시장치에 채용된 화소의 회로도이다.
도 3은 본 발명에 따른 유기 전계발광 표시장치에 채용된 화소의 회로도이다.
도 4는 도 3의 회로를 구동하기 위한 파형도이다.
도 5는 본 발명에 따른 유기 전계발광 표시장치에 채용된 화소의 다른 실시예에 의한 회로도이다.
도 6은 도 5의 회로를 구동하기 위한 파형도이다.
도 7은 커패시터 용량 변동에 따른 구동 트랜지스터의 주전극의 전압 변동량을 나타내는 그래프이다.
* 도면의 주요부분에 대한 부호의 설명 *
M1-M4: 제1 내지 제4 트랜지스터
C1, C2: 제1 및 제2 커패시터
OLED: 유기 전계발광소자
D[m]: 데이터 신호 S[n]: 선택신호
E[n]: 제1 제어신호 B[n]: 부스트(Boost) 신호
본 발명은 유기 전계발광 표시장치에 관한 것으로서, 더욱 상세히는 각기 다른 색상을 발광하는 화소에서, 각 색상별로 화소의 휘도가 불균일하여 화이트 밸런스(White Balance) 등의 특성이 저하되는 문제를 개선할 수 있는 유기 전계발광 표시장치에 관한 것이다.
도 1은 종래의 유기 전계발광 표시장치를 나타낸다.
도 1에 도시된 바와 같이, 유기 전계발광 표시장치는, 데이터 구동부(11), 주사 구동부(12) 및 표시부(13)를 구비한다. 상기 표시부(13)에는 세로 방향으로 뻗어있는 복수의 데이터 신호선, 가로로 뻗어있는 복수의 선택신호선이 포함된다.
또한, 상기 유기 전계발광 표시장치의 표시부(13)에는, 상기 데이터 신호선 및 선택신호선에 의해 매트릭스 형태로 화소(14)가 정의되며, 상기 화소(14)에는 화소회로가 형성되어 있다.
데이터 구동부(11)는 데이터 신호선들을 통하여 데이터 신호(D[1] 내지 D[m])를 화소회로에 전달한다. 주사 구동부(12)는 선택신호선들을 통하여 선택신호(S[1] 내지 S[n])를 인가하여, 표시부(13)를 구성하는 복수 개의 화소(14)들을 라인 단위로 선택한다. 상기 선택신호(S[1] 내지 S[n])에 의하여 선택된 화소(14)들 에는 데이터 신호(D[1] 내지 D[m])의 정보가 전달된다. 한편, 소정의 전원전압(VDD)이 버스라인을 통해 상기 표시부(13)의 모든 화소(14)들로 공급된다.
한편, 도 2는 도 1의 유기 전계발광 표시장치에 채용된 화소의 회로를 나타낸다.
도 2를 참조하면, 유기 전계발광 표시장치의 화소는, 유기 전계발광소자(OLED) 및 두 개의 트랜지스터(M1, M2)와 하나의 커패시터(Cst)를 구비하며, 일반적으로 상기 트랜지스터(M1, M2)는 박막 트랜지스터(TFT)가 사용된다.
상기 도 2의 화소회로에서는 제1 트랜지스터(M1)의 제1전극이 데이터 신호선에 연결된다. 이때 주전극에 인가되는 선택신호(S[n])에 응답하여 상기 제1 트랜지스터(M1)가 온 되어짐으로써, 데이터 신호(D[m])가 화소회로 내부로 인가된다.
한편, 상기 커패시터(Cst)는 제2 트랜지스터(M2)의 제1전극과 주전극 사이에 연결되어, 데이터 전압을 일정 기간 유지한다. 또한, 상기 제2 트랜지스터(M2)는 커패시터(Cst)의 양 단자 사이에 걸린 전압에 대응하는 전류를 상기 유기 전계발광소자(OLED)로 공급한다.
상기 제1 트랜지스터(M1)가 온 되어지면, 데이터 신호선을 통해 인가된 데이터 전압이 커패시터(Cst)에 저장되며, 이후 제1 트랜지스터(M1)가 오프되어지는 경우에도 상기 커패시터(Cst)에 저장된 데이터 전압에 대응하는 전류가 제2 트랜지스터(M2)를 통해 유기 전계발광소자(OLED)로 인가된다. 이에 따라 제1 트랜지스터(M1)가 오프된 경우에도 상기 유기 전계발광소자(OLED)는 소정의 기간동안 발광을 유지하게 된다.
이때, 유기 전계발광소자(OLED)에 흐르는 전류는 다음의 수학식 1과 같다.
Figure 112005023066972-pat00001
Figure 112005023066972-pat00002
Figure 112005023066972-pat00003
= =
상기 수학식 1에서,
Figure 112005023066972-pat00004
는 유기 전계발광소자(OLED)로 공급되는 전류, Vgs는 제2 트랜지스터(M2)의 주전극과 제1전극 사이의 전압, Vth는 제2 트랜지스터(M2)의 문턱 전압, VDD는 전원전압, Vdata는 데이터 전압, β는 이득 계수(gain factor)를 나타낸다.
그러나, 상기와 같은 전압 기입 방식의 화소회로에서는, 상기 제2 트랜지스터와 같은 구동 트랜지스터가 그 제조 공정상 문턱전압(Vth)의 편차가 발생함으로써, 균일한 밝기의 화면을 얻기 어려운 문제점이 발생한다.
이를 개선하여 문턱전압의 편차에도 불구하고 균일한 휘도의 화면을 얻을 수 있도록, 전류기입 방식의 화소회로가 상기 유기 전계발광 표시장치에 적용되어질 수 있다. 상기 전류기입 방식의 화소회로는 문턱전압이 불균일하더라도, 데이터 신호선들을 통해 인가되는 전류가 균일하다고 하면, 상기 화소가 균일한 휘도특성을 갖게 된다.
그러나, 상기 전류기입 방식의 화소회로의 경우, 데이터 신호선들의 기생 커패시터를 충전하는데 많은 시간이 소요되는 문제점이 있다. 특히, 상기 유기 전계발광소자(OLED)로 인가되는 구동 전류가 미세할수록, 상기 기생 커패시터의 커패시턴스가 클수록 더욱 문제가 된다.
또한, 전술한 바와 같은 방안을 통해 상기 화소의 휘도 균일성을 개선하는 경우에도, 상기 유기 전계발광소자(OLED)를 구성하는 물질은 그 특성에 차이가 있다.
즉, 모든 화소회로로 동일한 데이터 전류를 인가하는 경우에도, 상기 각 색상을 구현하는 발광물질의 특성차이로 인하여 각 색상당 휘도가 불균일해지는 문제가 발생하게 된다.
본 발명이 이루고자 하는 기술적 과제는, 각각 다른 색상을 발광하는 화소에서, 각 색상별로 화소의 휘도가 불균일하여 화이트 밸런스(White Balance) 등의 특성이 저하되는 문제를 개선할 수 있는 유기 전계발광 표시장치를 제공하는 데 있다.
상기 기술적 과제를 달성하기 위한 본 발명에 따른 유기 전계발광 표시장치는, 복수 개의 화소에 각각 형성된 화소회로; 상기 각 화소회로와 데이터 신호선을 통해 전기적으로 연결된 데이터 구동부; 및 상기 각 화소회로에 선택신호 및 제1 제어신호를 출력하는 주사 구동부;를 포함하는 유기 전계발광 표시장치에 있어서, 상기 화소회로는, 인가되는 전류에 대응하여 발광하는 유기 전계발광소자; 상기 유기 전계발광소자로 구동전류를 공급하는 제1 트랜지스터; 상기 구동전류에 대응하 는 전압을 저장하는 제1 커패시터; 및 일단으로 인가되는 신호의 전압레벨 변동에 따라 상기 제1 트랜지스터의 주전극의 전위를 변동시키는 제2 커패시터;를 포함하며, 상기 제1, 제2 커패시터 중 적어도 하나 이상의 커패시터는, 화소별로 용량 크기가 상이하게 구성되는 것을 특징으로 한다.
또한, 상기 각 화소회로는, 선택신호에 응답하여 상기 제1 트랜지스터를 다이오드 연결시키는 제2 트랜지스터;와, 제1 제어신호에 응답하여 상기 유기 전계발광소자로 구동전류의 인가를 제어하는 제3 트랜지스터;를 더 포함할 수 있다.
또한, 상기 제1 커패시터는 제1 트랜지스터의 주전극 및 제1전극 사이에 전기적으로 연결되며, 상기 제2 커패시터는 제1 트랜지스터의 주전극 및 선택신호가 인가되는 신호선 사이에 전기적으로 연결되도록 구성되어질 수 있다.
또한 바람직하게는, 상기 주사 구동부는 제2 제어신호를 더 출력하며, 상기 제1 커패시터는 제1 트랜지스터의 주전극 및 제1전극 사이에 전기적으로 연결되고, 상기 제2 커패시터는 제1 트랜지스터의 주전극 및 제2 제어신호가 인가되는 신호선 사이에 전기적으로 연결되도록 구성되어질 수 있다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 3은 본 발명에 따른 유기 전계발광 표시장치에 채용된 화소의 회로도이며, 특히 n번째 선택신호선 및 m번째 데이터 신호선에 연결된 화소회로를 나타내고 있다.
상기 도 3에 도시된 바와 같이 본 발명에 적용되는 화소회로는, 제1 내지 제4 트랜지스터(M1 내지 M4), 제1, 제2 커패시터(C1, C2) 및 유기 전계발광소자(OLED)를 포함하여 이루어질 수 있다.
제1 트랜지스터(M1)는 유기 전계발광소자(OLED)로 구동전류를 공급하는 구동 트랜지스터로서, 제1전극이 소정의 전원전압(VDD)을 제공하는 전압원에 연결되어 있다.
한편, 제2 트랜지스터(M2)는 제1 트랜지스터(M1)의 주전극과 제2전극 사이에 연결되어, 상기 선택신호(S[n])에 응답하여 제1 트랜지스터(M1)를 다이오드 연결시킨다.
도시되지는 않았으나 상기 제2 트랜지스터(M2)는 제1 트랜지스터(M1)의 제2전극 및 상기 데이터 신호선 사이에 전기적으로 연결되도록 구성할 수 있는데, 이와 같이 구성함으로써, 상기 제2 트랜지스터(M2)가 선택신호에 응답하여 턴 오프될 때, 제1 트랜지스터(M1)의 주전극에 인가되는 전압이 영향을 받아서 상기 제1,제2 커패시터(C1,C2)의 전압이 변하는 문제를 방지할 수 있다.
제3 트랜지스터(M3)는 제1전극 및 제2전극이 각각 상기 제1 트랜지스터(M1)의 제2전극과 유기 전계발광소자(OLED) 사이에 연결되고, 상기 제1 제어신호(E[n]) 에 응답하여 구동전류가 유기 전계발광소자(OLED)로 인가되는 것을 제어한다.
한편, 제4 트랜지스터(M4)는 제1전극 및 제2전극이 각각 데이터 신호선과 제1 트랜지스터(M1)의 주전극에 연결된다. 또한, 제4 트랜지스터(M4)의 주전극은 선택신호(S[n])에 응답하여 데이터 신호(D[m])의 전달을 제어한다.
또한, 제1 커패시터(C1)는 상기 제1 트랜지스터(M1)의 주전극 및 제1전극 사이에 전기적으로 연결되어 있으며, 제2 커패시터(C2)는 상기 제1 트랜지스터(M1)의 주전극 및 선택신호(S[n])가 인가되는 신호선 사이에 전기적으로 연결되어 있다.
상기와 같은 구성을 갖는 화소회로는 본 발명에 적용되어질 수 있는 화소회로의 일 예를 나타낸 것으로서, 본 발명은 이에 국한되지 않으며 다소의 변형이 이루어진 화소회로에도 적용되어질 수 있다.
도 4는 도 3의 회로를 구동하기 위한 파형도이다.
먼저, t1에서 선택신호(S[n])가 로우 레벨로 변경되는 경우 제2 및 제4 트랜지스터(M2,M4)가 턴 온되어지며, 이에 따라 제1 트랜지스터(M1)는 다이오드 연결되어지고, 데이터 전류(Idata)값에 해당하는 전류가 제1 트랜지스터(M1)를 거쳐 데이터 신호선으로 흐르게 된다.
이와 동시에 제1 제어신호(E[n])는 하이 레벨로 변경되므로, 제3 트랜지스터(M3)가 턴 오프되어지며, 이에 따라 상기 제1 트랜지스터(M1)와 유기 전계발광소자(OLED)를 전기적으로 차단시킨다.
이때, 상기 제1 커패시터(C1)에는 데이터 전류(Idata)에 해당하는 전압값이 저장이 되며, 제1 트랜지스터(M1)의 주전극의 전압(Vg)은 아래 수학식 2를 전개하 여 수학식 3에 나타난 바와 같이 구해질 수 있다.
Figure 112005023066972-pat00005
Figure 112005023066972-pat00006
Figure 112005023066972-pat00007
= Idata = =
Figure 112005023066972-pat00008
상기 수학식 2 및 수학식 3에서
Figure 112005023066972-pat00009
는 제1 트랜지스터의 제2전극으로 흐르는 전류, Vgs는 제1 트랜지스터의 주전극과 제1전극간의 전압, VDD는 제1 트랜지스터의 제1전극으로 인가되는 전원전압, Vth는 제1 트랜지스터(M1)의 문턱 전압, β는 이득 계수(gain factor)를 나타낸다.
이후, t2에서 상기 선택신호(S[n])가 하이 레벨로 변경되고, 제1 제어신호(E[n])가 로우 상태로 변경되는 경우, 제2, 제4 트랜지스터(M2,M4)은 턴 오프되어지고, 제3 트랜지스터(M3)가 턴 온되어진다. 이때, 선택신호(S[n])가 하이 레벨로 변경됨으로써, 상기 제2 커패시터(C2)의 일단은 그 전압이 선택신호(S[n])의 레벨 상승폭만큼 상승하게 된다.
이 경우, 상기 제1, 제2 커패시터(C1,C2)의 커플링에 의하여 제1 트랜지스터(M1)의 주전극의 전압은 소정의 값만큼 상승하게 되는데, 선택신호(S[n])의 레벨 상승폭을 ΔVs라고 할때, 상기 제1 트랜지스터(M1)의 주전극의 전압 상승폭은 다음의 수학식 4와 같다.
Figure 112005023066972-pat00010
상기 수학식 4에 나타난 바와 같이, 제1 트랜지스터(M1)의 주전극의 전압이 상승하게 되면, 제1 트랜지스터(M1)의 주전극과 제1전극간의 전압 크기의 절대값은 작아지게 된다. 따라서, 이 경우 유기 전계발광소자(OLED)로 흐르는 전류의 크기를 감소시킬 수 있다.
상기와 같이 구동되어 유기 전계발광소자(OLED)로 흐르는 전류(
Figure 112005023066972-pat00011
)의 크기를 감소시키면, 데이터 전류(Idata)를 발광소자로 흐르는 전류(
Figure 112005023066972-pat00012
)보다 큰 값으로 설정할 수 있다. 따라서 데이터 전류(Idata)를 큰 값으로 인가하여 상기 유기 전계발광소자(OLED)로 흐르는 전류(
Figure 112005023066972-pat00013
)의 값을 미세하게 조정할 수 있을 뿐 아니라, 상기 데이터 신호선에 형성되는 기생 커패시터를 충전하는데 소요되는 시간을 감축시킬 수 있게 된다.
상기 도 3과 같이 화소회로를 구성함으로써 구동 트랜지스터의 문턱전압의 편차 및 기생 커패시터에 의한 문제를 개선하여 복수 개의 화소로 균일한 구동전류를 인가할 수 있게 된다. 그러나 전술한 바와 같이 상기 유기 전계발광 표시장치의 유기 전계발광소자(OLED)를 구성하는 물질의 특성 차이로 인하여, 균일한 구동전류를 인가하는 경우에도 색상간의 휘도 편차가 발생하게 된다.
상기 수학식 4에 나타난 바와 같이 제1 트랜지스터(M1)의 주전극의 전압 변 동량(
Figure 112005023066972-pat00014
)은 제1, 제2 커패시터(C1,C2)의 용량 크기에 따라 가변한다. 즉, 상기 제1, 제2 커패시터(C1,C2) 중 적어도 하나 이상의 커패시터는 화소별로 용량 크기가 상이하게 구성되도록 함으로써, 상기 각 색상에 따른 화소마다 다른 구동전류를 인가하여 휘도 균일도를 향상시킬 수 있다.
한편, 본 발명에 따른 유기 전계발광 표시장치에 적용되는 화소회로의 다른 실시예는 도 5에 도시된 바와 같다. 도 3에 도시된 화소회로의 경우에는 상기 트랜지스터(M1 내지 M4)에 존재하는 기생 커패시터 성분 등의 원인으로 인하여, 수학식 4에 언급된 제1, 제2 커패시터(C1, C2)의 용량 비가 변할 수 있다. 즉, 상기 선택신호(S[n])의 레벨 상승폭은 일정하므로, 상기 용량 비의 변동에 대한 적절한 대응이 어려워질 수 있다.
도 5의 화소회로에 구성되는 소자는, 상술하였던 도 3의 화소회로에서와 대략 동일하게 구성되어 동작하므로, 이에 대한 자세한 설명은 생략한다.
상기 도 5의 화소회로의 특이점은, 주사 구동부가 신호선을 통해 제2 제어신호인 부스트 신호(Boost, B[n])를 더 출력한다. 또한, 상기 제2 커패시터(C2)는 제1 트랜지스터(M1)의 주전극 및 부스트 신호(B[n])가 인가되는 신호선 사이에 전기적으로 연결되는 것을 특징으로 한다.
상기 부스트 신호(B[n])는 제1, 제2 커패시터(C1,C2)의 용량 비의 변동에 따라 낮은 전압레벨 및 높은 전압레벨이 적절한 레벨 상승폭을 갖는 펄스신호인 것으로 한다.
한편, 상기 도 3 및 도 5에 도시된 바와 같은 화소회로는 본 발명의 실시를 위한 한 예를 나타낸 것이며, 상술한 바와 같은 화소회로와 그 구성 및 연결상태를 다소 변형하여 동일한 동작을 수행할 수 있는 모든 화소회로에 본 발명은 적용 가능하다.
도 6은 도 5의 회로를 구동하기 위한 파형도이다. 상기 도 6에 도시된 바와 같이 t1에서 선택신호(S[n])가 로우 레벨로 변경되어 제2, 제4 트랜지스터(M2,M4)를 턴 온 시킨다.
또한, 제1 제어신호(E[n])가 하이 레벨로 변경되어 제3 트랜지스터(M3)를 턴 오프 시키며, 낮은 전압 레벨을 갖는 부스트 신호(B[n])가 상기 제2 커패시터(C2)의 일단에 인가되어진다.
이후 t2에서 선택신호(S[n])가 하이 레벨로 변경되고 제1 제어신호(E[n])가 로우 레벨로 변경됨으로써, 제2, 제4 트랜지스터(M2,M4)은 턴 오프되어지고, 제3 트랜지스터(M3)가 턴 온되어진다.
또한, 부스트 신호(B[n])가 높은 전압레벨로 변경되어짐으로써, 상기 제1 트랜지스터(M1)의 주전극의 전압이 소정의 값만큼 상승하게 된다. 이때 상기 부스트 신호(B[n])의 전압레벨간 크기의 차이를 ΔVb라고 할 때, 제1 트랜지스터(M1)의 주전극의 전압 상승폭은 다음의 수학식 5와 같다.
Figure 112005023066972-pat00015
상술하였던 바와 마찬가지로 제1 트랜지스터(M1)의 주전극의 전압이 상승하게 되므로, 유기 전계발광소자(OLED)로 흐르는 전류(
Figure 112005023066972-pat00016
)의 값을 감소시킬 수 있다. 특히, 상기 트랜지스터(M1 내지 M4)에 존재하는 기생 커패시터 성분 등의 원인으로 인하여, 제1, 제2 커패시터(C1, C2)의 용량 비가 변할 수 있는데, 이에 대응하여 상기 부스트 신호(B[n])의 전압레벨간 크기의 차이(ΔVb)를 적절하게 조절함으로써, 유기 전계발광소자(OLED)로 흐르는 구동전류의 정밀도를 증가시킬 수 있다.
도 5에 도시된 화소회로 또한, 상기 제1, 제2 커패시터(C1,C2) 중 적어도 하나 이상의 커패시터는 화소별로 용량 크기가 상이하게 구성되도록 한다. 이에 따라 유기 전계발광 표시장치의 유기 전계발광소자(OLED)를 구성하는 물질의 특성 차이로 인한 휘도 편차의 발생문제를 개선할 수 있다.
도 7은 커패시터 용량 변동에 따른 제1 트랜지스터의 주전극의 전압 변동량을 나타내는 그래프이다. 상기 그래프는 유기 전계발광 표시장치에 도 3에 도시된 화소회로가 채용된 경우와 관련한 도이며, 선택신호의 레벨 상승폭(ΔVs)을 부스트 신호의 전압레벨차이(ΔVb)로 대체함으로써, 상기 도 5에 도시된 화소회로에 적용되어질 수 있다.
도 7에 도시된 바와 같이 제2 커패시터(C2)의 용량이 커질수록 제1 트랜지스터(M1)의 주전극의 전압 변동량(ΔVg)은 증가하게 된다.
따라서 큰 용량의 제2 커패시터(C2)가 채용된 화소는, 제1 트랜지스터(M1)의 주전극과 제1전극간의 전압의 절대값이 그 크기의 감소량이 커지게 된다. 따라서, 상기 수학식 2에 나타난 바와 같이 유기 전계발광소자(OLED)로 흐르는 전류의 크기가 상대적으로 작다.
이와 반대로 제2 커패시터(C2)의 용량이 작아질수록 제1 트랜지스터(M1)의 주전극의 전압 변동량(ΔVg)은 감소하게 된다.
따라서 작은 용량의 제2 커패시터(C2)가 채용된 화소는, 제1 트랜지스터(M1)의 주전극과 제1전극간의 전압의 절대값이 그 크기의 감소량이 작다. 따라서, 상기 유기 전계발광소자(OLED)로 흐르는 전류의 크기가 상대적으로 크다.
이에 따라, 각기 다른 색상을 발광하는 화소에 구비된 유기 전계발광소자(OLED) 물질의 특성 차이로 인하여 휘도 편차가 발생하는 경우에는, 다음과 같은 구성을 취함으로써 휘도 균일도가 향상되도록 할 수 있다.
먼저, 상대적으로 낮은 휘도특성을 갖는 유기 전계발광소자(OLED)를 구비하는 화소는 그 휘도가 증가하도록, 상기 화소에 포함된 제2 커패시터(C2)는 타 화소에 비해 작은 용량의 커패시터로 이루어지도록 한다.
이와 반대로 각 색상당 휘도 균일도를 상승시키기 위하여, 상대적으로 높은 휘도특성을 갖는 유기 전계발광소자(OLED)를 구비하는 화소는 그 휘도가 감소하도록 할 필요가 있는 경우에, 상기 화소에 포함된 제2 커패시터(C2)는 타 화소에 비해 큰 용량의 커패시터로 이루어지도록 한다.
한편, 상술한 바와 같은 원리로 제1 커패시터(C1)의 용량 크기를 가변함으로써, 상기 제1 커패시터(C1)가 구비된 화소의 휘도를 조절할 수 있다.
즉, 주전극의 전압 변동량(ΔVg)은 제1 커패시터(C1)의 용량 크기에 반비례 하므로, 상대적으로 낮은 휘도특성을 갖는 유기 전계발광소자(OLED)를 구비하는 화소는 그 휘도가 증가하도록, 상기 화소에 포함된 제1 커패시터(C1)는 타 화소에 비해 큰 용량의 커패시터로 이루어지도록 한다.
이와 반대로 상대적으로 높은 휘도특성을 갖는 유기 전계발광소자(OLED)를 구비하는 화소는 그 휘도가 감소하도록 할 필요가 있는 경우에, 상기 화소에 포함된 제1 커패시터(C1)는 타 화소에 비해 작은 용량의 커패시터로 이루어지도록 한다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상술한 바와 같이 본 발명에 따른 유기 전계발광 표시장치는, 각 색상에 따른 화소마다 서로 다른 용량 크기를 갖는 커패시터를 구비함으로써, 각 색상별로 화소의 휘도가 불균일하여 화이트 밸런스(White Balance) 등의 특성이 저하되는 문 제를 개선할 수 있는 효과가 있다.

Claims (9)

  1. 복수 개의 화소에 각각 형성된 화소회로; 상기 각 화소회로와 데이터 신호선을 통해 전기적으로 연결된 데이터 구동부; 및 상기 각 화소회로에 선택신호 및 제1 제어신호를 출력하는 주사 구동부;를 포함하는 유기 전계발광 표시장치에 있어서,
    상기 화소회로는, 인가되는 전류에 대응하여 발광하는 유기 전계발광소자; 상기 유기 전계발광소자로 구동전류를 공급하는 제1 트랜지스터; 상기 구동전류에 대응하는 전압을 저장하는 제1 커패시터; 및 일단으로 인가되는 신호의 전압레벨 변동에 따라 상기 제1 트랜지스터의 주전극의 전위를 변동시키는 제2 커패시터;를 포함하며,
    소정의 색상을 발광하는 화소의 휘도가 증가하도록, 상기 화소에 구비된 제1 커패시터는 타 화소에 구비된 제1 커패시터에 비해 큰 용량을 갖는 것을 특징으로 하는 유기 전계발광 표시장치.
  2. 제 1항에 있어서,
    상기 각 화소회로는, 선택신호에 응답하여 상기 제1 트랜지스터를 다이오드 연결시키는 제2 트랜지스터;와, 제1 제어신호에 응답하여 상기 유기 전계발광소자로 구동전류의 인가를 제어하는 제3 트랜지스터;를 더 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.
  3. 제 2항에 있어서,
    상기 제1 커패시터는 제1 트랜지스터의 주전극 및 제1전극 사이에 전기적으로 연결되며, 상기 제2 커패시터는 제1 트랜지스터의 주전극 및 선택신호가 인가되는 신호선 사이에 전기적으로 연결되는 것을 특징으로 하는 유기 전계발광 표시장치.
  4. 제 2항에 있어서,
    상기 주사 구동부는 제2 제어신호를 더 출력하며,
    상기 제1 커패시터는 제1 트랜지스터의 주전극 및 제1전극 사이에 전기적으로 연결되며, 상기 제2 커패시터는 제1 트랜지스터의 주전극 및 제2 제어신호가 인가되는 신호선 사이에 전기적으로 연결되는 것을 특징으로 하는 유기 전계발광 표시장치.
  5. 삭제
  6. 복수 개의 화소에 각각 형성된 화소회로; 상기 각 화소회로와 데이터 신호선을 통해 전기적으로 연결된 데이터 구동부; 및 상기 각 화소회로에 선택신호 및 제1 제어신호를 출력하는 주사 구동부;를 포함하는 유기 전계발광 표시장치에 있어서,
    상기 화소회로는, 인가되는 전류에 대응하여 발광하는 유기 전계발광소자; 상기 유기 전계발광소자로 구동전류를 공급하는 제1 트랜지스터; 상기 구동전류에 대응하는 전압을 저장하는 제1 커패시터; 및 일단으로 인가되는 신호의 전압레벨 변동에 따라 상기 제1 트랜지스터의 주전극의 전위를 변동시키는 제2 커패시터;를 포함하며,
    소정의 색상을 발광하는 화소의 휘도가 증가하도록, 상기 화소에 구비된 제2 커패시터는 타 화소에 구비된 제2 커패시터에 비해 작은 용량을 갖는 것을 특징으로 하는 유기 전계발광 표시장치.
  7. 제 6항에 있어서,
    상기 각 화소회로는, 선택신호에 응답하여 상기 제1 트랜지스터를 다이오드 연결시키는 제2 트랜지스터;와, 제1 제어신호에 응답하여 상기 유기 전계발광소자로 구동전류의 인가를 제어하는 제3 트랜지스터;를 더 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.
  8. 제 7항에 있어서,
    상기 제1 커패시터는 제1 트랜지스터의 주전극 및 제1전극 사이에 전기적으로 연결되며, 상기 제2 커패시터는 제1 트랜지스터의 주전극 및 선택신호가 인가되는 신호선 사이에 전기적으로 연결되는 것을 특징으로 하는 유기 전계발광 표시장치.
  9. 제 7항에 있어서,
    상기 주사 구동부는 제2 제어신호를 더 출력하며,
    상기 제1 커패시터는 제1 트랜지스터의 주전극 및 제1전극 사이에 전기적으로 연결되며, 상기 제2 커패시터는 제1 트랜지스터의 주전극 및 제2 제어신호가 인가되는 신호선 사이에 전기적으로 연결되는 것을 특징으로 하는 유기 전계발광 표시장치.
KR1020050036703A 2005-05-02 2005-05-02 유기 전계발광 표시장치 KR100670333B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050036703A KR100670333B1 (ko) 2005-05-02 2005-05-02 유기 전계발광 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050036703A KR100670333B1 (ko) 2005-05-02 2005-05-02 유기 전계발광 표시장치

Publications (2)

Publication Number Publication Date
KR20060114537A KR20060114537A (ko) 2006-11-07
KR100670333B1 true KR100670333B1 (ko) 2007-01-16

Family

ID=37652214

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050036703A KR100670333B1 (ko) 2005-05-02 2005-05-02 유기 전계발광 표시장치

Country Status (1)

Country Link
KR (1) KR100670333B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100865396B1 (ko) 2007-03-02 2008-10-24 삼성에스디아이 주식회사 유기 전계 발광 표시 장치
KR100986896B1 (ko) 2008-12-05 2010-10-08 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101064425B1 (ko) * 2009-01-12 2011-09-14 삼성모바일디스플레이주식회사 유기전계발광 표시장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030081919A (ko) * 2002-04-15 2003-10-22 한국과학기술원 화소 회로 및 이를 이용한 유기 발광 다이오드 표시장치
KR20030095215A (ko) * 2002-06-11 2003-12-18 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
KR20040103431A (ko) * 2003-05-29 2004-12-08 산요덴키가부시키가이샤 화소 회로 및 표시 장치
KR20050025510A (ko) * 2003-09-08 2005-03-14 삼성에스디아이 주식회사 유기 전계발광 표시장치의 픽셀구동회로 및 그 구동방법
KR20050109167A (ko) * 2004-05-14 2005-11-17 삼성에스디아이 주식회사 발광 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030081919A (ko) * 2002-04-15 2003-10-22 한국과학기술원 화소 회로 및 이를 이용한 유기 발광 다이오드 표시장치
KR20030095215A (ko) * 2002-06-11 2003-12-18 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
KR20040103431A (ko) * 2003-05-29 2004-12-08 산요덴키가부시키가이샤 화소 회로 및 표시 장치
KR20050025510A (ko) * 2003-09-08 2005-03-14 삼성에스디아이 주식회사 유기 전계발광 표시장치의 픽셀구동회로 및 그 구동방법
KR20050109167A (ko) * 2004-05-14 2005-11-17 삼성에스디아이 주식회사 발광 표시 장치

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
1020030095215
1020040103431

Also Published As

Publication number Publication date
KR20060114537A (ko) 2006-11-07

Similar Documents

Publication Publication Date Title
US9105213B2 (en) Organic light emitting diode display and method of driving the same
US9029849B2 (en) Organic light emitting diode display device and method for driving the same
EP2747064B1 (en) Organic light emitting diode display device and method for driving the same
US9646540B2 (en) Organic light emitting diode display device and method of driving the same
KR100543013B1 (ko) 유기전계발광표시장치의 픽셀구동회로
EP2736036A2 (en) Organic light emitting diode display device and method of driving the same
KR100667664B1 (ko) 화소 회로의 구동 방법, 화소 회로 및 전자 기기
US20170148384A1 (en) Organic light-emitting diode display
US9491829B2 (en) Organic light emitting diode display and method of driving the same
US11114034B2 (en) Display device
KR102032776B1 (ko) 유기발광다이오드 표시장치와 그 구동방법
KR101153349B1 (ko) 전압보상방식 유기전계발광소자 및 그 구동방법
KR20150064545A (ko) 유기 발광 다이오드 표시장치 및 그 구동 방법
KR100670333B1 (ko) 유기 전계발광 표시장치
KR20170046198A (ko) 유기발광다이오드 표시장치와 그 구동방법
KR100670332B1 (ko) 유기 전계발광 표시장치 및 그 구동방법
KR102033734B1 (ko) 디스플레이 장치
KR100685843B1 (ko) 유기전계발광장치
KR102050717B1 (ko) 디스플레이 장치
JP3922246B2 (ja) 電流生成回路、電流生成回路の制御方法、電気光学装置および電子機器
KR100741979B1 (ko) 유기 전계발광 표시장치의 화소회로
WO2020093633A1 (en) Pixel-driving circuit and driving method, a display panel and apparatus
KR100741076B1 (ko) 유기 발광 표시장치
KR20220125871A (ko) 픽셀 및 이를 포함하는 표시 장치
KR20170049477A (ko) 유기발광다이오드 표시장치와 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130102

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140102

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141231

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151230

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170102

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180102

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190102

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20191223

Year of fee payment: 14