KR100604918B1 - 디지털 전하 공유 제어를 위한 평판 표시 장치의 구동방법 및 소스 드라이버 - Google Patents

디지털 전하 공유 제어를 위한 평판 표시 장치의 구동방법 및 소스 드라이버 Download PDF

Info

Publication number
KR100604918B1
KR100604918B1 KR1020040092990A KR20040092990A KR100604918B1 KR 100604918 B1 KR100604918 B1 KR 100604918B1 KR 1020040092990 A KR1020040092990 A KR 1020040092990A KR 20040092990 A KR20040092990 A KR 20040092990A KR 100604918 B1 KR100604918 B1 KR 100604918B1
Authority
KR
South Korea
Prior art keywords
signal
state
active
channel
channel state
Prior art date
Application number
KR1020040092990A
Other languages
English (en)
Other versions
KR20060047139A (ko
Inventor
김경월
전용원
홍종훈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040092990A priority Critical patent/KR100604918B1/ko
Priority to US11/274,605 priority patent/US7928949B2/en
Publication of KR20060047139A publication Critical patent/KR20060047139A/ko
Application granted granted Critical
Publication of KR100604918B1 publication Critical patent/KR100604918B1/ko
Priority to US13/051,238 priority patent/US8542175B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

디지털 전하 공유 제어를 위한 평판 표시 장치의 구동 방법 및 소스 드라이버가 개시된다. 상기 소스 드라이버에서는 스위칭 신호 생성부가 소프트웨어적으로 또는 하드웨어적으로 상태 길이 데이터를 수신하여 레지스터에 세팅하고, 부하 제어 신호의 짧은 펄스로부터 제1 채널 상태 신호 및 제2 채널 상태 신호를 생성한다. 이에 따라, 채널들의 하이-임피던스 상태 또는 전하 공유 상태의 기간이 부하 제어 신호의 액티브 길이에 상관없이 독립적으로 정해질 수 있다.

Description

디지털 전하 공유 제어를 위한 평판 표시 장치의 구동 방법 및 소스 드라이버{Driving method and source driver of the flat panel display for digital charge share control}
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 일반적인 TFT-LCD 패널과 주변 회로를 나타내는 블록도이다.
도 2는 종래의 소스 드라이버를 나타내는 일례이다.
도 3은 도 2의 LOAD 신호와 채널 출력 신호의 관계를 설명하는 타이밍도이다.
도 4는 본 발명의 일실시예에 따른 소스 드라이버를 나타내는 블록도이다.
도 5는 도 4의 부하 제어 신호와 채널 출력 신호의 관계를 나타내는 타이밍도이다.
도 6은 도 5의 스위칭 신호 생성부의 구체적인 블록도이다.
도 7은 도 6의 부하 제어 신호와 제1 채널 상태 신호 및 제2 채널 상태 신호의 관계를 나타내는 타이밍도이다.
본 발명은 평판 표시 장치에 관한 것으로, 특히 평판 표시 장치의 소스 라인(source line)을 구동하는 소스 드라이버(source driver)에 관한 것이다.
평판 표시 장치들(flat panel displays) 중 대표적인 것은 박막 트랜지스터(thin film transistor:TFT)-액정 표시 장치(liquid crystal display)(LCD) 방식으로 디스플레이한다. 이외에도, 평판 표시 장치에는 유기 EL(electro luminance) 방식, STN(Super Twisted Nematic)-LCD 방식, PDP(plasma display panel) 방식 등이 사용되고 있다.
이하, 평판 표시장치들(flat panel displays) 중 현재 가장 널리 사용되고 있는 TFT-LCD를 중심으로 설명한다. 도 1은 일반적인 TFT-LCD 패널과 주변 회로를 나타내는 블록도이다. LCD 패널(110)은 전계를 형성하기 위한 다수의 전극들을 구비하는 상판과 하판으로 구성되고, 상판과 하판 사이에는 액정층으로 이루어져 있으며, 이외에도 빛을 편광(polarizing)시키기 위하여 상판과 하판에 부착되는 편광판을 구비한다. TFT-LCD(100)에서 빛의 밝기는 액정 분자를 재배열시키기 위한 픽셀 전극에 계조(gray level)에 따른 전압을 인가함으로써 조절된다. LCD 패널(110)의 하판에는 계조 전압이 픽셀 전극에 인가되도록 스위칭하기 위하여, 픽셀 전극에 연결된 박막 트랜지스터(TFT)와 같은 다수의 스위칭 소자들이 구비되어 있다. TFT와 같은 스위칭 소자들에 의하여 픽셀 단위로 빛의 밝기가 조절되고, 이에 따라 LCD 패널(110)은 3 색, 즉, R(red), G(green), B(blue)의 컬러 필터 배열을 가지는 픽셀 어레이(array) 구조에 의하여 영상을 디스플레이 한다.
TFT-LCD(100)는 LCD 패널(110)에 가로로 구비된 다수의 게이트 라인을 구동하기 위한 게이트 드라이버들(gate drivers)(120)과 LCD 패널(110)에 세로로 구비된 다수의 소스 라인을 구동하기 위한 소스 드라이버들(source drivers)(130)을 가진다. 상기 구동 회로들(120, 130)은 소정 콘트롤러(미도시)에 의하여 콘트롤 된다. 일반적으로, 상기 콘트롤러(미도시)는 상기 LCD 패널(110) 외부에 배치된다. 상기 구동 회로들(120, 130)은 일반적으로 LCD 패널(110) 외부에 배치되지만, COG(chip on glass) 타입의 경우 LCD 패널(110) 상에 배치될 수 있다.
도 2는 종래의 소스 드라이버(200)를 나타내는 일례이다. 도 2를 참조하면, 종래의 소스 드라이버(200)는 구동 회로부(210) 및 채널 스위칭부(220)를 포함한다. 상기 구동 회로부(210)는 n 비트(6, 8, 10 비트 등) R, G, B 영상 데이터를 수신하고, 상기 영상 데이터를 디코딩하여 각 채널에 출력을 위한 해당 아날로그 계조 전압을 생성한다. 상기 생성된 계조 전압들은 채널 스위칭부(220)를 통하여 소스 라인들로의 출력이 제어된다. 상기 채널 스위칭부(220)의 출력 채널들(S1, S2, S3,...)을 통하여 소스 라인들로 출력되는 신호들은 LCD 패널(110) 상의 픽셀들을 빠르게 충전시킨다. 영상 신호를 전달받은 픽셀은 해당 계조 전압(gray voltage)에 비례하도록 액정 분자를 재배열시킴에 따라 빛의 밝기가 조절된다. 상기 영상 데이터는 그래픽 카드 등 외부로부터 전송된 3색 신호, 즉, R(Red), G(Green), 및 B(Blue) 디지털 데이터가 콘트롤러에서 LCD 패널(110)의 해상도에 맞게 처리된 디지털 데이터이다.
도 3의 타이밍도를 참조하면, 상기 구동 회로부(210)는 데이터 입출력 제어 신호(DIO)의 제어를 받아 상기 영상 데이터를 래치(latch)하고 래치된 데이터를 디코딩한다. 즉, 상기 데이터 입출력 제어신호(DIO)가 1번째 로직 로우 상태에서 로직 하이 상태로 트랜지션(transition) 한 후에, 상기 구동 회로부(210)는 상기 래치 및 디코딩 동작을 수행한다. 이때, 시스템 클럭 신호(CLK)는 전반적인 기준 동기 신호로서 이용된다.
상기 데이터 입출력 제어신호(DIO)가 2번째 로직 로우 상태를 가지는 기간은 블랭킹(blanking) 구간에 포함될 수 있고, 이 기간에 부하 제어 신호(LOAD)가 액티브(active)될 수 있다. 상기 부하 제어 신호(LOAD)가 액티브되면, 상기 채널 스위칭부(220)는 상기 구동 회로부(210)에서 생성된 계조 전압들이 소스 라인들로 전달되지 않도록하고, 출력 채널들(S1, S2, S3,...)을 하이-임피던스(Hi-Z;High Impedance) 상태 또는 채널들간 전하 공유(charge share) 상태로 만든다. 상기 부하 제어 신호(LOAD)가 액티브되지 않은 경우에만, 상기 채널 스위칭부(220)는 상기 구동 회로부(210)에서 생성된 계조 전압들(Y(n-1), Y(n),...)을 상기 출력 채널들(S1, S2, S3,...)을 통하여 소스 라인들에 전달한다. 출력 채널들(S1, S2, S3,...)을 하이-임피던스 상태 또는 전하 공유 상태로 만들어 프리차지(precharge) 역할을 할 수 있도록 하기 위하여, 도 3에 도시된 바와 같이, 상기 부하 제어 신호(LOAD)는 한 수평 주사 기간(horizontal scan period)에 한번씩 액티브된다.
그러나, 종래와 같이 상기 부하 제어 신호(LOAD)가 액티브되는 기간 동안을 모두 하이-임피던스 상태 또는 전하 공유 상태로 이용하는 것은 대면적 및 고해상도 LCD 패널 구현에 적합하지 않다는 문제점이 있다. 예를 들어, 고해상도로 갈수 록 한 수평 주사 기간은 점점 짧아지고, 이로 인해 블랭킹(blanking) 구간 등에 필요한 클럭 수가 제한을 받게 되므로 결과적으로 타이밍 마진(timing margin)이 나빠지게 된다. 이를 해결하기 위하여, 상기 부하 제어 신호(LOAD)의 액티브 기간을 점점 줄일 수 있으나, 이에는 한계가 있다. 즉, 채널들의 하이-임피던스 상태 또는 전하 공유 상태가 짧아지면, 그 짧아진 기간에 의하여는 정상적인 프리차지(precharge) 역할이 수행될 수 없기 때문이다.
따라서, 본 발명이 이루고자 하는 기술적인 과제는, 대면적 고해상도 LCD 패널의 구동에서 타이밍 마진을 확보하기 위하여, 채널들의 하이-임피던스 상태 또는 전하 공유 상태의 기간이 어떤 신호(예를 들어, 부하 제어 신호)에 의하여 한정되지 않고 유동적으로 세팅(setting) 가능한 소스 드라이버를 제공하는 데 있다.
본 발명이 이루고자 하는 다른 기술적인 과제는, 부하 제어 신호와 독립적으로 채널들의 하이-임피던스 상태 또는 전하 공유 상태의 기간을 설정할 수 있는 평판 표시 장치 구동 방법을 제공하는 데 있다.
상기의 기술적 과제를 달성하기 위한 본 발명의 일면에 따른 평판 표시 장치 구동을 위한 소스 드라이버는 다수의 구동 회로들, 채널 상태 신호 생성부, 및 다수의 제1 스위치들을 구비하는 것을 특징으로 한다. 상기 다수의 구동 회로들 각각은 입력 영상 데이터를 디코딩하여 각각의 채널 출력 신호를 생성한다. 상기 채널 상태 신호 생성부는 상태 길이 데이터를 이용하여 부하 제어 신호로부터 제1 채널 상태 신호를 생성한다. 상기 다수의 제1 스위치들은 각각의 스위치가 상기 각각의 구동 회로로부터 해당 채널 출력 신호를 수신하고, 상기 제1 채널 상태 신호에 따라 선택적으로 상기 해당 채널 출력 신호를 출력하거나 출력하지 않는다.
상기 제1 채널 상태 신호의 액티브 길이는, 상기 부하 제어 신호의 액티브 길이에 상관없이 상기 상태 길이 데이터에 따라 독립적으로 정해지는 것을 특징으로 한다. 상기 제1 채널 상태 신호는 상기 부하 제어 신호의 액티브 시에 일정 기간 액티브되고, 상기 제1 채널 상태 신호의 액티브 기간 동안 상기 다수의 제1 스위치들이 상기 해당 채널 출력 신호를 출력하지 않는 출력 채널들의 하이-임피던스 상태인 것을 특징으로 한다.
상기 상태 길이 데이터는, 상기 입력 영상 데이터가 상기 구동 회로들에서 래치되지 않는 기간에 상기 입력 영상 데이터에 포함되는 것을 특징으로 한다. 상기 상태 길이 데이터를 구성하는 다수의 데이터 비트들이, 상기 입력 영상 데이터를 구성하는 다수의 신호 비트들 중 어느 하나를 이용하여 시리얼로 입력되거나, 상기 입력 영상 데이터를 구성하는 다수의 신호 비트들 중 최소한 두 개 이상을 이용하여 병렬로 입력되는 것을 특징으로 한다. 또는, 상기 상태 길이 데이터를 구성하는 다수의 데이터 비트들이, 하드웨어적으로 외부에서 별도로 입력될 수 있다.
상기 채널 상태 신호 생성부는 제2 채널 상태 신호를 더 생성하고, 상기 소스 드라이버는, 상기 제2 채널 상태 신호에 따라 선택적으로 출력 채널들 간을 개방 또는 단락시키는 다수의 제2 스위치들을 더 구비하는 것을 특징으로 한다. 상기 제1 채널 상태 신호 및 제2 채널 상태 신호는, 상기 부하 제어 신호의 액티브 시에 일정 기간 액티브되고, 상기 액티브 기간 동안 상기 다수의 제1 스위치들이 상기 해당 채널 출력 신호를 출력하지 않고 상기 다수의 제2 스위치들이 단락되어 소스 라인들이 전하 공유할 수 있는 상태인 것을 특징으로 한다. 상기 제1 채널 상태 신호는 제1 논리 상태로 액티브되고, 상기 제2 채널 상태 신호는 제2 논리 상태로 액티브되며, 상기 채널 상태 신호들의 액티브 상태는 서로 오버랩되지 않는 것을 특징으로 한다.
상기의 다른 기술적 과제를 달성하기 위한 본 발명의 일면에 따른 평판 표시 장치 구동 방법은, 입력 영상 데이터를 디코딩하여 다수의 채널 출력 신호들을 생성하는 단계; 상태 길이 데이터를 이용하여 부하 제어 신호로부터 제1 채널 상태 신호를 생성하는 단계; 및 상기 제1 채널 상태 신호에 따라 선택적으로 상기 해당 채널 출력 신호들을 LCD 패널의 소스 라인들로 출력하거나 출력하지 않는 단계를 구비하는 것을 특징으로 한다. 상기 평판 표시 장치 구동 방법은, 상기 상태 길이 데이터를 이용하여 상기 부하 제어 신호로부터 제2 채널 상태 신호를 생성하는 단계; 및 상기 소스 라인들을 상기 제2 채널 상태 신호에 따라 선택적으로 개방 또는 단락시키는 단계를 더 포함하는 것을 특징으로 한다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 첨부 도면에 기재된 내용을 참조하여야만 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 4는 본 발명의 일실시예에 따른 소스 드라이버(400)를 나타내는 블록도이다. 도 4를 참조하면, 상기 소스 드라이버(400)는 출력 채널들(S1, S2, S3...)에 하나씩 대응되어 있는 구동 회로(410)를 다수 개 포함한다. 이외에도, 소스 드라이버(400)는 채널 상태 신호 생성부(420), 다수의 제1 스위치들(430), 및 다수의 제2 스위치들(440)을 구비한다. 상기 다수의 제2 스위치들(440)은 있어도 되고 없어도 되는 옵션(optional) 사항이다. 도 4의 설명을 위하여 도 5의 타이밍도가 참조된다.
상기 구동 회로(410)는 입력되는 n 비트(6, 8, 10 비트 등) R, G, B 영상 데이터 중 어느 하나를 수신하고, 수신된 해당 영상 데이터를 디코딩하여 해당 채널에 출력을 위한 아날로그 계조 전압을 생성한다. 이를 위하여 상기 구동 회로(410)는 래치(latch) 회로(411), 레벨 쉬프터(level shifter)(412), 디지털-아날로그 변환기(DAC:Digital-to-Analog Converter)(413) 및 버퍼(buffer)(414)를 포함한다. 상기 래치 회로(411)는 데이터 입출력 제어 신호(DIO)에 응답하여 해당 영상 데이터를 래치한다. 도 5에 도시된 바와 같이, 상기 데이터 입출력 제어신호(DIO)가 1번째 로직 로우(low) 상태에서 로직 하이(high) 상태로 트랜지션(transition) 한 후에, 상기 래치 회로(411)는 해당 영상 데이터를 래치할 수 있다. 상기 레벨 쉬프터(412)는 상기 래치 회로(411) 출력의 크기를 상기 디지털-아날로그 변환기(413)의 입력에 적당한 크기로 만들어 출력한다. 상기 디지털-아날로그 변환기(413)는 상기 레벨 쉬프터(412)의 디지털 출력을 디코딩하여 해당 아날로그 계조 전압을 생 성한다. 상기 디지털-아날로그 변환기(413) 출력은 상기 버퍼(414)에서 버퍼링되어 해당 채널의 출력 신호로서 출력된다.
이와 같이 상기 다수의 구동 회로들에서 생성된 채널 출력 신호들은 상기 다수의 제1 스위치들(430) 각각으로 출력된다. 상기 다수의 제1 스위치들(430) 각각은 상기 각각의 구동 회로로부터 해당 채널 출력 신호를 수신하고, 제1 채널 상태 신호(OUT)에 따라 선택적으로 상기 해당 채널 출력 신호를 출력하거나 출력하지 않는다. 상기 다수의 제1 스위치들(430)에 접속된 출력 채널들(S1, S2, S3,...)을 통하여 LCD 패널의 소스 라인들로 출력되는 신호들은 픽셀들을 빠르게 충전시킨다. 각각의 구동 회로로부터 영상 신호를 전달받은 픽셀은 해당 계조 전압(gray voltage)에 비례하도록 액정 분자를 재배열시킴에 따라 빛의 밝기가 조절된다. 상기 입력 영상 데이터는 그래픽 카드 등 외부로부터 전송된 3색 신호, 즉, R(Red), G(Green), 및 B(Blue) 디지털 데이터가 콘트롤러(미도시)에서 LCD 패널의 해상도에 맞게 처리된 디지털 데이터이다.
한편, 상기 채널 상태 신호 생성부(420)는 상태 길이 데이터(CSP)를 이용하여 부하 제어 신호(LOAD)로부터 상기 제1 채널 상태 신호(OUT)를 생성한다. 도 5에서, 상기 부하 제어 신호(LOAD)는 상기 데이터 입출력 제어신호(DIO)의 2번째 로직 로우(low) 상태 기간 중 일부 또는 전체 기간 동안 액티브 될 수 있다. 시스템 클럭 신호(CLK)는 전반적인 기준 동기 신호로서 이용된다. 종래에는 상기 데이터 입출력 제어신호(DIO)가 2번째 로직 로우 상태를 가지는 전체 기간 동안 소스 라인을 하이-임피던스 상태 또는 전하 공유 상태로 만들었으나, 본 발명에서는 상기 제1 채널 상태 신호(OUT)의 액티브 길이가 상기 부하 제어 신호(LOAD)의 액티브 길이에 상관없이 상기 상태 길이 데이터(CSP)에 따라 독립적으로 정해진다.
상기 제1 채널 상태 신호(OUT)는 상기 부하 제어 신호(LOAD)의 액티브 시에 일정 기간 액티브된다. 상기 제1 채널 상태 신호(OUT)의 액티브 길이는 상기 상태 길이 데이터(CSP)에 따라 결정된다. 상기 제1 채널 상태 신호(OUT)의 액티브 기간 동안에 상기 다수의 제1 스위치들(430)은 개방되어 상기 구동 회로들에서 생성된 상기 해당 채널 출력 신호들을 소스 라인들로 출력하지 않는다. 즉, 이때 상기 소스 드라이버(400)의 출력 채널들(S1, S2, S3...)은 하이-임피던스(Hi-Z:High impedance) 상태에 있다. 상기 제1 채널 상태 신호(OUT)의 비활성화 시에는 상기 다수의 제1 스위치들(430)은 단락되어 상기 구동 회로들에서 생성된 상기 해당 채널 출력 신호들 Y(n)를 소스 라인들로 출력한다. 도 5에서 Y(n-1)는 이전 주사 라인을 위한 채널 출력 신호이다.
출력 채널들(S1, S2, S3...)의 하이-임피던스 상태 시에, 소스 라인들을 단락시켜 소스 라인들 간에 전하 공유(charge share)가 이루어지도록 하기 위하여, 상기 소스 드라이버(400)는 상기 다수의 제2 스위치들(440)을 더 포함할 수 있다. 상기 다수의 제2 스위치들(440)은 상기 채널 상태 신호 생성부(420)에서 생성되는 제2 채널 상태 신호(CS)의 제어를 받는다. 상기 다수의 제2 스위치들(440)은 상기 제2 채널 상태 신호(CS)에 따라 선택적으로 출력 채널들(S1, S2, S3...) 간을 개방 또는 단락시킨다. 상기 제2 채널 상태 신호(CS)도 상기 부하 제어 신호(LOAD)의 액티브 시에 일정 기간 액티브된다. 상기 제2 채널 상태 신호(CS)의 액티브 길이도 상기 상태 길이 데이터(CSP)에 따라 결정된다. 다만, 상기 다수의 제1 스위치들(430)이 개방될 때 상기 다수의 제2 스위치들(440)은 단락되어야 하므로, 상기 제1 채널 상태 신호(OUT)는 로직 하이 에서 로직 로우 상태로 액티브되고, 상기 제2 채널 상태 신호(CS)는 로직 로우에서 로직 하이 상태로 액티브된다. 상기 채널 상태 신호들의 액티브 상태는 서로 오버랩(over-lap)되지 않는 것이 바람직하다.
출력 채널들(S1, S2, S3,...)을 하이-임피던스 상태 또는 전하 공유 상태로 만드는 것은 프리차지(precharge) 역할을 할 수 있도록 하기 위함이며, 도 5에 도시된 바와 같이, 상기 부하 제어 신호(LOAD)와 독립적인 하이-임피던스 상태 또는 전하 공유 상태가 한 수평 주사 기간(horizontal scan period)에 한번씩 존재한다. 상기 부하 제어 신호(LOAD)가 발생하는 동안, 즉 전하 공유 구간 동안에 소스 라인을 프리차지(precharge)시키는 것은 전력 소모를 줄이고, 픽셀을 빠르게 충전시키기 위하여 요구된다는 것은 이 분야에서 통상의 지식을 가진 자에게 잘 알려져 있다.
도 6은 도 5의 스위칭 신호 생성부(420)의 구체적인 블록도이다. 도 6을 참조하면, 상기 스위칭 신호 생성부(420)는 레지스터(register)(421), 제어부(422), 카운터(counter)(423), 비교부(424), 및 출력부(425)를 구비한다. 도 6의 설명을 위하여 도 7의 타이밍도가 참조된다.
상기 레지스터(421)는 상태 길이 데이터(CSP)를 입력받아 저장한다. 상기 부하 제어 신호(LOAD)의 액티브 길이에 상관없이 상기 제1 채널 상태 신호(OUT)의 액티브 길이를 설정하기 위하여 상기 상태 길이 데이터(CSP)가 입력된다. 상기 상태 길이 데이터(CSP)는 다수의 데이터 비트들로 이루질 수 있다. 도 6에서는 상기 상태 길이 데이터(CSP)는 6비트 인 것으로 가정되었다.
상기 상태 길이 데이터(CSP)는 하드웨어(hardware)적으로 입력될 수 있다. 즉, 상기 레지스터(421)는 상기 상태 길이 데이터(CSP)의 입력을 위한 신호선들을 통하여 외부에서 별도로 입력되는 데이터를 받아 저장한다. 이 경우에 상기 상태 길이 데이터(CSP) 값은 유저(user)가 외부 하드웨어를 세팅함으로써 다르게 변경될 수 있다. 이러한 방법이 가장 범용적으로 사용할 수 있는 개념에 해당한다.
상기 상태 길이 데이터(CSP)는 소프트웨어(software)적으로 입력될 수도 있다. 즉, 상기 상태 길이 데이터(CSP)가 상기 입력 영상 데이터에 포함되도록 할 수 있다. 이 경우에 상기 입력 영상 데이터가 상기 구동 회로들에서 래치되는 기간에는 LCD 패널에 계조 전압을 출력하기 위한 데이터가 포함되도록 하고, 상기 입력 영상 데이터가 상기 구동 회로들에서 래치되지 않는 기간에 상기 상태 길이 데이터(CSP)가 실리도록 한다. 상기 입력 영상 데이터가 상기 구동 회로들에서 래치되지 않는 기간은 도 5에서, 상기 데이터 입출력 제어 신호가 1번째 로직 로우 상태를 가지는 기간일 수 있다. 또는, 상기 입력 영상 데이터가 상기 구동 회로들에서 래치되지 않는 기간은 상기 데이터 입출력 제어신호(DIO)가 1번째 로직 로우(low) 상태에서 로직 하이(high) 상태로 트랜지션(transition) 한 후의 기간 중에서 상기 래치 회로(411)가 해당 영상 데이터를 래치하는 기간 뒤에 상기 상태 길이 데이터(CSP)가 실리도록 할 수 있다.
상기 상태 길이 데이터(CSP)가 소프트웨어(software)적으로 입력될 때, 상기 상태 길이 데이터(CSP)를 구성하는 다수의 데이터 비트들은, 상기 입력 영상 데이터를 구성하는 다수의 신호 비트들 중 최소한 두 개 이상을 이용하여 병렬로 입력될 수 있다. 이러한 방법은 소위 캐스케이드(cascade)로 데이터를 전송하는 스킴에서 효과적이라 할 수 있다. 또한, 상기 상태 길이 데이터(CSP)가 소프트웨어(software)적으로 입력될 때, 상기 상태 길이 데이터(CSP)를 구성하는 다수의 데이터 비트들은, 상기 입력 영상 데이터를 구성하는 다수의 신호 비트들 중 어느 하나를 이용하여 시리얼로 입력될 수 있다.
한편, 도 6에서, 상기 제어부(422)는 상기 부하 제어 신호(LOAD)의 액티브 시에 액티브되고, 리셋 신호(RESET)에 응답하여 비활성화는 되는 인에이블 신호(CSEN)를 생성한다. 상기 부하 제어 신호(LOAD)의 액티브 길이는 중요하지 않고, 상기 제어부(422)가 상기 부하 제어 신호(LOAD)의 액티브 상태를 판단할 수 있을 정도로 시스템 클럭의 수 싸이클 정도(예를 들어, 3~4 싸이클)로 충분하다.
상기 카운터(423)는 상기 인에이블 신호(CSEN)의 액티브 시에 리셋되고, 리셋 상태로부터 시스템 클럭 싸이클을 카운트하여 카운트 데이터 CSI[6:1]을 출력한다. 상기 카운트 데이터 CSI[6:1]은 상기 상태 길이 데이터(CSP)의 비트수와 같게 하기 위하여 6비트인 것으로 가정되었다.
상기 비교부(424)는 상기 상태 길이 데이터 CSP[6:1]와 상기 카운트 데이터 CSI[6:1]를 비교하여 서로 같을 때 액티브되는 상기 리셋 신호(RESET)를 생성한다.
상기 출력부(425)는 상기 인에이블 신호(CSEN)의 액티브 상태와 상기 리셋 신호(RESET)의 액티브 상태를 판단하여 상기 제1 채널 상태 신호(OUT)를 생성한다. 상기 제1 채널 상태 신호(OUT)는 상기 인에이블 신호(CSEN)가 액티브될 때 로직 로우 상태로 트랜지션하고, 상기 리셋 신호(RESET)가 로직 하이 상태로 액티브된 기간이 끝난 시점으로부터 일정 간격을 가지는 기간까지 로직 로우 상태를 유지할 수 있다. 이와 같이, 상기 제1 채널 상태 신호(OUT)의 액티브 길이가 상기 부하 제어 신호(LOAD)의 액티브 길이에 상관없이 상기 상태 길이 데이터(CSP)에 따라 독립적으로 정해진다. 상기 제1 채널 상태 신호(OUT)가 로직 로우 상태로 액티브된 기간 동안에 상기 다수의 제1 스위치들(430)이 상기 해당 채널 출력 신호를 소스 라인으로 출력하지 않는 하이-임피던스 상태가 된다.
상기 하이-임피던스 상태 동안에 LCD 패널의 소스 라인들이 전하 공유할 수 있는 상태로 만들기 위하여, 상기 출력부(425)는 상기 카운트 신호의 액티브 상태와 상기 리셋 신호(RESET)의 액티브 상태를 판단하여 제2 채널 상태 신호(CS)를 더 생성할 수 있다. 상기 제2 채널 상태 신호(CS)는 상기 카운터(423) 출력이 액티브될 때 로직 하이 상태로 트랜지션하고, 상기 리셋 신호(RESET)가 로직 하이 상태로 액티브된 기간이 끝나는 시점까지 로직 하이 상태를 유지할 수 있다. 이와 같이, 상기 제2 채널 상태 신호(CS)의 액티브 길이도 상기 부하 제어 신호(LOAD)의 액티브 길이에 상관없이 상기 상태 길이 데이터(CSP)에 따라 독립적으로 정해진다. 상기 출력부(425)가 제2 채널 상태 신호(CS)를 더 생성하는 경우에, 상기 제1 채널 상태 신호(OUT) 및 제2 채널 상태 신호(CS)의 액티브 기간 동안에 상기 다수의 제1 스위치들(430)이 상기 해당 채널 출력 신호를 출력하지 않고 상기 다수의 제2 스위치들(440)이 단락되어 LCD 패널의 소스 라인들이 전하 공유할 수 있는 상태로 된 다. 위에서 기술한 바와 같이, 상기 제1 채널 상태 신호(OUT)는 로직 로우 상태로 액티브되고, 상기 제2 채널 상태 신호(CS)는 로직 하이 상태로 액티브되며, 상기 채널 상태 신호들의 액티브 상태는 서로 오버랩되지 않는 것이 바람직하다.
상기 다수의 제1 스위치들(430)이 N형 MOSFET(Metal-Oxide-Semiconductor)인 것으로 가정되었으나, 상기 다수의 제1 스위치들(430)이 P형 MOSFET인 경우에는 하이-임피던스 상태 동안에 오프(off)되도록 하기 위하여 상기 제1 채널 상태 신호(OUT)도 로직 하이 상태로 액티브 되는 것이 바람직하다.
위에서 기술한 바와 같이 본 발명의 일실예에 따른 평판 표시 장치 구동을 위한 소스 드라이버(400)에서는, 스위칭 신호 생성부(420)가 소프트웨어적으로 또는 하드웨어적으로 상태 길이 데이터(CSP)를 수신하여 레지스터(421)에 세팅하고, 부하 제어 신호(LOAD)의 짧은 펄스로부터 제1 채널 상태 신호(OUT) 및 제2 채널 상태 신호(CS)를 생성한다. 이에 따라, 채널들(S1, S2, S3...)의 하이-임피던스 상태 또는 전하 공유 상태의 기간이 부하 제어 신호(LOAD)의 액티브 길이에 상관없이 독립적으로 정해질 수 있다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정 해져야 할 것이다.
상술한 바와 같이 본 발명에 따른 평판 표시 장치 구동을 위한 소스 드라이버에서는, 채널들의 하이-임피던스 상태 또는 전하 공유 상태의 기간이 부하 제어 신호에 의하여 한정되지 않으므로, 상기 부하 제어 신호의 액티브 기간을 짧게하여 타이밍 마진을 확보할 수 있고, 뿐만아니라 하이-임피던스 상태 또는 전하 공유 상태 기간은 길게하여 충분한 프리차지가 이루어질 수 있기 때문에, 대면적 고해상도 LCD 패널의 구동에 상기 소스 드라이버가 유리하게 적용될 수 있다는 효과가 있다.

Claims (24)

  1. 각각의 구동 회로가 입력 영상 데이터를 디코딩하여 각각의 채널 출력 신호를 생성하는 다수의 구동 회로들;
    상태 길이 데이터를 이용하여 부하 제어 신호로부터 제1 채널 상태 신호를 생성하는 채널 상태 신호 생성부; 및
    각각의 스위치가 상기 각각의 구동 회로로부터 해당 채널 출력 신호를 수신하고, 상기 제1 채널 상태 신호에 따라 선택적으로 상기 해당 채널 출력 신호를 출력하거나 출력하지 않는 다수의 제1 스위치들을 구비하는 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  2. 제 1항에 있어서, 상기 제1 채널 상태 신호의 액티브 길이는,
    상기 부하 제어 신호의 액티브 길이에 상관없이 상기 상태 길이 데이터에 따라 독립적으로 정해지는 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  3. 제 1항에 있어서, 상기 제1 채널 상태 신호는,
    상기 부하 제어 신호의 액티브 시에 일정 기간 액티브되고, 상기 제1 채널 상태 신호의 액티브 기간 동안 상기 다수의 제1 스위치들이 상기 해당 채널 출력 신호를 출력하지 않는 출력 채널들의 하이-임피던스 상태인 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  4. 제 1항에 있어서, 상기 상태 길이 데이터는,
    상기 입력 영상 데이터가 상기 구동 회로들에서 래치되지 않는 기간에 상기 입력 영상 데이터에 포함되는 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  5. 제 4항에 있어서, 상기 상태 길이 데이터를 구성하는 다수의 데이터 비트들이, 상기 입력 영상 데이터를 구성하는 다수의 신호 비트들 중 어느 하나를 이용하여 직렬로 입력되는 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  6. 제 4항에 있어서, 상기 상태 길이 데이터를 구성하는 다수의 데이터 비트들이, 상기 입력 영상 데이터를 구성하는 다수의 신호 비트들 중 최소한 두 개 이상을 이용하여 병렬로 입력되는 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  7. 제 4항에 있어서, 상기 상태 길이 데이터를 구성하는 다수의 데이터 비트들이, 외부에서 별도로 입력되는 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  8. 제 1항에 있어서, 상기 채널 상태 신호 생성부는
    제2 채널 상태 신호를 더 생성하고,
    상기 소스 드라이버는,
    상기 제2 채널 상태 신호에 따라 선택적으로 출력 채널들 간을 개방 또는 단락시키는 다수의 제2 스위치들을 더 구비하는 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  9. 제 8항에 있어서, 상기 제1 채널 상태 신호 및 제2 채널 상태 신호는,
    상기 부하 제어 신호의 액티브 시에 일정 기간 액티브되고, 상기 액티브 기간 동안 상기 다수의 제1 스위치들이 상기 해당 채널 출력 신호를 출력하지 않고 상기 다수의 제2 스위치들이 단락되어 소스 라인들이 전하 공유할 수 있는 상태인 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  10. 제 1항에 있어서, 상기 채널 상태 신호 생성부는,
    상기 상태 길이 데이터를 입력받아 저장하는 레지스터;
    상기 부하 제어 신호의 액티브 시에 액티브되고, 리셋 신호에 응답하여 비활성화는 되는 인에이블 신호를 생성하는 제어부;
    상기 인에이블 신호의 액티브 시에 상기 소스 드라이버의 외부로부터 입력되는 시스템 클럭의 싸이클을 카운트하여 카운트 데이터를 출력하는 카운터;
    상기 상태 길이 데이터와 상기 카운트 데이터를 비교하여 서로 같을 때 상기 리셋 신호를 생성하는 비교부; 및
    상기 인에이블 신호의 액티브 상태와 상기 리셋 신호의 액티브 상태를 판단하여 상기 제1 채널 상태 신호를 생성하는 출력부를 구비하는 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  11. 제 10항에 있어서, 상기 제1 채널 상태 신호의 액티브 기간 동안 상기 다수의 제1 스위치들이 상기 해당 채널 출력 신호를 출력하지 않는 출력 채널들의 하이-임피던스 상태인 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  12. 제 10항에 있어서, 상기 출력부는,
    상기 카운트 신호의 액티브 상태와 상기 리셋 신호의 액티브 상태를 판단하 여 제2 채널 상태 신호를 더 생성하고,
    상기 제1 채널 상태 신호 및 제2 채널 상태 신호의 액티브 기간 동안 상기 다수의 제1 스위치들이 상기 해당 채널 출력 신호를 출력하지 않고 상기 다수의 제2 스위치들이 단락되어 LCD 패널의 소스 라인들이 전하 공유할 수 있는 상태인 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  13. 제 12항에 있어서, 상기 제1 채널 상태 신호는 제1 논리 상태로 액티브되고, 상기 제2 채널 상태 신호는 제2 논리 상태로 액티브되며, 상기 채널 상태 신호들의 액티브 상태는 서로 오버랩되지 않는 것을 특징으로 하는 평판 표시 장치 구동을 위한 소스 드라이버.
  14. 입력 영상 데이터를 디코딩하여 다수의 채널 출력 신호들을 생성하는 단계;
    상태 길이 데이터를 이용하여 부하 제어 신호로부터 제1 채널 상태 신호를 생성하는 단계; 및
    상기 제1 채널 상태 신호에 따라 선택적으로 상기 해당 채널 출력 신호들을 LCD 패널의 소스 라인들로 출력하거나 출력하지 않는 단계를 구비하는 것을 특징으로 하는 평판 표시 장치 구동 방법.
  15. 제 14항에 있어서, 상기 제1 채널 상태 신호의 액티브 길이는,
    상기 부하 제어 신호의 액티브 길이에 상관없이 상기 상태 길이 데이터에 따 라 독립적으로 정해지는 것을 특징으로 하는 평판 표시 장치 구동 방법.
  16. 제 14항에 있어서, 상기 제1 채널 상태 신호는,
    상기 부하 제어 신호의 액티브 시에 일정 기간 액티브되고, 상기 제1 채널 상태 신호의 액티브 기간 동안 상기 LCD 패널의 소스 라인들로 상기 해당 채널 출력 신호가 출력되지 않는 하이-임피던스 상태인 것을 특징으로 하는 평판 표시 장치 구동 방법.
  17. 제 14항에 있어서, 상기 상태 길이 데이터는,
    상기 입력 영상 데이터가 상기 구동 회로들에서 래치되지 않는 기간에 상기 입력 영상 데이터에 포함되는 것을 특징으로 하는 평판 표시 장치 구동 방법.
  18. 제 17항에 있어서, 상기 상태 길이 데이터를 구성하는 다수의 데이터 비트들이, 상기 입력 영상 데이터를 구성하는 다수의 신호 비트들 중 어느 하나를 이용하여 직렬로 입력되는 것을 특징으로 하는 평판 표시 장치 구동 방법.
  19. 제 17항에 있어서, 상기 상태 길이 데이터를 구성하는 다수의 데이터 비트들이, 상기 입력 영상 데이터를 구성하는 다수의 신호 비트들 중 최소한 두 개 이상을 이용하여 병렬로 입력되는 것을 특징으로 하는 평판 표시 장치 구동 방법.
  20. 제 17항에 있어서, 상기 상태 길이 데이터를 구성하는 다수의 데이터 비트들이, 외부에서 별도로 입력되는 것을 특징으로 하는 평판 표시 장치 구동 방법.
  21. 제 14항에 있어서, 상기 평판 표시 장치 구동 방법은,
    상기 상태 길이 데이터를 이용하여 상기 부하 제어 신호로부터 제2 채널 상태 신호를 생성하는 단계; 및
    상기 소스 라인들 간을 상기 제2 채널 상태 신호에 따라 선택적으로 개방 또는 단락시키는 단계를 더 포함하는 것을 특징으로 하는 평판 표시 장치 구동 방법.
  22. 제 21항에 있어서, 상기 제1 채널 상태 신호 및 제2 채널 상태 신호는,
    상기 부하 제어 신호의 액티브 시에 일정 기간 액티브되고, 상기 액티브 기간 동안 상기 소스 라인들로 상기 해당 채널 출력 신호들이 출력되지 않고 상기 소스 라인들이 단락되어 소스 라인들 간에 전하 공유할 수 있는 상태인 것을 특징으로 하는 평판 표시 장치 구동 방법.
  23. 제 21항에 있어서, 상기 제1 채널 상태 신호는 제1 논리 상태로 액티브되고, 상기 제2 채널 상태 신호는 제2 논리 상태로 액티브되며, 상기 채널 상태 신호들의 액티브 상태는 서로 오버랩되지 않는 것을 특징으로 하는 평판 표시 장치 구동 방법.
  24. 제 14항에 있어서, 상기 제1 채널 상태 신호 생성 단계는,
    상기 상태 길이 데이터를 입력받아 저장하는 단계;
    상기 부하 제어 신호의 액티브 시에 액티브되고, 리셋 신호에 응답하여 비활성화는 되는 인에이블 신호를 생성하는 단계;
    상기 인에이블 신호의 액티브 시에 시스템 클럭 싸이클을 카운트하여 카운트 데이터를 출력하는 단계;
    상기 상태 길이 데이터와 상기 카운트 데이터를 비교하여 서로 같을 때 상기 리셋 신호를 생성하는 단계; 및
    상기 인에이블 신호의 액티브 상태와 상기 리셋 신호의 액티브 상태를 판단하여 상기 제1 채널 상태 신호를 생성하는 단계를 포함하는 것을 특징으로 하는 평판 표시 장치 구동 방법.
KR1020040092990A 2004-11-15 2004-11-15 디지털 전하 공유 제어를 위한 평판 표시 장치의 구동방법 및 소스 드라이버 KR100604918B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020040092990A KR100604918B1 (ko) 2004-11-15 2004-11-15 디지털 전하 공유 제어를 위한 평판 표시 장치의 구동방법 및 소스 드라이버
US11/274,605 US7928949B2 (en) 2004-11-15 2005-11-15 Flexible control of charge share in display panel
US13/051,238 US8542175B2 (en) 2004-11-15 2011-03-18 Flexible control of charge share in display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040092990A KR100604918B1 (ko) 2004-11-15 2004-11-15 디지털 전하 공유 제어를 위한 평판 표시 장치의 구동방법 및 소스 드라이버

Publications (2)

Publication Number Publication Date
KR20060047139A KR20060047139A (ko) 2006-05-18
KR100604918B1 true KR100604918B1 (ko) 2006-07-28

Family

ID=36696262

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040092990A KR100604918B1 (ko) 2004-11-15 2004-11-15 디지털 전하 공유 제어를 위한 평판 표시 장치의 구동방법 및 소스 드라이버

Country Status (2)

Country Link
US (2) US7928949B2 (ko)
KR (1) KR100604918B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170111788A (ko) * 2016-03-29 2017-10-12 삼성전자주식회사 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치
US10403196B2 (en) 2015-06-29 2019-09-03 Silicon Works Co., Ltd. Source driver including sensing circuit and display device using the same

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100604918B1 (ko) * 2004-11-15 2006-07-28 삼성전자주식회사 디지털 전하 공유 제어를 위한 평판 표시 장치의 구동방법 및 소스 드라이버
TW200643880A (en) * 2005-06-07 2006-12-16 Sunplus Technology Co Ltd LCD panel driving method and device thereof
KR101363669B1 (ko) * 2006-12-26 2014-02-14 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법
CN101339338B (zh) * 2007-07-02 2011-05-18 比亚迪股份有限公司 电荷共享模式的液晶显示器、源驱动装置及电荷共享方法
KR101405341B1 (ko) * 2007-10-30 2014-06-12 삼성디스플레이 주식회사 시인성이 개선된 액정 표시 장치
TWI395191B (zh) * 2008-12-24 2013-05-01 Au Optronics Corp 液晶顯示裝置及其驅動方法
TWI423228B (zh) * 2009-01-23 2014-01-11 Novatek Microelectronics Corp 用於一液晶顯示裝置之驅動方法及其相關裝置
TWI419106B (zh) * 2009-05-20 2013-12-11 Au Optronics Corp 電位移轉器、液晶顯示裝置及電荷分享方法
KR101111529B1 (ko) 2010-01-29 2012-02-15 주식회사 실리콘웍스 액정표시장치의 소스 드라이버 회로
CN101908327A (zh) * 2010-07-13 2010-12-08 深圳市力伟数码技术有限公司 一种LCoS显示器的电荷共享***及其共享方法
KR101929314B1 (ko) 2012-03-30 2018-12-17 삼성디스플레이 주식회사 표시 장치
KR102049228B1 (ko) 2013-04-29 2019-11-28 삼성전자 주식회사 전력 소모를 줄일 수 있는 전하 공유 방법과 상기 방법을 수행할 수 있는 장치들
US9530373B2 (en) 2013-06-25 2016-12-27 Samsung Display Co., Ltd. Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus
KR102131874B1 (ko) 2013-11-04 2020-07-09 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR101598077B1 (ko) * 2014-10-10 2016-03-07 주식회사 동부하이텍 소스 드라이버 및 이를 포함하는 표시 장치
KR102322005B1 (ko) * 2015-04-20 2021-11-05 삼성디스플레이 주식회사 데이터 구동 장치 및 이를 포함하는 표시 장치
KR102286726B1 (ko) * 2015-05-14 2021-08-05 주식회사 실리콘웍스 디스플레이 장치 및 그 구동 회로
WO2017035374A1 (en) * 2015-08-26 2017-03-02 Parade Technologies, Ltd. Data independent charge sharing for display panel systems
WO2017035383A1 (en) * 2015-08-26 2017-03-02 Parade Technologies, Ltd. Data pattern-based charge sharing for display panel systems
KR102451951B1 (ko) * 2017-11-23 2022-10-06 주식회사 엘엑스세미콘 디스플레이 구동 장치
CN114023255A (zh) * 2021-11-22 2022-02-08 惠州视维新技术有限公司 驱动电路、驱动装置和显示装置
CN115457915B (zh) * 2022-10-18 2024-06-04 硅谷数模(苏州)半导体股份有限公司 源级驱动器的控制方法、控制装置以及显示***

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09212137A (ja) * 1996-02-02 1997-08-15 Matsushita Electric Ind Co Ltd 液晶駆動装置
JPH1195729A (ja) 1997-09-24 1999-04-09 Texas Instr Japan Ltd 液晶ディスプレイ用信号線駆動回路

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0161918B1 (ko) 1995-07-04 1999-03-20 구자홍 액정표시장치의 데이타 드라이버
JPH10153986A (ja) * 1996-09-25 1998-06-09 Toshiba Corp 表示装置
KR100296961B1 (ko) * 1998-04-22 2001-10-25 박종섭 액정표시소자의 색상조정회로
KR100965571B1 (ko) * 2003-06-30 2010-06-23 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR100549983B1 (ko) * 2003-07-30 2006-02-07 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
KR100604918B1 (ko) * 2004-11-15 2006-07-28 삼성전자주식회사 디지털 전하 공유 제어를 위한 평판 표시 장치의 구동방법 및 소스 드라이버

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09212137A (ja) * 1996-02-02 1997-08-15 Matsushita Electric Ind Co Ltd 液晶駆動装置
JPH1195729A (ja) 1997-09-24 1999-04-09 Texas Instr Japan Ltd 液晶ディスプレイ用信号線駆動回路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10403196B2 (en) 2015-06-29 2019-09-03 Silicon Works Co., Ltd. Source driver including sensing circuit and display device using the same
KR20170111788A (ko) * 2016-03-29 2017-10-12 삼성전자주식회사 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치
KR102512990B1 (ko) 2016-03-29 2023-03-22 삼성전자주식회사 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치

Also Published As

Publication number Publication date
KR20060047139A (ko) 2006-05-18
US20110164004A1 (en) 2011-07-07
US7928949B2 (en) 2011-04-19
US8542175B2 (en) 2013-09-24
US20060164375A1 (en) 2006-07-27

Similar Documents

Publication Publication Date Title
KR100604918B1 (ko) 디지털 전하 공유 제어를 위한 평판 표시 장치의 구동방법 및 소스 드라이버
US10242634B2 (en) Display device
US6040815A (en) LCD drive IC with pixel inversion operation
US7683876B2 (en) Time division driving method and source driver for flat panel display
US8269706B2 (en) Operating unit of liquid crystal display panel and method for operating the same
US7907108B2 (en) Source driver circuits and methods providing reduced power consumption for driving flat panel displays
US20080218500A1 (en) Display driver
JPH04346390A (ja) 液晶表示装置並びにその駆動方法及び駆動装置
US7196308B2 (en) Data line driver capable of generating fixed gradation voltage without switches
US20050270263A1 (en) Source driver and a source line driving method using a gamma driving scheme for a liquid crystal display (LCD)
US20050156851A1 (en) Liquid crystal display device and driving method thereof
US20070013638A1 (en) Source driver and data switching circuit thereof
KR20050071957A (ko) 액정 표시 장치 및 이의 구동 방법
US9087493B2 (en) Liquid crystal display device and driving method thereof
US20110181570A1 (en) Display apparatus, display panel driver and display panel driving method
KR100652382B1 (ko) 플랫 패널 디스플레이를 구동하는 데 있어 감소된전력소모를 제공하는 드라이버 회로 및 방법
KR100611509B1 (ko) 액정표시장치의 소스 구동회로 및 소스구동 방법
KR20080050313A (ko) 액정표시장치 및 그 구동방법
JP2854620B2 (ja) 表示装置の駆動方法
JP2002108287A (ja) 液晶駆動用半導体集積回路装置
KR100880934B1 (ko) 액정표시장치 및 구동방법
KR100594242B1 (ko) 평판 표시 장치 구동을 위한 소스 드라이버 및 소스 라인구동 방법
KR100864975B1 (ko) 액정표시장치의 구동장치 및 구동방법
KR20090071083A (ko) 액정표시장치의 데이터 구동회로
JP2006018087A (ja) 画像表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130701

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150630

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160630

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20170630

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20180629

Year of fee payment: 13