KR100603453B1 - 전압보상장치 및 그 구동방법 - Google Patents

전압보상장치 및 그 구동방법 Download PDF

Info

Publication number
KR100603453B1
KR100603453B1 KR1019990018568A KR19990018568A KR100603453B1 KR 100603453 B1 KR100603453 B1 KR 100603453B1 KR 1019990018568 A KR1019990018568 A KR 1019990018568A KR 19990018568 A KR19990018568 A KR 19990018568A KR 100603453 B1 KR100603453 B1 KR 100603453B1
Authority
KR
South Korea
Prior art keywords
data
liquid crystal
crystal panel
voltage
control signal
Prior art date
Application number
KR1019990018568A
Other languages
English (en)
Other versions
KR20000074549A (ko
Inventor
백종상
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1019990018568A priority Critical patent/KR100603453B1/ko
Publication of KR20000074549A publication Critical patent/KR20000074549A/ko
Application granted granted Critical
Publication of KR100603453B1 publication Critical patent/KR100603453B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 액정표시장치의 화질을 향상시키도록 구성된 전압보상장치에 관한 것이다.
본 발명의 전압보상장치는 상부데이터를 각 영역에 대응하도록 변형하는 상부데이터 변형수단과, 하부데이터를 각 영역에 대응하도록 변형하는 하부데이터 변형수단과, 각 영역에 대응하는 제어신호를 생성하는 영역제어신호 발생수단을 구비한다.
이러한 구성에 의해, 본 발명의 전압보상장치는 액정표시장치의 화질을 향상시키게 된다.

Description

전압보상장치 및 그 구동방법{Voltage Compensation Apparatus and Method of Driving The Same}
도 1은 액정표시장치의 구조를 도시한 도면.
도 2는 도 1의 A영역을 확대하여 도시한 도면.
도 3은 도 1의 B영역을 확대하여 도시한 도면.
도 4는 도 1의 C영역을 확대하여 도시한 도면.
도 5는 본 발명의 전압보상장치를 도시한 도면.
도 6은 도 5에 인가되는 신호의 파형을 도시한 파형도.
도 7은 도 6의 신호파형을 형성하는 신호발생부의 구성을 도시한 도면.
도 8은 전압보상장치가 내장된 구동IC를 도시한 도면.
도 9는 전압보상장치가 내장된 타이밍컨트롤러를 도시한 도면
< 도면의 주요 부분에 대한 부호의 설명 >
2 : 액정패널 10 : 상부 데이터구동부
12 : 상부 데이터 집적회로 20 : 하부 데이터구동부
22 : 하부 데이터 집적회로 42,44 : 제1 및 제2 카운터
52,54 : 제1 및 제2 감산기 56,58 : 제1 및 제2 가산기
60,62,64,66 : 제1 내지 제4 멀티플렉서
70 : 데이터 구동IC 72 : 래치
74 : 전압보상부 76 : 라인래치
82 : 타이밍 컨트롤러 86 : 데이터 제어부
88 : 선택부 100 : 상부데이터 변형부
200 : 하부데이터 변형부 300 : 영역제어신호 발생부
본 발명은 액정표시장치 및 그 구동방법에 관한 것으로, 특히 화질을 향상시키도록 구성된 전압보상장치 및 그 구동방법에 관한 것이다.
통상적으로, 화상 표시부는 영상신호에 대응하도록 광빔의 투과량을 조절하여 화상을 표시하게 된다. 이에따라, 액정표시장치(Liquid Crystal Display; 이하 "LCD"라 한다)의 액정패널은 매트릭스 형태로 배열되어진 다수의 액정셀들과 이들 액정셀들 각각에 공급될 영상신호를 절환하는 다수의 제어용 스위치, 즉 박막트랜지스터(Thin Film Transistor ; 이하 "TFT"라 한다)들로 구성된다. 또한, 하나의 화소(Pixel)는 적색(Red ; 이하 "R"이라 한다), 녹색(Green ; 이하 "G"라 한다), 청색(Blue ; 이하 "B"라 한다) 3개의 액정셀들과 3개의 TFT로 구성되어 진다.
한편, LCD는 영상신호를 액정패널에 인가하는 구조에 따라 싱글뱅크(Single Bank)와 더블뱅크(Double Bank)로 대별된다. 싱글뱅크는 데이터 구동부가 액정패널의 상부(또는 하부)에만 형성되어 있으며, 데이터 구동부에서 출력된 데이터신호는 하나의 포트를 경유하여 액정패널에 인가되어진다. 또한, 더블뱅크는 데이터 구동부가 화상표시부의 상·하부에 각각 형성되어 데이터 신호를 2개의 포트를 경유하여 액정패널에 인가하게 된다.
도 1 내지 도 4를 참조하여 종래 기술의 LCD에 대해서 살펴보기로 한다.
도 1을 참조하면, 종래의 LCD는 영상신호에 대응하여 화상을 표시하는 액정패널(2)과, 액정패널(2)의 상부에 형성된 상부 데이터구동부(10)와, 액정패널(2)의 하부에 형성된 하부 데이터구동부(20)를 구비한다. 영상신호 중 기수번째 영상신호(이하, "상부 데이터"라 한다)는 상부 데이터구동부(10)에 인가되고 우수번째 영상신호(이하, "하부 데이터"라 한다)는 하부 데이터구동부(20)에 인가된다. 이와같이 영상신호가 액정패널(2)의 상·하부로 인가되는 방식을 "더블뱅크(Double Bank) 구동방식" 또는 "양방향 구동방식"이라고 한다. 이때, 상부 데이터구동부(10)에는 제1 내지 제n 상부 데이터 구동IC(121 내지 12n)가 배치되어 있다. 또한, 하부 데이터구동부(20)에는 제1 내지 제n 하부 데이터 구동IC(221 내지 22n)가 배치되어 있다. 또한, 액정패널(2)의 일측에는 게이트 구동부(도시되지 않음)가 형성되어 있으며, 게이트 구동부에는 다수개의 게이트 구동IC들이 배치되어 있다.
이하, 데이터 구동부(10,20)에서 전송되는 데이터의 상태를 설명하기 위해 제1 상부 데이터 구동IC(121) 및 제1 하부 데이터 구동IC(221)에서의 데이터 전송상태를 설명하기로 한다. 양방향 구동구조에서 동일한 데이터를 제1 상부 데이터 구동IC(121)와, 제1 하부 데이터 구동IC(221)로 나누어 구동할 경우, 제1 상부 데이터 구동IC(12a)에 접속된 데이터 라인(dl1)은 제1 상부 데이터 구동IC(12a)에서 가까운 부분과 먼 부분간 라인저항(Line Resistor)에 의한 감소분 만큼에 해당하는 전압차가 발생하게 된다. 이와 동일한 원리에 의해 제1 하부 데이터 구동IC(221)에 접속된 데이터 라인(dl2)은 제1 하부 데이터 구동IC(221)에서 가까운 부분과 먼 부분간 라인저항에 의한 감소분 만큼에 해당하는 전압차가 발생하게 된다.
이하, 도 2 내지 도 4를 결부하여 이에 대하여 상세하게 살펴보기로 한다. 이때, 액정패널을 3부분으로 나눌 경우 동일한 데이터를 인가하더라도 각 영역에서 서로 다른 전압분포를 가지게 된다. 도 2에 도시된 바와 같이 액정패널의 A영역에서 제1 데이터라인(dl1)은 제1 상부 데이터 구동IC(121)에서 가까운 부분이므로 V1이 인가된다. 반면에, 제2 데이터라인(dl2)은 제1 하부 데이터 구동IC(221)에서 먼 부분이므로 V2가 인가된다. 이때, A영역에서의 전압분포가 수학식 1에 나타나 있다.
Figure 111999005082511-pat00001
여기에서, V'은 라인저항에 의한 전압 감소분을 의미한다.
또한, 도 3에 도시된 바와같이 액정패널의 B영역에서 제1 및 제2 데이터라인(dl1,dl2)은 제1 상부 및 제1 하부 데이터 구동IC(121,221)의 중간 부분이므로 V3가 동일하게 인가된다. 이때, B영역에서의 전압분포가 수학식 2에 나타나 있다.
Figure 111999005082511-pat00002
이때, 수학식 1을 수학식 2에 대입해서 계산하면 B영역의 전압(V3)은 가까운 부분의 전압(V1)과 먼 부분의 전압(V2)을 합하여 2로 나눈값(즉, 평균값)이 된다.
또한, 도 4에 도시된 바와 같이 액정패널의 C영역에서 제1 데이터라인(dl1)은 제1 상부 데이터 구동IC(121)에서 먼 부분이므로 V2가 인가된다. 반면에, 제2 데이터 라인(dl2)은 제1 하부 데이터 구동IC(221)에서 가까운 부분이므로 V1이 인가된다. 도 2 내지 도 4를 정리하면 표 1과 같이 나타나게 된다.
각 영역에서의 구동IC의 구동전압 분포
A영역 B영역 C영역
상부 제1 데이터 구동IC V1 V3 V2
하부 제1 데이터 구동IC V2 V3 V1
이하, 각영역별 구동상태에 대하여 살펴보기로 한다. A,C영역은 액정패널의 구조에 따라 1 라인씩 구동할 경우 "V1,V2,V1,V2,V1,V2…"의 전압분포를 가지게 되는데 이는 노말리 화이트(Normally White) 구조의 LCD 화면에서 "암,명,암,명,암,명…"으로 표현되어진다. 또한, 2라인씩 구동할 경우 "V1,V1,V2,V2,V1,V1…"의 전압분포를 가지게 되는데 이는 LCD화면에서 "암,암,명,명,암,암…"으로 표현된다. 이 경우, 액정패널의 A,C영역에서는 인접한 데이터 라인간의 휘도차에의해 시각적으로 수직방향의 줄무늬가 보이는 딤(Dim) 현상이 발생하게 된다. 한편, B영역은 액정패널의 구조에 무관하게 "V3,V3,V3,V3,V3,V3…"의 전압분포를 가지게 된다. 이 경우, B영역에는 동일한 전압을 가지므로 줄이 나타나지 않는다. 즉, 액정패널의 B영역을 제외한 액정패널의 A,C영역에서는 라인저항에 의한 전압감쇄가 발생하여 수직방향으로 줄무늬가 나타나 화질을 저하시키는 문제점이 도출되고 있다.
따라서, 본 발명의 목적은 화질을 향상시키도록 구성된 전압보상장치 및 그 구동방법을 제공 하는데 있다.
상기 목적을 달성하기 위하여 본 발명의 전압보상장치는 상부데이터를 각 영역에 대응하도록 변형하는 상부데이터 변형수단과, 하부데이터를 각영역에 대응하도록 변형하는 하부데이터 변형수단과, 각 영역에 대응하는 제어신호를 생성하는 영역제어신호 발생수단을 구비한다.
또한, 본 발명의 전압보상방법은 데이터라인의 각 영역에 따른 라인저항에의한 전압 감쇄에 대응하도록 전압을 보상하여 인가한다.
상기 목적외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
도 5 내지 도 7을 참조하여 본 발명의 바람직한 실시예에 대하여 설명 하기로 한다.
도 5를 참조하면, 본 발명의 전압보상장치는 상부데이터를 각 영역에 대응하도록 변형하는 상부데이터 변형부(100)와, 하부데이터를 각 영역에 대응하도록 변형하는 하부데이터 변형부(200)와, 각 영역에 대응하는 제어신호를 생성하는 영역제어신호 발생부(300)를 구비한다. 본 발명의 전압보상장치의 동작을 설명하기 위해 도 6 및 도 7을 결부하여 액정패널의 영역 제어신호 발생부(300)의 구성 및 그 동작에 대하여 살펴보기로 한다. 도 7을 참조하면, 영역제어신호(CNT1 내지 CNT3)를 생성하는 영역제어신호 발생부(300)는 한 수직동기(1V) 이내의 실데이터구간을 제1 구간(예를들면, 1/3V)으로 카운트하여 제1 제어신호(CNT1)를 생성하는 제1 카운터(42)와, 실데이터영역을 제2 구간(예를들면, 2/3V)으로 카운트하여 제2 제어신호(CNT2)를 생성하는 제2 카운터(44)와, 제1 및 제2 카운터(42,44)에 접속되어 배타적논리합 연산을 수행하여 제3 제어신호(CNT3)를 생성하는 배타적 논리합 게이트(X-OR Gate)를 구비한다. 제1 카운터(42)는 실데이터구간을 소정의 구간(1/3V)으로 카운트하여 설정된 구간부터 하이레벨을 갖는 제1 제어신호(CNT1)를 생성한다. 이때, 제1 제어신호(CNT1)는 도 6에 도시된 바와 같이 화면상의 A영역에서는 로우레벨을 갖고 B,C영역에서 하이레벨을 갖는 파형을 나타내게 된다. 제2 카운터(44)는 실데이터구간을 소정의 구간(2/3V)으로 카운트하여 설정된 구간부터 하이레벨을 갖는 제2 제어신호(CNT2)를 생성한다. 이때, 제2 제어신호(CNT2)는 도 6에 도시된 바와 같이 A,B 영역에서 로우레벨을 갖고 C영역에서 하이레벨을 갖는 파형을 나타내게 된다. 배타적 논리합 게이트(X-OR Gate)는 제1 및 제2 제어신호(CNT1,CNT2)를 배타적 논리합 연산을 수행하여 제3 제어신호(CNT3)를 생성한다. 이때, 제3 제어신호(CNT3)는 도 6에 도시된 바와 같이 B영역에서만 하이레벨을 갖는 파형을 나타내게 된다.
한편, 상부데이터 변형부(100)는 상부 데이터를 감산하는 제1 감산기(Subtracter;52)와, 상부 데이터를 가산하는 제1 가산기(Adder;56)와, 제1 감산기(52) 및 제1 가산기(56)의 출력신호를 멀티플렉싱하는 제1 멀티플렉서(Multiplexor;60)와, 제1 멀티플렉서(60)의 출력신호와 상부 데이터를 멀티플렉싱하는 제2 멀티플렉서(62)를 구비한다. 본 발명의 전압보상장치의 동작을 설명하기위해 제1 내지 제4 멀티플레서에 동작에 대하여 살펴보면, 제1 내지 제4 멀티플렉서의 진리표가 표 2에 나타나 있다.
멀티플렉서 진리표
S A B O
L L X L
L H X H
H X L L
H X H H
여기에서, H는 "1", L은 "0", X는 리던던시 조건을 의미한다.
이에따라, 멀티플렉서는 S단자에 로우논리(L)를 갖는 전압레벨이 인가되면 A단자의 데이터가 출력되고 하이논리(H)를 갖는 전압레벨이 인가되면 B단자의 데이 터가 출력되어 진다.
한편, 멀티플렉서의 진리표를 참조하여 상부데이터 구동부의 동작에 대하여 살펴보기로 한다. 먼저, 상부 데이터 구동부의 동작을 각 영역에 따라 살펴보기로 한다. A영역일 경우, 제1 내지 제3 제어신호(CNT1 내지 CNT3)는 로우레벨을 가지게 된다. 이에따라, 제1 및 제2 멀티플렉서(60,62)에 의해 소정의 기준전압레벨을 갖는 상부데이터에 α를 감한 신호가 출력된다. B영역일 경우, 제1 및 제3 제어신호(CNT1,CNT3)는 하이레벨을 갖고 제2 제어신호(CNT2)는 로우레벨을 갖게된다. 이에따라, 제1 멀티플렉서(60)는 소정의 기준전압 레벨을 갖는 상부 데이터 +α를 출력하고, 제2 멀티플렉서(62)는 소정의 기준전압 레벨을 갖는 상부데이터를 출력한다. C영역일 경우, 제1 및 제2 제어신호(CNT1,CNT2)는 하이레벨을 갖고 제3 제어신호(CNT3)는 로우레벨을 갖게된다. 이에따라, 제1 및 제2 멀티플렉서(60,62)에 의해 소정의 기준전압 레벨을 갖는 상부 데이터에 α를 더한 신호가 출력된다. 즉, 상부 데이터 구동IC의 A영역에서는 소정의 기준전압 레벨을 갖는 상부 데이터에서 α를 감한 신호가 출력되고, B영역에서는 소정의 기준전압 레벨을 갖는 상부 데이터가 출력되고, C영역에서는 소정의 기준전압 레벨을 갖는 상부 데이터에서 α를 더한 신호가 출력된다.
한편, 하부데이터 변형부(200)는 소정의 기준전압 레벨을 갖는 하부 데이터를 감산하는 제2 감산기(Subtracter;54)와, 소정의 기준전압 레벨을 갖는 하부 데이터를 가산하는 제2 가산기(Adder;58)와, 제2 감산기(54) 및 제2 가산기(58)의 출력신호를 멀티플렉싱하는 제3 멀티플렉서(Multiplexor;64)와, 제3 멀티플렉서(64)의 출력신호와 소정의 기준전압 레벨을 갖는 하부 데이터를 멀티플렉싱하는 제4 멀티플렉서(66)를 구비한다. 상기 가산기, 감산기 및 멀티플렉서의 동작은 상부데이터 변형부(100)에서 충분히 설명하였으므로 상세한 설명은 생략하기로 한다. 하부 데이터 구동부의 동작을 각 영역에 따라 살펴보기로 한다. A영역일 경우, 제1 내지 제3 제어신호(CNT1 내지 CNT3)는 로우레벨을 가지게 된다. 이에따라, 제3 및 제4 멀티플렉서(64,66)에의해 소정의 기준전압 레벨을 갖는 하부데이터에 α를 더한 신호가 출력된다. B영역일 경우, 제1 및 제3 제어신호(CNT1,CNT3)는 하이레벨을 갖고 제2 제어신호(CNT2)는 로우레벨을 갖게된다. 이에따라, 제3 멀티플렉서(64)는 소정의 기준전압 레벨을 갖는 하부 데이터에 α를 감한 신호를 출력하고, 제4 멀티플렉서(66)는 소정의 기준전압 레벨을 갖는 하부데이터를 출력한다. C영역일 경우, 제1 및 제2 제어신호(CNT1,CNT2)는 하이레벨을 갖고 제3 제어신호(CNT3)는 로우레벨을 갖게된다. 이에따라, 제3 및 제4 멀티플렉서(64,66)에 의해 소정의 기준전압 레벨을 갖는 하부 데이터에 α를 감한 신호가 출력된다. 즉, 하부 데이터 구동IC의 A영역에서는 소정의 기준전압 레벨을 갖는 하부 데이터에서 α를 더한 신호가 출력되고, B영역에서는 소정의 기준전압 레벨을 갖는 하부 데이터가 출력되고, C영역에서는 소정의 기준전압 레벨을 갖는 하부데이터에서 α를 감한 신호가 출력된다. 이때, 화면을 A,B,C 3개의 영역으로 분할하였으나 설계자의 의도에 따라 n개의 영역으로 분할할수 있을 것이다. 또한, 라인저항에 의한 구동전압의 감쇄분(V')의 1/2만큼을 원래 데이터±α로 하여 구동IC에서 가까운 부분은 -α, 중간은 0, 먼곳은 +α로 설정하였으나 설계자의 의도에 따라 다르게 설정할수도 있다. 예를들면, 구동IC에서 가까운 부분은 -0.5α, 중간은 0, 먼곳은 +0.5α로 나타날수도 있으며, 구동IC에서 가까운 부분은 0, 중간은 -0.5α, 먼곳은 -α로 설정할수도 있다.
이 경우, 상부 및 하부 데이터가 100 011 이고, α의 값이 2라고 설정할 경우, 상부 및 하부의 각영역에서의 보정된 데이터가 표 3에 나타나 있다.
A 영역 B 영역 C 영역
상부 구동부 100 001 100 011 100 101
하부 구동부 100 101 100 011 100 001
이 경우, 패널이 로말리 화이트(Normally White)라 할 때 상부 데이터 구동IC의 A영역에서는 소정의 기준전압 레벨을 갖는 상부 데이터에서 α를 감한 신호가 출력되므로 조금 밝아지게 되고, B영역에서는 소정의 기준전압 레벨을 갖는 상부 데이터가 출력되므로 원래의 밝기로 출력된다. 또한, 상부 데이터 구동IC의 C영역에서는 소정의 기준전압 레벨을 갖는 상부 데이터에서 α를 더한 신호가 출력되므로 조금 어두워지게 된다. 반면에, 하부 데이터 구동IC의 A영역에서는 소정의 기준전압 레벨을 갖는 하부 데이터에서 α를 더한 신호가 출력되므로 조금 어두워지게 되고, B영역에서는 소정의 기준전압 레벨을 갖는 하부 데이터가 출력되므로 원래의 밝기로 출력된다. 또한, 소정의 기준전압 레벨을 갖는 하부 데이터 구동IC의 C영역에서는 소정의 기준전압 레벨을 갖는 하부데이터에서 α를 감한 신호가 출력되므로 조금 밝아지게 된다. 또한, 패널이 로말리 블랙(Normally Black)일 때, 제1 및 제3 멀티플렉서의 A,B 단자에 접속되는 가산기 및 감산기의 위치를 바꾸면 동일하게 적용될수 있다. 또한, 패널의 구조는 상부/하부에 접속된 데이터라인의 교차수에 무관하게 적용될수 있을 것이다.
한편, 도 8에 도시된 바와 같이 본 발명의 전압보상장치를 데이터 구동IC에 내장할 수도 있을 것이다. 이때, 전압보상부(74)는 데이터 구동IC(70)의 래치(Latch;72)와 라인래치(76) 사이에 배치되어 1비트 단위로 입력되는 데이터신호를 각 영역에 대응하도록 전압을 보상함에 의해 변형된 데이터를 라인래치(76)로 전송한다. 라인래치(76)의 변형된 데이터신호는 디지털아날로그변환기(78)에 의해 아날로그 신호로 변환되어 출력회로(80)를 경유하여 데이터라인으로 전송되게 된다. 상기 전압보상부(74)의 기능 및 동작에 대해서는 충분히 기술되었으므로 상세한 설명은 생략하기로 한다. 한편, 도 9에 도시된 바와 같이 본 발명의 전압보상장치를 타이밍 컨트롤러(82)에 내장할수도 있을 것이다. 이때, 전압보상부(74)는 데이터 제어부(86)와 선택부(88) 사이에 배치되어 있다. 이 경우, 전압보상부(74) 및 데이터제어부(86)는 타이밍컨트롤러부(84)에 의해 제어되어진다. 또한, 선택부(88)는 액정패널이 양방향 구동될 경우 전압보상부(74)의 출력을 액정패널에 인가하고 반대의 경우에는 데이터 제어부(86)에서 출력되는 신호를 액정패널에 인가하게 된다. 즉, 선택부(88)는 싱글뱅크일 경우 데이터 제어부(86)의 신호를 액정패널로 인가하고 더블뱅크일 경우 전압보상부(74)에서 변형된 데이터신호를 액정패널로 인가하게 된다. 상기 전압보상부(74)의 기능 및 동작은 충분히 기술되었으므로 상세한 설명은 생략하기로 한다.
즉, 본 발명에 따른 전압보상장치는 운용 형태에 따라, 데이타 구동IC(70)에 내장하여 운용하는 전압보상장치 내장형 데이타 구동IC와, 타이밍 컨트롤러(82)에 내장하여 운용하는 전압보상장치 내장형 타이밍 컨트롤러 등으로 활용될 수 있다.
상술한 바와 같이, 본 발명의 전압보상장치 및 그 구동방법은 데이터 라인의 길이에 따른 라인저항으로 인하여 감쇄되는 각각의 전압의 량을 각 영역별로 보상함으로써 액정패널상에 발생할 수 있는 줄무늬 현상을 제거하여 화질을 향상하게 된다.
이상 설명한 내용을 통해 당업자 라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (10)

  1. 일정한 길이를 갖는 다수의 데이터라인들이 형성된 액정패널의 상부 구동집적회로들에 인가되는 상부데이터와, 상기 액정패널의 하부 구동집적회로들에 인가되는 하부데이터의 전압을 보상하는 전압보상장치에 있어서,
    상기 상부데이터를 각 영역에 대응하도록 변형하는 상부데이터 변형수단과,
    상기 하부데이터를 각영역에 대응하도록 변형하는 하부데이터 변형수단과,
    상기 액정패널의 각 영역에 대응하는 제어신호를 생성하는 영역제어신호 발생수단을 구비하되,
    상기 상부데이터 변형수단은 상기 제어신호에 따라 상기 액정패널의 각 영역 별로 데이터라인의 길이에 따른 라인저항에 의한 전압감쇄량에 대응하도록 상기 상부 데이터의 전압레벨을 보상하고,
    상기 하부데이터 변형수단은 상기 제어신호에 따라 상기 액정패널의 각 영역 별로 데이터라인의 길이에 따른 라인저항에 의한 전압감쇄량에 대응하도록 상기 하부 데이터의 전압레벨을 보상하는 것을 특징으로 하는 전압보상장치.
  2. 제 1 항에 있어서,
    상기 상부데이터 변형수단이,
    상기 상부 데이터를 소정의 레벨로 감산하는 제1 감산기와,
    상기 상부 데이터를 소정의 레벨로 가산하는 제1 가산기와,
    상기 제1 감산기 및 제1 가산기의 출력신호를 멀티플렉싱하는 제1 멀티플렉서와,
    상기 제1 멀티플렉서의 출력신호와 상부 데이터를 멀티플렉싱하는 제2 멀티플렉서를 구비하는 것을 특징으로 전압보상장치.
  3. 제 1 항에 있어서,
    상기 하부데이터 변형수단이,
    상기 하부 데이터를 소정의 레벨로 감산하는 제2 감산기와,
    상기 하부 데이터를 소정의 레벨로 가산하는 제2 가산기와,
    상기 제2 감산기 및 제2 가산기의 출력신호를 멀티플렉싱하는 제3 멀티플렉서와,
    상기 제3 멀티플렉서의 출력신호와 하부 데이터를 멀티플렉싱하는 제4 멀티플렉서를 구비하는 것을 특징으로 하는 전압보상장치.
  4. 제 1 항에 있어서,
    상기 영역제어신호 발생수단은,
    하나의 수직동기 이내의 실데이터구간을 소정의 구간씩 카운트하여 제어신호를 생성하는 카운터부와,
    인접한 제어신호를 배타적 논리합 연산하여 제어신호를 생성하는 배타적 논리합 게이트를 구비하는 것을 특징으로 하는 전압보상장치.
  5. 제 1 항에 있어서,
    상기 상부 및 하부데이터 변형수단 및 영역제어신호 발생수단을 갖는 전압보상블록이 데이터 구동집적회로에 내장된 것을 특징으로 하는 전압보상장치.
  6. 제 1 항에 있어서,
    상기 상부 및 하부데이터 변형수단 및 영역제어신호 발생수단을 갖는 전압보상블록이 타이밍 컨트롤러에 내장된 것을 특징으로 하는 전압보상장치.
  7. 일정한 길이를 갖는 다수의 데이터라인들이 형성된 액정패널의 상부 구동집적회로들에 인가되는 상부데이터와, 상기 액정패널의 하부 구동집적회로들에 인가되는 하부데이터의 전압을 보상하는 전압보상장치 구동방법에 있어서,
    상기 액정패널의 각 영역에 대응하는 제어신호를 발생하는 단계;
    상기 제어신호에 따라 상기 액정패널의 각 영역 별로 데이터라인의 길이에 따른 라인저항에 의한 전압감쇄량에 대응하도록 상기 상부 데이터의 전압레벨을 보상하는 단계; 및
    상기 제어신호에 따라 상기 액정패널의 각 영역 별로 데이터라인의 길이에 따른 라인저항에 의한 전압감쇄량에 대응하도록 상기 하부 데이터의 전압레벨을 보상하는 단계를 포함하는 전압보상장치의 구동방법.
  8. 제 7 항에 있어서,
    상기 상부 데이터의 전압레벨 보상 단계에서, 상기 액정패널의 영역이 상기 액정패널에서 가운데 영역에 해당될 경우, 소정의 기준전압 레벨을 갖는 상부 데이터를 상기 액정패널에 인가하고,
    상기 하부 데이터의 전압레벨 보상 단계에서, 상기 액정패널의 영역이 상기 액정패널에서 가운데 영역에 해당될 경우, 소정의 기준전압 레벨을 갖는 하부 데이터를 상기 액정패널에 인가하는 것을 특징으로 하는 전압보상장치의 구동방법.
  9. 제 7 항에 있어서,
    상기 상부 데이터의 전압레벨 보상 단계에서, 상기 액정패널의 영역이 상기 상부 구동집적회로에서 가까운 영역에 해당될 경우, 소정의 기준전압 레벨에서 일정 레벨이 감소된 레벨을 갖는 상부 데이터를 상기 액정패널에 인가하고,
    상기 하부 데이터의 전압레벨 보상 단계에서, 상기 액정패널의 영역이 상기 하부 구동집적회로에서 가까운 영역에 해당될 경우, 소정의 기준전압 레벨에서 일정 레벨이 감소된 레벨을 갖는 하부 데이터를 상기 액정패널에 인가하는 것을 특징으로 하는 전압보상장치의 구동방법.
  10. 제 7 항에 있어서,
    상기 상부 데이터의 전압레벨 보상 단계에서, 상기 액정패널의 영역이 상기 상부 구동집적회로에서 먼 영역에 해당될 경우, 소정의 기준전압 레벨에서 일정 레벨이 증가된 레벨을 갖는 상부 데이터를 상기 액정패널에 인가하고,
    상기 하부 데이터의 전압레벨 보상 단계에서, 상기 액정패널의 영역이 상기 하부 구동집적회로에서 먼 영역에 해당될 경우, 소정의 기준전압 레벨에서 일정 레벨이 증가된 레벨을 갖는 하부 데이터를 상기 액정패널에 인가하는 것을 특징으로 하는 전압보상장치의 구동방법.
KR1019990018568A 1999-05-21 1999-05-21 전압보상장치 및 그 구동방법 KR100603453B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990018568A KR100603453B1 (ko) 1999-05-21 1999-05-21 전압보상장치 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990018568A KR100603453B1 (ko) 1999-05-21 1999-05-21 전압보상장치 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20000074549A KR20000074549A (ko) 2000-12-15
KR100603453B1 true KR100603453B1 (ko) 2006-07-20

Family

ID=19587216

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990018568A KR100603453B1 (ko) 1999-05-21 1999-05-21 전압보상장치 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR100603453B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020053577A (ko) * 2000-12-27 2002-07-05 주식회사 현대 디스플레이 테크놀로지 패널내 배선 및 보정회로를 포함한 액정표시장치
JP3686869B2 (ja) 2002-02-06 2005-08-24 Nec液晶テクノロジー株式会社 液晶表示装置及びその信号補正回路
KR100825103B1 (ko) 2002-05-16 2008-04-25 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR102255575B1 (ko) * 2014-07-21 2021-05-26 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1994023415A1 (en) * 1993-04-05 1994-10-13 Cirrus Logic, Inc. System for compensating crosstalk in lcds
KR980004294A (ko) * 1996-06-12 1998-03-30 쯔지 하루오 액정 표시 장치의 구동 장치 및 구동 방법
KR100264772B1 (ko) * 1996-04-05 2000-09-01 모리시타 요이찌 액정표시장치의 구동방법, 구동ic 및 구동회로

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1994023415A1 (en) * 1993-04-05 1994-10-13 Cirrus Logic, Inc. System for compensating crosstalk in lcds
KR100264772B1 (ko) * 1996-04-05 2000-09-01 모리시타 요이찌 액정표시장치의 구동방법, 구동ic 및 구동회로
KR980004294A (ko) * 1996-06-12 1998-03-30 쯔지 하루오 액정 표시 장치의 구동 장치 및 구동 방법
KR100251669B1 (ko) * 1996-06-12 2000-04-15 마찌다 가쯔히꼬 액정 표시 장치의 구동 장치 및 구동 방법

Also Published As

Publication number Publication date
KR20000074549A (ko) 2000-12-15

Similar Documents

Publication Publication Date Title
KR100510936B1 (ko) 액정 디스플레이 장치와 액정 디스플레이 장치 구동 방법
KR100485557B1 (ko) 표시 장치
US7095394B2 (en) Driving device of liquid crystal device and driving method thereof
US7233304B1 (en) Liquid crystal display apparatus
EP1052615B1 (en) Method of driving a flat panel display device
US20110096058A1 (en) Liquid crystal display device
US5877737A (en) Wide viewing angle driving circuit and method for liquid crystal display
US20100164856A1 (en) Field sequential display with overlapped multi-scan driving and method thereof
KR19990037545A (ko) 액정표시장치
CN109188749A (zh) 显示装置
US8373809B2 (en) Display apparatus having an input gradation set to have a relationship along a gamma curve
KR100910560B1 (ko) 계조 분포에 따라 디지털 계조 데이터를 생성하는 액정표시 장치의 구동 장치 및 그 방법
JP2008185993A (ja) 電気光学装置、処理回路、処理方法およびプロジェクタ
KR100603453B1 (ko) 전압보상장치 및 그 구동방법
KR100920341B1 (ko) 액정 표시 장치
US9728146B2 (en) Liquid-crystal display device and electronic apparatus
JPH06222741A (ja) 液晶表示装置の駆動方法および駆動回路
JP4525152B2 (ja) 電気光学装置用駆動回路及び電気光学装置用駆動方法、並びにこれを備えた電気光学装置及び電子機器
KR100623791B1 (ko) 액정표시장치 및 그 구동 방법
KR100878235B1 (ko) 액정 표시 장치 및 그 구동 방법
KR100695305B1 (ko) 액정 표시 장치 및 그 구동 장치
KR100983712B1 (ko) 액정표시장치의 구동부
KR100759980B1 (ko) 액정 표시 장치
CN116403542A (zh) 影像数据识别电路以及面板***控制器
KR100680908B1 (ko) 소오스 드라이버 집적회로.

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130619

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150629

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160630

Year of fee payment: 11

EXPY Expiration of term