KR100522855B1 - Driving method and its circuit for large area and high resolution TFT-LCDs - Google Patents

Driving method and its circuit for large area and high resolution TFT-LCDs Download PDF

Info

Publication number
KR100522855B1
KR100522855B1 KR10-2002-0076164A KR20020076164A KR100522855B1 KR 100522855 B1 KR100522855 B1 KR 100522855B1 KR 20020076164 A KR20020076164 A KR 20020076164A KR 100522855 B1 KR100522855 B1 KR 100522855B1
Authority
KR
South Korea
Prior art keywords
switch
signal voltage
output
voltage
video signal
Prior art date
Application number
KR10-2002-0076164A
Other languages
Korean (ko)
Other versions
KR20040048446A (en
Inventor
이인환
권오경
김성중
Original Assignee
학교법인 한양학원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 학교법인 한양학원 filed Critical 학교법인 한양학원
Priority to KR10-2002-0076164A priority Critical patent/KR100522855B1/en
Publication of KR20040048446A publication Critical patent/KR20040048446A/en
Application granted granted Critical
Publication of KR100522855B1 publication Critical patent/KR100522855B1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 출력버퍼에서 출력하는 출력 영상 신호 전압을 데이터 라인을 통하여 화소에 인가하는 데이터 드라이버를 구비한 대면적 고해상도의 액정표시장치 구동방법에 있어서, 상기 출력버퍼가 상기 출력버퍼로 입력되는 입력 영상 신호 전압을 증폭시켜 상기 출력 영상 신호 전압을 출력하는 과정에서, 선-강조 전압을 가하여 출력 영상 신호 전압을 출력시키는 것을 특징으로 하는 액정표시장치 구동방법 및 구동회로에 관한 것이다.The present invention provides a method of driving a large-area high-resolution liquid crystal display device having a data driver for applying an output image signal voltage output from an output buffer to a pixel through a data line, wherein the output image is input to the output buffer. A method and a driving circuit of a liquid crystal display device, characterized in that for outputting the output video signal voltage by amplifying a signal voltage, and outputting the output video signal voltage.

본 발명의 구동방법 및 구동회로에 따라 대면적 고해상도의 액정표시장치를 구동하는 경우, 선-강조 전압으로 인하여 액정표시장치 패널의 데이터 라인이 빠르게 충전 및 방전되므로, 대면적 고해상도의 액정표시장치 구동시 가장 큰 문제인 RC 지연에 의한 충전 및 방전 에러와 액정표시장치 표시의 불균일성 문제를 해소할 수 있다.When driving a large-area high-resolution liquid crystal display device according to the driving method and driving circuit of the present invention, since the data line of the liquid crystal display panel is rapidly charged and discharged due to the line-high voltage, the large-area high-resolution liquid crystal display device is driven. In this case, the problem of charging and discharging due to the RC delay and the nonuniformity of the LCD display can be solved.

Description

대면적 고해상도 액정표시장치의 구동방법 및 구동회로 {Driving method and its circuit for large area and high resolution TFT-LCDs}Driving method and driving circuit of large area high resolution liquid crystal display device {Driving method and its circuit for large area and high resolution TFT-LCDs}

본 발명은 출력버퍼에서 출력하는 출력 영상 신호 전압을 데이터 라인을 통하여 화소에 인가하는 데이터 드라이버를 구비한 대면적 고해상도의 액정표시장치 구동방법에 있어서, 상기 출력버퍼가 상기 출력버퍼로 입력되는 입력 영상 신호 전압을 증폭시켜 상기 출력 영상 신호 전압을 출력하는 과정에서, 선-강조(pre-emphasis) 전압을 가하여 출력 영상 신호 전압을 출력시키는 것을 특징으로 하는 액정표시장치 구동방법 및 구동회로에 관한 것이다.The present invention provides a method of driving a large-area high-resolution liquid crystal display device having a data driver for applying an output image signal voltage output from an output buffer to a pixel through a data line, wherein the output image is input to the output buffer. In the process of amplifying a signal voltage and outputting the output image signal voltage, the present invention relates to a liquid crystal display device driving method and driving circuit, characterized in that for outputting the output image signal voltage by applying a pre-emphasis voltage.

문자, 기호 또는 그래픽을 디스플레이하기 위한 평판 디스플레이 장치 중 하나인 액정표시장치(LCD)는 전기장에 의하여 분자배열이 변화하는 액정의 광학적 성질을 이용하여 액정기술과 반도체 기술을 융합한 표시장치이다. 박막트랜지스터(TFT) 액정표시장치는 내부의 픽셀을 온/오프시키는 스위칭 소자로서 TFT를 이용하며, 이 TFT가 온/오프됨에 따라 화소(pixel)들이 온/오프된다. 일반적인 TFT 액정표시장치는 도 1에 도시된 바와 같이, 화소를 구성하는 셀(130)들이 어레이 형태로 배열되어 있고, 각 셀들은 액정 셀(134), 저장 커패시터(Storage Capacitor, CST) 및 스위치 기능을 하는 TFT(132)로 구성된다.BACKGROUND OF THE INVENTION Liquid crystal display (LCD), which is one of flat panel display devices for displaying letters, symbols, or graphics, is a display device in which liquid crystal technology and semiconductor technology are fused using optical properties of liquid crystal whose molecular arrangement changes by an electric field. A thin film transistor (TFT) liquid crystal display uses a TFT as a switching element for turning an internal pixel on and off, and the pixels are turned on and off as the TFT is turned on and off. In a typical TFT liquid crystal display device, as shown in FIG. 1, cells 130 constituting pixels are arranged in an array, and each cell has a liquid crystal cell 134, a storage capacitor (CST), and a switch function. It consists of TFT 132 which makes.

각각의 TFT의 소오스 전극은 컬럼 방향으로 공통으로 연결되어 데이터 라인(D1∼DN)을 형성한 후, 데이터 드라이버(120)에 연결되고, 각각의 TFT의 게이트 전극은 로우(row) 방향으로 공통으로 연결되어 스캔 라인(S1∼SM)을 형성한 후, 게이트 드라이버(110)에 연결되어, N×M 해상도를 갖는 표시장치를 구현한다. 여기서, 데이터 드라이버(120)는 소오스 드라이버 또는 컬럼 드라이버라고도 칭하고, 게이트 드라이버는 로우 드라이버 또는 스캔 드라이버라고도 칭한다.The source electrodes of each TFT are commonly connected in the column direction to form data lines D1 to D N , and then connected to the data driver 120, and the gate electrodes of each TFT are common in the row direction. After connecting to form the scan lines (S1 ~ S M ), and connected to the gate driver 110, to implement a display device having an N × M resolution. The data driver 120 may also be referred to as a source driver or a column driver, and the gate driver may also be referred to as a row driver or a scan driver.

상기 픽셀 어레이를 구동시킬 때, 픽셀의 액정에 한쪽 방향으로만 전압이 인가되면 액정의 열화(degradation)가 촉진되므로, 액정에 인가되는 화상 데이터 전압을 주기적으로 반대 극성으로 인버전시켜야 한다. 데이터 전압을 정방향과 반대 방향으로 바꾸어 인가하는 주기는 보통 한 필드마다 바꾸어 주는데, 매 필드마다 패널의 모든 픽셀의 전압 극성을 한꺼번에 인버전시키는 필드 인버전 또는 프레임 인버전 방법, 로우 라인별로 인버전시키는 라인 인버전 방법, 컬럼 라인별로 인버전시키는 컬럼 인버전 방법, 및 각 픽셀 별로 인버전시키는 도트 인버전 방법 등이 있다. 어느 경우에나 인버전시킬 때 화소전압(TFT의 드레인에 연결된 화소전극에 인가된 전압)이 공통전압(Vcom)에 대하여 양(+)의 방향이거나 음(-)의 방향이 되도록 교대로 변화시킨다.When driving the pixel array, if voltage is applied to only one direction of the liquid crystal of the pixel, the degradation of the liquid crystal is promoted, and thus the image data voltage applied to the liquid crystal should be periodically inverted to the opposite polarity. The period in which the data voltage is applied in the opposite direction to the normal direction is changed every field. The field inversion or frame inversion method of inverting the voltage polarity of all the pixels of the panel at once in each field, inverting by row line The line inversion method, the column inversion method to invert by column line, and the dot inversion method to invert by each pixel, etc. are mentioned. In either case, the pixel voltage (the voltage applied to the pixel electrode connected to the drain of the TFT) is alternately changed so that the pixel voltage (the voltage applied to the pixel electrode connected to the drain of the TFT) is positive or negative with respect to the common voltage Vcom.

도 2는 일반적인 액정표시장치의 데이터 드라이버를 도시한 것이다. 도 2에서, 데이터 드라이버는 시프트 레지스터, 샘플링 래치 및 홀딩 래치로 구성된 래치부(200), D/A 변환기, 출력 버퍼, 데이터 래치(도시 안함) 및 양방향 극성 반전 회로(도시 안함) 등으로 구성된다. 시프트 레지스터는 샘플링 래치에서 데이터를 래치하기 위한 클럭을 발생하고, 샘플링 래치에 순차적으로 저장된 한 라인에 대한 데이터 신호는 홀딩 래치로 전달되어 D/A 변환기에 제공하며, D/A 변환기는 디지털 데이터를 아날로그 신호로 변환한다. 출력 버퍼는 D/A 변환기의 출력을 입력받아 데이터 라인(D1, D2, ......)을 구동한다.2 illustrates a data driver of a general liquid crystal display device. In Fig. 2, the data driver is composed of a latch unit 200 composed of a shift register, a sampling latch and a holding latch, a D / A converter, an output buffer, a data latch (not shown), a bidirectional polarity inversion circuit (not shown), and the like. . The shift register generates a clock for latching data in the sampling latch, and the data signal for one line sequentially stored in the sampling latch is transferred to the holding latch and provided to the D / A converter, and the D / A converter provides digital data. Convert to an analog signal. The output buffer receives the output of the D / A converter and drives the data lines D1, D2, ....

이러한 액정표시장치는 CRT(음극선관)에 비하여 초박형, 고해상도, 저소비전력을 갖는 등 여러 가지 장점이 있다.Such a liquid crystal display device has various advantages, such as ultra-thin, high resolution, and low power consumption, compared to a CRT (cathode ray tube).

도 3은 일반적인 액정표시장치의 전압 인가 파형(스캔 파형)을 도시한 것이다. 일반적인 액정표시장치 구동은 G1행, G2행, G3행 등을 순차적으로 선택하여 균일한 시간동안 화소의 TFT를 온시키고, 상기 화소의 TFT가 온되어 있는 시간(스캔 시간) 동안 소오스 드라이버에서 출력된 데이터 신호 전압을 화소에 인가하여 충전시킨다.3 illustrates a voltage application waveform (scan waveform) of a general liquid crystal display device. In general, a liquid crystal display device is driven by sequentially selecting G1 row, G2 row, and G3 row to turn on the TFT of the pixel for a uniform time, and outputting from the source driver during the time (scan time) of the TFT of the pixel. The data signal voltage is applied to the pixel to charge it.

그러나, 액정표시장치의 면적이 커지고, 해상도가 높아지면, 액정표시장치의 데이터 라인의 길이가 늘어나게 되고, 이에 따라 데이터 라인의 저항과 커패시턴스가 증가하게 된다.However, when the area of the liquid crystal display device is increased and the resolution is increased, the length of the data line of the liquid crystal display device is increased, thereby increasing the resistance and capacitance of the data line.

도 4는 데이터 라인의 저항 및 커패시턴스가 신호에 미치는 영향을 도시한 것이다. 도 4에서, RC로 등가된 데이터 라인(420)을 통과하기 전의 파형을 소오스 드라이버에서 출력되는 데이터 신호(410)라고 가정하면, 데이터 라인을 통과한 데이터 신호(430)는 상기 데이터 라인(420)의 저항 및 커패시터로 인한 RC 지연에 의하여 충전 및 방전 시간이 증가하는 것을 확인할 수 있다.Figure 4 illustrates the effect of the resistance and capacitance of the data line on the signal. In FIG. 4, assuming that the waveform before passing through the RC equivalent data line 420 is the data signal 410 output from the source driver, the data signal 430 passing through the data line is the data line 420. It can be seen that the charge and discharge time increases due to the RC delay caused by the resistor and the capacitor.

이와 같이, 액정표시장치의 면적이 커지고, 해상도가 높아지면 RC 지연이 커지게 되며, 또한 해상도가 증가함에 따라 주어지는 스캔시간, 즉 화소의 TFT를 온시키는 시간이 감소하게 된다. 이러한 데이터 라인의 RC 지연 및 스캔 시간의 감소는 정해진 TFT의 스캔 시간 안에 화소에 충전되어야 하는 데이터 신호가 충전되거나 방전되지 못하게 한다. 따라서, 원하는 데이터 신호를 화소에 표시하지 못하게 되는 문제가 있다.As described above, as the area of the liquid crystal display device increases and the resolution increases, the RC delay increases, and as the resolution increases, the scan time given, that is, the time for turning on the TFT of the pixel, decreases. This reduction in the RC delay and scan time of the data line prevents the data signal that must be charged in the pixel within the specified TFT scan time from being charged or discharged. Therefore, there is a problem that the desired data signal cannot be displayed on the pixel.

이에 본 발명자들은 상기한 바와 같이 대면적 및 고해상도의 액정표시장치에서 가장 큰 문제인 신호선의 RC 지연에 의한 데이터 신호의 충전 및 방전 시간 부족 문제를 해결하기 위하여 연구한 결과, 데이터 드라이버 중의 출력버퍼가 상기 출력버퍼로 입력되는 입력 영상 신호 전압을 증폭시켜 출력하는 과정에서, 선-강조 전압을 가하여 출력 영상 신호 전압을 출력시키고, 상기 출력 영상 신호 전압을 데이터 라인을 통하여 화소에 인가하는 경우, RC 지연에 의한 신호 지연을 보상하여, 주어지는 스캔 시간동안 데이터 라인을 충전 및 방전할 수 있음을 확인하고, 본 발명을 완성하였다.Accordingly, the present inventors have studied to solve the problem of insufficient charge and discharge time of the data signal due to the RC delay of the signal line, which is the biggest problem in the large-area and high-resolution liquid crystal display devices as described above. In the process of amplifying and outputting the input video signal voltage input to the output buffer, a line-high voltage is applied to output the output video signal voltage, and when the output video signal voltage is applied to the pixel through the data line, the RC delay is decreased. By compensating for the signal delay caused by this, it was confirmed that the data line can be charged and discharged during the given scan time, and the present invention was completed.

따라서, 본 발명의 목적은 대면적 고해상도의 액정표시장치를 구동하는 신규의 구동방법 및 그 구동회로를 제공하는 것이다.Accordingly, it is an object of the present invention to provide a novel driving method for driving a large area high resolution liquid crystal display device and a driving circuit thereof.

본 발명은 출력버퍼에서 출력하는 출력 영상 신호 전압을 데이터 라인을 통하여 화소에 인가하는 데이터 드라이버를 구비한 대면적 고해상도의 액정표시장치 구동방법에 있어서,The present invention provides a method of driving a large-area high-resolution liquid crystal display device having a data driver for applying an output image signal voltage output from an output buffer to a pixel through a data line.

상기 출력버퍼가 상기 출력버퍼로 입력되는 입력 영상 신호 전압을 증폭시켜 상기 출력 영상 신호 전압을 출력하는 과정에서, 선-강조 전압을 가하여 출력 영상 신호 전압을 출력시키는 것을 특징으로 하는 액정표시장치 구동방법에 관한 것이다.In the process of outputting the output video signal voltage by amplifying the input video signal voltage inputted to the output buffer by the output buffer, a liquid crystal display device driving method characterized in that for outputting the output video signal voltage by applying a pre-high voltage It is about.

특히, 상기 출력버퍼가 상기 출력버퍼로 입력되는 입력 영상 신호 전압을 증폭시켜 상기 출력 영상 신호 전압을 출력하는 과정에서, 상기 입력 영상 신호 전압에 소정 시간동안 선-강조 전압을 가하여 상기 출력 영상 신호 전압을 출력시키는 것이 바람직하다.In particular, in the process of outputting the output video signal voltage by amplifying the input video signal voltage inputted to the output buffer, the output buffer applies a pre-high voltage to the input video signal voltage for a predetermined time to output the output video signal voltage. It is preferable to output.

상기 구동 방법에 있어서, 상기 입력 영상 신호 전압에 소정 시간동안 선-강조 전압을 가하여 상기 출력 영상 신호 전압을 출력시키는 과정은In the driving method, the step of applying the pre-high voltage to the input video signal voltage for a predetermined time and outputting the output video signal voltage

초기에 상기 출력버퍼가 출력 영상 신호 전압을 출력할 때, 상기 출력 영상 신호 전압의 일부를 선-강조 전압으로서 커패시터에 저장하는 과정;Initially storing the output video signal voltage as a pre-high voltage to a capacitor when the output buffer outputs an output video signal voltage;

상기 커패시터에 저장된 선-강조 전압을 상기 입력 영상 신호 전압에 가하고, 상기 선-강조 전압이 가해진 상기 입력 영상 신호 전압을 증폭시켜 출력 영상 신호 전압으로 출력하는 과정; 및Applying a pre-high voltage stored in the capacitor to the input image signal voltage, amplifying the input image signal voltage to which the pre-high voltage is applied, and outputting the output image signal voltage; And

상기 선-강조 전압이 저장된 커패시터를 방전시키고, 상기 선-강조 전압이 제거된 상기 입력 영상 신호 전압만을 증폭시켜 출력 영상 전압을 출력하는 과정을 포함하는 것이 바람직하다.And discharging the capacitor in which the pre-high voltage is stored, and amplifying only the input image signal voltage from which the pre-high voltage has been removed to output the output image voltage.

본 발명에 따른 구동방법에 있어서, 상기 선-강조 전압은 상기 출력 영상 신호 전압의 일정 상수배인 것이 바람직하다. 상기 일정 상수는 상기 데이터 라인의 등가 저항 및 등가 커패시턴스에 의하여 결정되는, 1보다 작은 값을 갖게 된다.In the driving method according to the present invention, the line-high voltage is preferably a constant constant multiple of the output video signal voltage. The constant constant has a value less than 1, which is determined by the equivalent resistance and equivalent capacitance of the data line.

또한, 본 발명은 D/A 변환기로부터 입력되는 입력 영상 신호 전압을 증폭하여 데이터 라인에 공급하는, 대면적 고해상도의 액정표시장치 구동용 출력버퍼에 있어서,In addition, the present invention provides an output buffer for driving a large-area high-resolution liquid crystal display device, which amplifies an input video signal voltage input from a D / A converter and supplies it to a data line.

단일이득 연산증폭기; 2개의 커패시터; 및 6개의 스위치를 포함하고,Single gain operational amplifier; Two capacitors; And six switches,

상기 입력 영상 신호 전압 단자는 제1스위치를 통하여 상기 연산증폭기의 반전 입력 단자에 연결되고,The input video signal voltage terminal is connected to the inverting input terminal of the operational amplifier through a first switch,

제1커패시터 및 제2커패시터는 제2스위치를 통하여 직렬로 연결되며,The first capacitor and the second capacitor are connected in series through the second switch,

상기 제1커패시터의 말단은 제3스위치를 통하여 상기 연산증폭기의 비반전 입력 단자에 연결되고, 동시에 제4스위치를 통하여 상기 연산증폭기의 반전 입력 단자에도 연결되며,An end of the first capacitor is connected to the non-inverting input terminal of the operational amplifier through a third switch, and is also connected to the inverting input terminal of the operational amplifier through a fourth switch.

상기 제1커패시터 및 제2커패시터 사이의 노드는 제5스위치를 통하여 상기 입력 영상 신호 전압 단자에 연결되고, 동시에 제6스위치를 통하여 상기 연산증폭기의 비반전 입력 단자에 연결되는 것을 특징으로 하는 출력버퍼에 관한 것이다.The node between the first capacitor and the second capacitor is connected to the input video signal voltage terminal through a fifth switch, and at the same time is connected to the non-inverting input terminal of the operational amplifier through a sixth switch It is about.

상기 출력버퍼에 있어서, 상기 제1스위치, 제2스위치 및 제3스위치는 제1제어신호에 의하여 함께 동작하고; 상기 제4스위치 및 제5스위치는 제2제어신호에 의하여 함께 동작하며; 제6스위치는 제3제어신호에 의하여 동작하는 것이 바람직하다.In the output buffer, the first switch, the second switch, and the third switch operate together by a first control signal; The fourth switch and the fifth switch operate together by a second control signal; Preferably, the sixth switch operates by the third control signal.

본 발명에 따른 상기 출력버퍼를 구동하기 위해서는,In order to drive the output buffer according to the present invention,

먼저, 제1스위치, 제2스위치 및 제3스위치를 온시켜 상기 입력 영상 신호 전압을 증폭시켜 출력하면서, 상기 출력된 출력 영상 신호 전압의 일부를 선-강조 전압으로서 상기 제1커패시터에 저장하고;First, a first switch, a second switch, and a third switch are turned on to amplify and output the input video signal voltage, while storing a part of the output video signal voltage as a pre-high voltage to the first capacitor;

이후, 제4스위치 및 제5스위치를 온시켜 상기 제1커패시터에 저장된 선-강조 전압을 상기 입력 영상 신호 전압에 가하고, 상기 선-강조 전압이 가해진 상기 입력 영상 신호 전압을 증폭시켜 출력하며;Thereafter, a fourth switch and a fifth switch are turned on to apply the pre-high voltage stored in the first capacitor to the input image signal voltage, and amplify and output the input image signal voltage to which the pre-high voltage is applied;

이후, 제1스위치, 제2스위치, 제3스위치 및 제6스위치를 온시켜 상기 선-강조 전압이 저장된 상기 제1커패시터를 방전시키고, 상기 선-강조 전압이 제거된 상기 입력 영상 신호 전압만을 증폭시켜 출력한다.Thereafter, the first switch, the second switch, the third switch, and the sixth switch are turned on to discharge the first capacitor in which the line-high voltage is stored, and amplify only the input image signal voltage from which the line-high voltage is removed. And print it out.

상기한 바와 같이 상기 출력버퍼를 구동함으로써, 상기 출력버퍼가 상기 출력버퍼로 입력되는 입력 영상 신호 전압을 증폭시켜 출력할 때, 선-강조 전압이 가하여진 출력 영상 신호 전압을 출력시킬 수 있다.By driving the output buffer as described above, when the output buffer amplifies and outputs the input video signal voltage input to the output buffer, it is possible to output the output video signal voltage to which the pre-high voltage is applied.

이하에서는, 도면을 참조하여 본 발명에 따른 대면적 고해상도 액정표시장치의 구동방법 및 그 구동회로의 실시예를 구체적으로 설명한다. 그러나, 본 발명이 하기 실시예에 의하여 제한되는 것은 아니다.Hereinafter, a driving method of a large area high resolution liquid crystal display device and an embodiment of the driving circuit thereof according to the present invention will be described in detail with reference to the drawings. However, the present invention is not limited by the following examples.

도 5는 본 발명에 따른 대면적 고해상도의 액정표시장치의 구동방법에 있어서 출력 버퍼의 출력 영상 신호 전압 및 데이터 라인의 전압을 도시한 것이다.FIG. 5 illustrates an output image signal voltage and a voltage of a data line of an output buffer in a method of driving a large-area high resolution liquid crystal display according to the present invention.

선-강조 전압이 가하여진 출력 버퍼의 출력 영상 신호 전압을 데이터 라인에 제공함으로써 데이터 라인을 원하는 영상 신호 전압까지 빠르게 충전 및 방전시킬 수 있다.By providing an output video signal voltage of the output buffer to which the pre-high voltage is applied to the data line, the data line can be quickly charged and discharged to the desired video signal voltage.

도 6은 데이터 라인을 저항(Rdata)과 커패시터(Cdata)로 등가화하여 나타낸 것이다. 이를 이용하여 데이터 드라이버의 출력 영상 전압(Vvideo)과 데이터 라인의 전압(Vdata)의 관계를 구하면, 하기 수학식 1을 얻을 수 있다:FIG. 6 shows an equivalent data line with a resistor R data and a capacitor C data . If the relationship between the output video voltage V video of the data driver and the voltage V data of the data line is obtained, Equation 1 can be obtained.

여기에서, 선-강조 전압을 가하는 소정 시간을 Temp로 나타내고, 출력 영상 신호 전압과 데이터 라인 전압 간의 오차 범위를 출력 전압의 1% 이내로 하여 Vdata=0.99Vvideo인 관계를 상기 수학식 1에 대입하고, 이를 선-강조 전압(Vemp )에 관하여 정리하면, 하기 수학식 2를 얻을 수 있다:Here, the line - a predetermined period of time for applying the voltage to the highlighted data V = 0.99V video of the equation (1) represents the relationship in T emp, the margin of error between the output image signal voltage and a data line voltage to less than 1% of the output voltage Substituting and arranging this with respect to the pre-emphasis voltage (V emp ), the following equation 2 can be obtained:

한편, 상기 수학식 2의 오른쪽 항에서 출력 영상 신호 전압(Vvideo)를 제외한 나머지는 상수이므로, 상기 선-강조 전압(Vemp)은 하기 수학식 3과 같이 출력 영상 신호 전압(Vvideo)의 상수배임을 알 수 있다:Meanwhile, since the remainder except for the output video signal voltage V video is a constant in the right term of Equation 2, the pre-highlight voltage V emp is equal to that of the output video signal voltage V video as shown in Equation 3 below. Notice that it is a constant multiple:

따라서, 상기 출력 영상 신호 전압에 비례하는 선-강조 전압을 소정 시간(Temp) 동안 출력 영상 신호 전압에 가하여 데이터 라인에 제공하는 경우, RC 지연에 의한 영상 신호의 전송 시간 지연을 보상할 수 있다.Therefore, when the line-high voltage in proportion to the output video signal voltage is applied to the data line by applying the output video signal voltage to the output video signal voltage for a predetermined time T emp , the delay of the transmission time of the video signal due to the RC delay can be compensated. .

TFT-LCD 구동용 소오스 드라이버는 D/A 변환기에 의하여 디지털 신호를 아날로그 신호로 변환시킨 후, 상기 D/A 변환기의 출력을 출력버퍼(단일이득 연산증폭기)에서 증폭하여 출력시킨다. 상기 출력버퍼가 출력하는 출력 영상 신호 전압에 의하여 데이터 라인이 구동된다.The TFT-LCD driving source driver converts a digital signal into an analog signal by a D / A converter, and then amplifies and outputs the output of the D / A converter in an output buffer (single gain operational amplifier). The data line is driven by an output image signal voltage output by the output buffer.

도 7은 본 발명에 따른 출력 버퍼의 일례의 회로도이다. 상기 출력 버퍼를 사용함으로써, 선-강조 전압이 가하여진 출력 영상 신호 전압을 출력시킬 수 있다.7 is a circuit diagram of an example of an output buffer according to the present invention. By using the output buffer, it is possible to output the output video signal voltage to which the pre-highlight voltage is applied.

상기 도 7에 도시된 출력 버퍼는 단일이득 연산증폭기에 2개의 커패시터와 6개의 스위치를 추가로 포함한다. D/A 변환기로부터 상기 출력버퍼로 입력되는 입력 영상 신호 전압 단자(Vin)는 제1스위치(SW1)를 통하여 상기 연산증폭기의 반전 입력 단자(2)에 연결된다. 상기 2개의 커패시터 C1 및 C2는 제2스위치(SW2)를 통하여 서로 직렬로 연결되어 있다. 상기 커패시터 C1의 말단은 제3스위치(SW3)를 통하여 상기 연산증폭기의 비반전 입력 단자(1)에 연결되고, 동시에 제4스위치(SW4)를 통하여 상기 연산증폭기의 반전 입력 단자(2)에도 연결된다. 상기 커패시터 C1 및 C2 사이의 노드는 제5스위치(SW5)를 통하여 상기 입력 영상 신호 전압 단자(Vin)에 연결되며, 동시에 제6스위치(SW6)를 통하여 상기 연산증폭기의 비반전 입력 단자(1)에 연결된다.The output buffer shown in FIG. 7 further includes two capacitors and six switches in a single gain op amp. The input image signal voltage terminal V in input from the D / A converter to the output buffer is connected to the inverting input terminal 2 of the operational amplifier through the first switch SW1. The two capacitors C1 and C2 are connected in series with each other through a second switch SW2. The terminal of the capacitor C1 is connected to the non-inverting input terminal 1 of the operational amplifier through the third switch SW3, and is also connected to the inverting input terminal 2 of the operational amplifier through the fourth switch SW4. do. The node between the capacitors C1 and C2 is connected to the input image signal voltage terminal V in through a fifth switch SW5, and at the same time, the non-inverting input terminal 1 of the operational amplifier is connected through the sixth switch SW6. )

상기 제1스위치, 제2스위치 및 제3스위치(SW1, SW2, SW3)는 제1제어신호(Ctrl1)에 의하여 함께 동작하고, 상기 제4스위치 및 제5스위치(SW4, SW5)는 제2제어신호(Ctrl2)에 의하여 함께 동작한다. 상기 제6스위치(SW6)는 제3제어신호(Ctrl3)에 의하여 동작한다.The first switch, the second switch, and the third switch (SW1, SW2, SW3) are operated together by the first control signal Ctrl1, and the fourth switch and the fifth switch (SW4, SW5) are the second control It works together by the signal Ctrl2. The sixth switch SW6 is operated by the third control signal Ctrl3.

도 8은 본 발명에 따른 출력 버퍼 회로의 구동 방법을 나타내기 위한 타이밍도이다.8 is a timing diagram illustrating a method of driving an output buffer circuit according to the present invention.

상기 도 7 내지 도 11을 참조하여 본 발명에 따른 출력 버퍼의 동작을 설명하면 다음과 같다:The operation of the output buffer according to the present invention will be described with reference to FIGS. 7 to 11 as follows:

본 발명에 따른 출력버퍼는 주어지는 스캔 시간 중 먼저 제1제어신호(Ctrl1)에 의하여 제1스위치, 제2스위치 및 제3스위치(SW1, SW2, SW3)가 켜진다. 이 때의 상기 출력버퍼의 회로도가 도 9에 도시되어 있다. 상기 도 9에서, 상기 입력 영상 신호 전압(Vin)은 상기 출력버퍼로 증폭되어 출력되고, 상기 출력된 출력 영상 신호 전압은 직렬로 연결된 커패시터 C1 및 C2에 저장된다. 각각의 커패시터에 저장되는 전압의 크기는 하기 수학식 4에 의하여 정해진다:In the output buffer according to the present invention, the first switch, the second switch, and the third switch (SW1, SW2, SW3) are first turned on by the first control signal Ctrl1 during a given scan time. The circuit diagram of the output buffer at this time is shown in FIG. In FIG. 9, the input image signal voltage V in is amplified and output by the output buffer, and the output image signal voltage is stored in the capacitors C1 and C2 connected in series. The magnitude of the voltage stored in each capacitor is determined by Equation 4:

따라서, 커패시터 C1 및 C2의 비를 하기 수학식 5와 같이 정하면, 선-강조 전압의 크기에 해당하는 전압을 커패시터 1에 저장할 수 있다.Therefore, when the ratio of the capacitors C1 and C2 is determined as shown in Equation 5 below, a voltage corresponding to the magnitude of the pre-high voltage can be stored in the capacitor 1.

이후, 도 10에 도시한 바와 같이, 소정 시간(Temp) 동안 상기 제2제어신호(Ctrl2)에 의하여 상기 제4스위치 및 제5스위치(SW4, SW5)를 온시키면, 선-강조 전압이 저장되어 있던 상기 커패시터 C1 양단의 전압이 상기 입력 영상 신호 전압에 가해지고, 상기 선-강조 전압이 가해진 상기 입력 영상 신호 전압이 상기 연산증폭기의 입력단자에 연결되어 증폭 출력됨으로써, 선-강조 전압을 출력 영상 신호 전압에 실을 수 있다.Thereafter, as shown in FIG. 10, when the fourth switch and the fifth switch SW4 and SW5 are turned on by the second control signal Ctrl2 for a predetermined time T emp , the pre-highlight voltage is stored. The voltage across the capacitor C1 is applied to the input video signal voltage, and the input video signal voltage to which the line-high voltage is applied is amplified and output to an input terminal of the operational amplifier, thereby outputting a line-high voltage. It can be loaded on the video signal voltage.

이후, 도 11에 도시한 바와 같이, 제1제어신호(Ctrl1) 및 제3제어신호(Ctrl3)에 의하여 제1스위치, 제2스위치, 제3스위치 및 제6스위치(SW1, SW2, SW3, SW6)를 온시키면, 상기 선-강조 전압이 저장된 상기 커패시터 C1은 단락되어 완전히 방전되고, 상기 선-강조 전압이 제거된 상기 입력 영상 신호 전압(Vin)만이 출력버퍼에 연결되어 증폭 출력된다.Subsequently, as shown in FIG. 11, the first switch, the second switch, the third switch, and the sixth switch SW1, SW2, SW3, and SW6 by the first control signal Ctrl1 and the third control signal Ctrl3. When ON), the capacitor C1 storing the pre-high voltage is short-circuited and completely discharged, and only the input image signal voltage V in from which the pre-high voltage is removed is connected to an output buffer and amplified and output.

이와 같은 구동 순서를 매 스캔 시간마다 반복함으로써, 데이터 드라이버의 출력 영상 신호 전압에 선-강조 전압을 가할 수 있다.By repeating this driving sequence every scan time, a pre-highlight voltage can be applied to the output image signal voltage of the data driver.

본 발명에 따른 구동방법 및 구동회로의 효과를 검증하기 위하여, 도 12와 같이 본 발명에 따른 출력 버퍼에 15kΩ의 저항과 200pF의 커패시터로서 전기적으로 등가화된 데이터 라인을 부하로 사용하여 HSpice 모의 실험을 수행하였다.In order to verify the effect of the driving method and the driving circuit according to the present invention, as shown in Fig. 12, the HSpice simulation experiment using an electrically equivalent data line as a load of 15 kΩ and a capacitor of 200 pF in the output buffer according to the present invention. Was performed.

도 13은 상기 모의 실험의 결과 파형을 도시한 것이다. 일반적인 구동방법으로 상기의 부하 조건하에서 구동하는 경우, RC 지연으로 인하여 목적 전압(데이터 라인 전압이 영상 신호 전압의 10mV 오차 범위 이내인 경우)까지 도달하는 시간은 12㎲이었으나, 본 발명에 따른 구동방법 및 구동회로를 사용하는 경우에는 목적 전압까지 도달하는 시간이 4㎲ 이내임을 알 수 있다. 따라서, 본 발명에 따른 구동방법 및 구동회로는 선-강조 전압으로 인하여 데이터 라인의 RC 지연을 보상할 수 있음을 확인할 수 있다.Figure 13 shows the waveform of the result of the simulation. When driving under the load condition in the general driving method, the time to reach the target voltage (when the data line voltage is within the 10 mV error range of the video signal voltage) due to the RC delay was 12 ms, but the driving method according to the present invention. And when using the drive circuit it can be seen that the time to reach the target voltage is within 4㎲. Therefore, it can be seen that the driving method and the driving circuit according to the present invention can compensate the RC delay of the data line due to the pre-high voltage.

종래의 구동 방법으로 구동하는 경우에는 액정표시장치의 대면적화 및 고해상도화에 따른 RC 지연의 증가 및 고해상도화에 따른 주어지는 스캔 시간의 감소는정해진 TFT의 스캔 시간 안에 화소에 충전되어야 하는 데이터 신호가 충전 및 방전되지 못하게 하여 원하는 데이터 신호를 화소에 표시하지 못하게 하는 문제를 발생시킨다.In the case of driving by the conventional driving method, the increase in the RC delay due to the large area and the high resolution of the liquid crystal display device and the decrease in the given scan time due to the high resolution increase the charge of the data signal to be charged to the pixel within the predetermined scan time of the TFT. And a problem of preventing a discharge from being displayed on the pixel.

그러나, 상기 모의 실험으로부터 알 수 있는 바와 같이, 본 발명의 구동 방법 및 구동 회로에 따라 대면적 고해상도의 액정표시장치를 구동하는 경우, 선-강조 전압으로 인하여 액정표시장치 패널의 데이터 라인이 빠르게 충전 및 방전 되므로, 대면적 고해상도의 액정표시장치 구동 시 가장 큰 문제인 RC 지연에 의한 충전 방전 에러 및 액정표시장치 표시의 불균일성 문제를 해소할 수 있다.However, as can be seen from the simulation, when driving a large area high resolution liquid crystal display device according to the driving method and driving circuit of the present invention, the data line of the liquid crystal display panel is rapidly charged due to the line-high voltage. And since it is discharged, it is possible to solve the charge discharge error and the non-uniformity of the display of the liquid crystal display due to the RC delay, which is the biggest problem when driving a large-area high-resolution liquid crystal display device.

또한, 본 발명에 따른 선-강조 구동 회로는 기존의 출력 버퍼 구조에 큰 변화 없이 6개의 스위치와 2개의 커패시터만으로 간단하게 구현 가능하다.In addition, the line-driven driving circuit according to the present invention can be simply implemented with only six switches and two capacitors without any significant change in the existing output buffer structure.

도 1은 일반적인 TFT-LCD를 도시한 것이고,1 shows a typical TFT-LCD,

도 2는 일반적인 액정표시장치의 데이터 드라이버를 도시한 것이며,2 illustrates a data driver of a general liquid crystal display device.

도 3은 액정표시장치 구동시 일반적인 전압 인가 파형(스캔 파형)을 도시한 것이고,FIG. 3 illustrates a typical voltage application waveform (scan waveform) when the liquid crystal display is driven.

도 4는 데이터 라인의 RC 영향으로 인한 신호의 지연 결과를 도시한 것이며,4 illustrates a delay result of a signal due to RC influence of a data line,

도 5는 본 발명에 따른 구동방법에서 소오스 드라이버의 출력 전압 및 데이터 라인의 전압을 도시한 것이고,5 illustrates an output voltage of a source driver and a voltage of a data line in a driving method according to the present invention.

도 6은 데이터 라인을 저항과 커패시터로 등가화하여 나타낸 것이며,6 shows an equivalent of a data line with a resistor and a capacitor.

도 7은 본 발명에 따른 출력 버퍼의 회로도를 도시한 것이고,7 shows a circuit diagram of an output buffer according to the invention,

도 8은 본 발명에 따른 출력 버퍼 회로의 구동 방법을 나타내기 위한 타이밍 도이며,8 is a timing diagram illustrating a method of driving an output buffer circuit according to the present invention;

도 9는 본 발명에 따른 출력 버퍼 회로 구동시 선-강조 전압을 커패시터에 저장하는 과정을 도시한 것이고,9 illustrates a process of storing a line-high voltage in a capacitor when driving an output buffer circuit according to the present invention.

도 10은 본 발명에 따른 출력 버퍼 회로 구동시 선-강조 전압을 가하여 구동하는 과정을 도시한 것이며,10 illustrates a process of driving by applying a pre-high voltage when driving an output buffer circuit according to the present invention.

도 11은 본 발명에 따른 출력 버퍼 회로의 구동시 선-강조 구동 후 커패시터의 선-강조 전압을 완전히 방전하는 과정을 도시한 것이고,11 illustrates a process of completely discharging the pre-high voltage of the capacitor after pre-high driving when driving the output buffer circuit according to the present invention.

도 12는 본 발명에 따른 구동 방법 및 구동 회로를 검증하기 위해 Hspice 모의 실험을 하기 위한 회로도를 도시한 것이며,12 is a circuit diagram for simulating the Hspice to verify the driving method and the driving circuit according to the present invention,

도 13은 상기 도 12의 회로도에 대하여 Hspice 모의 실험을 한 결과 파형을 도시한 것이다.FIG. 13 shows waveforms of the results of the Hspice simulation with respect to the circuit diagram of FIG. 12.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

110 : 게이트 드라이버 120 : 데이터 드라이버110: gate driver 120: data driver

130 : 화소 구성 셀 132 : TFT130: pixel constituent cell 132: TFT

134 : 액정 셀134: liquid crystal cell

410 : 소오스 드라이버에서 출력되는 데이터 신호410: data signal output from the source driver

420 : RC로 등가된 데이터 라인420: RC equivalent data line

430 : 데이터 라인을 통과한 후의 데이터 신호430: data signal after passing through the data line

Claims (8)

출력버퍼에서 출력하는 출력 영상 신호 전압을 데이터 라인을 통하여 화소에 인가하는 데이터 드라이버를 구비한 대면적 고해상도의 액정표시장치 구동방법에 있어서,A large area high resolution liquid crystal display device driving method comprising a data driver for applying an output image signal voltage output from an output buffer to a pixel through a data line, 상기 출력버퍼가 상기 출력버퍼로 입력되는 입력 영상 신호 전압을 증폭시켜 상기 출력 영상 신호 전압을 출력할 때 상기 입력 영상 신호 전압에 소정 시간동안 선-강조 전압을 가하여 상기 출력 영상 신호 전압을 출력시키기 위하여,When the output buffer amplifies the input video signal voltage input to the output buffer to output the output video signal voltage to apply the pre-highlight voltage to the input video signal voltage for a predetermined time to output the output video signal voltage , 1스캔시간 주기마다Every 1 Scan Time Cycle 초기에 상기 출력버퍼가 출력 영상 신호 전압을 출력할 때, 상기 출력 영상 신호 전압의 일부를 선-강조 전압으로서 커패시터에 저장하는 단계;Initially, when the output buffer outputs an output video signal voltage, storing a portion of the output video signal voltage as a pre-high voltage to a capacitor; 상기 커패시터에 저장된 선-강조 전압을 상기 입력 영상 신호 전압에 가하고, 상기 선-강조 전압이 가해진 상기 입력 영상 신호 전압을 증폭시켜 출력 영상 신호 전압으로 출력하는 단계; 및Applying a pre-high voltage stored in the capacitor to the input video signal voltage, amplifying the input video signal voltage to which the pre-high voltage is applied, and outputting the output video signal voltage; And 상기 선-강조 전압이 저장된 커패시터를 방전시키고, 상기 선-강조 전압이 제거된 상기 입력 영상 신호 전압만을 증폭시켜 출력 영상 전압을 출력하는 단계를 포함하는 것을 특징으로 하는 액정표시장치 구동방법.Discharging the capacitor storing the line-high voltage, and amplifying only the input image signal voltage from which the line-high voltage has been removed to output an output image voltage. 삭제delete 삭제delete 제 1 항에 있어서,The method of claim 1, 상기 선-강조 전압은 상기 출력 영상 신호 전압의 일정 상수배이며,The pre-high voltage is a constant multiple of the output video signal voltage, 여기에서, 상기 일정 상수는 상기 데이터 라인의 등가 저항 및 등가 커패시턴스에 의하여 결정되는, 1보다 작은 값인 것을 특징으로 하는 액정표시장치 구동방법.Here, the constant constant is a liquid crystal display device driving method, characterized in that less than 1, which is determined by the equivalent resistance and the equivalent capacitance of the data line. 삭제delete D/A 변환기로부터 입력되는 입력 영상 신호 전압을 증폭하여 데이터 라인에 공급하는, 대면적 고해상도의 액정표시장치 구동용 출력버퍼에 있어서,An output buffer for driving a large-area high-resolution liquid crystal display device, which amplifies an input video signal voltage input from a D / A converter and supplies it to a data line. 단일이득 연산증폭기; 2개의 커패시터; 및 6개의 스위치를 포함하고,Single gain operational amplifier; Two capacitors; And six switches, 상기 입력 영상 신호 전압 단자는 제1스위치를 통하여 상기 연산증폭기의 반전 입력 단자에 연결되고,The input video signal voltage terminal is connected to the inverting input terminal of the operational amplifier through a first switch, 제1커패시터 및 제2커패시터는 제2스위치를 통하여 직렬로 연결되며,The first capacitor and the second capacitor are connected in series through the second switch, 상기 제1커패시터의 말단은 제3스위치를 통하여 상기 연산증폭기의 비반전 입력 단자에 연결되고, 동시에 제4스위치를 통하여 상기 연산증폭기의 반전 입력 단자에도 연결되며,An end of the first capacitor is connected to the non-inverting input terminal of the operational amplifier through a third switch, and is also connected to the inverting input terminal of the operational amplifier through a fourth switch. 상기 제1커패시터 및 제2커패시터 사이의 노드는 제5스위치를 통하여 상기 입력 영상 신호 전압 단자에 연결되고, 동시에 제6스위치를 통하여 상기 연산증폭기의 비반전 입력 단자에 연결되며,A node between the first capacitor and the second capacitor is connected to the input video signal voltage terminal through a fifth switch, and at the same time to a non-inverting input terminal of the operational amplifier through a sixth switch. 상기 제1스위치, 제2스위치 및 제3스위치는 제1제어신호에 의하여 함께 동작하고, 상기 제4스위치 및 제5스위치는 제2제어신호에 의하여 함께 동작하며, 제6스위치는 제3제어신호에 의하여 동작하고,The first switch, the second switch, and the third switch operate together by the first control signal, the fourth switch and the fifth switch operate together by the second control signal, and the sixth switch uses the third control signal. Works by, 1스캔시간 주기마다,Every 1 scan time period, 초기에 상기 출력버퍼가 출력 영상 신호 전압을 출력할 때, 상기 제1스위치, 제2스위치 및 제3스위치가 온(on)되고, 상기 제4스위치, 제5스위치 및 제6스위치가 오프(off)되어, 상기 출력 영상 신호 전압의 일부를 선-강조 전압으로서 상기 제1커패시터에 저장하고,Initially, when the output buffer outputs an output image signal voltage, the first switch, the second switch, and the third switch are turned on, and the fourth switch, the fifth switch, and the sixth switch are turned off. Store a portion of the output video signal voltage as the pre-high voltage to the first capacitor, 이후, 상기 제4스위치 및 제5스위치가 온되고, 상기 제1스위치, 제2스위치, 제3스위치 및 제6스위치가 오프되어, 상기 제1커패시터에 저장된 선-강조 전압을 상기 입력 영상 신호 전압에 가하고, 상기 선-강조 전압이 가해진 상기 입력 영상 신호 전압을 증폭시켜 출력 영상 신호 전압으로 출력하며,Thereafter, the fourth switch and the fifth switch are turned on, and the first switch, the second switch, the third switch, and the sixth switch are turned off, and the line-high voltage stored in the first capacitor is converted into the input image signal voltage. And amplify the input video signal voltage to which the pre-high voltage is applied, and output the output video signal voltage. 이후, 상기 제1스위치, 제2스위치, 제3스위치 및 제6스위치가 온되고, 제4스위치 및 제5스위치가 오프되어, 상기 선-강조 전압이 저장된 제1커패시터를 방전시키고, 상기 선-강조 전압이 제거된 상기 입력 영상 신호 전압만을 증폭시켜 출력 영상 전압을 출력하는 것을 특징으로 하는 출력버퍼.Thereafter, the first switch, the second switch, the third switch, and the sixth switch are turned on, and the fourth switch and the fifth switch are turned off to discharge the first capacitor in which the line-high voltage is stored, and the line- And outputting an output image voltage by amplifying only the input image signal voltage from which the emphasis voltage has been removed. 삭제delete 대면적 고해상도의 액정표시장치를 구동하기 위하여 D/A 변환기로부터 입력되는 입력 영상 신호 전압을 증폭하여 데이터 라인에 공급하며, 단일이득 연산증폭기; 2개의 커패시터; 및 6개의 스위치를 포함하되, A single gain operational amplifier for amplifying an input image signal voltage input from a D / A converter to a data line to drive a large area high resolution liquid crystal display device; Two capacitors; And six switches, 상기 입력 영상 신호 전압 단자는 제1스위치를 통하여 상기 연산증폭기의 반전 입력 단자에 연결되어 있고,The input video signal voltage terminal is connected to the inverting input terminal of the operational amplifier through a first switch, 제1커패시터 및 제2커패시터는 제2스위치를 통하여 직렬로 연결되어 있으며,The first capacitor and the second capacitor are connected in series through the second switch, 상기 제1커패시터의 말단은 제3스위치를 통하여 상기 연산증폭기의 비반전 입력 단자에 연결되고, 동시에 제4스위치를 통하여 상기 연산증폭기의 반전 입력 단자에도 연결되어 있으며,An end of the first capacitor is connected to the non-inverting input terminal of the operational amplifier through a third switch, and is also connected to the inverting input terminal of the operational amplifier through a fourth switch. 상기 제1커패시터 및 제2커패시터 사이의 노드는 제5스위치를 통하여 상기 입력 영상 신호 전압 단자에 연결되고, 동시에 제6스위치를 통하여 상기 연산증폭기의 비반전 입력 단자에 연결되어 있는 액정표시장치 구동용 출력버퍼를 구동하는 방법으로서,The node between the first capacitor and the second capacitor is connected to the input video signal voltage terminal through a fifth switch, and at the same time to a non-inverting input terminal of the operational amplifier through a sixth switch. As a method of driving the output buffer, 1스캔주기마다,Every 1 scan cycle, 상기 제1스위치, 제2스위치 및 제3스위치를 온시키고, 상기 제4스위치, 제5스위치 및 제6스위치를 오프시켜, 상기 입력 영상 신호 전압을 증폭시켜 출력하면서, 상기 출력된 출력 영상 신호 전압의 일부를 선-강조 전압으로서 상기 제1커패시터에 저장하는 단계;The output video signal voltage is output while the first switch, the second switch, and the third switch are turned on, the fourth switch, the fifth switch, and the sixth switch are turned off to amplify and output the input video signal voltage. Storing a portion of the portion as a pre-high voltage to the first capacitor; 상기 제4스위치 및 제5스위치를 온시키고, 상기 제1스위치, 제2스위치, 제3스위치 및 제6스위치를 오프시켜, 상기 제1커패시터에 저장된 선-강조 전압을 상기 입력 영상 신호 전압에 가하고, 상기 선-강조 전압이 가해진 상기 입력 영상 신호 전압을 증폭시켜 출력하는 단계; 및The fourth switch and the fifth switch are turned on, and the first switch, the second switch, the third switch, and the sixth switch are turned off to apply the pre-high voltage stored in the first capacitor to the input image signal voltage. Amplifying and outputting the input video signal voltage to which the pre-high voltage is applied; And 상기 제1스위치, 제2스위치, 제3스위치 및 제6스위치를 온시키고, 상기 제4스위치 및 제5스위치를 오프시켜, 상기 선-강조 전압이 저장된 상기 제1커패시터를 방전시키고, 상기 선-강조 전압이 제거된 상기 입력 영상 신호 전압만을 증폭시켜 출력하는 과정을 포함하는 것을 특징으로 하는 구동방법.The first switch, the second switch, the third switch and the sixth switch are turned on, and the fourth switch and the fifth switch are turned off to discharge the first capacitor in which the pre-high voltage is stored, and the pre- And amplifying and outputting only the input image signal voltage from which the emphasis voltage has been removed.
KR10-2002-0076164A 2002-12-03 2002-12-03 Driving method and its circuit for large area and high resolution TFT-LCDs KR100522855B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0076164A KR100522855B1 (en) 2002-12-03 2002-12-03 Driving method and its circuit for large area and high resolution TFT-LCDs

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0076164A KR100522855B1 (en) 2002-12-03 2002-12-03 Driving method and its circuit for large area and high resolution TFT-LCDs

Publications (2)

Publication Number Publication Date
KR20040048446A KR20040048446A (en) 2004-06-10
KR100522855B1 true KR100522855B1 (en) 2005-10-24

Family

ID=37343207

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0076164A KR100522855B1 (en) 2002-12-03 2002-12-03 Driving method and its circuit for large area and high resolution TFT-LCDs

Country Status (1)

Country Link
KR (1) KR100522855B1 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100670494B1 (en) * 2005-04-26 2007-01-16 매그나칩 반도체 유한회사 Driving circuit and driving method of liquid crystal display divice
KR101409514B1 (en) * 2007-06-05 2014-06-19 엘지디스플레이 주식회사 Liquid Crystal Display And Method Of Dirving The Same
KR101654355B1 (en) * 2014-12-22 2016-09-12 엘지디스플레이 주식회사 Source Driver, Display Device having the same and Method for driving thereof
KR102112328B1 (en) * 2019-05-21 2020-05-19 주식회사 에이코닉 The output driver of display device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10161615A (en) * 1996-04-05 1998-06-19 Matsushita Electric Ind Co Ltd Driving method of liquid crystal display unit, driving ic and driving circuit
KR19990081272A (en) * 1998-04-28 1999-11-15 윤종용 Output driving circuit of LCD driver source driver
US5995074A (en) * 1995-12-18 1999-11-30 International Business Machines Corporation Driving method of liquid crystal display device
KR20000043828A (en) * 1998-12-29 2000-07-15 김영환 Column drive amplifier of a tft lcd
JP2001166741A (en) * 1999-12-06 2001-06-22 Hitachi Ltd Semiconductor integrated circuit device and liquid crystal display device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5995074A (en) * 1995-12-18 1999-11-30 International Business Machines Corporation Driving method of liquid crystal display device
JPH10161615A (en) * 1996-04-05 1998-06-19 Matsushita Electric Ind Co Ltd Driving method of liquid crystal display unit, driving ic and driving circuit
KR19990081272A (en) * 1998-04-28 1999-11-15 윤종용 Output driving circuit of LCD driver source driver
KR20000043828A (en) * 1998-12-29 2000-07-15 김영환 Column drive amplifier of a tft lcd
JP2001166741A (en) * 1999-12-06 2001-06-22 Hitachi Ltd Semiconductor integrated circuit device and liquid crystal display device

Also Published As

Publication number Publication date
KR20040048446A (en) 2004-06-10

Similar Documents

Publication Publication Date Title
KR100670494B1 (en) Driving circuit and driving method of liquid crystal display divice
KR100445675B1 (en) Method for addrfssing a flat screen using pixel precharging, driver for carrying out the method, and use thereof in large screens
US6556162B2 (en) Digital-to-analog converter and active matrix liquid crystal display
US7079127B2 (en) Reference voltage generation circuit, display driver circuit, display device, and method of generating reference voltage
US6317109B1 (en) Liquid crystal display apparatus with residual image eliminating function
EP0767449B1 (en) Method and circuit for driving active matrix liquid crystal panel with control of the average driving voltage
AU709232B2 (en) Amplifier with pixel voltage compensation for a display
JPH08263026A (en) Data line drive circuit
KR100549983B1 (en) Liquid crystal display device and driving method of the same
KR20010051050A (en) Driving circuit for electro-optical device, electro-optical device, and electronic equipment
US6137465A (en) Drive circuit for a LCD device
KR100522855B1 (en) Driving method and its circuit for large area and high resolution TFT-LCDs
KR100310626B1 (en) Liquid crystal display driving semiconductor device
EP1611564B1 (en) Active matrix displays and contrast control method
JP2005250132A (en) Active matrix type liquid crystal liquid crystal device
US20020190939A1 (en) Active matrix display device
JP3097612B2 (en) Liquid crystal drive semiconductor device
US6518947B1 (en) LCD column driving apparatus and method
JP2002533788A (en) Compensation of sampling error in photoelectric display device
JPH10123483A (en) Liquid crystal display device and its drive method
JP3245530B2 (en) Driving method of display device
US20060044248A1 (en) Display panel driving circuit
JP3059050B2 (en) Power supply circuit
KR100366315B1 (en) Circuit and method of driving data line by low power in a lcd
JPH0363077B2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090930

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee