KR100489875B1 - Plasma display panel - Google Patents

Plasma display panel Download PDF

Info

Publication number
KR100489875B1
KR100489875B1 KR10-2001-0071788A KR20010071788A KR100489875B1 KR 100489875 B1 KR100489875 B1 KR 100489875B1 KR 20010071788 A KR20010071788 A KR 20010071788A KR 100489875 B1 KR100489875 B1 KR 100489875B1
Authority
KR
South Korea
Prior art keywords
center
blanks
transparent electrode
larger
peripheral portion
Prior art date
Application number
KR10-2001-0071788A
Other languages
Korean (ko)
Other versions
KR20030041057A (en
Inventor
박헌건
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2001-0071788A priority Critical patent/KR100489875B1/en
Priority to CNB021522677A priority patent/CN1316536C/en
Priority to US10/293,557 priority patent/US7256550B2/en
Priority to CN2006101156972A priority patent/CN1905119B/en
Priority to EP02257904A priority patent/EP1313124B1/en
Priority to DE60227765T priority patent/DE60227765D1/en
Priority to EP07004440A priority patent/EP1786014B1/en
Priority to DE60227856T priority patent/DE60227856D1/en
Publication of KR20030041057A publication Critical patent/KR20030041057A/en
Application granted granted Critical
Publication of KR100489875B1 publication Critical patent/KR100489875B1/en
Priority to US11/654,584 priority patent/US7687998B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 패널 전체의 휘도 균일도를 높이도록 한 플라즈마 디스플레이 패널에 관한 것이다.The present invention relates to a plasma display panel designed to increase the luminance uniformity of the entire panel.

본 발명에 따른 플라즈마 디스플레이 패널은 중앙부에서 서로 간의 간격이 주변부 대비 20% 이내에서 큰 다수의 투명전극쌍과, 상기 투명전극쌍 각각에 홀 형태로 나란히 형성되는 다수의 블랭크를 구비하고, 상기 블랭크의 면적과 서로 간의 간격 중 적어도 어느 하나가 상기 중앙부와 상기 주변부에서 다른 것을 특징으로 한다.According to the present invention, a plasma display panel includes a plurality of transparent electrode pairs having a large distance from each other at a central portion within 20% of a peripheral portion, and a plurality of blanks formed side by side in the form of holes in each of the transparent electrode pairs. At least one of the area and the distance between each other is different in the central portion and the peripheral portion.

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL} Plasma Display Panel {PLASMA DISPLAY PANEL}

본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 패널 전체의 휘도 균일도를 높이도록 한 플라즈마 디스플레이 패널에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel, and more particularly, to a plasma display panel designed to increase luminance uniformity of the entire panel.

플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 He+Xe, Ne+Xe 또는 He+Ne+Xe 등의 불활성 혼합가스의 방전시 발생하는 147nm의 자외선에 의해 형광체를 발광시킴으로써 문자 또는 그래픽을 포함한 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 크게 향상된 화질을 제공한다. 특히, 3전극 교류 면방전형 PDP는 방전시 표면에 벽전하가 축적되며 방전에 의해 발생되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다. Plasma Display Panels (hereinafter referred to as "PDPs") are characterized by emitting phosphors by 147 nm ultraviolet rays generated during discharge of an inert mixed gas such as He + Xe, Ne + Xe or He + Ne + Xe. An image containing graphics is displayed. Such a PDP is not only thin and easy to enlarge, but also greatly improved in quality due to recent technology development. In particular, the three-electrode AC surface discharge type PDP has advantages of low voltage driving and long life because wall charges are accumulated on the surface during discharge and protect the electrodes from sputtering caused by the discharge.

도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(11) 상에 형성되어 각각 스캔전극과 서스테인전극 역할을 하는 투명전극쌍(12Y,12Z)과, 하부기판(16) 상에 형성되어진 어드레스전극(17X)을 구비한다. Referring to FIG. 1, a discharge cell of a three-electrode alternating surface discharge type PDP is formed on an upper substrate 11 and serves as a pair of transparent electrodes 12Y and 12Z serving as a scan electrode and a sustain electrode, respectively, and on a lower substrate 16. And an address electrode 17X formed on the substrate.

투명전극쌍(12Y)은 통상, 인듐틴옥사이드(Indium-Tin-Oxide : ITO)로 형성된다. 투명전극쌍(12Y,12Z) 각각에는 저항을 줄이기 위한 금속버스전극(13)이 형성된다. 투명전극쌍(12Y,12Z)이 형성된 상부기판(11)에는 상부 유전체층(14)과 보호막(15)이 적층된다. The transparent electrode pair 12Y is usually formed of indium tin oxide (ITO). Metal bus electrodes 13 are formed in each of the transparent electrode pairs 12Y and 12Z to reduce resistance. The upper dielectric layer 14 and the passivation layer 15 are stacked on the upper substrate 11 on which the transparent electrode pairs 12Y and 12Z are formed.

어드레스전극(17X)은 투명전극쌍(12Y,12Z)과 직교된다. 어드레스전극(17X)이 형성된 하부기판(16) 상에는 하부 유전체층(18), 격벽(19)이 형성되며, 하부 유전체층(18)과 격벽(19)의 표면에는 형광체층(20)이 도포된다. The address electrode 17X is orthogonal to the transparent electrode pairs 12Y and 12Z. The lower dielectric layer 18 and the partition wall 19 are formed on the lower substrate 16 on which the address electrode 17X is formed, and the phosphor layer 20 is coated on the surfaces of the lower dielectric layer 18 and the partition wall 19.

상/하부기판(11,16)과 격벽(19) 사이에 마련된 방전셀의 방전공간에는 방전을 위한 He+Xe 또는 Ne+Xe 등의 불활성 혼합가스가 주입된다.An inert mixed gas such as He + Xe or Ne + Xe for discharging is injected into the discharge space of the discharge cells provided between the upper and lower substrates 11 and 16 and the partition wall 19.

이러한 PDP는 화상의 계조(Gray Level)를 구현하기 위하여 한 프레임 기간을 발광횟수가 다른 여러 서브필드로 나누어 구동하고 있다. 각 서브필드는 다시 방전을 균일하게 일으키기 위한 리셋 기간, 방전셀을 선택하기 위한 어드레스 기간 및 방전횟수에 따라 계조를 구현하는 서스테인 기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들로 나누어지게 된다. 아울러, 8개의 서브 필드들 각각은 어드레스 기간과 서스테인 기간으로 다시 나누어지게 된다. 여기서, 각 서브필드의 리셋기간 및 어드레스 기간은 각 서브필드마다 동일한 반면에, 서스테인 기간과 그 방전 횟수는 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다. 이와 같이 각 서브필드에서 서스테인 기간이 달라지게 되므로 화상의 계조를 구현할 수 있게 된다.Such a PDP is driven by dividing one frame period into several subfields having different emission counts in order to realize gray level of an image. Each subfield is further divided into a reset period for uniformly generating discharge, an address period for selecting a discharge cell, and a sustain period for implementing gray levels according to the number of discharges. For example, when the image is to be displayed with 256 gray levels, the frame period (16.67 ms) corresponding to 1/60 second is divided into eight subfields. In addition, each of the eight subfields is divided into an address period and a sustain period. Here, the reset period and the address period of each subfield are the same for each subfield, while the sustain period and the number of discharges thereof are 2 n (n = 0,1,2,3,4,5,6, 7) is increased in proportion. As described above, since the sustain period is changed in each subfield, gray levels of an image can be realized.

PDP는 그 크기가 40″, 50″, 60″ 등 다른 평판표시장치(FPD)에 비하여 대화면화되어 있다. 따라서, PDP는 각 전극(12Y,12Z,13,17)의 길이가 길기 때문에 전극길이로 인한 전압강하가 PDP의 중앙부와 주변부에서 비교적 큰 차이로 나타나게 된다. 또한, PDP는 대기압보다 낮은 압력으로 방전가스가 내부에 주입되기 때문에 격벽(19)에 의해서만 상/하부기판(11,16)이 지지되는 중앙부와 도시하지 않은 실링재에 의해 상/하부기판(11,16)이 접합되는 주변부에서 기판(11,16)에 가해지는 힘이 다르게 된다. 그 결과, 종래의 PDP는 패널 크기에 따라 다소 차이가 있지만, 도 2와 같이 수평방향과 수직방향 각각에서 주변부보다 중심부의 휘도가 대략 20% 정도 낮게 된다. PDPs are larger in size than other flat panel display devices (FPDs) such as 40 ″, 50 ″, and 60 ″. Therefore, since the lengths of the electrodes 12Y, 12Z, 13, and 17 are long in the PDP, the voltage drop due to the length of the electrode appears as a relatively large difference in the center part and the peripheral part of the PDP. In addition, since the PDP is injected into the discharge gas at a pressure lower than atmospheric pressure therein, the upper and lower substrates 11, 11 and 16 are formed by a central portion where the upper and lower substrates 11 and 16 are supported only by the partition wall 19 and a sealing material (not shown). The force exerted on the substrates 11 and 16 at the periphery where 16 is bonded is different. As a result, although the conventional PDP is somewhat different depending on the size of the panel, as shown in FIG. 2, the luminance of the center portion is approximately 20% lower than that of the peripheral portion in each of the horizontal direction and the vertical direction.

따라서, 본 발명의 목적은 패널 전체의 휘도 균일도를 높이도록 한 PDP를 제공함에 있다. Accordingly, it is an object of the present invention to provide a PDP in which the luminance uniformity of the entire panel is increased.

상기 목적을 달성하기 위하여, 본 발명의 다른 실시예에 따른 PDP는 중앙부에서 서로 간의 간격이 주변부 대비 20% 이내에서 큰 다수의 투명전극쌍과, 상기 투명전극쌍 각각에 홀 형태로 나란히 형성되는 다수의 블랭크를 구비하고, 상기 블랭크의 면적과 서로 간의 간격 중 적어도 어느 하나가 상기 중앙부와 상기 주변부에서 다른 것을 특징으로 한다.상기 금속버스전극들 사이의 중앙부 간격은 상기 수평방향과 상기 수직방향 중 적어도 어느 한 방향에서 상기 주변부에 비하여 더 큰 것을 특징으로 한다. In order to achieve the above object, a PDP according to another embodiment of the present invention has a plurality of transparent electrode pairs having a large distance between each other in the center portion within 20% of the peripheral portion, and a plurality of holes formed in each of the transparent electrode pairs in parallel And at least one of the area of the blank and the distance between the blanks is different in the central part and the peripheral part. The center part gap between the metal bus electrodes is at least one of the horizontal direction and the vertical direction. It is characterized in that it is larger than the periphery in either direction.

삭제delete

삭제delete

삭제delete

삭제delete

본 발명의 또 다른 실시예에 따른 PDP는 서로 간의 간격이 중앙부와 주변부에서 다른 다수의 투명전극쌍을 구비하는 것을 특징으로 한다. PDP according to another embodiment of the present invention is characterized in that it comprises a plurality of transparent electrode pairs in the distance between each other in the center and the peripheral portion.

상기 투명전극쌍의 중앙부 폭은 수평방향과 수직방향 중 적어도 어느 한 방향에서 주변부에 비하여 더 큰 것을 특징으로 한다. The width of the center portion of the pair of transparent electrodes is larger than the peripheral portion in at least one of the horizontal direction and the vertical direction.

상기 투명전극쌍의 중앙부 폭은 주변부 대비 20% 이내에서 큰 것을 특징으로 한다. The width of the center portion of the transparent electrode pair is greater than 20% of the peripheral portion.

상기 투명전극쌍 사이의 중앙부 간격은 수평방향과 수직방향 중 적어도 어느 한 방향에서 주변부에 비하여 더 큰 것을 특징으로 한다. The center portion spacing between the transparent electrode pairs is larger than the peripheral portion in at least one of the horizontal direction and the vertical direction.

상기 투명전극쌍 사이의 중앙부 간격은 주변부 대비 대략 20% 이내에서 큰 것을 특징으로 한다. The center portion spacing between the transparent electrode pairs is greater than about 20% of the peripheral portion.

본 발명의 또 다른 실시예에 따른 PDP는 상기 투명전극쌍 각각에 형성되고 폭 및 서로 간의 간격 중 적어도 어느 하나가 중앙부와 주변부에서 다른 금속버스전극을 더 구비한다. A PDP according to another embodiment of the present invention is formed on each of the transparent electrode pairs, and further includes a metal bus electrode having at least one of a width and a gap therebetween at the center and the periphery.

본 발명의 또 다른 실시예에 따른 PDP는 상기 투명전극쌍 각각에 홀 형태로 나란히 형성되는 다수의 블랭크를 더 구비한다. The PDP according to another embodiment of the present invention further includes a plurality of blanks formed side by side in the form of holes in each of the transparent electrode pairs.

상기 블랭크의 면적과 서로 간의 간격 중 적어도 어느 하나는 중앙부와 주변부에서 다른 것을 특징으로 한다. At least one of the area of the blank and the distance between each other is different in the central part and the peripheral part.

상기 주변부에 위치한 블랭크의 면적은 수평방향과 수직방향 중 적어도 어느 한 방향에서 중앙부에 위치한 블랭크에 비하여 더 큰 것을 특징으로 한다. The area of the blank located at the periphery is larger than the blank located at the center in at least one of the horizontal and vertical directions.

상기 주변부에 위치한 블랭크의 면적은 중앙부에 위치한 블랭크 대비 5∼40% 큰 것을 특징으로 한다. The area of the blank located at the periphery is 5 to 40% larger than the blank located at the center.

상기 중앙부에 위치한 블랭크들 사이의 간격은 수평방향과 수직방향 중 적어도 어느 한 방향에서 주변부에 위치한 블랭크들 사이의 간격에 비하여 더 큰 것을 특징으로 한다. The spacing between the blanks located in the center portion is larger than the spacing between the blanks located in the peripheral portion in at least one of the horizontal direction and the vertical direction.

상기 중앙부에 위치한 블랭크들 사이의 간격이 주변부 간격 대비 140% 이내에서 큰 것을 특징으로 한다. The space between the blanks located in the central portion is characterized in that large within 140% compared to the peripheral space.

본 발명의 또 다른 실시예에 따른 PDP는 셀을 선택하기 위한 어드레스전압이 공급됨과 아울러 중앙부 폭이 주변부 대비 20% 이내에서 큰 다수의 어드레스전극과, 유지방전을 일으키기 위한 유지전압이 공급되고 폭 및 서로 간의 간격 중 적어도 어느 하나가 상기 중앙부와 상기 주변부에서 다른 투명전극쌍과, 상기 투명전극쌍 각각에 홀 형태로 나란히 형성되는 다수의 블랭크를 구비하고, 상기 블랭크의 면적과 서로 간의 간격 중 적어도 어느 하나가 상기 중앙부와 상기 주변부에서 다른 것을 특징으로 한다.According to another embodiment of the present invention, a PDP is provided with an address voltage for selecting a cell, a plurality of address electrodes having a central width within 20% of a peripheral portion, and a sustain voltage for generating a sustain discharge and a width and At least one of the distance between each other having a transparent electrode pair in the center and the peripheral portion and a plurality of blanks are formed side by side in the form of holes in each of the transparent electrode pair, at least any of the area of the blank and the space between each other One is characterized in that the other in the central portion and the peripheral portion.

상기 어드레스전극의 중앙부 폭은 수평방향과 수직방향 중 적어도 어느 한 방향에서 주변부에 비하여 더 큰 것을 특징으로 한다. The width of the center portion of the address electrode is larger than that of the peripheral portion in at least one of the horizontal direction and the vertical direction.

삭제delete

삭제delete

본 발명의 또 다른 실시예에 따른 PDP는 상기 투명전극쌍 각각에 형성되고 폭 및 서로 간의 간격 중 적어도 어느 하나가 상기 중앙부와 상기 주변부에서 다른 금속버스전극을 더 구비한다. A PDP according to another embodiment of the present invention is formed on each of the transparent electrode pairs, and at least any one of a width and a space therebetween further includes another metal bus electrode at the central portion and the peripheral portion.

삭제delete

삭제delete

상기 주변부에 위치한 블랭크의 면적은 수평방향과 수직방향 중 적어도 어느 한 방향에서 중앙부에 위치한 블랭크에 비하여 더 큰 것을 특징으로 한다. The area of the blank located at the periphery is larger than the blank located at the center in at least one of the horizontal and vertical directions.

상기 중앙부에 위치한 블랭크들 사이의 간격은 수평방향과 수직방향 중 적어도 어느 한 방향에서 주변부에 위치한 블랭크들 사이의 간격에 비하여 더 큰 것을 특징으로 한다. 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널은 유지방전을 일으키기 위한 다수의 투명전극쌍과, 상기 투명전극쌍 각각에 홀 형태로 나란히 형성되는 다수의 블랭크를 구비한다.본 발명의 실시 예에 따른 플라즈마 디스플레이 패널은 유지방전을 일으키기 위한 다수의 투명전극쌍과, 상기 투명전극쌍 각각에 홀 형태로 나란히 형성되는 다수의 블랭크를 구비한다.상기 블랭크의 면적과 서로 간의 간격 중 적어도 어느 하나는 상기 중앙부와 상기 주변부에서 다르다.상기 주변부에 위치한 블랭크의 면적은 수평방향과 수직방향 중 적어도 어느 한 방향에서 상기 중앙부에 위치한 블랭크에 비하여 더 크게 형성된다.상기 주변부에 위치한 블랭크의 면적은 상기 중앙부에 위치한 블랭크 대비 5∼40% 크게 형성된다.상기 중앙부에 위치한 블랭크들 사이의 간격은 상기 수평방향과 상기 수직방향 중 적어도 어느 한 방향에서 상기 주변부에 위치한 블랭크들 사이의 간격에 비하여 더 크게 형성된다.상기 중앙부에 위치한 블랭크들 사이의 간격은 상기 주변부 간격 대비 140% 이내에서 크게 형성된다.The spacing between the blanks located in the center portion is larger than the spacing between the blanks located in the peripheral portion in at least one of the horizontal direction and the vertical direction. A plasma display panel according to an exemplary embodiment of the present invention includes a plurality of transparent electrode pairs for generating a sustain discharge, and a plurality of blanks formed side by side in the form of holes in each of the transparent electrode pairs. The display panel includes a plurality of transparent electrode pairs for generating a sustain discharge, and a plurality of blanks formed side by side in the form of holes in each of the transparent electrode pairs. At least one of an area of the blank and a gap between the blanks is formed in the center portion. The area of the blank located at the periphery is larger than the blank located at the center in at least one of a horizontal direction and a vertical direction. The area of the blank located at the periphery is greater than the blank located at the center. 5 to 40% larger than the blanks located in the center portion The interval of is greater than the gap between the blanks located in the periphery in at least one of the horizontal direction and the vertical direction. The distance between the blanks located in the central part is within 140% of the periphery. It is largely formed.

상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and features of the present invention in addition to the above object will become apparent from the description of the embodiments with reference to the accompanying drawings.

이하, 도 3 내지 도 39를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described with reference to FIGS. 3 to 39.

도 3, 도 4a 및 도 4b를 참조하면, 본 발명의 제1 실시예에 따른 PDP는 투명전극쌍(32Y,32Z) 각각에 형성되어진 금속버스전극(33)의 폭이 주변부로부터 중앙부로 갈수록 좁아지게 된다. 3, 4A, and 4B, in the PDP according to the first embodiment of the present invention, the width of the metal bus electrode 33 formed on each of the transparent electrode pairs 32Y and 32Z is narrower from the peripheral portion toward the center portion. You lose.

금속버스전극(33)의 폭과 휘도관계를 살펴보면, 도 5와 같이 금속버스전극(33)의 폭이 좁을수록 PDP의 휘도가 높게 된다. 따라서, PDP의 중앙부에서 금속버스전극(33)의 폭이 주변부에 비하여 좁기 때문에 PDP의 중앙부와 주변부의 휘도차를 보상할 수 있게 된다. 패널 크기와 주변부의 휘도를 고려하여, 금속버스전극(33)의 중앙폭(BUSW1)은 주변폭(BUSW2) 대비 대략 20% 이내에서 작게 설정되는 것이 바람직하다. Looking at the width and the luminance relationship of the metal bus electrode 33, the narrower the width of the metal bus electrode 33, the higher the luminance of the PDP as shown in FIG. Therefore, since the width of the metal bus electrode 33 in the central portion of the PDP is narrower than that of the peripheral portion, the luminance difference between the central portion and the peripheral portion of the PDP can be compensated for. In consideration of the panel size and the luminance of the periphery, the center width BUSW1 of the metal bus electrode 33 is preferably set to be smaller than about 20% of the peripheral width BUSW2.

상부기판(31)에는 투명전극쌍(32Y,32Z) 및 금속버스전극(33)을 덮도록 상부 유전체층(34)과 보호막(35)이 적층된다. 상부 유전체층(34)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(35)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(34)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(35)으로는 통상 산화마그네슘(MgO)이 이용된다. An upper dielectric layer 34 and a protective film 35 are stacked on the upper substrate 31 to cover the transparent electrode pairs 32Y and 32Z and the metal bus electrode 33. Wall charges generated during plasma discharge are accumulated in the upper dielectric layer 34. The passivation layer 35 prevents damage to the upper dielectric layer 34 due to sputtering generated during plasma discharge and increases emission efficiency of secondary electrons. As the protective film 35, magnesium oxide (MgO) is usually used.

어드레스전극(37X)은 투명전극쌍(32Y,33Z)과 직교된다. 어드레스전극(37X)이 형성된 하부기판(36) 상에는 하부 유전체층(38), 격벽(39)이 형성되며, 하부 유전체층(38)과 격벽(39)의 표면에는 형광체층(40)이 도포된다. The address electrode 37X is orthogonal to the transparent electrode pairs 32Y and 33Z. The lower dielectric layer 38 and the partition wall 39 are formed on the lower substrate 36 on which the address electrode 37X is formed, and the phosphor layer 40 is coated on the surfaces of the lower dielectric layer 38 and the partition wall 39.

격벽(39)은 어드레스전극(37X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. The partition wall 39 is formed in parallel with the address electrode 37X to prevent ultraviolet rays and visible light generated by the discharge from leaking to the adjacent discharge cells.

형광체층(40)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. The phosphor layer 40 is excited by ultraviolet rays generated during plasma discharge to generate visible light of any one of red, green, and blue.

상/하부기판(31,36)과 격벽(39) 사이에 마련된 방전셀의 방전공간에는 방전을 위한 He+Xe, Ne+Xe 또는 He+Ne+Xe 등의 불활성 혼합가스가 주입된다.An inert mixed gas such as He + Xe, Ne + Xe or He + Ne + Xe for discharging is injected into the discharge space of the discharge cells provided between the upper and lower substrates 31 and 36 and the partition 39.

본 발명의 제2 실시예에 따른 PDP는 도 6과 같이 PDP의 수직방향에서 중앙부와 주변부의 휘도차를 보상하기 위하여, 투명전극쌍(62) 각각에 형성되어진 금속버스전극(63)의 폭이 수직방향의 상/하측에 위치한 주변부로부터 중앙부로 갈수록 좁아지게 된다. In the PDP according to the second embodiment of the present invention, as shown in FIG. 6, the width of the metal bus electrode 63 formed on each of the transparent electrode pairs 62 is used to compensate for the luminance difference between the center part and the peripheral part in the vertical direction of the PDP. It becomes narrower from the periphery located in the vertical direction up and down toward the center.

본 발명의 제3 실시예에 따른 PDP는 전술한 제1 및 제2 실시예를 병용하여 도 7과 같이 투명전극쌍(72) 각각에 형성되어진 금속버스전극(73)의 폭이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 좁아지게 되어 PDP의 수평방향과 수직방향에서 중앙부와 주변부의 휘도차를 보상하게 된다. In the PDP according to the third embodiment of the present invention, the width of the metal bus electrode 73 formed on each of the transparent electrode pairs 72 is perpendicular to the horizontal direction by using the above-described first and second embodiments as shown in FIG. 7. Each direction becomes narrower from the periphery to the center to compensate for the luminance difference between the center and the periphery in the horizontal and vertical directions of the PDP.

도 8 내지 도 10은 본 발명의 제4 실시예에 따른 PDP를 나타낸다. 도 8 내지 도 10에 있어서, PDP의 서스테인전극쌍을 제외한 다른 부분은 전술한 실시예의 PDP와 동일하므로 상세한 설명을 생략하기로 한다. 8 to 10 show a PDP according to a fourth embodiment of the present invention. 8 to 10, other portions except the sustain electrode pair of the PDP are the same as the PDP of the above-described embodiment, and thus detailed description thereof will be omitted.

도 8과 도 9a 내지 도 9e를 참조하면, 본 발명의 제4 실시예에 따른 PDP는 투명전극쌍(82) 각각에 형성되어진 금속버스전극쌍(83) 사이의 간격이 주변부로부터 중앙부로 갈수록 넓어지게 된다. 8 and 9A to 9E, the PDP according to the fourth embodiment of the present invention has a wider distance between the metal bus electrode pairs 83 formed on each of the transparent electrode pairs 82 from the periphery to the center. You lose.

금속버스전극쌍(83) 사이의 간격과 휘도관계를 살펴보면, 도 10과 같이 금속버스전극쌍(83) 사이의 간격이 넓을수록 PDP의 휘도가 높게 된다. 또한, 금속버스전극쌍(83) 사이의 간격이 넓을수록 PDP의 효율이 높아지게 된다. 따라서, 금속버스전극쌍(83) 사이의 중앙부 간격(BUSG1)이 주변부에 비하여 넓기 때문에 PDP의 중앙부와 주변부의 휘도차를 보상할 수 있게 된다. Looking at the gap between the metal bus electrode pair 83 and the luminance relationship, as shown in FIG. 10, the wider the gap between the metal bus electrode pair 83, the higher the luminance of the PDP. In addition, the wider the gap between the metal bus electrode pairs 83, the higher the efficiency of the PDP. Therefore, since the central portion BUSG1 between the metal bus electrode pairs 83 is wider than the peripheral portion, the luminance difference between the central portion and the peripheral portion of the PDP can be compensated for.

금속버스전극쌍(83) 사이의 간격차는 주사/서스테인전극(Y)과 공통서스테인전극(Z)의 마주보는 변(91,92) 각각을 기준으로 주변부 대비 중앙부 위치를 20% 이내 정도로 바깥쪽까지 형성되게 하는 정도에서 허용하는 것이 바람직하다. 이 금속버스전극들(83) 각각의 폭은 중앙부와 주변부에서 동일하게 설정된다. The gap between the metal bus electrode pairs 83 is about 20% of the center position of the periphery relative to the periphery of the scanning / sustaining electrode Y and the opposite sides 91 and 92 of the common sustaining electrode Z. It is desirable to allow to the extent that it is formed. The width of each of these metal bus electrodes 83 is set equally in the center portion and in the peripheral portion.

본 발명의 제5 실시예에 따른 PDP는 도 11과 같이 투명전극쌍(112) 각각에 형성되어진 금속버스전극쌍(113) 사이의 간격이 주변부로부터 중앙부로 갈수록 소정의 화소영역 단위(PD)로 점진적으로 넓어지게 된다. 여기서, 화소영역은 수 내지 수십 개의 화소를 포함하는 길이로 설정된다. 따라서, 금속버스전극쌍(113) 사이의 간격은 수 내지 수십 개의 화소를 포함하는 길이를 단위로 중앙부로 갈수록 점진적으로 넓어지게 된다. In the PDP according to the fifth embodiment of the present invention, as shown in FIG. 11, the interval between the metal bus electrode pairs 113 formed in each of the transparent electrode pairs 112 is in a predetermined pixel area unit PD from the peripheral portion to the center portion thereof. It gradually widens. Here, the pixel area is set to a length including several to several tens of pixels. Accordingly, the distance between the metal bus electrode pairs 113 gradually increases toward the central portion based on a length including several to several tens of pixels.

본 발명의 제6 실시예에 따른 PDP는 도 12와 같이 PDP의 수직방향에서 중앙부와 주변부의 휘도차를 보상하기 위하여, 투명전극쌍(122) 각각에 형성되어진 금속버스전극쌍(123) 사이의 간격이 수직방향의 상/하측에 위치한 주변부로부터 중앙부로 갈수록 넓어지게 된다. In the PDP according to the sixth embodiment of the present invention, as shown in FIG. 12, in order to compensate for the luminance difference between the center part and the peripheral part in the vertical direction of the PDP, between the metal bus electrode pairs 123 formed on the transparent electrode pairs 122, respectively. The gap becomes wider from the periphery located in the vertical direction to the center.

본 발명의 제7 실시예에 따른 PDP는 도 13과 같이 투명전극쌍(132) 각각에 형성되어진 금속버스전극쌍(133) 사이의 간격이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 넓어지게 되어 PDP의 수평방향과 수직방향에서 중앙부와 주변부의 휘도차를 보상하게 된다. In the PDP according to the seventh embodiment of the present invention, as shown in FIG. 13, the distance between the metal bus electrode pairs 133 formed on each of the transparent electrode pairs 132 becomes wider from the periphery to the center in each of the horizontal and vertical directions. Therefore, the luminance difference of the center part and the peripheral part is compensated for in the horizontal direction and the vertical direction of the PDP.

본 발명의 제8 실시예에 따른 PDP는 도 14와 같이 투명전극쌍(142) 각각에 형성되어진 금속버스전극쌍(143) 사이의 간격이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 넓어짐과 아울러, 금속버스전극쌍(143) 각각의 폭이 수직방향의 상하측 가장자리에 위치한 주변부로부터 중앙부로 갈수록 커지게 되어 PDP의 수평방향과 수직방향에서 중앙부와 주변부의 휘도차를 보상하게 된다. In the PDP according to the eighth embodiment of the present invention, as shown in FIG. 14, the distance between the metal bus electrode pairs 143 formed on each of the transparent electrode pairs 142 becomes wider from the periphery to the center in each of the horizontal and vertical directions. In addition, the width of each of the metal bus electrode pairs 143 increases from the peripheral portion located at the upper and lower edges in the vertical direction toward the center portion to compensate for the luminance difference between the central portion and the peripheral portion in the horizontal and vertical directions of the PDP.

본 발명의 제9 실시예에 따른 PDP는 도 15와 같이 투명전극쌍(152) 각각에 형성되어진 금속버스전극쌍(153) 사이의 간격이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 넓어짐과 아울러, 금속버스전극쌍(153) 각각의 폭이 수직방향의 상하측 가장자리에 위치한 주변부로부터 중앙부로 갈수록 좁아지게 되어 PDP의 수평방향과 수직방향에서 중앙부와 주변부의 휘도차를 보상하게 된다. In the PDP according to the ninth embodiment of the present invention, as shown in FIG. 15, the distance between the metal bus electrode pairs 153 formed on each of the transparent electrode pairs 152 increases from the periphery to the center in the horizontal and vertical directions, respectively. In addition, the width of each pair of metal bus electrode pairs 153 becomes narrower from the periphery located at the upper and lower edges in the vertical direction toward the center to compensate for the luminance difference between the center and the periphery in the horizontal and vertical directions of the PDP.

도 16 내지 도 23은 본 발명의 제10 내지 제16 실시예에 따른 PDP의 투명전극을 나타낸다. 16 to 23 illustrate transparent electrodes of a PDP according to tenth to sixteenth embodiments of the present invention.

도 16 및 도 17을 참조하면, 본 발명의 제10 및 제11 실시예에 따른 PDP의 투명전극쌍(162,172)은 주변부로부터 중앙부로 갈수록 그 폭(ITOW1,ITOW2)이 커지게 된다. 16 and 17, the pairs of transparent electrodes 162 and 172 of the PDP according to the tenth and eleventh embodiments of the present invention become larger in widths ITOW1 and ITOW2 from the peripheral portion to the center portion.

투명전극쌍(162,172)의 폭과 휘도관계를 살펴보면, 도 18과 같이 투명전극쌍(162,172)의 폭이 클수록 PDP의 휘도가 높게 된다. 따라서, PDP의 중앙부에서 투명전극쌍(162,172)의 폭이 주변부에 비하여 크기 때문에 PDP의 중앙부와 주변부 사이의 휘도차를 보상할 수 있게 된다. 이 투명전극쌍(162,172)의 중앙부 폭(ITOW1)은 주변부의 폭(ITOW2) 대비 대략 20% 이내에서 크게 된다. Looking at the width and the luminance relationship of the transparent electrode pair (162, 172), as shown in Figure 18 the larger the width of the transparent electrode pair (162, 172) the higher the brightness of the PDP. Therefore, since the widths of the transparent electrode pairs 162 and 172 in the central portion of the PDP are larger than those in the peripheral portion, the luminance difference between the central portion and the peripheral portion of the PDP can be compensated for. The center width ITOW1 of the pair of transparent electrodes 162 and 172 is larger than about 20% of the width ITOW2 of the peripheral portion.

도 16은 투명전극쌍(162)의 바깥쪽 일측변이 소정 기울기로 패터닝되고 타측변이 수평으로 패터닝되어 그 폭이 중앙부로 갈수록 크게 되는 것을 나타낸다. 도 17은 투명전극쌍(172)은 바깥쪽 일측변이 계단형태로 패터닝되고 타측변이 수평으로 패터닝되어 그 폭이 중앙부로 갈수록 크게 되는 것을 나타낸다. FIG. 16 illustrates that one outer side of the transparent electrode pair 162 is patterned with a predetermined slope, and the other side is horizontally patterned so that its width becomes larger toward the center portion. FIG. 17 illustrates that the transparent electrode pair 172 is patterned in a step shape on the outer side thereof and horizontally patterned on the other side thereof so that its width becomes larger toward the center portion.

본 발명의 제12 실시예에 따른 PDP의 투명전극쌍(192)은 도 19와 같이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 그 폭이 커지게 되어 PDP의 수평방향과 수직방향에서 중앙부와 주변부의 휘도차를 보상하게 된다. 이 실시예는 도 17과 같은 계단형태에도 동일하게 적용된다. The transparent electrode pair 192 of the PDP according to the twelfth embodiment of the present invention increases in width from the peripheral portion to the center portion in the horizontal and vertical directions as shown in FIG. The luminance difference of the peripheral part is compensated for. This embodiment is equally applicable to the stepped form as shown in FIG.

도 20 및 도 21을 참조하면, 본 발명의 제13 및 제14 실시예에 따른 PDP의 투명전극쌍(202,212)은 주변부로부터 중앙부로 갈수록 그 사이의 간격(ITOG1,ITOG2)이 커지게 된다. 20 and 21, the gaps ITOG1 and ITOG2 between the transparent electrode pairs 202 and 212 of the PDP according to the thirteenth and fourteenth embodiments of the present invention increase from the peripheral portion to the central portion thereof.

투명전극쌍(202,212) 사이의 간격과 휘도관계를 살펴보면, 도 22와 같이 투명전극쌍(202,212) 사이의 간격이 클수록 PDP의 휘도가 높아지고, 일정간격 이상이 되면, 휘도가 감소하게 된다. 따라서, PDP의 중앙부에서 투명전극쌍(162,172) 사이의 간격이 주변부에 비하여 크기 때문에 PDP의 중앙부와 주변부 사이의 휘도차를 보상할 수 있게 된다. 여기서, 중앙부의 간격(ITOG1)은 도 22에서 휘도가 상승한 후에 낮아지기 시작하는 값 이하로 설정된다. 이 투명전극쌍(202,212)의 중앙부에서 그들 사이의 간격(ITOG1)은 주변부의 간격(ITOG2) 대비 대략 20% 이내에서 크게 된다. Referring to the gap between the transparent electrode pairs 202 and 212 and the luminance relationship, as shown in FIG. 22, the larger the distance between the transparent electrode pairs 202 and 212, the higher the luminance of the PDP becomes. Therefore, the gap between the transparent electrode pairs 162 and 172 in the central portion of the PDP is larger than that of the peripheral portion, thereby compensating for the luminance difference between the central portion and the peripheral portion of the PDP. Here, the interval ITOG1 in the center portion is set to be equal to or less than the value starting to decrease after the luminance rises in FIG. In the center of the transparent electrode pairs 202, 212, the gap ITOG1 therebetween becomes larger than about 20% of the gap ITOG2 of the peripheral portion.

도 20은 투명전극쌍(202)이 소정 기울기로 상승한 후에 하강하고 상호 대칭적으로 패턴되어 그 사이의 간격이 중앙부로 갈수록 크게 되는 것을 나타낸다. 도 21은 투명전극쌍(212)은 계단형태로 그리고 대칭적으로 패터닝되어 그 사이의 간격이 중앙부로 갈수록 크게 되는 것을 나타낸다. FIG. 20 shows that the transparent electrode pairs 202 descend after a predetermined inclination and are symmetrically patterned so that the gap therebetween increases toward the center. 21 shows that the transparent electrode pairs 212 are patterned stepwise and symmetrically so that the gap therebetween increases toward the center.

본 발명의 제15 실시예에 따른 PDP는 도 23과 같이 투명전극쌍(232) 사이의 간격이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 크게 되어 PDP의 수평방향과 수직방향에서 중앙부와 주변부의 휘도차를 보상하게 된다. In the PDP according to the fifteenth embodiment of the present invention, as shown in FIG. 23, the distance between the transparent electrode pairs 232 increases from the peripheral portion to the central portion in the horizontal direction and the vertical direction, respectively, so that the center portion and the peripheral portion in the horizontal and vertical directions of the PDP. To compensate for the difference in luminance.

본 발명의 제16 실시예에 따른 PDP는 도 24와 같이 투명전극쌍(242) 사이의 간격이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 넓어짐과 아울러, 투명전극쌍(242) 각각의 폭이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 커지게 되어 PDP의 수평방향과 수직방향에서 중앙부와 주변부의 휘도차를 보상하게 된다. According to the PDP according to the sixteenth embodiment of the present invention, as shown in FIG. 24, the distance between the transparent electrode pairs 242 increases from the peripheral portion to the center portion in the horizontal direction and the vertical direction, respectively, and the width of each of the transparent electrode pairs 242 is increased. Each of these horizontal and vertical directions increases in size from the periphery to the center to compensate for the luminance difference between the center and the periphery in the horizontal and vertical directions of the PDP.

도 25 및 도 26을 참조하면, 본 발명의 제17 및 제18 실시예에 따른 PDP는 효율 및 휘도를 높이기 위한 다수의 블랭크(255,265)가 형성된 투명전극쌍(252,262)과, 투명전극쌍(252,262) 각각에 형성된 금속버스전극(253,263)을 구비한다. 25 and 26, a PDP according to the seventeenth and eighteenth exemplary embodiments of the present invention may include transparent electrode pairs 252 and 262 and transparent electrode pairs 252 and 262 in which a plurality of blanks 255 and 265 are formed to increase efficiency and brightness. Metal bus electrodes 253 and 263 formed on the respective electrodes.

이 PDP는 블랭크(255,265)에 의해 투명전극쌍(252,262) 각각의 폭이 커지고 투명전극쌍(252,262) 사이의 간격이 좁아지게 되어 낮은 전압으로도 방전이 개시될 수 있고 방전패스가 길어지기 때문에 효율 및 휘도가 높아지게 된다. The PDP has a larger width between the transparent electrode pairs 252 and 262 due to the blanks 255 and 265 and a smaller gap between the transparent electrode pairs 252 and 262 so that the discharge can be started even at a lower voltage and the discharge path becomes longer. And luminance is increased.

블랭크(255,265)는 투명전극쌍(252,262)에 홀(hole) 형태로 형성되며, 주변부에서 중앙부로 갈수록 세로변의 길이가 줄게 되어 중앙부로 갈수록 면적(BLA1,BLA2)이 작아지게 된다. The blanks 255 and 265 are formed in the shape of holes in the pair of transparent electrodes 252 and 262, and the length of the vertical side decreases from the peripheral portion toward the center portion, and the area BLA1 and BLA2 decreases toward the center portion.

블랭크(245,255)의 면적(BLA1,BLA2)과 휘도관계를 살펴보면, 도 27과 같이 블랭크(245,255)의 면적이 작을수록 PDP의 휘도가 높아지게 된다. 따라서, PDP의 중앙부로 갈수록 블랭크(245,255)의 면적이 작아지기 때문에 PDP의 중앙부와 주변부 사이의 휘도차를 보상할 수 있게 된다. 주변부에 위치한 블랭크(255,265)의 면적(BLA2)은 중앙부에 위치한 블랭크(255,265)의 면적(BLA1)에 비하여 5∼40% 크게 된다. Looking at the relationship between the areas BLA1 and BLA2 of the blanks 245 and 255 and the brightness, as shown in FIG. 27, the smaller the areas of the blanks 245 and 255, the higher the luminance of the PDP. Therefore, the area of the blanks 245 and 255 decreases toward the central portion of the PDP, thereby making it possible to compensate for the luminance difference between the central portion and the peripheral portion of the PDP. The area BLA2 of the blanks 255 and 265 located at the periphery is 5 to 40% larger than the area BLA1 of the blanks 255 and 265 located at the center.

도 25는 수직으로 대향하는 블랭크(255) 사이의 간격이 중앙부와 주변부에서 동일한 것을 나타낸다. 도 26은 수직으로 대향하는 블랭크(265) 사이의 간격이 주변부로부터 중앙부로 갈수록 가까워지게 하여 수직으로 대향하는 블랭크(265) 사이의 간격을 중앙부에서 크게 함으로써 중앙부의 휘도를 더 높이는 것을 나타낸다.25 shows that the spacing between the vertically opposite blanks 255 is the same at the center and at the periphery. FIG. 26 shows that the luminance between the vertically opposed blanks 265 is closer to the center portion from the periphery to the central portion so that the interval between the vertically opposed blanks 265 is increased at the center portion to increase the luminance of the central portion.

본 발명의 제19 실시예에 따른 PDP는 도 28과 같이 블랭크(285)의 면적이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 작게 되어 PDP의 수평방향과 수직방향에서 중앙부와 주변부의 휘도차를 보상하게 된다. 마찬가지로, 도 26에 도시된 블랭크(265)는 도시하지 않았지만 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 작게 되도록 구성될 수도 있다. In the PDP according to the nineteenth embodiment of the present invention, as shown in FIG. 28, the area of the blank 285 becomes smaller from the peripheral portion to the central portion in the horizontal direction and the vertical direction, respectively, so that the luminance difference between the center portion and the peripheral portion in the horizontal and vertical directions of the PDP. To compensate. Similarly, the blank 265 shown in FIG. 26 may be configured to be smaller from the periphery to the center in each of the horizontal and vertical directions, although not shown.

도 29를 참조하면, 본 발명의 제20 실시예에 따른 PDP는 효율 및 휘도를 높이기 위한 다수의 블랭크(295)가 형성된 투명전극쌍(292)과, 투명전극쌍(292) 각각에 형성된 금속버스전극(293)을 구비한다. Referring to FIG. 29, a PDP according to a twentieth embodiment of the present invention includes a transparent electrode pair 292 having a plurality of blanks 295 formed thereon and a metal bus formed on each of the transparent electrode pairs 292 to increase efficiency and brightness. An electrode 293 is provided.

블랭크(295)는 주변부에서 중앙부로 갈수록 가로변의 길이가 줄게 되어 중앙부로 갈수록 면적(BLA1,BLA2)이 작아지게 된다. 이 때문에 PDP의 중앙부 휘도가 주변부에 비하여 높아질 수 있으므로 PDP의 중앙부와 주변부 사이의 휘도차를 보상할 수 있게 된다. 주변부에 위치한 블랭크(295)의 면적(BLA2)은 중앙부에 위치한 블랭크(295)의 면적(BLA1)에 비하여 5∼40% 크게 된다. The length of the horizontal side of the blank 295 decreases as it goes from the periphery to the center, and the areas BLA1 and BLA2 decrease as the center goes to the center. For this reason, since the luminance of the central portion of the PDP may be higher than that of the peripheral portion, the luminance difference between the central portion and the peripheral portion of the PDP may be compensated for. The area BLA2 of the blank 295 located at the periphery is 5-40% larger than the area BLA1 of the blank 295 located at the center.

본 발명의 제21 실시예에 따른 PDP는 도 30과 같이 블랭크(305)의 면적이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 작게 되어 PDP의 수평방향과 수직방향에서 중앙부와 주변부의 휘도차를 보상하게 된다. In the PDP according to the twenty-first embodiment of the present invention, as shown in FIG. 30, the area of the blank 305 becomes smaller from the peripheral portion to the central portion in the horizontal and vertical directions, respectively, so that the luminance difference between the center portion and the peripheral portion in the horizontal and vertical directions of the PDP is reduced. To compensate.

본 발명의 제22 실시예에 따른 PDP의 블랭크(315)는 도 31과 같이 주변부에서 중앙부로 갈수록 가로변과 세로변의 길이가 줄게 되어 중앙부로 갈수록 면적(BLA1,BLA2)이 작아지게 된다. 이 블랭크(315)는 도시하지 않았지만 수평방향과 수직방향에 모두 적용되어 PDP의 수평방향과 수직방향에서 중앙부와 주변부의 휘도차를 보상하게 된다. In the blank 315 of the PDP according to the twenty-second exemplary embodiment of the present invention, the lengths of the horizontal and vertical sides of the PDP decrease from the peripheral portion toward the center portion thereof, and thus, the areas BLA1 and BLA2 decrease toward the central portion thereof. Although not shown, the blank 315 is applied to both the horizontal and vertical directions to compensate for the luminance difference between the center and the peripheral portions in the horizontal and vertical directions of the PDP.

도 32를 참조하면, 본 발명의 제23 실시예에 따른 PDP의 블랭크들(325) 사이의 간격(BLG1,BLG2)는 주변부와 중심부에서 달라지게 된다. Referring to FIG. 32, the distances Blg1 and Blg2 between the blanks 325 of the PDP according to the twenty-third embodiment of the present invention are changed at the periphery and the center.

블랭크들(325)의 면적은 동일한 반면에, 블랭크들(325) 사이의 간격(BLG1,BLG2)은 주변부에서 중앙부로 갈수록 크게 된다. The area of the blanks 325 is the same, while the gaps Blg1, Blg2 between the blanks 325 become larger from the periphery to the center.

블랭크들(325) 사이의 간격과 휘도관계를 살펴보면, 도 33과 같이 블랭크들(325) 사이의 간격이 클수록 PDP의 휘도가 높아지게 된다. 따라서, 블랭크들(325) 사이의 간격이 중앙부로 갈수록 커지기 때문에 PDP의 중앙부와 주변부 사이의 휘도차를 보상할 수 있게 된다. 중앙부에 위치한 블랭크들(325) 사이의 간격(BLG1)은 주변부 간격(BLG2) 대비 140% 이내에서 크게 된다. Looking at the gap between the blanks 325 and the luminance relationship, as shown in Figure 33 the larger the gap between the blanks 325, the higher the brightness of the PDP. Therefore, since the gap between the blanks 325 increases toward the center portion, the luminance difference between the center portion and the peripheral portion of the PDP can be compensated for. The gap Blg1 between the blanks 325 located in the center portion is larger than 140% of the peripheral gap Blg2.

본 발명의 제24 실시예에 따른 PDP는 블랭크들(335)의 면적이 동일한 반면, 블랭크들(335) 사이의 간격이 도 34와 같이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 커지게 되어 PDP의 수평방향과 수직방향에서 중앙부와 주변부의 휘도차를 보상하게 된다. In the PDP according to the twenty-fourth embodiment of the present invention, the blanks 335 have the same area, but the gaps between the blanks 335 become larger from the periphery toward the center in each of the horizontal and vertical directions as shown in FIG. 34. The luminance difference between the center part and the peripheral part is compensated for in the horizontal and vertical directions of the PDP.

도 35 및 도 36은 본 발명의 제25 및 제26 실시예에 따른 PDP를 나타낸다. 35 and 36 illustrate PDPs according to embodiments 25 and 26 of the present invention.

도 35 및 도 36을 참조하면, 블랭크들(355,365)의 면적이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 작아짐과 아울러, 블랭크들(355,365) 사이의 간격이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 커지게 된다. 35 and 36, the areas of the blanks 355 and 365 become smaller from the periphery to the center in the horizontal and vertical directions, respectively, and the spacing between the blanks 355 and 365 is the periphery in the horizontal and vertical directions, respectively. It becomes larger from the center to the center.

이렇게 주변부와 중앙부에서 투명전극쌍 자체의 폭, 간격 또는 블랭크의 면적과 간격이 달라지는 PDP의 투명전극 상에는 중앙부와 주변부 간에 폭이나 간격이 달라지는 금속버스전극이 형성될 수 있다. In this way, a metal bus electrode having a width or a gap between the center and the peripheral part may be formed on the transparent electrode of the PDP in which the width, the gap, or the area and the gap of the transparent electrode pair itself are different in the peripheral part and the center part.

도 37은 본 발명의 제27 실시예에 따른 PDP의 어드레스전극을 나타낸다. 37 shows an address electrode of a PDP according to a twenty-seventh embodiment of the present invention.

도 37을 참조하면, 본 발명의 제27 실시예에 따른 PDP는 주변부와 중앙부에서 폭이 다른 어드레스전극(371)을 구비한다. Referring to FIG. 37, the PDP according to the twenty-seventh embodiment of the present invention includes an address electrode 371 having a width different from a peripheral portion and a central portion.

어드레스전극(371)은 수직방향에서 주변부로부터 중앙부로 갈수록 폭이 증가하게 된다. The address electrode 371 increases in width from the periphery to the center in the vertical direction.

어드레스전극(371)의 폭과 휘도관계를 살펴보면, 도 38과 같이 어드레스전극(371)의 폭이 클수록 PDP의 휘도가 높아지게 된다. 따라서, 어드레스전극(371)의 폭이 주변부에 비하여 중앙부가 크기 때문에 PDP의 중앙부와 주변부 사이의 휘도차를 보상할 수 있게 된다. 어드레스전극(371)의 중앙부폭(ADDW1)은 주변부폭(ADDW2) 대비 대략 20% 이내에서 크게 된다. Looking at the relationship between the width of the address electrode 371 and the luminance, as shown in FIG. 38, the larger the width of the address electrode 371, the higher the luminance of the PDP. Therefore, since the width of the address electrode 371 has a larger central portion than the peripheral portion, the luminance difference between the central portion and the peripheral portion of the PDP can be compensated for. The center width ADDW1 of the address electrode 371 is larger than approximately 20% of the width ADDW2.

도 39는 본 발명의 제28 실시예에 따른 PDP의 어드레스전극을 나타낸다. 39 shows an address electrode of a PDP according to a twenty-eighth embodiment of the present invention.

도 39를 참조하면, 본 발명의 제28 실시예에 따른 PDP는 어드레스전극(391)의 폭이 수평방향과 수직방향 각각에서 주변부로부터 중앙부로 갈수록 커지게 되어 PDP의 수평방향과 수직방향에서 중앙부와 주변부의 휘도차를 보상하게 된다. Referring to FIG. 39, in the PDP according to the twenty-eighth embodiment of the present invention, the width of the address electrode 391 increases from the peripheral portion to the center portion in the horizontal direction and the vertical direction, respectively, so that the PDP has a central portion in the horizontal and vertical directions of the PDP. The luminance difference of the peripheral part is compensated for.

이렇게 주변부와 중앙부에서 어드레스전극의 폭이 달라지는 PDP는 투명전극 자체의 폭, 간격 또는 블랭크의 면적과 간격이 달라지는 투명전극과, 중앙부와 주변부 간에 폭이나 간격이 달라지는 금속버스전극이 조합되어 구성될 수 있다. In this way, the width of the address electrode in the periphery and the center portion may be composed of a combination of a transparent electrode having a different width and spacing or a blank area and a gap between the transparent electrode itself and a metal bus electrode having a different width or spacing between the center and the periphery. have.

상술한 바와 같이, 본 발명에 따른 PDP는 금속버스전극, 투명전극, 어드레스전극 등의 구동전극들의 폭이나 간격을 휘도차에 대응하여 조절함으로써 도 39에서 알 수 있는 바, PDP의 주변부와 중앙부에서 ±1% 이내의 휘도차로 제한될 수 있으므로 전화면에 걸쳐서 PDP의 휘도를 균일하게 된다. As described above, the PDP according to the present invention can be seen in FIG. 39 by adjusting the width or spacing of the driving electrodes such as the metal bus electrode, the transparent electrode, and the address electrode according to the luminance difference. The luminance of the PDP can be made uniform over the entire surface since it can be limited to the luminance difference within ± 1%.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 예를 들어, 당업자라면 매 프레임마다 최대 광방출 시점이 프레임의 초기에 설정되게 하고 각 모드별로 서브필드들의 수와 휘도 상대비 배치가 다르게 하는 다양한 변형이 가능할 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. For example, those skilled in the art will be able to make various modifications such that the maximum light emission time is set at the beginning of the frame every frame and the number of subfields and the luminance relative ratio are different for each mode. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타내는 사시도이다. 1 is a perspective view showing a discharge cell structure of a conventional three-electrode AC surface discharge type plasma display panel.

도 2는 도 1에 도시된 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널에 있어서 휘도 불균일을 나타내는 도면이다. FIG. 2 is a diagram showing luminance unevenness in the conventional three-electrode AC surface discharge type plasma display panel shown in FIG. 1.

도 3은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 한 유지전극쌍을 나타내는 평면도이다. 3 is a plan view illustrating one sustain electrode pair of the plasma display panel according to the first embodiment of the present invention.

도 4a는 도 3에서 선 "B-B'"를 절취하여 나타내는 중앙부 유지전극쌍의 단면도이다.FIG. 4A is a cross-sectional view of the center sustain electrode pair taken along the line "B-B '" in FIG.

도 4b는 도 3에서 선 "A-A'"를 절취하여 나타내는 중앙부 유지전극쌍의 단면도이다. FIG. 4B is a cross-sectional view of the center sustain electrode pair taken along the line "A-A '" in FIG.

도 5는 플라즈마 디스플레이 패널에 있어서 금속버스전극의 폭에 따른 휘도 변화를 나타내는 그래프이다. 5 is a graph showing a change in luminance according to the width of the metal bus electrode in the plasma display panel.

도 6은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 유지전극쌍들을 나타내는 평면도이다. 6 is a plan view illustrating sustain electrode pairs of a plasma display panel according to a second exemplary embodiment of the present invention.

도 7은 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널의 한 유지전극쌍을 나타내는 평면도이다. 7 is a plan view illustrating one sustain electrode pair of a plasma display panel according to a third exemplary embodiment of the present invention.

도 8은 본 발명의 제4 실시예에 따른 플라즈마 디스플레이 패널의 한 유지전극쌍을 나타내는 평면도이다. 8 is a plan view illustrating one sustain electrode pair of the plasma display panel according to the fourth embodiment of the present invention.

도 9a는 도 8에서 선 "C-C'"를 절취하여 나타내는 유지전극쌍의 단면도이다. FIG. 9A is a cross-sectional view of the sustain electrode pair taken along the line “C-C ′” in FIG. 8.

도 9b는 도 8에서 선 "D-D'"를 절취하여 나타내는 유지전극쌍의 단면도이다. FIG. 9B is a cross-sectional view of the sustain electrode pair taken along the line “D-D ′” in FIG. 8.

도 9c는 도 8에서 선 "E-E'"를 절취하여 나타내는 유지전극쌍의 단면도이다. FIG. 9C is a cross-sectional view of the sustain electrode pair taken along the line “E-E ′” in FIG. 8.

도 9d는 도 8에서 선 "F-F'"를 절취하여 나타내는 유지전극쌍의 단면도이다. FIG. 9D is a cross-sectional view of the sustain electrode pair taken along the line “F-F ′” in FIG. 8.

도 9e는 도 8에서 선 "G-G'"를 절취하여 나타내는 유지전극쌍의 단면도이다. FIG. 9E is a cross-sectional view of the sustain electrode pair taken along the line “G-G ′” in FIG. 8.

도 10은 플라즈마 디스플레이 패널에 있어서 금속버스전극들 사이의 간격에 따른 휘도 변화를 나타내는 그래프이다. FIG. 10 is a graph illustrating a change in luminance according to the interval between metal bus electrodes in a plasma display panel.

도 11은 본 발명의 제5 실시예에 따른 플라즈마 디스플레이 패널의 한 유지전극쌍을 나타내는 평면도이다. 11 is a plan view illustrating one sustain electrode pair of the plasma display panel according to the fifth embodiment of the present invention.

도 12는 본 발명의 제6 실시예에 따른 플라즈마 디스플레이 패널의 유지전극쌍들을 나타내는 평면도이다.12 is a plan view illustrating sustain electrode pairs of a plasma display panel according to a sixth exemplary embodiment of the present invention.

도 13은 본 발명의 제7 실시예에 따른 플라즈마 디스플레이 패널의 유지전극쌍들을 나타내는 평면도이다.13 is a plan view illustrating sustain electrode pairs of a plasma display panel according to a seventh exemplary embodiment of the present invention.

도 14는 본 발명의 제8 실시예에 따른 플라즈마 디스플레이 패널의 유지전극쌍들을 나타내는 평면도이다.14 is a plan view illustrating sustain electrode pairs of a plasma display panel according to an eighth exemplary embodiment of the present invention.

도 15는 본 발명의 제9 실시예에 따른 플라즈마 디스플레이 패널의 유지전극쌍들을 나타내는 평면도이다.15 is a plan view illustrating sustain electrode pairs of a plasma display panel according to a ninth embodiment of the present invention.

도 16은 본 발명의 제10 실시예에 따른 플라즈마 디스플레이 패널의 한 투명전극쌍을 나타내는 평면도이다.16 is a plan view illustrating one transparent electrode pair of the plasma display panel according to the tenth embodiment of the present invention.

도 17은 본 발명의 제11 실시예에 따른 플라즈마 디스플레이 패널의 한 투명전극쌍을 나타내는 평면도이다.17 is a plan view illustrating one transparent electrode pair of the plasma display panel according to the eleventh embodiment of the present invention.

도 18은 플라즈마 디스플레이 패널에 있어서 투명전극의 폭에 따른 휘도 변화를 나타내는 그래프이다. 18 is a graph illustrating a change in luminance according to the width of a transparent electrode in the plasma display panel.

도 19는 본 발명의 제12 실시예에 따른 플라즈마 디스플레이 패널의 투명전극쌍들을 나타내는 평면도이다.19 is a plan view illustrating transparent electrode pairs of a plasma display panel according to a twelfth embodiment of the present invention.

도 20은 본 발명의 제13 실시예에 따른 플라즈마 디스플레이 패널의 한 투명전극쌍을 나타내는 평면도이다.20 is a plan view showing one transparent electrode pair of the plasma display panel according to the thirteenth embodiment of the present invention.

도 21은 본 발명의 제14 실시예에 따른 플라즈마 디스플레이 패널의 한 투명전극쌍을 나타내는 평면도이다.21 is a plan view showing one transparent electrode pair of the plasma display panel according to the fourteenth embodiment of the present invention.

도 22는 플라즈마 디스플레이 패널에 있어서 투명전극쌍 사이의 간격에 따른 휘도 변화를 나타내는 그래프이다. FIG. 22 is a graph showing a change in luminance according to the interval between transparent electrode pairs in the plasma display panel.

도 23은 본 발명의 제15 실시예에 따른 플라즈마 디스플레이 패널의 투명전극쌍들을 나타내는 평면도이다.23 is a plan view illustrating transparent electrode pairs of a plasma display panel according to a fifteenth embodiment of the present invention.

도 24는 본 발명의 제16 실시예에 따른 플라즈마 디스플레이 패널의 투명전극쌍들을 나타내는 평면도이다.24 is a plan view illustrating transparent electrode pairs of a plasma display panel according to a sixteenth exemplary embodiment of the present invention.

도 25는 본 발명의 제17 실시예에 따른 플라즈마 디스플레이 패널의 한 유지전극쌍을 나타내는 평면도이다.25 is a plan view illustrating one sustain electrode pair of the plasma display panel according to the seventeenth embodiment of the present invention.

도 26은 본 발명의 제18 실시예에 따른 플라즈마 디스플레이 패널의 한 유지전극쌍을 나타내는 평면도이다.FIG. 26 is a plan view illustrating one sustain electrode pair of the plasma display panel according to the eighteenth embodiment of the present invention.

도 27은 플라즈마 디스플레이 패널에 있어서 블랭크의 면적에 따른 휘도 변화를 나타내는 그래프이다. 27 is a graph showing a change in luminance according to the area of a blank in the plasma display panel.

도 28은 본 발명의 제19 실시예에 따른 플라즈마 디스플레이 패널의 유지전극쌍들을 나타내는 평면도이다.28 is a plan view illustrating sustain electrode pairs of the plasma display panel according to the nineteenth embodiment of the present invention.

도 29는 본 발명의 제20 실시예에 따른 플라즈마 디스플레이 패널의 한 유지전극쌍을 나타내는 평면도이다.29 is a plan view illustrating one sustain electrode pair of the plasma display panel according to the twentieth embodiment of the present invention.

도 30은 본 발명의 제21 실시예에 따른 플라즈마 디스플레이 패널의 유지전극쌍들을 나타내는 평면도이다.30 is a plan view illustrating sustain electrode pairs of the plasma display panel according to the twenty-first embodiment of the present invention.

도 31은 본 발명의 제22 실시예에 따른 플라즈마 디스플레이 패널의 한 유지전극쌍을 나타내는 평면도이다.31 is a plan view showing one sustain electrode pair of the plasma display panel according to the twenty-second embodiment of the present invention.

도 32는 본 발명의 제23 실시예에 따른 플라즈마 디스플레이 패널의 한 유지전극쌍을 나타내는 평면도이다.32 is a plan view showing one sustain electrode pair of the plasma display panel according to the twenty-third embodiment of the present invention.

도 33은 플라즈마 디스플레이 패널에 있어서 블랭크들 사이의 간격에 따른 휘도 변화를 나타내는 그래프이다. 33 is a graph illustrating a change in luminance according to the interval between blanks in the plasma display panel.

도 34는 본 발명의 제24 실시예에 따른 플라즈마 디스플레이 패널의 유지전극쌍들을 나타내는 평면도이다.34 is a plan view illustrating sustain electrode pairs of the plasma display panel according to the twenty-fourth embodiment of the present invention.

도 35는 본 발명의 제25 실시예에 따른 플라즈마 디스플레이 패널의 유지전극쌍들을 나타내는 평면도이다.35 is a plan view illustrating sustain electrode pairs of the plasma display panel according to the twenty-fifth embodiment of the present invention.

도 36은 본 발명의 제26 실시예에 따른 플라즈마 디스플레이 패널의 유지전극쌍들을 나타내는 평면도이다.36 is a plan view illustrating sustain electrode pairs of the plasma display panel according to the 26th embodiment of the present invention.

도 37은 본 발명의 제27 실시예에 따른 플라즈마 디스플레이 패널의 어드레스전극들을 나타내는 평면도이다.37 is a plan view illustrating address electrodes of a plasma display panel according to a twenty-seventh embodiment of the present invention.

도 38은 플라즈마 디스플레이 패널에 있어서 어드레스전극의 폭에 따른 휘도 변화를 나타내는 그래프이다. 38 is a graph illustrating a change in luminance according to the width of the address electrode in the plasma display panel.

도 39는 본 발명의 제28 실시예에 따른 플라즈마 디스플레이 패널의 어드레스전극들을 나타내는 평면도이다.39 is a plan view illustrating address electrodes of a plasma display panel according to a twenty-eighth embodiment of the present invention.

도 40은 본 발명에 따른 플라즈마 디스플레이 패널의 중앙부와 주변부 사이의 휘도 편차를 나타내는 그래프이다.40 is a graph illustrating luminance deviation between a central portion and a peripheral portion of the plasma display panel according to the present invention.

< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>

11,31 : 상부기판 14,34 : 상부 유전체층11,31: upper substrate 14,34: upper dielectric layer

15,35 : 보호막 16,36 : 하부기판15,35: protective film 16,36: lower substrate

17X,37X,361,381 : 어드레스전극 18,38 : 하부 유전체층17X, 37X, 361,381 Address electrode 18,38 Lower dielectric layer

19,39,362 : 격벽 20,40 : 형광층 19,39,362: bulkhead 20,40: fluorescent layer

12Y,12Z,32Y,32Z,72,82,112,122,132,142,152,162,172,192,202,212,222,232,242,252,272,282,292,302,312,332,342,352: 투명전극12Y, 12Z, 32Y, 32Z, 72,82,112,122,132,142,152,162,172,192,202,212,222,232,242,252,272,282,292,302,312,332,342,352: transparent electrodes

13,33,63,73,83,113,123,133,143,153,163,173,243,253,273,283,293,303,313,333,343,353 : 금속버스전극13,33,63,73,83,113,123,133,143,153,163,173,243,253,273,283,293,303,313,333,343,353: metal bus electrodes

245,255,275,285,295,305,315,335,345 : 블랭크245,255,275,285,295,305,315,335,345: blank

Claims (32)

삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 중앙부에서 서로 간의 간격이 주변부 대비 20% 이내에서 큰 다수의 투명전극쌍과,A large number of transparent electrode pairs having a large distance from each other in the central portion within 20% of the peripheral portion, 상기 투명전극쌍 각각에 홀 형태로 나란히 형성되는 다수의 블랭크를 구비하고,Each of the transparent electrode pairs is provided with a plurality of blanks formed side by side in the form of holes, 상기 블랭크의 면적과 서로 간의 간격 중 적어도 어느 하나가 상기 중앙부와 상기 주변부에서 다른 것을 특징으로 하는 플라즈마 디스플레이 패널.And at least one of an area of the blank and a distance between the blanks is different in the central part and the peripheral part. 제 6 항에 있어서,The method of claim 6, 상기 중앙부에서의 상기 투명전극쌍의 폭은 수평방향과 수직방향 중 적어도 어느 한 방향에서 상기 주변부에 비하여 더 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. And the width of the transparent electrode pair in the central portion is larger than the peripheral portion in at least one of a horizontal direction and a vertical direction. 삭제delete 제 6 항에 있어서,The method of claim 6, 상기 투명전극쌍 사이의 중앙부 간격은 수평방향과 수직방향 중 적어도 어느 한 방향에서 상기 주변부에 비하여 더 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. And a center spacing between the pair of transparent electrodes is larger than the peripheral portion in at least one of a horizontal direction and a vertical direction. 제 9 항에 있어서,The method of claim 9, 상기 투명전극쌍 사이의 중앙부 간격은 주변부 대비 대략 20% 이내에서 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. And a center spacing between the transparent electrode pairs within about 20% of a peripheral portion. 제 6 항에 있어서, The method of claim 6, 상기 투명전극쌍 각각에 형성되고 폭 및 서로 간의 간격 중 적어도 어느 하나가 상기 중앙부와 상기 주변부에서 다른 금속버스전극을 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널. And a metal bus electrode formed on each of the transparent electrode pairs and having at least one of a width and a distance therebetween, wherein the metal bus electrodes are different from each other in the center part and the peripheral part. 삭제delete 삭제delete 제 1 항에 있어서, The method of claim 1, 상기 주변부에 위치한 블랭크의 면적은 수평방향과 수직방향 중 적어도 어느 한 방향에서 상기 중앙부에 위치한 블랭크에 비하여 더 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. And the area of the blank located in the peripheral portion is larger than the blank located in the central portion in at least one of a horizontal direction and a vertical direction. 제 14 항에 있어서, The method of claim 14, 상기 주변부에 위치한 블랭크의 면적은 상기 중앙부에 위치한 블랭크 대비 5∼40% 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. And the area of the blank located at the periphery is 5-40% larger than the blank located at the center. 제 13 항에 있어서, The method of claim 13, 상기 중앙부에 위치한 블랭크들 사이의 간격은 상기 수평방향과 상기 수직방향 중 적어도 어느 한 방향에서 상기 주변부에 위치한 블랭크들 사이의 간격에 비하여 더 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. And the spacing between the blanks positioned in the center portion is larger than the spacing between the blanks positioned in the peripheral portion in at least one of the horizontal direction and the vertical direction. 제 16 항에 있어서, The method of claim 16, 상기 중앙부에 위치한 블랭크들 사이의 간격은 상기 주변부 간격 대비 140% 이내에서 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. The space between the blanks positioned in the center portion is greater than 140% of the peripheral portion of the plasma display panel. 셀을 선택하기 위한 어드레스전압이 공급됨과 아울러 중앙부 폭이 주변부 대비 20% 이내에서 큰 다수의 어드레스전극과,A plurality of address electrodes which are supplied with an address voltage for selecting a cell and have a central width within 20% of a peripheral portion; 유지방전을 일으키기 위한 유지전압이 공급되고 폭 및 서로 간의 간격 중 적어도 어느 하나가 상기 중앙부와 상기 주변부에서 다른 투명전극쌍과,A holding voltage for causing a sustain discharge is supplied, and at least one of a width and a distance between each other, 상기 투명전극쌍 각각에 홀 형태로 나란히 형성되는 다수의 블랭크를 구비하고, Each of the transparent electrode pairs is provided with a plurality of blanks formed side by side in the form of holes, 상기 블랭크의 면적과 서로 간의 간격 중 적어도 어느 하나가 상기 중앙부와 상기 주변부에서 다른 것을 특징으로 하는 플라즈마 디스플레이 패널. And at least one of an area of the blank and a distance between the blanks is different in the central part and the peripheral part. 제 18 항에 있어서,The method of claim 18, 상기 어드레스전극의 중앙부 폭은 수평방향과 수직방향 중 적어도 어느 한 방향에서 상기 주변부에 비하여 더 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. And a center width of the address electrode is larger than that of the peripheral portion in at least one of a horizontal direction and a vertical direction. 삭제delete 삭제delete 제 18 항에 있어서, The method of claim 18, 상기 투명전극쌍 각각에 형성되고 폭 및 서로 간의 간격 중 적어도 어느 하나가 상기 중앙부와 상기 주변부에서 다른 금속버스전극을 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널. And a metal bus electrode formed on each of the transparent electrode pairs and having at least one of a width and a distance therebetween, wherein the metal bus electrodes are different from each other in the center part and the peripheral part. 삭제delete 삭제delete 제 18 항에 있어서, The method of claim 18, 상기 주변부에 위치한 블랭크의 면적은 수평방향과 수직방향 중 적어도 어느 한 방향에서 상기 중앙부에 위치한 블랭크에 비하여 더 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. And the area of the blank located in the peripheral portion is larger than the blank located in the central portion in at least one of a horizontal direction and a vertical direction. 제 18 항에 있어서, The method of claim 18, 상기 중앙부에 위치한 블랭크들 사이의 간격은 상기 수평방향과 상기 수직방향 중 적어도 어느 한 방향에서 상기 주변부에 위치한 블랭크들 사이의 간격에 비하여 더 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. And the spacing between the blanks positioned in the center portion is larger than the spacing between the blanks positioned in the peripheral portion in at least one of the horizontal direction and the vertical direction. 유지방전을 일으키기 위한 다수의 투명전극쌍과,A plurality of transparent electrode pairs for causing a sustain discharge, 상기 투명전극쌍 각각에 홀 형태로 나란히 형성되는 다수의 블랭크를 구비하고, Each of the transparent electrode pairs is provided with a plurality of blanks formed side by side in the form of holes, 상기 블랭크의 면적과 서로 간의 간격 중 적어도 어느 하나는 상기 중앙부와 상기 주변부에서 다른 것을 특징으로 하는 플라즈마 디스플레이 패널. And at least one of an area of the blank and a gap between the blanks is different in the central part and the peripheral part. 삭제delete 제 28 항에 있어서, The method of claim 28, 상기 주변부에 위치한 블랭크의 면적은The area of the blank located at the periphery 수평방향과 수직방향 중 적어도 어느 한 방향에서 상기 중앙부에 위치한 블랭크에 비하여 더 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. And a larger blank than the blank located in the center portion in at least one of a horizontal direction and a vertical direction. 제 29 항에 있어서, The method of claim 29, 상기 주변부에 위치한 블랭크의 면적은 The area of the blank located at the periphery 상기 중앙부에 위치한 블랭크 대비 5∼40% 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. Plasma display panel, characterized in that 5 to 40% larger than the blank located in the central portion. 제 28 항에 있어서, The method of claim 28, 상기 중앙부에 위치한 블랭크들 사이의 간격은 The gap between the blanks located in the center 상기 수평방향과 상기 수직방향 중 적어도 어느 한 방향에서 상기 주변부에 위치한 블랭크들 사이의 간격에 비하여 더 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. And at least one of the horizontal direction and the vertical direction is larger than the distance between the blanks positioned in the periphery. 제 31 항에 있어서, The method of claim 31, wherein 상기 중앙부에 위치한 블랭크들 사이의 간격은 The gap between the blanks located in the center 상기 주변부 간격 대비 140% 이내에서 큰 것을 특징으로 하는 플라즈마 디스플레이 패널. Plasma display panel, characterized in that larger than 140% of the peripheral interval.
KR10-2001-0071788A 2001-11-15 2001-11-19 Plasma display panel KR100489875B1 (en)

Priority Applications (9)

Application Number Priority Date Filing Date Title
KR10-2001-0071788A KR100489875B1 (en) 2001-11-19 2001-11-19 Plasma display panel
US10/293,557 US7256550B2 (en) 2001-11-15 2002-11-14 Plasma display panel
CN2006101156972A CN1905119B (en) 2001-11-15 2002-11-14 Plasma display panel
CNB021522677A CN1316536C (en) 2001-11-15 2002-11-14 Plasma display panel
EP02257904A EP1313124B1 (en) 2001-11-15 2002-11-15 Plasma display panel
DE60227765T DE60227765D1 (en) 2001-11-15 2002-11-15 plasma screen
EP07004440A EP1786014B1 (en) 2001-11-15 2002-11-15 Plasma display panel
DE60227856T DE60227856D1 (en) 2001-11-15 2002-11-15 Plasma display panel
US11/654,584 US7687998B2 (en) 2001-11-15 2007-01-18 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0071788A KR100489875B1 (en) 2001-11-19 2001-11-19 Plasma display panel

Publications (2)

Publication Number Publication Date
KR20030041057A KR20030041057A (en) 2003-05-23
KR100489875B1 true KR100489875B1 (en) 2005-05-17

Family

ID=29570060

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0071788A KR100489875B1 (en) 2001-11-15 2001-11-19 Plasma display panel

Country Status (1)

Country Link
KR (1) KR100489875B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040069680A (en) * 2003-01-30 2004-08-06 오리온전기 주식회사 Plasma display panel
KR101966350B1 (en) * 2011-03-23 2019-08-19 주성엔지니어링(주) Light emitting device

Also Published As

Publication number Publication date
KR20030041057A (en) 2003-05-23

Similar Documents

Publication Publication Date Title
US7256550B2 (en) Plasma display panel
KR100489875B1 (en) Plasma display panel
KR20020050817A (en) Plasma display panel
KR100404849B1 (en) Plasma Display Panel
KR100425483B1 (en) Plasma display panel
KR100421492B1 (en) Plasma Display Panel
KR100505984B1 (en) Plasma display panel
KR20020001181A (en) Plasma Display Panel With electrode of Ladder Pattern Form
KR100844837B1 (en) Plasma display panel
KR100741766B1 (en) Plasma Display Panel
KR100517470B1 (en) Plasma display panel
KR20030040720A (en) Plasma display panel
KR20010004230A (en) Plasma display panel structure
KR100452696B1 (en) Plasma display panel
KR100542765B1 (en) Plasma display panel
KR100570695B1 (en) Plasma display panel
KR20040060337A (en) Plasma display panel
KR100421496B1 (en) Plasma display panel
KR20030040718A (en) Plasma display panel
KR100366946B1 (en) Plasma Display Panel
KR100680222B1 (en) Plasma display
KR20030071157A (en) Plasma display panel
KR20030080685A (en) Plasma display panel
KR20010004234A (en) Plasma display panel structure
KR20030071203A (en) Plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130424

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140424

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee