KR100480742B1 - Plasma Display Panel - Google Patents

Plasma Display Panel Download PDF

Info

Publication number
KR100480742B1
KR100480742B1 KR1019980000681A KR19980000681A KR100480742B1 KR 100480742 B1 KR100480742 B1 KR 100480742B1 KR 1019980000681 A KR1019980000681 A KR 1019980000681A KR 19980000681 A KR19980000681 A KR 19980000681A KR 100480742 B1 KR100480742 B1 KR 100480742B1
Authority
KR
South Korea
Prior art keywords
electrode
scan
common
transparent substrate
display panel
Prior art date
Application number
KR1019980000681A
Other languages
Korean (ko)
Other versions
KR19990065408A (en
Inventor
이승재
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1019980000681A priority Critical patent/KR100480742B1/en
Publication of KR19990065408A publication Critical patent/KR19990065408A/en
Application granted granted Critical
Publication of KR100480742B1 publication Critical patent/KR100480742B1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern

Abstract

본 발명에 따른 플라즈마 디스플레이 패널은, 서로 대향 이격된 상부 투명 기판 및 하부 투명 기판과, 하부 투명 기판에 패턴 형성된 어드레싱 전극들과, 어드레싱 전극들을 도포하도록 패턴 형성된 형광체와, 어드레싱 전극들과 직교되도록 상부 투명 기판에 패턴 형성된 주사 전극 및 공통 전극과, 주사 전극을 전기적으로 접속시키는 주사 버스 전극과, 공통 전극을 전기적으로 접속시키는 공통 버스 전극, 및 주사 전극, 주사 버스 전극, 공통 전극 및 공통 버스 전극을 도포하도록 형성된 유전체층을 구비하는 플라즈마 디스플레이 패널에 있어서, 주사 버스 전극 및 공통 버스 전극에 연결된 각 화소에 대응하는 주사 전극 및 공통 전극의 상호 대향면에 각각 첨단부가 형성되며, 이 첨단부의 끝부분 사이의 거리가 각 화소마다 균일한 것점에 그 특징이 있다. 이와 같은 본 발명에 따르면, 주사 전극 및 공통 전극 사이에 형성되는 전계 밀도가 첨단부에 집중되어 커지므로 방전시 안정적으로 방전이 이루어진다.The plasma display panel according to the present invention includes an upper transparent substrate and a lower transparent substrate spaced apart from each other, addressing electrodes patterned on the lower transparent substrate, phosphors patterned to apply the addressing electrodes, and an upper portion to be orthogonal to the addressing electrodes. A scan electrode and a common electrode patterned on the transparent substrate, a scan bus electrode for electrically connecting the scan electrode, a common bus electrode for electrically connecting the common electrode, and a scan electrode, a scan bus electrode, a common electrode and a common bus electrode In a plasma display panel having a dielectric layer formed to apply, a tip portion is formed on opposite surfaces of a scan electrode and a common electrode corresponding to each pixel connected to the scan bus electrode and the common bus electrode, respectively, The feature is that the distance is uniform for each pixel. have. According to the present invention as described above, since the electric field density formed between the scan electrode and the common electrode is concentrated at the tip portion and becomes large, the discharge is stably performed.

Description

플라즈마 디스플레이 패널Plasma display panel

본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel;이하 PDP)에 관한 것으로서, 상세하게는 유지 방전을 발생시키는 전극간의 전계 밀도가 증가된 플라즈마 디스플레이 패널에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel (PDP), and more particularly, to a plasma display panel having an increased electric field density between electrodes for generating sustain discharge.

플라즈마 디스플레이 패널은 가스 방전 현상을 이용하여 화상을 표시하기 위한 것으로서, 방전 매커니즘에 따라서 AC 형과 DC 형으로 분류된다. DC 형이란 상기 플라즈마 디스플레이 패널을 구성하는 각 전극들이 방전셀에 봉입되는 가스층에 직접적으로 노출되어 그에 인가되는 전압이 그대로 방전가스층에 인가되는 것이다. AC 형이란 각 전극들이 방전가스층과 유전체층에 의하여 분리되어 방전 현상시 발생되는 하전입자들을 상기 전극들이 흡수하지 않고 벽전하를 형성하게 되며 이 벽전하를 이용하여 다음 방전을 일으키는 것이다.The plasma display panel is for displaying an image using a gas discharge phenomenon, and is classified into an AC type and a DC type according to the discharge mechanism. In the DC type, the electrodes constituting the plasma display panel are directly exposed to the gas layer enclosed in the discharge cell, and the voltage applied thereto is applied to the discharge gas layer as it is. AC type means that the electrodes are separated by the discharge gas layer and the dielectric layer to form the wall charges without absorbing the charged particles generated during the discharge phenomenon, and the next discharge is generated by using the wall charges.

한편, 상기 플라즈마 디스플레이 패널은 그 전극들의 구성 형태에 따라 대향 방전형 및 면 방전형으로 대별될 수 있다. 대향 방전형 플라즈마 디스플레이 패널에서는, 단위 화소마다 어드레싱(Addressing) 전극 및 주사(Scanning) 전극이 대향되게 마련되어 있다. 그리고, 원하는 화소를 선택하여 방전시키는 어드레싱 방전 및 이 어드레싱 방전을 유지시키는 유지(Sustaining) 방전이 상기 두 전극 사이에서 일어난다. 면 방전형 플라즈마 디스플레이 패널에서는, 단위 화소마다 상기 어드레싱 전극에 대향되는 주사 전극 및 공통(Common) 전극이 마련되어 있어서, 어드레싱 전극과 주사 전극 사이에서는 어드레싱 방전이 일어나고, 주사 전극과 공통 전극 사이에서는 유지 방전이 일어난다.On the other hand, the plasma display panel can be roughly divided into a counter discharge type and a surface discharge type according to the configuration of the electrodes. In the counter-discharge type plasma display panel, an addressing electrode and a scanning electrode are provided to face each pixel. An addressing discharge for selecting and discharging a desired pixel and a sustaining discharge for holding the addressing discharge occur between the two electrodes. In the surface discharge type plasma display panel, a scan electrode and a common electrode which face the addressing electrode are provided for each unit pixel, so that addressing discharge occurs between the addressing electrode and the scan electrode, and sustain discharge between the scan electrode and the common electrode. This happens.

도 1은 종래의 면 방전형 플라즈마 디스플레이 패널의 개략적인 구성도이다. 도시된 바와 같이, 하부 투명 기판(11)의 상면에 하부 유전체층(12)이 형성되고, 이 하부 유전체층(12)의 상면에는 형광체층(13)이 형성되어 있고, 그리고 하부 유전체층(12)과 하부 투명 기판(11) 사이에는 어드레싱 전극(14)이 스트라이프 상으로 형성되어 있다. 이와 같은 하부 투명 기판(11)은 전면 투명 기판(15)과 결합되어 방전 공간을 형성하게 되는데, 상기 전면 투명 기판(15)의 하면에는 어드레싱 전극(14)과 직교하는 방향으로 각각 주사 전극(16) 및 공통 전극(17)이 형성되어 있고, 이 전극(16, 17)들은 전면 투명 기판(15)의 하면에 형성된 상부 유전체층(18)에 의해 몰입된다.1 is a schematic configuration diagram of a conventional surface discharge plasma display panel. As shown, the lower dielectric layer 12 is formed on the upper surface of the lower transparent substrate 11, the phosphor layer 13 is formed on the upper surface of the lower dielectric layer 12, and the lower dielectric layer 12 and the lower surface are formed. The addressing electrode 14 is formed in a stripe shape between the transparent substrates 11. The lower transparent substrate 11 is combined with the front transparent substrate 15 to form a discharge space. The lower surface of the front transparent substrate 15 has a scan electrode 16 in a direction orthogonal to the addressing electrode 14, respectively. ) And a common electrode 17, which are immersed by the upper dielectric layer 18 formed on the lower surface of the front transparent substrate 15.

이와 같이 구성된 종래의 플라즈마 디스플레이 패널은 어드레싱 전극(14)과 주사 전극(16) 사이에의 어드레싱 방전에 의해 전 공간에 하전 입자가 충전되고, 상기 전면 기판(15)에 형성된 주사 전극(16) 및 공통 전극(17) 사이에서의 유지 방전에 의해 발생된 자외선에 의해 형광체층(19)이 여기되어 발광하게 된다.In the conventional plasma display panel configured as described above, the charged particles are filled in the entire space by the addressing discharge between the addressing electrode 14 and the scan electrode 16, and the scan electrode 16 formed on the front substrate 15 and The phosphor layer 19 is excited by the ultraviolet rays generated by the sustain discharge between the common electrodes 17 to emit light.

도 2는 전면 기판(15) 상에 형성된 주사 전극(16) 및 공통 전극(17)을 나타낸 평면도이다. 도시된 바와 같이, 복수의 주사 전극(16)은 주사 버스 전극(16b)에 전기적으로 접속되어 있으며, 복수의 공통 전극(17)은 공통 버스 전극(17b)에 전기적으로 접속되어 있다. 상기 주사 전극(16) 및 공통 전극(17)은 서로 대향되도록 배치되어 있다. 이와 같은 주사 전극(16) 및 공통 전극(17) 사이에 보조 방전이 일어나도록 전압이 인가되었을 때, 상기 주사 전극(16) 및 공통 전극(17)의 대향 부분에서의 전계 분포는 도 3에 도시된 바와 같은 분포를 나타낸다.2 is a plan view illustrating the scan electrode 16 and the common electrode 17 formed on the front substrate 15. As shown, the plurality of scan electrodes 16 are electrically connected to the scan bus electrodes 16b, and the plurality of common electrodes 17 are electrically connected to the common bus electrodes 17b. The scan electrode 16 and the common electrode 17 are disposed to face each other. When a voltage is applied such that auxiliary discharge occurs between the scan electrode 16 and the common electrode 17, the electric field distribution in the opposite portions of the scan electrode 16 and the common electrode 17 is shown in FIG. 3. Distribution as shown.

그런데, 이와 같은 종래의 플라즈마 디스플레이 패널에서 선택된 모든 셀 들이 거의 동시에 방전이 이루어지는 경우에는, 먼저 방전된 셀 들에서 발생된 전류에 의한 전압 강하에 의해 나중에 방전될 셀 들에서는 방전이 이루어지지 않을 수 있다. 따라서, 상기와 같은 전압 강하가 발생되더라도, 안정되게 방전이 이루어지도록 전극 사이의 전계 밀도를 높이는 것이 요구된다.However, when all the cells selected in the conventional plasma display panel are discharged at about the same time, the discharge may not be performed in the cells to be discharged later by the voltage drop caused by the current generated in the cells discharged first. . Therefore, even if the voltage drop as described above occurs, it is required to increase the electric field density between the electrodes so that the discharge is stably performed.

본 발명은 상기와 같은 요구에 부응하기 위하여 창출된 것으로서, 방전을 일으키는 전극 사이의 전계 밀도가 높은 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.SUMMARY OF THE INVENTION The present invention has been made to meet the above demands, and an object thereof is to provide a plasma display panel having a high electric field density between electrodes which cause discharge.

상기 목적을 달성하기 위하여, 본 발명은, 서로 대향 이격된 상부 투명 기판 및 하부 투명 기판; 상기 하부 투명 기판에 패턴 형성된 어드레싱 전극들; 상기 어드레싱 전극들을 도포하도록 패턴 형성된 형광체; 상기 어드레싱 전극들과 직교되도록 상기 상부 투명 기판에 패턴 형성된 주사 전극 및 공통 전극; 상기 주사 전극을 전기적으로 접속시키는 주사 버스 전극; 상기 공통 전극을 전기적으로 접속시키는 공통 버스 전극; 및 상기 주사 전극, 주사 버스 전극, 공통 전극 및 공통 버스 전극을 도포하도록 형성된 유전체층;을 구비하는 플라즈마 디스플레이 패널에 있어서, 상기 주사 버스 전극 및 공통 버스 전극에 연결된 각 화소에 대응하는 상기 주사 전극 및 공통 전극의 상호 대향면에 각각 첨단부가 형성되며, 상기 첨단부의 끝부분 사이의 거리가 각 화소마다 균일한 것을 특징으로 한다.In order to achieve the above object, the present invention, the upper transparent substrate and the lower transparent substrate spaced apart from each other; Addressing electrodes patterned on the lower transparent substrate; A phosphor patterned to apply the addressing electrodes; A scan electrode and a common electrode patterned on the upper transparent substrate so as to be orthogonal to the addressing electrodes; A scan bus electrode electrically connecting the scan electrodes; A common bus electrode electrically connecting the common electrode; And a dielectric layer formed to apply the scan electrode, the scan bus electrode, the common electrode, and the common bus electrode, wherein the scan electrode and the common electrode correspond to each pixel connected to the scan bus electrode and the common bus electrode. Tip portions are formed on opposite surfaces of the electrodes, and the distance between the tips of the tip portions is uniform for each pixel.

이와 같은 본 발명에 따르면, 상기 주사 전극 및 공통 전극 사이에 형성되는 전계 밀도가 높아진다.According to the present invention as described above, the electric field density formed between the scan electrode and the common electrode is increased.

본 발명에 있어서, 상기 주사 전극 및 공통 전극의 상호 대향면에 형성된 첨단부는 복수개인 것이 바람직하다.In this invention, it is preferable that the tip part formed in the mutually opposing surface of the said scan electrode and the common electrode is plural.

이하, 첨부된 도면을 참조하면서 본 발명에 따른 플라즈마 디스플레이 패널을 설명한다.Hereinafter, a plasma display panel according to the present invention will be described with reference to the accompanying drawings.

본 발명에 따른 플라즈마 디스플레이 패널은 그 구조에 있어서, 종래의 플라즈마 디스플레이 패널과 유사하다. 따라서, 동일한 구성 요소에 대한 설명은 생략하고 특징적으로 다른 부분에 대해서만 설명하기로 한다.The plasma display panel according to the present invention is similar in structure to a conventional plasma display panel. Therefore, the description of the same components will be omitted and only features that are different will be described.

도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 주사 전극 및 공통 전극을 나타낸 평면도이다. 도시된 바와 같이, 주사 버스 전극(26b)에는 복수의 주사 전극(26)들이 전기적으로 접속 연결되어 있으며, 공통 버스 전극(27b)에는 복수의 공통 전극(27)들이 전기적으로 접속 연결되어 있다. 상기 주사 전극(26)과 공통 전극(27)은 각각 일정한 간격으로 이격되어 서로 대향되게 배치된다. 이 때, 상기 주사 전극(26)과 공통 전극(27)의 상호 대향면에는 첨단부(30)가 형성되어 있다. 상기 첨단부(30)는 복수로 형성되어 있어도 무방하다. 이와 같은 구조를 갖는 주사 전극(26) 및 공통 전극(27)에 일정한 전압차가 나타나도록 각각 인가 전압을 가하면, 두 전극(26)(27)의 상호 대향면의 전계 분포는 도 5에 도시된 바와 같이 나타난다. 즉, 주사 전극(26)과 공통 전극(27)의 상호 대향되는 면의 첨단부(30)에 전계가 집중되어 나타난다. 이와 같이, 전계 밀도가 집중되면, 첨단부(30) 사이의 방전 공극에서는 보다 안정적으로 방전이 일어난다.4 is a plan view illustrating a scan electrode and a common electrode of the plasma display panel according to the present invention. As illustrated, a plurality of scan electrodes 26 are electrically connected to the scan bus electrode 26b, and a plurality of common electrodes 27 are electrically connected to the common bus electrode 27b. The scan electrode 26 and the common electrode 27 are spaced apart from each other at regular intervals to face each other. At this time, the tip part 30 is formed in the mutually opposing surface of the said scan electrode 26 and the common electrode 27. As shown in FIG. The said tip part 30 may be formed in multiple numbers. When an applied voltage is applied to the scan electrode 26 and the common electrode 27 having such a structure so that a constant voltage difference appears, the electric field distribution of the mutually opposing surfaces of the two electrodes 26 and 27 is shown in FIG. 5. Appears together. That is, the electric field is concentrated on the tip 30 of the surface of the scan electrode 26 and the common electrode 27 that face each other. As such, when the electric field density is concentrated, the discharge occurs more stably in the discharge gap between the tip portions 30.

이를 보다 상세히 설명하면 다음과 같다.This will be described in more detail as follows.

어드레싱 전극과 주사 전극(26) 사이에의 어드레싱 방전에 의해 전 공간에 하전 입자가 충전된 상태에서, 주사 전극(26) 및 공통 전극(27) 사이에서의 유지 방전을 일으키기 위하여, 두 전극(26)(27)에 전압을 인가한다. 그러면, 두 전극(26)(27) 간에 형성되는 전계 밀도는 첨단부(30)에 집중되어 전계 밀도가 커진다. 이와 같은 상태에서, 수백 ㎱ 동안 지연 후 방전이 일어난다. 특히, 선택된 모든 셀들이 거의 동시에 방전이 이루어지는 경우에는, 먼저 방전된 셀 들에서 발생된 전류에 의한 전압 강하가 발생되더라도, 나중에 방전될 셀 들에서는 전계 밀도가 첨단부(30)에 집중되어 있으므로, 안정적으로 방전이 이루어진다.In order to cause the sustain discharge between the scan electrode 26 and the common electrode 27 in the state where the charged particles are filled in the entire space by the addressing discharge between the addressing electrode and the scan electrode 26, the two electrodes 26. Voltage is applied to (). Then, the electric field density formed between the two electrodes 26 and 27 is concentrated on the tip 30 so that the electric field density becomes large. In this state, a discharge occurs after a delay for several hundred milliseconds. In particular, when all the selected cells are discharged at about the same time, even if a voltage drop due to the current generated in the first discharged cells occurs, since the electric field density is concentrated in the tip portion 30 in the cells to be discharged later, The discharge is stable.

이상의 설명에서와 같이, 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 주사 전극 및 공통 전극 사이에 형성되는 전계 밀도가 첨단부에 집중되어 커지므로 방전시 안정적으로 방전이 이루어진다.As described above, according to the plasma display panel according to the present invention, since the electric field density formed between the scan electrode and the common electrode is concentrated at the tip portion, the discharge is stably performed at the time of discharge.

도 1은 종래 플라즈마 디스플레이 패널의 개략적인 구성도,1 is a schematic configuration diagram of a conventional plasma display panel;

도 2는 도 1의 주사 전극 및 공통 전극을 나타낸 평면도,2 is a plan view illustrating a scan electrode and a common electrode of FIG. 1;

도 3은 도 2의 방전셀들의 방전 시에 형성되는 전계 분포를 나타낸 도면,3 is a view showing an electric field distribution formed when the discharge cells of FIG. 2 discharge;

도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 주사 전극 및 공통 전극을 나타낸 평면도,4 is a plan view illustrating a scan electrode and a common electrode of the plasma display panel according to the present invention;

그리고 도 5는 도 4의 방전셀들의 방전 시에 형성되는 전계 분포를 나타낸 도면이다.5 is a diagram illustrating an electric field distribution formed when the discharge cells of FIG. 4 discharge.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

11...하부 투명 기판 12...하부 유전체층11 bottom transparent substrate 12 bottom dielectric layer

13...격벽 14...어드레싱 전극13 bulkhead 14 addressing electrode

15...상부 투명 기판 16, 26...주사 전극15 ... Top transparent substrate 16, 26 ... Scan electrode

17, 27...공통 전극 18...상부 유전체층17, 27 Common electrode 18 Upper dielectric layer

19...형광체 16b, 26b...주사 버스 전극19.Phosphor 16b, 26b ... Scan bus electrode

17b, 27b...공통 버스 전극 30...첨단부17b, 27b ... common bus electrode 30 ...

Claims (1)

상호 대향 이격된 상부 투명 기판 및 하부 투명 기판;An upper transparent substrate and a lower transparent substrate spaced apart from each other; 상기 하부 투명 기판에 패턴 형성된 어드레싱 전극들;Addressing electrodes patterned on the lower transparent substrate; 상기 어드레싱 전극들을 도포하도록 패턴 형성된 형광체;A phosphor patterned to apply the addressing electrodes; 상기 어드레싱 전극들과 직교하도록 상기 상부 투명 기판에 패턴 형성된 주사 전극 및 공통 전극;A scan electrode and a common electrode patterned on the upper transparent substrate so as to be orthogonal to the addressing electrodes; 상기 주사 전극을 전기적으로 접속시키는 주사 버스 전극;A scan bus electrode electrically connecting the scan electrodes; 상기 공통 전극을 전기적으로 접속시키는 공통 버스 전극; 및A common bus electrode electrically connecting the common electrode; And 상기 주사 전극, 주사 버스 전극, 공통 전극 및 공통 버스 전극을 도포하도록 형성된 유전체층;을 구비하는 플라즈마 디스플레이 패널에 있어서,A plasma display panel comprising: a dielectric layer formed to apply the scan electrode, the scan bus electrode, the common electrode, and the common bus electrode. 상기 주사 버스 전극 및 공통 버스 전극에 연결된 각 화소에 대응하는 상기 주사 전극 및 공통 전극의 상호 대향면에 각각 적어도 3개의 첨단부들이 형성되며, 상기 첨단부의 끝부분 사이의 거리가 각 화소마다 균일한 것을 특징으로 하는 플라즈마 디스플레이 패널.At least three tips are formed on opposite surfaces of the scan electrode and the common electrode corresponding to the pixels connected to the scan bus electrode and the common bus electrode, respectively, and the distance between the ends of the tips is uniform for each pixel. Plasma display panel, characterized in that.
KR1019980000681A 1998-01-13 1998-01-13 Plasma Display Panel KR100480742B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980000681A KR100480742B1 (en) 1998-01-13 1998-01-13 Plasma Display Panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980000681A KR100480742B1 (en) 1998-01-13 1998-01-13 Plasma Display Panel

Publications (2)

Publication Number Publication Date
KR19990065408A KR19990065408A (en) 1999-08-05
KR100480742B1 true KR100480742B1 (en) 2005-08-24

Family

ID=37304145

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980000681A KR100480742B1 (en) 1998-01-13 1998-01-13 Plasma Display Panel

Country Status (1)

Country Link
KR (1) KR100480742B1 (en)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040002308A (en) * 2002-06-29 2004-01-07 엘지전자 주식회사 Plasma display panel
US7323818B2 (en) 2002-12-27 2008-01-29 Samsung Sdi Co., Ltd. Plasma display panel
EP1435639B1 (en) 2003-01-02 2010-07-28 Samsung SDI Co., Ltd. Plasma display panel
JP2004214166A (en) * 2003-01-02 2004-07-29 Samsung Sdi Co Ltd Plasma display panel
US7605537B2 (en) * 2003-06-19 2009-10-20 Samsung Sdi Co., Ltd. Plasma display panel having bus electrodes extending across areas of non-discharge regions
US7327083B2 (en) 2003-06-25 2008-02-05 Samsung Sdi Co., Ltd. Plasma display panel
US7425797B2 (en) 2003-07-04 2008-09-16 Samsung Sdi Co., Ltd. Plasma display panel having protrusion electrode with indentation and aperture
US7208876B2 (en) 2003-07-22 2007-04-24 Samsung Sdi Co., Ltd. Plasma display panel
KR100536215B1 (en) 2003-08-05 2005-12-12 삼성에스디아이 주식회사 Plasma display panel
KR100537615B1 (en) 2003-08-14 2005-12-19 삼성에스디아이 주식회사 Plasma display panel having improved efficiency
EP1517349A3 (en) * 2003-09-18 2008-04-09 Fujitsu Hitachi Plasma Display Limited Plasma display panel and plasma display apparatus
KR100560469B1 (en) * 2003-10-23 2006-03-13 삼성에스디아이 주식회사 Plasma display panel

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01120730A (en) * 1987-10-31 1989-05-12 Fujitsu General Ltd Plasma display panel
JPH02168533A (en) * 1988-12-21 1990-06-28 T T T:Kk Surface discharge type display device
JPH07288087A (en) * 1994-02-23 1995-10-31 Pioneer Electron Corp Plasma display panel
JPH0822772A (en) * 1994-07-08 1996-01-23 Pioneer Electron Corp Surface discharge type plasma display device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01120730A (en) * 1987-10-31 1989-05-12 Fujitsu General Ltd Plasma display panel
JPH02168533A (en) * 1988-12-21 1990-06-28 T T T:Kk Surface discharge type display device
JPH07288087A (en) * 1994-02-23 1995-10-31 Pioneer Electron Corp Plasma display panel
JPH0822772A (en) * 1994-07-08 1996-01-23 Pioneer Electron Corp Surface discharge type plasma display device

Also Published As

Publication number Publication date
KR19990065408A (en) 1999-08-05

Similar Documents

Publication Publication Date Title
US6531820B1 (en) Plasma display device including grooves concentrating an electric field
KR100480742B1 (en) Plasma Display Panel
KR19990004158A (en) Upper electrode structure of color plasma display panel
KR100280704B1 (en) Plasma display device
KR100235547B1 (en) Plasma display device and method for driving the same
KR100263854B1 (en) Plasma display panel
KR100212728B1 (en) Plasma display device
KR20020004408A (en) Plasma Display Panel and Method of Driving the same
KR100615210B1 (en) Plasma display panel
US6380677B1 (en) Plasma display panel electrode
KR100351820B1 (en) Plasma display panel
KR100323978B1 (en) Plasma Display Apparatus
KR100962810B1 (en) Plasma display device
KR100367762B1 (en) Plasma display panel
KR100577174B1 (en) Plasma Display Panel Using High Frequency
KR100442243B1 (en) Plasma Display Panel
KR100293516B1 (en) Plasma display device and its driving method
KR100962809B1 (en) Plasma display device
KR100512612B1 (en) Plasma display panel
KR100474881B1 (en) Color plasma display panel
KR100295454B1 (en) Plasma Display Panel
KR100265661B1 (en) Electrode structure of plasma display panel
KR100366089B1 (en) Plasma display panel for saving a ineffective power
KR100397433B1 (en) Plasma Display Panel Drived with Radio Frequency Signal
KR100288801B1 (en) Driving Method of Plasma Display Panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090226

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee