KR100367762B1 - Plasma display panel - Google Patents

Plasma display panel Download PDF

Info

Publication number
KR100367762B1
KR100367762B1 KR10-2000-0081676A KR20000081676A KR100367762B1 KR 100367762 B1 KR100367762 B1 KR 100367762B1 KR 20000081676 A KR20000081676 A KR 20000081676A KR 100367762 B1 KR100367762 B1 KR 100367762B1
Authority
KR
South Korea
Prior art keywords
electrode
scan
electrodes
substrates
common
Prior art date
Application number
KR10-2000-0081676A
Other languages
Korean (ko)
Other versions
KR20020052420A (en
Inventor
김원태
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2000-0081676A priority Critical patent/KR100367762B1/en
Publication of KR20020052420A publication Critical patent/KR20020052420A/en
Application granted granted Critical
Publication of KR100367762B1 publication Critical patent/KR100367762B1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널에 관한 것이다.The present invention relates to a plasma display panel.

본 발명은 서로 일정간격을 두고 마주보는 한쌍의 기판과, 상기 한쌍의 기판 중 하나에 형성된 복수의 스캔유지전극과 공통유지전극 쌍들과, 상기 한쌍의 기판 중 다른 기판에 형성된 상기 스캔유지전극과 공통유지전극 쌍들에 교차하도록 배열된 어드레스 전극들과, 스캔유지전극과 공통유지전극 쌍들 및 어드레스 전극의 교차점에 형성되는 복수의 셀들, 상기 한쌍의 기판 사이에 형성되어 상기 복수의 셀들을 구획하는 격벽들, 및 상기 격벽들 사이에 배치된 형광층을 포함하는 플라즈마 디스플레이 패널에 있어서, 상기 스캔 유지전극과 공통유지전극은 각각 투명전극과, 이 투명전극에 적어도 부분적으로 중첩되게 형성된 버스전극으로 구성되며; 상기 버스전극은 일정간격을 두고 배열된 2 이상의 라인으로 구성하되, 각 라인은 복수의 브리지에 의해 연결된다.According to the present invention, a pair of substrates facing each other at a predetermined interval, a plurality of scan holding electrodes and common holding electrode pairs formed on one of the pair of substrates, and the scan holding electrodes formed on another substrate of the pair of substrates are common. Address electrodes arranged to intersect the sustain electrode pairs, a plurality of cells formed at intersections of the scan sustain electrode and the common sustain electrode pairs and the address electrode, and barrier ribs formed between the pair of substrates to partition the plurality of cells And a fluorescent layer disposed between the barrier ribs, wherein the scan sustain electrode and the common sustain electrode each comprise a transparent electrode and a bus electrode formed to at least partially overlap the transparent electrode; The bus electrode is composed of two or more lines arranged at regular intervals, and each line is connected by a plurality of bridges.

따라서, 쌍을 이루는 어느 하나의 기판에 버스전극을 형성하는 과정 중에 은 페이스트에 함유된 먼지 등의 불순물에 의해 버스전극이 단락되거나, 또는 상기와 같이 버스전극을 형성하는 과정 중에 전극에 균열이 발생하게 되더라도 별도의 보조전극에 의해 버스전극이 통전되도록 하여 기판의 손실을 방지한다.Therefore, the bus electrode is short-circuited by impurities such as dust contained in the silver paste during the process of forming the bus electrode on one of the paired substrates, or the electrode is cracked during the process of forming the bus electrode as described above. Although the bus electrode is energized by a separate auxiliary electrode, the loss of the substrate is prevented.

Description

플라즈마 디스플레이 패널{Plasma display panel}Plasma display panel {Plasma display panel}

본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 더욱 상세하게는 버스전극을 형성하는 과정 중에 은 페이스트에 함유된 먼지 등의 불순물에 의해 버스전극이 단락되거나, 또는 상기와 같이 버스전극을 형성하는 과정 중에 전극에 균열이 발생하게 되더라도 별도의 보조전극에 의해 버스전극이 통전되도록 한 플라즈마 디스플레이 패널에 관한 것이다.The present invention relates to a plasma display panel, and more particularly, the bus electrode is short-circuited by impurities such as dust contained in the silver paste during the process of forming the bus electrode, or the electrode during the process of forming the bus electrode as described above. The present invention relates to a plasma display panel in which a bus electrode is energized by a separate auxiliary electrode even when cracks are generated.

도 1과 도 2에는 일반적인 플라즈마 디스플레이 패널을 분리한 상태를 보인 분해 사시도와 전극의 배열상태를 보인 단면도가 도시되어 있고, 도 3에는 전· 후면 기판에 유지전극과 어드레스 전극이 배열된 상태를 보인 배면도가 도시되어 있다.1 and 2 show an exploded perspective view showing a state in which a typical plasma display panel is separated and a cross-sectional view showing an arrangement of electrodes, and FIG. 3 shows a state in which sustain electrodes and address electrodes are arranged on front and rear substrates. Back view is shown.

부연하면 이해를 돕기 위해 도 2에 도시된 후면 기판은 전면 기판에 대해 90°회전시킨 상태를 도시한 것이다.In other words, the rear substrate shown in FIG. 2 is rotated 90 ° with respect to the front substrate for better understanding.

플라즈마 디스플레이 패널은 화상이 디스플레이되는 표시면인 전면 기판(10)과 후면을 이루는 후면 기판(20)이 일정거리를 사이에 두고 평행하게 결합되어 있다.In the plasma display panel, a front substrate 10, which is a display surface on which an image is displayed, and a rear substrate 20 forming a rear surface are coupled in parallel with a predetermined distance therebetween.

상기 전면 기판(10)의 일 측면에는 하나의 화소에서 상호간 방전에 의해 후술하는 셀의 발광을 유지하기 위한 공통 유지전극(X)과 스캔유지전극(Y), 즉 투명한 ITO 물질로 형성된 투명전극(또는 ITO 전극)(Xa)(Ya)과 금속재질로 제작된 버스전극(Xb)(Yb)으로 구비된 유지전극들이 쌍을 이루며 설치된다.On one side of the front substrate 10, a common sustain electrode X and a scan sustain electrode Y, that is, a transparent electrode formed of a transparent ITO material for maintaining light emission of a cell described below by mutual discharge in one pixel, Alternatively, sustain electrodes provided with ITO electrodes (Xa) (Ya) and bus electrodes (Xb) (Yb) made of a metal material are installed in pairs.

상기 공통 유지전극 및 스캔 유지전극(X,Y)은 방전전류를 제한하며 전극 쌍 간을 절연시켜주는 유전층(12)에 의해 덮혀지며 그 상면에는 보호층(13)이 형성된다.The common sustain electrode and the scan sustain electrodes X and Y are covered by a dielectric layer 12 that limits a discharge current and insulates electrode pairs, and a protective layer 13 is formed on an upper surface thereof.

상기 공통 및 스캔 유지전극(X,Y)은 플라즈마 디스플레이 패널의 초기 구동시 방전을 일으켜 벽전하를 형성시키기 위한 스캔전극의 기능과, 방전시 교류전압을 인가시키기 위한 커먼전극의 기능을 각각 행한다.The common and scan sustain electrodes X and Y each perform a function of a scan electrode for generating wall charges during an initial driving of the plasma display panel to form wall charges, and a function of a common electrode for applying an AC voltage during discharge.

상기 후면 기판(20)은 복수개의 방전공간, 즉, 셀(C)을 형성시키기 위한 스트라이프 타입(또는 도트 타입)의 격벽(21)이 평행을 유지하며 배열되고 상기 유지전극(11)과 교차되는 부위에서 어드레스 방전을 수행하여 진공자외선을 발생시키게 되는 다수의 어드레스 전극(A)이 격벽(21)에 대해 평행하게 배치되며 그 상측에는 유전층(23)이 형성된다.The rear substrate 20 has a plurality of discharge spaces, that is, a stripe type (or dot type) partition wall 21 for forming a cell C is arranged in parallel and intersects with the sustain electrode 11. A plurality of address electrodes A, which generate vacuum ultraviolet rays by performing address discharge at the site, are arranged in parallel with the partition wall 21, and a dielectric layer 23 is formed on the upper side thereof.

또 상기 후면 기판의 상측면은, 즉 상기 격벽(21)의 상단면만을 제외한 상태에서 어드레스 방전시 화상표시를 위한 가시광선을 방출하는 R.G.B 형광층(24)이 도포된다.In addition, an upper surface of the rear substrate is coated with an R.G.B fluorescent layer 24 that emits visible light for image display during address discharge in a state in which only the upper surface of the barrier 21 is removed.

상기와 같이 구성된 종래기술에 의한 PDP중 셀의 화상표시 과정을 대략적으로 설명하면 다음과 같다.The image display process of the cells in the PDP according to the prior art configured as described above is roughly described as follows.

최초에 임의의 방전셀 내에 있는 공통 유지전극 및 스캔 유지전극(X,Y)과 어드레스 전극(A)에 150V∼300V의 전압이 공급되면 공통 및 스캔 유지전극(X,Y)과 어드레스 전극(A) 사이에 위치하고 있는 셀 내부에 라이팅(Writing)방전이 일어나 해당 방전공간의 내부면에 벽전하가 형성된다.First, when a voltage of 150 V to 300 V is supplied to the common sustain electrode, the scan sustain electrodes X and Y, and the address electrode A in an arbitrary discharge cell, the common and scan sustain electrodes X and Y and the address electrode A The writing discharge occurs inside the cell located between) and wall charges are formed on the inner surface of the corresponding discharge space.

그 후 공통 유지전극과 스캔 유지전극(X,Y)에 유지 방전 전압이 공급되면 어드레스 전극(A)과 유지전극 사이에 어드레스 방전시 형성된 벽전하로 인해 유지방전이 쉽게 일어나 라이팅 방전이 일어난 셀의 발광이 일정 시간동안 유지된다.After that, when the sustain discharge voltage is supplied to the common sustain electrode and the scan sustain electrodes X and Y, the sustain discharge occurs easily due to the wall charge formed during the address discharge between the address electrode A and the sustain electrode. Luminescence is maintained for a certain time.

즉, 전극간의 방전에 의해 셀 내부에서 전계가 발생하여 방전가스 중의 미량전자들이 가속되고, 가속된 전자와 가스 중의 중성입자가 충돌하여 전자와 이온으로 전리되며, 전리된 전자와 중성입자와의 또 다른 충돌 등으로 중성입자가 점차 빠른 속도로 전자와 이온으로 전리되어 방전가스가 플라즈마 상태로 되는 동시에 진공 자외선이 발생된다.That is, the electric field is generated inside the cell by the discharge between the electrodes, and the trace electrons in the discharge gas are accelerated, the accelerated electrons and the neutral particles in the gas collide with each other, and are ionized as electrons and ions, Neutral particles are gradually ionized to electrons and ions by other collisions and the like, and the discharge gas becomes a plasma state and vacuum ultraviolet rays are generated.

이와 같이 발생된 자외선이 형광층(24)을 여기시켜 가시광선을 발생시키고 발생된 가시광선이 전면기판(10)을 통해서 외부로 출사되면 외부에서 임의의 셀의 발광 즉, 화상표시를 인식할 수 있게 된다.The ultraviolet rays generated as described above excite the fluorescent layer 24 to generate visible light, and when the generated visible light is emitted to the outside through the front substrate 10, external light emission, that is, image display may be recognized. Will be.

그 후 해당 공통 유지전극 및 스캔 유지전극(X,Y)에 150V 이상의 방전전압이 공급되면 해당 방전 셀 내의 공통 유지전극과 스캔 유지전극(X,Y) 사이에 유지방전이 일어나 셀의 발광이 일정 시간동안 유지된다.After that, when a discharge voltage of 150 V or more is supplied to the common sustain electrode and the scan sustain electrode (X, Y), sustain discharge occurs between the common sustain electrode and the scan sustain electrode (X, Y) in the corresponding discharge cell. Maintained for hours.

그러나 상기와 같은 플라즈마 디스플레이 패널의 전면기판에 있어서, 특히 전면기판(10)에 버스전극(Xb)(Yb)을 설치하는 공정 중에는 다음과 같은 문제점이 발생되었다.However, in the above-described front substrate of the plasma display panel, in particular, the following problems occur during the process of installing the bus electrodes Xb (Yb) on the front substrate 10.

즉 전면기판(10)의 일측면에 유지전극(X)(Y)을 형성할 때에는 먼저 스퍼터링 방법에 의해 투명전극(Xa)(Ya)을 증착시키고, 투명전극(Xa)(Ya)의 증착이 완료되면 그 일 측면에 은 페이스트(또는 금 페이스트)를 인쇄하여 버스전극(Xb)(Yb)을 형성하게 되는데, 상기와 같이 버스전극(Xb)(Yb)을 형성하는 과정 중에 은 페이스트에 함유된 먼지 등의 불순물에 의해 도 3과 같이 버스전극(Xb)(Yb)이 단락되거나, 또는 상기와 같이 버스전극(Xb)(Yb)을 형성하는 과정 중에 전극에 균열이 발생하게 되는 문제점이 있었다.In other words, when the sustain electrodes X and Y are formed on one side of the front substrate 10, first, the transparent electrodes Xa and Ya are deposited by sputtering, and the deposition of the transparent electrodes Xa and Ya is performed. Upon completion, a silver paste (or gold paste) is printed on one side to form bus electrodes Xb (Yb), which are contained in the silver paste during the process of forming bus electrodes Xb (Yb). Due to impurities such as dust, the bus electrodes Xb and Yb are short-circuited as shown in FIG. 3, or cracks are generated in the electrodes during the process of forming the bus electrodes Xb and Yb as described above.

상기와 같은 요인에 의해 버스전극이 단락되면 그 전극을 통하여 전압을 공급할 수 없어 제품화가 불가능할 뿐만 아니라 그와 같은 공정 중에 발생되는 불량품은 재생이 불가능하므로 양산되는 불량품은 제작자의 손실로 누적될 수밖에 없었고 그와 같은 손실의 문제점은 결국 제품의 가격상승을 부추기게 되어 소비자가 부담 질 수밖에 없는 요인으로 직결되고 있다.When the bus electrode is short-circuited due to the above factors, the voltage cannot be supplied through the electrode, making it impossible to commercialize it, and the defective products generated during such processes cannot be reproduced. Such a problem of loss is ultimately to increase the price of the product, which is directly linked to the burden on the consumer.

따라서, 본 발명이 해결하고자 하는 기술적 과제, 즉 본 발명의 목적은, 종래와 같은 플라즈마 디스플레이 패널의 전면기판에 버스전극을 형성하는 과정 중에 발생되었던 문제점을 해결하기 위하여 창출한 것으로, 버스전극을 형성하는 과정중에 은 페이스트에 함유된 먼지 등의 불순물에 의해 버스전극이 단락되거나, 또는 상기와 같이 버스전극을 형성하는 과정 중에 전극에 균열이 발생하게 되더라도 별도의 보조전극에 의해 버스전극이 통전되도록 한 플라즈마 디스플레이 패널의 유지전극을 제공하는데 있다.Accordingly, a technical problem to be solved by the present invention, that is, an object of the present invention, was created to solve a problem that was generated during a process of forming a bus electrode on a front substrate of a plasma display panel as in the prior art. The bus electrode is energized by a separate auxiliary electrode even if the bus electrode is short-circuited by impurities such as dust contained in the silver paste or cracks are generated in the process of forming the bus electrode as described above. A sustain electrode of a plasma display panel is provided.

본 발명의 다른 목적은, 전면기판에 버스전극을 인쇄하는 공정 중에 단락이 발생되더라도 제품을 사용 가능케 함으로써 손실을 줄이고 그에 따라 제품의 가격을 낮출 수 있는 플라즈마 디스플레이 패널의 유지전극을 제공하는데 있다.Another object of the present invention is to provide a sustain electrode of a plasma display panel which can reduce a loss and thereby lower a product price by enabling a product to be used even if a short circuit occurs during a process of printing a bus electrode on a front substrate.

도 1은 일반적인 플라즈마 디스플레이 패널을 보이기 위한 분해 사시도.1 is an exploded perspective view for showing a typical plasma display panel.

도 2는 본 발명이 적용되는 일반적인 플라즈마 디스플레이 패널에서 쌍을 이루는 기판에 전극이 배열된 상태를 보인 평면 예시도.2 is a planar view illustrating an electrode arranged on a pair of substrates in a general plasma display panel to which the present invention is applied.

도 3은 종래 플라즈마 디스플레이 패널에서 화상이 표시되는 기판에 인쇄된 전극의 불량상태를 보인 평면도.3 is a plan view illustrating a defective state of an electrode printed on a substrate on which an image is displayed in a conventional plasma display panel.

도 4는 본 발명이 적용되는 플라즈마 디스플레이 패널에서 화상이 표시되는 기판에 인쇄된 전극의 제1 실시예를 보인 평면도.4 is a plan view showing a first embodiment of an electrode printed on a substrate on which an image is displayed in a plasma display panel to which the present invention is applied;

도 5는 본 발명이 적용되는 플라즈마 디스플레이 패널에서 화상이 표시되는 기판에 인쇄된 전극의 제2 실시예를 보인 평면도.5 is a plan view showing a second embodiment of an electrode printed on a substrate on which an image is displayed in a plasma display panel to which the present invention is applied;

도 6은 본 발명이 적용되는 플라즈마 디스플레이 패널에서 화상이 표시되는 기판에 인쇄된 전극의 제3 실시예를 보인 평면도.6 is a plan view showing a third embodiment of an electrode printed on a substrate on which an image is displayed in a plasma display panel to which the present invention is applied;

*** 도면의 주요부분에 대한 부호의 설명 ****** Explanation of symbols for main parts of drawing ***

10;전면 기판 20;후면 기판10; front substrate 20; rear substrate

12,23;유전층 13;보호층12,23; dielectric layer 13; protective layer

21;격벽 24;형광층21; bulkhead 24; fluorescent layer

"A";어드레스 전극 "C";셀"A"; address electrode "C"; cell

"X";공통유지전극 "Y";스캔 유지전극"X"; Common holding electrode "Y"; Scan sustain electrode

"Xa,Ya";투명전극 "Xb,Yb";버스전극"Xa, Ya"; transparent electrode "Xb, Yb"; bus electrode

상기한 목적을 달성하기 위하여 본 발명은, 서로 일정간격을 두고 마주보는 한쌍의 기판과, 상기 한쌍의 기판 중 하나에 형성된 복수의 스캔유지전극과 공통유지전극 쌍들과, 상기 한쌍의 기판 중 다른 기판에 형성된 상기 스캔유지전극과 공통유지전극 쌍들에 교차하도록 배열된 어드레스 전극들과, 스캔유지전극과 공통유지전극 쌍들 및 어드레스 전극의 교차점에 형성되는 복수의 셀들, 상기 한쌍의 기판 사이에 형성되어 상기 복수의 셀들을 구획하는 격벽들, 및 상기 격벽들 사이에 배치된 형광층을 포함하는 플라즈마 디스플레이 패널에 있어서, 상기 스캔 유지전극과 공통유지전극은 각각 투명전극과, 이 투명전극에 적어도 부분적으로 중첩되게 형성된 버스전극으로 구성되며; 상기 버스전극은 일정간격을 두고 배열된 2 이상의 라인으로 구성하되, 각 라인은 복수의 브리지에 의해 연결되는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.In order to achieve the above object, the present invention provides a pair of substrates facing each other at a predetermined interval, a plurality of scan holding electrodes and common holding electrode pairs formed on one of the pair of substrates, and another one of the pair of substrates. Address electrodes arranged to intersect the scan holding electrode and the common holding electrode pairs, a plurality of cells formed at an intersection of the scan holding electrode and the common holding electrode pairs and the address electrode, and formed between the pair of substrates 10. A plasma display panel comprising barrier ribs defining a plurality of cells, and a fluorescent layer disposed between the barrier ribs, wherein the scan sustain electrode and the common sustain electrode each overlap a transparent electrode and at least partially overlap the transparent electrode. A bus electrode formed to be formed; The bus electrode includes two or more lines arranged at predetermined intervals, and each line is connected by a plurality of bridges.

바람직한 실시예로는, 상기 브리지는 스캔유지전극과 공통유지전극의 연장방향에서 인접하는 셀들 사이의 영역에 배치되는 것이 바람직하다.In a preferred embodiment, the bridge is preferably disposed in an area between adjacent cells in the extending direction of the scan sustain electrode and the common sustain electrode.

또 바람직한 실시예로는, 상기 브리지는 어드레스 전극 연장방향으로 연장하는 격벽과 대략 일치되도록 형성되는 것이 바람직하다.In another preferred embodiment, the bridge is preferably formed to substantially coincide with the partition wall extending in the address electrode extending direction.

또한 바람직한 실시예로는, 상기 2 이상의 버스전극 라인 중 적어도 하나가 대응하는 투명전극을 벗어나 인접 셀 사이의 영역에 형성되는 것이 바람직하다.In a preferred embodiment, at least one of the two or more bus electrode lines is preferably formed in a region between adjacent cells away from the corresponding transparent electrode.

이하에서는 상기의 목적을 달성하는 본 발명의 바람직한 실시예를 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, with reference to the accompanying drawings, preferred embodiments of the present invention for achieving the above object will be described in detail.

설명의 편의를 위해 종래와 동일한 부분, 부재에 대해서는 종래와 동일한 부호를 부여하여 설명한다.For convenience of description, the same parts and members as in the prior art will be described with the same reference numerals as in the prior art.

도 3에는 전·후면 기판에 유지전극과 어드레스 전극이 배열된 상태를 보인 배면도가 도시되어 있고, 도 4 내지 도 6에는 본 발명에서 적용되는 전극의 배열상태를 보인 평면 구성도가 도시되어 있다.3 is a rear view showing a state in which sustain electrodes and address electrodes are arranged on front and rear substrates, and FIGS. 4 to 6 are planar views showing an arrangement of electrodes applied to the present invention. .

도시된 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널은 화상이 디스플레이 되는 표시면인 전면 기판(10)과 후면을 이루는 후면 기판(20)이 일정거리를 사이에 두고 평행하게 결합되어 있다.As shown, in the plasma display panel according to the present invention, the front substrate 10, which is the display surface on which an image is displayed, and the rear substrate 20 forming the rear surface are coupled in parallel with a predetermined distance therebetween.

상기 전면 기판(10)의 일 측면에는 하나의 화소에서 상호간 방전에 의해 후술하는 셀의 발광을 유지하기 위한 공통 유지전극(X)과 스캔유지전극(Y), 즉 투명한 ITO 물질로 형성된 투명전극(또는 ITO 전극)(Xa)(Ya)과 금속재질로 제작된 버스전극(Xb)(Yb)으로 구비된 유지전극들이 쌍을 이루며 설치된다.On one side of the front substrate 10, a common sustain electrode X and a scan sustain electrode Y, that is, a transparent electrode formed of a transparent ITO material for maintaining light emission of a cell described below by mutual discharge in one pixel, Alternatively, sustain electrodes provided with ITO electrodes (Xa) (Ya) and bus electrodes (Xb) (Yb) made of a metal material are installed in pairs.

상기 공통 유지전극과 스캔 유지전극(X,Y) 들은 방전전류를 제한하며 전극 쌍 간을 절연시켜주는 유전층(12)에 의해 덮혀지며 그 상면에는 보호층(13)이 형성된다.The common sustain electrode and the scan sustain electrodes X and Y are covered by a dielectric layer 12 that limits a discharge current and insulates the pair of electrodes, and a protective layer 13 is formed on an upper surface thereof.

또 상기 공통 유지전극과 스캔 유지전극(X,Y) 들은 플라즈마 디스플레이 패널의 초기 구동시 방전을 일으켜 벽전하를 형성시키기 위한 스캔전극의 기능과, 방전시 교류전압을 인가시키기 위한 커먼전극의 기능을 각각 행한다.In addition, the common sustain electrode and the scan sustain electrodes X and Y may serve as scan electrodes for generating wall charges during initial operation of the plasma display panel, and common electrodes for applying AC voltage during discharge. Each is done.

상기 후면 기판(20)은 복수개의 방전공간, 즉, 셀(C)을 형성시키기 위한 스트라이프 타입(또는 격자 타입)의 격벽(21)이 평행을 유지하며 배열되고 상기 유지전극(11)과 교차되는 부위에서 어드레스 방전을 수행하여 진공자외선을 발생시키게 되는 다수의 어드레스 전극(A)이 격벽(21)에 대해 평행하게 배치되며 그 상측에는 유전층(23)이 형성된다.The rear substrate 20 has a plurality of discharge spaces, that is, a stripe type (or lattice type) partition wall 21 for forming a cell C is arranged in parallel and intersects with the sustain electrode 11. A plurality of address electrodes A, which generate vacuum ultraviolet rays by performing address discharge at the site, are arranged in parallel with the partition wall 21, and a dielectric layer 23 is formed on the upper side thereof.

또 상기 후면 기판의 상측면은, 즉 상기 격벽(21)의 상단면만을 제외한 상태에서 어드레스 방전시 화상표시를 위한 가시광선을 방출하는 R.G.B 형광층(24)이 도포되는데 이들 구성은 상술했던 일반적인 플라즈마 디스플레이 패널의 구성과 대동소이하다.In addition, an upper surface of the rear substrate, that is, an RGB fluorescent layer 24 that emits visible light for image display during address discharge in a state in which only the top surface of the partition wall 21 is removed is applied. It is similar to the structure of the display panel.

상기 스캔 유지전극(Y)과 공통유지전극(X)은 각각 투명전극(Ya)(Xa)과, 이 투명전극(Ya)(Xa)에 적어도 부분적으로 중첩되게 형성된 버스전극(Yb)(Xb)으로 구성되며, 상기 버스전극(Yb)(Xb)은 일정간격을 두고 배열된 2 이상의 라인으로 구성하되, 각 라인은 복수의 브리지(B)에 의해 연결되어 구비된다.The scan sustain electrode Y and the common sustain electrode X each include a transparent electrode Ya (Xa) and a bus electrode Yb (Xb) formed at least partially overlapping the transparent electrode Ya (Xa). The bus electrodes (Yb) (Xb) is composed of two or more lines arranged at a predetermined interval, each line is provided by a plurality of bridges (B) connected.

바람직한 실시예로는, 상기 브리지(B)는 스캔유지전극(Y)과 공통유지전극(X)의 연장방향에서 인접하는 셀(C)들 사이의 영역에 배치되는 것이 바람직하다.In a preferred embodiment, the bridge B is preferably disposed in an area between the cells C adjacent to each other in the extending direction of the scan sustain electrode Y and the common sustain electrode X. FIG.

또 바람직한 실시예로는, 상기 브리지(B)는 어드레스 전극(A)의 연장방향으로 연장하는 격벽(21)과 대략 일치되도록 형성되는 것이 바람직하다.In another preferred embodiment, the bridge B is preferably formed to substantially coincide with the partition wall 21 extending in the extending direction of the address electrode A. FIG.

또한 바람직한 실시예로는, 상기 2 이상의 버스전극 라인(Yb)(Xb) 중 적어도 하나가 대응하는 투명전극(Ya)(Xa)을 벗어나 인접하는 셀(C) 사이의 영역에 형성되는 것이 바람직하다.In a preferred embodiment, at least one of the two or more bus electrode lines Yb (Xb) is preferably formed in a region between adjacent cells C, out of the corresponding transparent electrodes Ya (Xa). .

상기와 같은 구성을 갖는 본 발명의 화상 표시과정은 일반적인 플라즈마 디스플레이 패널의 화상 표시과정과 대동소이하므로 이에 대한 중복 설명은 생략하고 본 발명의 특징부에 대해서만 한정하여 설명한다.Since the image display process of the present invention having the above configuration is similar to the image display process of a general plasma display panel, duplicate description thereof will be omitted and only limited features of the present invention will be described.

또 본 발명에 따른 유지전극을 형성할 때 은 또는 금 페이스트를 원료로 인쇄에 의해 형성하는 공정 역시 일반적인 기술에서 설명한 공정과 동일하므로 이에 대한 별도의 설명도 생략한다.In addition, when forming the sustain electrode according to the present invention, the process of forming the silver or gold paste by printing is also the same as the process described in the general art, and thus a separate description thereof is omitted.

다만, 본 발명에 따른 유지전극의 특징부에 대해 설명하면, 셀(C)의 발광을 유지하기 위한 공통 유지전극(X)과 스캔유지전극(Y)은 투명한 ITO 물질로 형성된 투명전극(또는 ITO 전극)(Xa)(Ya)과 금속재질로 제작된 버스전극(Xb)(Yb)으로 구비되되 버스전극(Xb)(Yb)은 적어도 2 이상의 라인으로 형성되고, 그 라인들은 소정의 간격을 두고 연결된 복수의 브리지(B)에 의해 도 4 내지 도 6과 같이 연결된다는 점이다.However, referring to the features of the sustain electrode according to the present invention, the common sustain electrode X and the scan sustain electrode Y for maintaining the light emission of the cell C are formed of a transparent ITO material (or ITO). Electrode (Xa) (Ya) and bus electrodes (Xb) (Yb) made of a metal material, the bus electrodes (Xb) (Yb) are formed of at least two or more lines, the lines having a predetermined interval 4 to 6 are connected by a plurality of bridges B connected.

따라서, 공통유지전극(X)과 스캔유지전극(Y)을 인쇄에 의해 형성하는 공정 중 먼지 등의 불순물에 의해 도 4와 같이 단락된 부위가 발생되더라도 2 이상의 라인으로 형성된 버스전극(Xb)(Yb)은 단락되지 않으므로 제품의 불량을 방지하게 된다.Therefore, even if a shorted portion is generated as shown in FIG. 4 by impurities such as dust during the process of forming the common sustain electrode X and the scan sustain electrode Y by printing, the bus electrode Xb formed of two or more lines ( Yb) is not short-circuited to prevent product defects.

이상에서 상세히 설명한 바와 같이 본 발명에 의하면, 버스전극을 형성하는 과정 중에 은 페이스트에 함유된 먼지 등의 불순물에 의해 버스전극이 단락되거나, 또는 상기와 같이 버스전극을 형성하는 과정 중에 버스전극에 균열이 발생하게 되더라도 별도의 주 버스전극과 보조 버스전극을 연결하는 브리지에 의해 버스전극이 통전되는 특징이 있다.As described in detail above, according to the present invention, the bus electrode is short-circuited by impurities such as dust contained in the silver paste during the process of forming the bus electrode, or the bus electrode is cracked during the process of forming the bus electrode as described above. Even if this occurs, the bus electrode is energized by a bridge connecting the separate main bus electrode and the auxiliary bus electrode.

또한, 본 발명은, 전면기판에 버스전극을 인쇄하는 공정 중에 단락이 발생되더라도 제품을 사용 가능케 함으로써 손실을 줄이고 그에 따라 제품의 가격을 낮출 수 있는 특징도 있다.In addition, the present invention has the feature that even if a short circuit occurs in the process of printing the bus electrode on the front substrate by using the product can reduce the loss and thereby lower the price of the product.

지금까지는 본 발명에 따른 바람직한 실시예에 대하여 한정하여 도시하고 설명하였지만 이에 한정되지 않고 당 분야에서 통상의 지식을 가진자에 의해 다양하게 변경 사용이 가능하다.Until now illustrated and described with respect to the preferred embodiment according to the present invention, but not limited to this can be variously changed and used by those skilled in the art.

그러나, 그와 같은 변경은 본 발명의 권리범위에 속함이 명백하다.However, it is apparent that such modifications fall within the scope of the present invention.

Claims (4)

서로 일정간격을 두고 마주보는 한쌍의 기판과, 상기 한쌍의 기판 중 하나에 형성된 복수의 스캔유지전극과 공통유지전극 쌍들과, 상기 한쌍의 기판 중 다른 기판에 형성된 상기 스캔유지전극과 공통유지전극 쌍들에 교차하도록 배열된 어드레스 전극들과, 스캔유지전극과 공통유지전극 쌍들 및 어드레스 전극의 교차점에 형성되는 복수의 셀들, 상기 한쌍의 기판 사이에 형성되어 상기 복수의 셀들을 구획하는 격벽들, 및 상기 격벽들 사이에 배치된 형광층을 포함하는 플라즈마 디스플레이 패널에 있어서,A pair of substrates facing each other at a predetermined interval, a plurality of scan holding electrodes and common holding electrode pairs formed on one of the pair of substrates, and the scan holding electrodes and common holding electrode pairs formed on another substrate of the pair of substrates A plurality of cells formed at the intersections of the address electrodes arranged to intersect the scan electrodes and the common sustain electrode pairs and the address electrodes, partition walls formed between the pair of substrates to partition the plurality of cells, and In the plasma display panel comprising a fluorescent layer disposed between the partitions, 상기 스캔 유지전극과 공통유지전극은 각각 투명전극과, 이 투명전극에 적어도 부분적으로 중첩되게 형성된 버스전극으로 구성되며;The scan sustain electrode and the common sustain electrode each comprise a transparent electrode and a bus electrode formed to at least partially overlap the transparent electrode; 상기 버스전극은 일정간격을 두고 배열된 2 이상의 라인으로 구성하되, 각 라인은 복수의 브리지에 의해 연결되는 것을 특징으로 하는 플라즈마 디스플레이 패널.The bus electrode may include two or more lines arranged at predetermined intervals, and each line is connected by a plurality of bridges. 제 1 항에 있어서, 상기 브리지는 스캔유지전극과 공통유지전극의 연장방향에서 인접하는 셀들 사이의 영역에 배치되는 것을 특징으로 하는 플라즈마 디스플레이 패널.The plasma display panel of claim 1, wherein the bridge is disposed in an area between adjacent cells in an extension direction of the scan sustain electrode and the common sustain electrode. 제 2 항에 있어서, 상기 브리지는 어드레스 전극 연장방향으로 연장하는 격벽과 대략 일치되도록 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.3. The plasma display panel of claim 2, wherein the bridge is formed to substantially coincide with a partition wall extending in an address electrode extending direction. 제 1 항에 있어서, 상기 2 이상의 버스전극 라인 중 적어도 하나가 대응하는 투명전극을 벗어나 인접 셀 사이의 영역에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.The plasma display panel of claim 1, wherein at least one of the two or more bus electrode lines is formed in a region between adjacent cells outside a corresponding transparent electrode.
KR10-2000-0081676A 2000-12-26 2000-12-26 Plasma display panel KR100367762B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2000-0081676A KR100367762B1 (en) 2000-12-26 2000-12-26 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2000-0081676A KR100367762B1 (en) 2000-12-26 2000-12-26 Plasma display panel

Publications (2)

Publication Number Publication Date
KR20020052420A KR20020052420A (en) 2002-07-04
KR100367762B1 true KR100367762B1 (en) 2003-01-10

Family

ID=27685727

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2000-0081676A KR100367762B1 (en) 2000-12-26 2000-12-26 Plasma display panel

Country Status (1)

Country Link
KR (1) KR100367762B1 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002216636A (en) * 2001-01-15 2002-08-02 Samsung Sdi Co Ltd Plasma display and manufacturing method for the same
KR100658746B1 (en) * 2004-12-07 2006-12-15 삼성에스디아이 주식회사 A plasma display panel
KR100683733B1 (en) * 2004-12-11 2007-02-15 삼성에스디아이 주식회사 Plasma display apparatus

Also Published As

Publication number Publication date
KR20020052420A (en) 2002-07-04

Similar Documents

Publication Publication Date Title
KR100226834B1 (en) Upper-electrode structure of color plasma display panel
US6384531B1 (en) Plasma display device with conductive metal electrodes and auxiliary electrodes
KR100370738B1 (en) Plasma display panel
JPH10321142A (en) Plasma display panel
JP2005235768A (en) Plasma display panel
KR100480742B1 (en) Plasma Display Panel
KR100367762B1 (en) Plasma display panel
KR100519017B1 (en) Auxiliary electrode structure of plasma display device
KR100670342B1 (en) Plasma display panel
US6847166B2 (en) Plasma display panel with improved brightness and color purity
KR100322083B1 (en) Plasma display panel
KR100302562B1 (en) Plasma Display Panel
KR20040048170A (en) Plasma display panel for efficient discharge
KR100442234B1 (en) plasma display panel and discharge method of the same
JPH11162356A (en) Plasma display panel and driving thereof
KR100523860B1 (en) Plasma display
KR100265661B1 (en) Electrode structure of plasma display panel
US20090231309A1 (en) Plasma Display Panel and Plasma Display Device
KR100447651B1 (en) A Plasma Display Panel
KR100316108B1 (en) Plasma display panel
KR100842543B1 (en) AC-plasma display panel
KR970005761B1 (en) Plasma display device
KR20030026032A (en) Plasma display panel
KR100733300B1 (en) Plasma Display Device
KR20000008843A (en) Electrode of plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100929

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee