KR100446378B1 - Liquid crystal display device and method for driving the same - Google Patents

Liquid crystal display device and method for driving the same Download PDF

Info

Publication number
KR100446378B1
KR100446378B1 KR10-2000-0087536A KR20000087536A KR100446378B1 KR 100446378 B1 KR100446378 B1 KR 100446378B1 KR 20000087536 A KR20000087536 A KR 20000087536A KR 100446378 B1 KR100446378 B1 KR 100446378B1
Authority
KR
South Korea
Prior art keywords
data
liquid crystal
frame
bank
display device
Prior art date
Application number
KR10-2000-0087536A
Other languages
Korean (ko)
Other versions
KR20020057245A (en
Inventor
임호남
이한진
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR10-2000-0087536A priority Critical patent/KR100446378B1/en
Publication of KR20020057245A publication Critical patent/KR20020057245A/en
Application granted granted Critical
Publication of KR100446378B1 publication Critical patent/KR100446378B1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

본 발명은 플리커 현상을 최소화하여 화질을 개선시키는 것에 의해 고화질의 액정표시소자를 구현하는데 적당한 액정표시소자 및 그 구동방법에 제공하기 위한 것으로, 본 발명 액정표시소자는 액정 패널과, 상기 액정 패널로 게이트 구동신호를 인가하는 게이트 드라이브 IC와, 상기 액정 패널로 데이터 신호를 인가하는 소스 드라이브 IC와, 상기 게이트 및 소스 드라이브 IC를 제어하기 위한 컨트롤신호를 출력하고, 상기 소스 드라이브 IC로 출력되기 이전의 복수 프레임 분량의 데이터를 저장하는 메모리가 내장된 타이밍 컨트롤러를 포함하여 구성되고, 본 발명의 액정표시소자 구동방법은 액정 패널로 인가되기 이전에 n프레임 분량의 데이터를 저장하는 스텝과, 입력되는 구동주파수의 뱅크 구간을 감소시키는 스텝과, n+1번째 프레임의 데이터가 입력시 상기 뱅크 구간이 감소된 구동주파수에 동기시켜 상기 저장된 데이터중 첫 번째 프레임의 데이터에서부터 순차적으로 출력하는 스텝을 포함하여 이루어진다.The present invention is to provide a liquid crystal display device suitable for realizing a high-quality liquid crystal display device by minimizing the flicker phenomenon and a driving method thereof, and the present invention provides a liquid crystal panel and a liquid crystal panel. A gate drive IC for applying a gate driving signal, a source drive IC for applying a data signal to the liquid crystal panel, a control signal for controlling the gate and the source drive IC, and outputting the signal to the source drive IC And a timing controller in which a memory for storing a plurality of frames of data is embedded, and the method of driving a liquid crystal display device according to the present invention comprises the steps of: storing n frames of data before being applied to the liquid crystal panel; A step of decreasing a bank section of the frequency and data of the n + 1 th frame are inputted And outputting sequentially from the data of the first frame of the stored data in synchronization with the reduced driving frequency.

Description

액정표시소자 및 그 구동방법{Liquid crystal display device and method for driving the same}Liquid crystal display device and method for driving the same

본 발명은 액정표시소자에 관한 것으로, 특히 플리커(Flicker) 개선을 위한액정표시소자의 구동방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display device, and more particularly, to a method of driving a liquid crystal display device for improving flicker.

일반적으로 액정표시소자는 도 1에 도시된 바와 같이, 액정 패널(11)과, 상기 액정 패널(11)로 게이트 구동신호를 인가하는 게이트 드라이브 IC(12)와, 상기 액정 패널(11)로 데이터 신호를 인가하는 데이터 드라이브 IC(13)와, 상기 게이트 드라이브 IC(12) 및 데이터 드라이브 IC(13)를 제어하는 컨트롤신호를 출력하는 타이밍 컨트롤부(14)로 구성된다.Generally, as shown in FIG. 1, the liquid crystal display device includes a liquid crystal panel 11, a gate drive IC 12 for applying a gate driving signal to the liquid crystal panel 11, and data to the liquid crystal panel 11. And a timing controller 14 for outputting a control signal for controlling the gate drive IC 12 and the data drive IC 13.

여기서, 상기 액정 패널(11)은 셀 영역과 패드 영역으로 구분되며, 상기 셀 영역에는 복수개의 게이트 라인들과, 상기 게이트 라인과 교차하는 방향으로 배치된 복수개의 데이터 라인들과, 각 게이트 라인과 데이터 라인의 교차 부위에 형성된 박막트랜지스터 및 상기 박막트랜지스터의 드레인 전극과 연결된 화소전극으로 구성된다.The liquid crystal panel 11 is divided into a cell region and a pad region, wherein the cell region includes a plurality of gate lines, a plurality of data lines arranged in a direction crossing the gate line, and each gate line; The thin film transistor includes a thin film transistor formed at an intersection of the data lines and a pixel electrode connected to the drain electrode of the thin film transistor.

상기 액정 패널(11)은 크게 상부 유리기판과 하부 유리기판으로 구성되며, 상기 게이트 라인, 데이터 라인 및 박막트랜지스터는 상기 하부 유리기판 상에 배치되고, 상기 상부 유리기판 상에는 색상을 나타내기 위한 칼라필터층과, 상기 화소전극을 제외한 영역으로 빛의 투과를 방지하기 위한 블랙매트릭스 및 상기 화소전극과 함께 액정에 전압을 인가하기 위한 공통전극이 배치된다.The liquid crystal panel 11 is mainly composed of an upper glass substrate and a lower glass substrate, and the gate line, data line, and thin film transistor are disposed on the lower glass substrate, and a color filter layer for displaying color on the upper glass substrate. And a black matrix for preventing light transmission to a region other than the pixel electrode, and a common electrode for applying a voltage to the liquid crystal together with the pixel electrode.

상기 박막트랜지스터는 상기 하부 유리기판 상에 상기 게이트 라인과 연장되는 게이트 전극과, 상기 게이트 전극 상부에 게이트 절연막을 개재하여 박막트랜지스터의 채널영역으로 사용되는 반도체층과, 상기 반도체층 상에서 서로 대향하는 소스 및 드레인 전극으로 구성된다.The thin film transistor includes a gate electrode extending from the gate line on the lower glass substrate, a semiconductor layer used as a channel region of the thin film transistor through a gate insulating layer on the gate electrode, and a source facing each other on the semiconductor layer. And a drain electrode.

이와 같은 액정표시소자는 데이터 인버젼 방식으로는 라인 인버젼(Line inversion) 방식과 칼럼 인버젼(Column inversion) 방식 및 도트 인버젼(Dot inversion) 방식이 있는데, 상기 라인 인버젼 방식은 수평화소간의 플리커를 방지할 수 있으며, 칼럼 인버젼 방식은 수직화소간의 플리커를 방지할 수 있으나, 그러함에도 불구하고, 플리커의 발생은 여전하였다. 따라서, 상기 라인 인버젼 방식이나 칼럼 인버젼 방식에 비해 수평 및 수직화소간의 플리커 상쇄가 두드러진 도트 인버젼 방식을 이용하고 있는 추세이다.Such liquid crystal display devices include a line inversion method, a column inversion method, and a dot inversion method as data inversion methods. The flicker can be prevented, and the column inversion method can prevent the flicker between the vertical pixels. Nevertheless, the flicker still remains. Therefore, the dot inversion scheme, which is more prominent in flicker cancellation between horizontal and vertical pixels than the line inversion or column inversion scheme, has been used.

상기 필드 인버젼 방식은 TFT-LCD 패널의 전영역에 걸쳐서 필드에 따라 (+)신호와 (-)신호를 번갈아서 인가하는 방법이다. 상기 라인 인버젼 방식은 도 2a에 도시된 바와 같이, 게이트 라인에 따라서 데이터 신호를 (+)신호와 (-)신호로 번갈아 인가하여 홀수번째 게이트 라인의 화소와 짝수번째 게이트 라인의 화소에 인가되는 전압의 극성이 서로 반대가 되도록 구동하는 방법이다.The field inversion method is a method of alternately applying a (+) signal and a (-) signal depending on the field over the entire area of the TFT-LCD panel. In the line inversion scheme, as shown in FIG. 2A, a data signal is alternately applied to a pixel of an odd-numbered gate line and a pixel of an even-numbered gate line according to a gate line. It is a method of driving so that the polarities of the voltages are reversed.

칼럼 인버젼 방식은 도 2b에 도시된 바와 같이, 데이터 라인에 따라서 (+)신호와 (-)신호로 번갈아 인가하여 홀수번째 데이터 라인의 화소와 짝수번째 데이터 라인의 화소에 인가되는 전압의 극성이 서로 반대가 되도록 구동하는 방법이고, 마지막으로 상기 도트 인버젼 방식은 도 2c에 도시된 바와 같이, 라인 인버젼과 칼럼 인버젼을 합친 구동방식으로서 수평,수직 방향으로 인접한 화소의 극성이 반대가 되도록 구동하는 방법이다.In the column inversion scheme, as shown in FIG. 2B, the polarity of the voltage applied to the pixels of the odd-numbered data lines and the pixels of the even-numbered data lines is alternately applied to the (+) signal and the (-) signal according to the data line. Finally, the dot inversion method is a driving method in which line inversion and column inversion are combined as shown in FIG. 2C so that polarities of adjacent pixels in the horizontal and vertical directions are opposite to each other. How to drive.

그러나 상기와 같은 종래 액정표시소자는 다음과 같은 문제점이 있었다.However, the conventional liquid crystal display device as described above has the following problems.

라인 인버젼 방식이나 칼럼 인버젼 방식에 비해 플리커 개선 효과가 뛰어난 도트 인버젼 방식으로 액정표시소자를 구동하더라도 플리커에 대한 문제를 완전하게 해결할 수 없는 실정이며, 이는 플리커에 대한 기준이 갈수록 엄격해지고, 소비자의 요구도 그 만큼 높아져 가고 있기 때문이다.Even if the liquid crystal display device is driven in a dot inversion method which has better flicker improvement effect than the line inversion method or the column inversion method, the problem with flicker cannot be completely solved. This is because consumer demand is also increasing.

한편, 플리커를 해결하기 위해 구동주파수를 60Hz에서 75Hz로 변화시키는 방법이 제안된 바 있으나, 이 경우 구동 클럭의 주파수가 높아져 타이밍 컨트롤러나 소스 드라이브 IC 등이 동작할 수 있는 한계를 벗어날 수 있는 위험이 있어 바람직하지 못하다고 알려져 있다.In order to solve the flicker, a method of changing the driving frequency from 60 Hz to 75 Hz has been proposed. However, in this case, the frequency of the driving clock is increased so that the timing controller or the source drive IC may be overrun. It is known to be undesirable.

본 발명은 상기한 종래 기술의 문제점을 해결하기 위해 안출한 것으로, 플리커 현상을 최소화하여 화질을 개선시켜 고화질의 액정표시소자를 구현하는데 적당한 액정표시소자 및 그 구동방법에 제공하는데 그 목적이 있다.The present invention has been made to solve the above problems of the prior art, and has an object to provide a liquid crystal display device and a driving method suitable for implementing a high-quality liquid crystal display device by minimizing the flicker phenomenon to improve the image quality.

도 1은 종래 기술에 따른 액정표시소자의 구성도1 is a block diagram of a liquid crystal display device according to the prior art

도 2a 내지 2c는 종래 데이터 인버젼 방식을 설명하기 위한 화면표시를 나타낸 도면2A to 2C are screen diagrams for explaining a conventional data inversion scheme.

도 3은 본 발명에 따른 액정표시소자의 구성도3 is a block diagram of a liquid crystal display device according to the present invention

도 4는 본 발명의 액정표시소자 구동방법을 설명하기 위한 동작타이밍도4 is an operation timing diagram for explaining a method of driving a liquid crystal display device according to the present invention.

고 5는 본 발명의 액정표시소자 구동방법을 설명하기 위한 타이밍 컨트롤러에 내장된 메모리의 동작을 설명하기 위한 도면5 is a view for explaining the operation of the memory built in the timing controller for explaining the method of driving the liquid crystal display device of the present invention;

도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings

31 : 액정 패널 33 : 게이트 드라이브 IC31 liquid crystal panel 33 gate drive IC

35 : 소스 드라이브 IC 37 : 타이밍 컨트롤러35: source drive IC 37: timing controller

37a : 메모리부37a: memory

상기의 목적을 달성하기 위한 본 발명 액정표시소자는 액정 패널과, 상기 액정 패널로 게이트 구동신호를 인가하는 게이트 드라이브 IC와, 상기 액정 패널로 데이터 신호를 인가하는 소스 드라이브 IC와, 상기 게이트 및 소스 드라이브 IC를 제어하기 위한 컨트롤신호를 출력하고, 상기 소스 드라이브 IC로 출력되기 이전의 복수 프레임 분량의 데이터를 저장하는 메모리가 내장된 타이밍 컨트롤러를 포함하여 구성되고, 본 발명의 액정표시소자 구동방법은 액정 패널로 인가되기 이전에 n프레임 분량의 데이터를 저장하는 스텝과, 입력되는 구동주파수의 뱅크 구간을 감소시키는 스텝과, n+1번째 프레임의 데이터가 입력시 상기 뱅크 구간이 감소된 구동주파수에 동기시켜 상기 저장된 데이터중 첫 번째 프레임의 데이터에서부터 순차적으로 출력하는 스텝을 포함하여 이루어진다.The liquid crystal display device according to the present invention for achieving the above object is a liquid crystal panel, a gate drive IC for applying a gate driving signal to the liquid crystal panel, a source drive IC for applying a data signal to the liquid crystal panel, the gate and source And a timing controller having a memory for outputting a control signal for controlling a drive IC and storing a plurality of frames of data before being output to the source drive IC. A step of storing an n-frame amount of data before being applied to the liquid crystal panel, a step of reducing a bank section of an input driving frequency, and a data of the n + 1th frame at a driving frequency at which the bank section is reduced upon input. Synchronizing and sequentially outputting data from the first frame of the stored data It comprise.

신호에 존재하면서도 실제로는 구동에 기여하지 않는 뱅크(Bank)구간을 구동에 사용함으로써 구동주파수를 높이고, 그로 인하여 플리커를 개선시키기 위한 것이다.In order to increase the driving frequency by using a bank section which exists in the signal but does not actually contribute to driving, thereby improving flicker.

본 발명에서 뱅크 구간을 이용하여 구동주파수를 높이더라도 타이밍 컨트롤러나 소스 드라이브 IC 등이 동작할 수 있는 한계는 결코 벗어나지 않는다.In the present invention, even if the driving frequency is increased by using the bank period, the limit in which the timing controller, the source drive IC, or the like can operate is never overcome.

이하에서 본 발명 액정표시소자의 구동방법을 첨부한 도면을 참조하여 상세하게 설명하기로 한다.Hereinafter, a driving method of the liquid crystal display device of the present invention will be described in detail with reference to the accompanying drawings.

도 3은 본 발명에 따른 액정표시소자의 구성도로써, 액정 패널(31)과, 상기 액정 패널(31)로 게이트 구동신호를 인가하는 게이트 드라이브 IC(33)와, 상기 액정 패널(31)로 데이터 신호를 인가하는 소스 드라이버 IC(35)와, 상기 게이트 드라이브 IC(33) 및 소스 드라이브 IC(35)를 제어하기 위한 컨트롤 신호를 출력하며, 복수개의 프레임분의 데이터를 저장할 수 있는 메모리부(37a)를 내장한 타이밍 컨트롤러(37)를 포함하여 구성된다.3 is a configuration diagram of a liquid crystal display device according to the present invention, including a liquid crystal panel 31, a gate drive IC 33 for applying a gate driving signal to the liquid crystal panel 31, and a liquid crystal panel 31. A memory unit for outputting a source driver IC 35 for applying a data signal, a control signal for controlling the gate drive IC 33 and the source drive IC 35, and storing data for a plurality of frames ( It comprises a timing controller 37 incorporating 37a).

여기서, 상기 메모리부(37a)는 프레임별로 데이터를 저장할 수 있도록 구성되며, 타이밍 컨트롤러(37)의 내부에 저장하지 않고, 외부에 별도로 구성하는 것도 가능하다.Here, the memory unit 37a is configured to store data for each frame, and may be configured externally without storing the data in the timing controller 37.

상기 메모리부(37a)는 복수개의 프레임의 데이터를 저장한 후, 다음 번 프레임의 데이터가 들어오기 시작할 때, 첫 번째 프레임의 데이터를 저장하고 있던 메모리에서부터 순차적으로 소스 드라이브 IC(35)로 데이터를 출력한다.After storing the data of the plurality of frames, the memory unit 37a sequentially stores the data of the first frame to the source drive IC 35 from the memory storing the data of the first frame when the data of the next frame starts to enter. Output

이와 같은 본 발명 액정표시소자의 구동방법을 보다 상세하게 설명하기로 한다.Such a driving method of the liquid crystal display device of the present invention will be described in more detail.

먼저, 본 발명은 데이터 신호를 메모리에 저장하였다가 이를 뱅크 구간을 최소화한 형태로 재가공하여 소스 드라이브 IC로 출력한다.First of all, the present invention stores a data signal in a memory and reprocesses the data signal in a form in which the bank interval is minimized and outputs the data signal to the source drive IC.

도 4a는 수평 뱅크와 수직 뱅크를 나타낸 타이밍도로써, 도 4b의 본 발명에 따른 타이밍도와 비교할 때, 본 발명에서는 수평뱅크가 현저하게 감소됨을 알 수 있다.4A is a timing diagram illustrating a horizontal bank and a vertical bank. Compared to the timing diagram of FIG. 4B, the horizontal bank is significantly reduced in the present invention.

도 4b에서는 수직 뱅크가 감소됨이 보여지지는 않았지만, 상기 수평 뱅크 대신에 수직 뱅크를 감소시키는 것이 가능하다, 수평 뱅크과 수직 뱅크를 모두 감소시키는 것이 가능하다.Although it is not shown in FIG. 4B that the vertical bank is reduced, it is possible to reduce the vertical bank instead of the horizontal bank, it is possible to reduce both the horizontal bank and the vertical bank.

수평 뱅크는 1라인(Line)당 300클럭(Clock)정도이고, 수직 뱅크는 1프레임(Frame)당 약 40라인 정도의 크기로 조절한다.The horizontal bank is about 300 clocks per line, and the vertical bank is about 40 lines per frame.

이 뱅크 구간만큼 더 구동시간을 벌 수 있으므려 구동주파수가 높아지게 되고, 결국 플리커를 감소시킬 수가 있게 된다.Since the driving time can be further increased by this bank period, the driving frequency is increased, and thus the flicker can be reduced.

본 발명에 사용되는 메모리는 프레임 단위로 데이터 신호를 저장하며 이러한 프레임 단위로 데이터 신호를 저장하는 메모리는 n+1개(여기서, n은 2이상의 정수)가 필요하다.The memory used in the present invention stores data signals in frame units, and n + 1 memories (where n is an integer of 2 or more) are required for storing data signals in such frame units.

본 발명의 실시예에서는 상기 n이 4인 경우를 예로 하여 설명한다.In the embodiment of the present invention, a case where n is 4 will be described as an example.

도 4는 본 발명 액정표시소자의 구동방법을 설명하기 위한 데이터 신호의 파형도이고, 도 5는 메모리가 프레임 단위로 데이터 신호를 저장함을 나타내는 도면이다.4 is a waveform diagram of a data signal for explaining a method of driving the liquid crystal display of the present invention, and FIG. 5 is a diagram illustrating that the memory stores the data signal in units of frames.

도 4 및 도 5에 도시된 바와 같이, 5프레임(Frame)의 데이터를 저장할 수 있는 메모리가 구성되며, 이는 타이밍 컨트롤러 내부에 내장될 수 있다. 첫 번째 프레임(Frame 1)에서부터 네 번째 프레임(Frame 4)까지의 데이터 신호는 각각 메모리 M1에서부터 메모리 M4에 저장된다.As shown in FIG. 4 and FIG. 5, a memory capable of storing data of five frames is configured, which may be embedded in the timing controller. Data signals from the first frame (Frame 1) to the fourth frame (Frame 4) are stored in the memory M1 to the memory M4, respectively.

이후, 다섯 번째 프레임(Frame 5)에 해당하는 데이터 신호가 들어오기 시작할 때, 상기 메모리 M1에서터 M4에 저장되어 있던 데이터가 소스 드라이버 IC로 출력되기 시작한다. 이때, 출력되는 데이터는 뱅크 구간을 최소화한 형태로 출력되므로 네 번째 프레임(Frame 4)의 데이터를 다 출력한 후에도 1 Frame분의 데이터를 더 출력할 만한 시간이 존재하게 되는데, 상기 시간 동안에 마지막 프레임의 데이터를 한 번 더 출력한다.Thereafter, when the data signal corresponding to the fifth frame (Frame 5) starts to come in, data stored in the memory M1 to M4 starts to be output to the source driver IC. In this case, since the output data is output in a form in which the bank interval is minimized, there is a time enough to output 1 frame of data even after outputting the data of the fourth frame (Frame 4). Output the data one more time.

이러한 방식으로 1초 동안에 60프레임의 데이터가 입력된다면, 결국 75프레임 분 만큼 데이터신호를 출력할 수 있음을 의미한다.If 60 frames of data are input in one second in this manner, it means that data signals can be output for 75 frames.

다시 말해서 입력되는 60Hz의 구동주파수를 최종적으로 75Hz의 구동주파수를 출력하는 것이다. 이렇게 출력되는 구동주파수가 증가하게 되면, 그 만큼 자주 액정에 충전을 시켜 주게 되므로 각 셀(Cell)들은 원래의 데이터를 충분히 유지할 수가 있게 된다.In other words, the driving frequency of 60Hz input is finally outputted the driving frequency of 75Hz. When the driving frequency is increased in this way, the liquid crystal is frequently charged as much as the respective cells can sufficiently maintain the original data.

이는 (+)데이터와 (-)데이터간의 차이를 그 만큼 줄어들게 하는 결과가 되어 ΔVp의 편차를 최소화할 수 있게 되고, 따라서, 플리커를 감소시킬 수가 있게 된다.This results in reducing the difference between the positive data and the negative data by that amount, thereby minimizing the deviation of ΔVp, thus reducing the flicker.

참고로, 프레임별 데이터 신호를 저장하는 메모리의 양은 총 5프레임분이므로 액정 패널이 8비트 XGA일 경우에는 1프레임은 1024×8×768=768K byte가 되므로 총 메모리의 양은 5×768K byte가 된다.For reference, the total amount of memory for storing data signals for each frame is 5 frames. Therefore, when the LCD panel is 8-bit XGA, one frame becomes 1024 × 8 × 768 = 768 K bytes, so the total memory amount is 5 × 768 K bytes. .

여기서, 1프레임 분량의 데이터를 저장하는 메모리를 각각 M1, M2, M3, M4, M4P라고 가정하여 그 동작을 설명하면 다음과 같다.Herein, the operation of a memory storing one frame of data as M1, M2, M3, M4, and M4P will be described as follows.

첫 번째 프레임(Frame 1)에서부터 네 번째 프레임(Frame 4)의 데이터가 메모리 M1에서부터 M4에 저장된다. 다음 5번째 프레임(Frame 5)의 데이터가 들어오기 시작할 때, 이 데이터는 메모리 M1에 저장되며, 원래 메모리 M1에 저장되어 있던 데이터는 이미 소스 드라이버 IC에 출력되기 시작한다. 다음 여섯 번째 프레임(Frame 6), 일곱 번째 프레임(Frame 7)의 데이터가 메모리 M2, M3에 저장되고, 여덟 번째 프레임(Frame 8)의 데이터는 메모리 M4에 저장된다.Data of the first frame (Frame 1) to the fourth frame (Frame 4) is stored in the memory M1 to M4. When the data of the next fifth frame (Frame 5) starts to come in, this data is stored in the memory M1, and the data originally stored in the memory M1 starts to be output to the source driver IC. Data of the next sixth frame (Frame 6) and the seventh frame (Frame 7) are stored in the memories M2 and M3, and the data of the eighth frame (Frame 8) are stored in the memory M4.

마찬가지로 이전에 메모리 M2, M3에 저장되었던 두 번째 프레임(Frame 2), 세 번째 프레임(Frame 3)의 데이터는 소스 드라이브 IC로 출력되고, 메모리 M4에 저장되었던 네 번째 프레임(Frame 4)의 데이터는 연속하여 두 번 출력된다.Similarly, data of the second frame (Frame 2) and the third frame (Frame 3) previously stored in the memories M2 and M3 are output to the source drive IC, and the data of the fourth frame (Frame 4) stored in the memory M4 is Outputs twice in succession.

다섯 번째 프레임(Frame 5)∼여덟 번째 프레임(Frame 8)의 데이터가 타이밍 컨트롤러로 입력되는 시간 동안 첫 번째 프레임(Frame 1)∼세 번째 프레임(Frame 3)의 데이터는 각각 1번, 네 번째 프레임(Frame 4)의 데이터는 2번 출력되고, 패널에 충전되므로 1.25배(5/4=1.25)의 구동 주파수 상승효과가 생기는 것이다.During the time when the data of the fifth frame (Frame 5) to the eighth frame (Frame 8) are input to the timing controller, the data of the first frame (Frame 1) to the third frame (Frame 3) are 1 time and the fourth frame, respectively. Since the data of (Frame 4) is output twice, and is charged to the panel, a driving frequency increase effect of 1.25 times (5/4 = 1.25) occurs.

물론, 이때 클럭 주파수에는 변동이 없다. 다만, 입력 클럭 주파수 대비 출력 클럭 주파수의 배율은 소스 드라이버 IC의 구성방식에 따라 달라질 수 있다.Of course, there is no change in clock frequency at this time. However, the ratio of the output clock frequency to the input clock frequency may vary depending on the configuration of the source driver IC.

결국, 60Hz의 입력 구동주파수가 타이밍 컨트롤러로 들어올 경우에는 75Hz가 됨을 알 수 있다.As a result, when the input drive frequency of 60Hz enters the timing controller, it can be seen that it is 75Hz.

이상에서 설명한 바와 같이, 본 발명의 액정표시소자 및 그 제조방법은 다음과 같은 효과가 있다.As described above, the liquid crystal display device of the present invention and its manufacturing method have the following effects.

복수개의 프레임 분량의 데이터를 저장할 수 있는 메모리를 추가로 구성함으로써, 클럭 주파수의 변동없이도 입력되는 구동주파수를 증가시키는 효과를 구현하여 증가된 구동주파수가 타이밍 컨트롤러로 입력되므로 데이터 구동시 (+)데이터와 (-)데이터간의 전압차(ΔVp)를 최소화하여 플리커(Flicker) 감소시키는 것에 의해 고화질의 액정표시소자를 구현할 수 있다.By additionally configuring a memory to store a plurality of frames of data, the drive frequency is increased without changing the clock frequency, and the increased drive frequency is input to the timing controller. By minimizing the voltage difference ΔVp between the negative data and the negative data to reduce flicker, a high quality liquid crystal display device may be realized.

Claims (7)

액정 패널;Liquid crystal panels; 상기 액정 패널로 게이트 구동신호를 인가하는 게이트 드라이브 IC;A gate drive IC applying a gate driving signal to the liquid crystal panel; 상기 액정 패널로 데이터 신호를 인가하는 소스 드라이브 IC;A source drive IC for applying a data signal to the liquid crystal panel; 상기 게이트 및 소스 드라이브 IC를 제어하기 위한 컨트롤신호를 출력하고, 상기 소스 드라이브 IC로 출력되기 이전의 복수 프레임 분량의 데이터를 저장하는 메모리가 내장된 타이밍 컨트롤러를 포함하며,A timing controller having a memory for outputting a control signal for controlling the gate and the source drive IC, and storing a plurality of frames of data before being output to the source drive IC; 상기 메모리는 n(n=2 이상의 정수)프레임 분량의 데이터를 순차적으로 프레임별로 저장하며, n+1번째 프레임의 데이터 입력시 메모리에 기저정된 프레임 데이타는 상기 소스 드라이브 IC로 순차 출력되며,The memory sequentially stores data of n (n = 2 or more) frames of each frame sequentially, and the frame data predetermined in the memory is sequentially output to the source drive IC when the data of the n + 1 th frame is input. 상기 소스 드라이버에 인가되는 프레임 데이타중에서 n번째 프레임 데이타는 별도의 메모리에 저장된 후 소오스 드라이버에 순차적으로 중복출력되는 것을 특징으로 하는 액정표시소자.The n-th frame data of the frame data applied to the source driver is stored in a separate memory and sequentially output to the source driver. (삭제)(delete) (삭제)(delete) 제 1 항에 있어서, 상기 타이밍 컨트롤러는 입력되는 구동주파수 중 뱅크 구간을 감소시킨 후 출력하는 것을 특징으로 하는 액정표시소자.The liquid crystal display device of claim 1, wherein the timing controller reduces and outputs a bank section among input driving frequencies. 제 4 항에 있어서, 상기 뱅크 구간은 수평 뱅크와 수직 뱅크 중 적어도 하나인 것을 특징으로 하는 액정표시소자.5. The liquid crystal display device according to claim 4, wherein the bank section is at least one of a horizontal bank and a vertical bank. 액정 패널로 인가되기 이전에 n프레임 분량의 데이터를 저장하는 스텝과,Storing n frames of data before being applied to the liquid crystal panel, 입력되는 구동주파수의 뱅크 구간을 감소시키는 스텝과,Reducing a bank section of an input driving frequency; n+1번째 프레임의 데이터가 입력시 상기 뱅크 구간이 감소된 구동주파수에 동기시켜 상기 저장된 데이터중 첫 번째 프레임의 데이터에서부터 순차적으로 출력하는 스텝을 포함하여 이루어지는 것을 특징으로 하는 액정표시소자의 구동방법.and sequentially outputting data from the first frame of the stored data in synchronization with a driving frequency of which the bank period is reduced when data of the n + 1th frame is input. . 제 6 항에 있어서, 뱅크 구간을 감소시키는 스텝은,The method of claim 6, wherein the step of reducing the bank interval, 수평 뱅크과 수직 뱅크 중 적어도 하나의 뱅크를 감소시키는 것을 특징으로 하는 액정표시소자의 구동방법.A method of driving a liquid crystal display device characterized by reducing at least one bank of a horizontal bank and a vertical bank.
KR10-2000-0087536A 2000-12-30 2000-12-30 Liquid crystal display device and method for driving the same KR100446378B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2000-0087536A KR100446378B1 (en) 2000-12-30 2000-12-30 Liquid crystal display device and method for driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2000-0087536A KR100446378B1 (en) 2000-12-30 2000-12-30 Liquid crystal display device and method for driving the same

Publications (2)

Publication Number Publication Date
KR20020057245A KR20020057245A (en) 2002-07-11
KR100446378B1 true KR100446378B1 (en) 2004-09-01

Family

ID=27690376

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2000-0087536A KR100446378B1 (en) 2000-12-30 2000-12-30 Liquid crystal display device and method for driving the same

Country Status (1)

Country Link
KR (1) KR100446378B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100759981B1 (en) * 2001-09-28 2007-09-18 삼성전자주식회사 Data driver ic and liquid crystal display with the same
KR100856124B1 (en) * 2007-02-06 2008-09-03 삼성전자주식회사 Timing controller and liquid crystal display device having the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0445483A (en) * 1990-06-13 1992-02-14 Casio Comput Co Ltd Liquid display device
JPH05181431A (en) * 1992-01-07 1993-07-23 Hitachi Ltd Liquid crystal dlsplay data controller
JPH10143111A (en) * 1996-11-15 1998-05-29 Hitachi Ltd Liquid crystal controller and liquid crystal display device
JPH11338424A (en) * 1998-05-21 1999-12-10 Hitachi Ltd Liquid crystal controller and liquid crystal display device using it

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0445483A (en) * 1990-06-13 1992-02-14 Casio Comput Co Ltd Liquid display device
JPH05181431A (en) * 1992-01-07 1993-07-23 Hitachi Ltd Liquid crystal dlsplay data controller
JPH10143111A (en) * 1996-11-15 1998-05-29 Hitachi Ltd Liquid crystal controller and liquid crystal display device
JPH11338424A (en) * 1998-05-21 1999-12-10 Hitachi Ltd Liquid crystal controller and liquid crystal display device using it

Also Published As

Publication number Publication date
KR20020057245A (en) 2002-07-11

Similar Documents

Publication Publication Date Title
KR100602761B1 (en) Liquid-crystal display device and driving method thereof
US6552705B1 (en) Method of driving flat-panel display device
JP4668892B2 (en) Liquid crystal display device and driving method thereof
KR101082909B1 (en) Gate driving method and gate driver and display device having the same
CN101231827B (en) Liquid crystal display driving method
US7777737B2 (en) Active matrix type liquid crystal display device
CN102160108B (en) Liquid crystal display device, method for driving liquid crystal display device, and TV receiver
KR20030083309A (en) Liquid crystal display
KR100389027B1 (en) Liquid Crystal Display and Driving Method Thereof
JP4062766B2 (en) Electronic device and display device
KR20010017524A (en) A thin film transistor liquid crystal display for dot inverse driving method
KR20010034499A (en) Increased-frequency addressing of display system employing reflective light modulator
KR100446378B1 (en) Liquid crystal display device and method for driving the same
KR20020056706A (en) Method of driving scanning non-sequential of lcd
KR100965587B1 (en) The liquid crystal display device and the method for driving the same
KR100898789B1 (en) A method for driving liquid crystal display device
KR100878235B1 (en) Liquid crystal display and driving method the same
KR100932553B1 (en) Analog sampling circuit for liquid crystal display and its driving method
KR100853215B1 (en) Liquid crystal display
KR100984358B1 (en) Liquid crystal display and driving device thereof
JP2004046235A (en) Liquid crystal display device
JP3433022B2 (en) Liquid crystal display
JP3433023B2 (en) Liquid crystal display
KR100980022B1 (en) Driving method of liquid crystal display
KR100469504B1 (en) Driving apparatus of liquid crystal display panel and method for driving the same

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120709

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20130711

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160718

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20170719

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20180724

Year of fee payment: 15