KR100390484B1 - 2화면표시장치및방법 - Google Patents

2화면표시장치및방법 Download PDF

Info

Publication number
KR100390484B1
KR100390484B1 KR1019950054983A KR19950054983A KR100390484B1 KR 100390484 B1 KR100390484 B1 KR 100390484B1 KR 1019950054983 A KR1019950054983 A KR 1019950054983A KR 19950054983 A KR19950054983 A KR 19950054983A KR 100390484 B1 KR100390484 B1 KR 100390484B1
Authority
KR
South Korea
Prior art keywords
screen
signal
image
horizontally
aspect ratio
Prior art date
Application number
KR1019950054983A
Other languages
English (en)
Other versions
KR970057283A (ko
Inventor
이창표
강경진
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1019950054983A priority Critical patent/KR100390484B1/ko
Publication of KR970057283A publication Critical patent/KR970057283A/ko
Application granted granted Critical
Publication of KR100390484B1 publication Critical patent/KR100390484B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/0122Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal the input and the output signals having different aspect ratios
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1733Controllable logic circuits
    • H03K19/1737Controllable logic circuits using multiplexers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0135Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Television Systems (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

본 발명의 2화면 표시장치는, 2화면을 표시하기 위한 제1영상신호를 입력받아 4:3으로 수평수축하기 위한 제1화면비 변환부와, 상기 2화면을 표시하기 위한 제2 영상신호를 입력받아 남은 화면을 8:3으로 수평수축하기 위한 제2화면비 변환부와, 상기 제1 및 제2화면비 변환부의 출력을 다중화하여 2화면 디지탈 영상신호를 출력하기 위한 다중화부와, 상기 다중화부를 제어하기 의한 다중화 제어신호 발생부를 포함하여 구성되며, 2화면 표시시 시청욕구가 큰 화면은 4:3의 좌화면에서 전체 영상을 볼 수 있도록 표시하고, 다른 화면은 추림화를 통해 작은 영상을 볼 수 있도록 함으로써 제품을 다양화할 수 있는 효과가 있다.

Description

2화면 표시장치 및 방법
본 발명은 표시장치에 관한 것으로, 특히 화면의 경계선을 좌우로 이동가능하게 하여 한쪽 화면은 4:3화면 전체 영상으로 불 수 있도록 하고, 다른쪽 화면은 영상추림화(dec mation)하여 작은 영상을 볼 수 있도록 한 2화면 표시장치 및 방법에 관한 것이다.
제1도는 종래의 기술에 의한 더블 윈도우 와이드 스크린 타브이(double window wide screen TV)에서의 화면상태를 도시한 것으로, 두화면을 동시에 시청할 수 있다.
그러나 상기와 같은 종래의 2화면 디지탈 TV의 경우, 2화면의 경계선이 화면의 중앙에 수직선으로 나누어져 있어서 시청요구가 한쪽의 더 큰 경우 이를 만족시킬 수 없는 문제점이 있다.
따라서 본 발명의 목적은 상기와 같은 문제점을 해결하기 위하여 , 화면의 경계선을 이동하여 16:9화면에 완전한 크기으 4:3화면을 표시하고, 남은 부분에도 다른 화면을 영상 추림화 하여 보기 좋게 표시할 수 있는 2화면 표시장치 및 방법을 제공하는 것이다.
상기 목적을 달성하기 위한 본 빌명의 2화면 표시장치는, 2화면을 표시하기 위한 제1영상신호를 입력받아 4:3으로 수평수축하기 위한 제1화면비 변환부와, 상기 2화면을 표시하기 위한 제2영상신호를 입력받아 남은 화면을 8:3으로 수평수축하기 위한 제2화면비 변환부와, 상기 제1 및 제2 화면이 변환부의 출력을 다중화하여 2화면 디지탈 영상신호를 출력하기 위한 다중화부와, 상기 다중화부를 제어하기 위한 다중화 제어신호 발생부를 포함하여 구성된 것을 특징으로 한다.
이하 첨부도면을 참조하여 본 발명을 좀 더 상세하게 설명하고자 한다.
본 발명의 2화면 다중화 TV는, 제2도에 도시한 바와 같이 16:9의 화면을 주화면을 화면경계선(ⓐ)를 중심으로 좌측화면은 12:9, 즉 4:3의 정상비율로 나타내고, 우측에 남은 화면은 시각적으로 안정한 느낌을 갖도록 먼저 우화면 수평수축비를 16:6으로 하고, 좌우에 1:16만큼씩 잘라서 종횡비가 2: 1이 되도록 만든 것이다.
제3도는 상기와 같이 좌화면과 우화면을 수축하기 위한 전체블럭을 도시한 것은로, 2화면을 표시하기 위한 제1영상신호를 입력받아 4:3으로 수평수축하기 위한 제1화면비 변환부(10)와, 상기 2화면을 표시하기 위한 제2영상신호를 입력받아 남은 화면을 8:3으로 수평수축하기 위한 제2화면비 변환부(30)와, 상기 제1 및 제2 화면비 변환부(10.30)의 출력을 다중화하여 2화면 디지탈 영상신호를 출력하기 위한 다중화부(50)와, 상기 다중화부(50)를 제어하기 위한 다중화 제어신호 발생부(70)로 구성되며, 각부 상세구성은 다음과 같다.
먼저 상기 제1 및 제2화면비 변화부(10.30)는 동일하게 구성되므로, 제4도를 참조하여 제1화면비 변환부(10)를 예를들어 설명하면, 두 입력영상데이타의 시작위치를 맞추기 위한 필드 메모리(11)와, 상기 필드메모리(11)에서 출력된 영상데이타를 수평수축하기 위한 샘플 메모리(12)와, 상기 필드메모리(11)의 출력과 샘플 메모리(12)의 출력을 입력으로 하여 수평수축된 데이타를 보간(decimation)함으로써 화질의 열화를 방지하기 위한 보간 필터(13)와, 화면에 표시되는 수평 위치를 맞추기 위한 라인 메모리(14)와, 4화소값들 중 마지막 값이 상기 라인 메모리(14)에 기록되는 것을 금지하기 위한 디스에이블 카운터(17)를 좌화면을 표시하기 위한 기본구성으로 하여 기본적으로 4화소당 1화소를 제거하도록 한다.
여기시 상기 보간 필터(13)는, 제5도 및 제6도에 도시한 바와 같이 ⅔, ⅓, 0 승산기가 차례로 연결된 제1디멀티플렉서(21)와, 상기 승산기가 역순으로 연결된 제2디멀티플렉서(22) 및 상기 제1,제2 디멀티플렉서(21.22)의 출력을 입력으로 하는 가산기(23)로 구성되며, 최초의 화소는 그대로 출력하고, 두번째, 세번째 화소는 화소의 거리에 비례하는 계수들의 평균을 취하도록 하고, 마지막은 제7도에 도시한 바와 같이 3화소는 하이(high)이고, 1화소는 로우가 되도록 2비트의 제1 카운터(24)와, 상기 제1카운터(24)의 출력을 논리곱하여 그 결과를 라인 메모리(14)의 쓰기 인에이블 신호로 출력하는 낸드게이트(25)를 구비하는 디스에이블 카운터부(17)를 통해서 쓰기를 금지하며, 상기 라인 메모리(14)의 출력은 좌화면이므로 지연없이 바로 다중화부(50)로 입력시킨다.
그리고 부회면의 경우에는, 수평으로 16:6(8:3)만을 수축하기 위해 먼저 2:1로 수축을 시키고, 다시 이것을 4: 3으로 수축하여 총 8: 3이 수축되도록 해야 하므로, 상기 필드 메모리(11)에 저장할 때 한화소씩 건너뛰도록 클럭을 1/2분주 하여 2:1수축하도록 필드메모리(11)를 쓰기 인에이블시키는 클럭분주기(15) 및 멀티플렉서(16)와, 상기 라인 메모리(14)를 거친 데이타를 수평등기를 기준으로 11/l6라인 만큼 지연하여 우화면을 표시하도록 하는 지연부(18)를 추가연결하며, 상기 4:3수축 과정은 좌화면과 동일하므로 상기 좌화면의 설명을 참조한다.
한편, 여기서 상기 지연부(18)는, 제8도에 도시한 바와 같에 수평동기신호를 리셋신호로 하는 제2카운터(26)와, 상기 제2카운터(26)의 카운트값을 라인x(11/16)값과 비교하는 제11비교기(27)와, 상기 제1비교기(27)의 출력과 수평동기신호를 입력으로 하고 좌/우 모드 선택신호를 선택신호로 히여 우화면 모드 선택신호가 입력되면 라인×(11/16) 이후에 신호를 출력하는 제3멀티플렉서(28)로 구성되며, 상기 다중화 제어신호 발생부(70)는 제9도에 도시한 바와 같이 수평동기신호(Hsync)에 리셋되는 카운터(71)와, 상기 카운터(71)의 출력값을 제2비교기(72)값과 비교하여 라인수×(12/16)니 되면 J-K 플립플롭(73)을 리셋하여 (나)도와 같이 910×(12/16) 구간동안은 상기 다중화부에 하이신호를 출력하여 좌화면을 표시하도록 하고, 910×(4/16) 구간동안은 로우신호를 출력하여 우화면을 표시하도록 한다.
이상에서와 같이 본 발명에 의하면, 2화면 표시시 시청욕구가 큰 화면은 4:3의 좌화면에서 전체 영상을 불 수 있도록 표시하고, 다른 화면은 좌우영상 추림화를 통해 작은 영상을 볼 수 있도록 함으로써 영상이 길어지거나 눌려서 보이는 왜곡현상이 완화되고, 제품을 다양화할 수 있는 효과가 있다.
제1도는 종래의 기술에 의한 2화면 디지탈 TV의 화면구성도
제2도는 본 발명에 의한 2화면 표시장치의 화면구성도
제3도는 본 발명에 의한 2화면 표시장치의 구성도.
제4도는 제3도 2화면 표시장치의 화면이 변환부의 상세 구성도
제5도는 제4도 화면비 변환부의 추림화 필터의 상세 구성도.
제6도는 본 발명에 의한 2화면 표시장치의 4:3 추림화 방법도.
제7도는 제4도 디스에이블 카운터부의 상세 구성도.
제8도는 제4도 지연부의 상세 구성도.
제9도는 제4도 멀티플렉서의 상세 구성도
****** 도면의 주요부분에 대한 부호의 설명 ******
10 : 제1화면비 변환부 30 : 제2화면비 변환부
50 : 다중화부 70 : 다중화 제어신호 발생부

Claims (9)

  1. 2화면을 표시하기 위한 제영상신호를 입력받아 수평수축하여 종횡비 4:3으로 출력하기 위한 제1화면비 변환부와, 상기 2화면을 표시하기 위한 제2영상 신호를 입력받아 가로를 8:3으로 수평수축한 후 영상 추림화 하기 위한 제2화면비 변환부와, 상기 제1 및 제2 화면비 변환부의 출력을 다중화하여 2화면 디지탈 영상신호를 출력하기 위한 다중화부와, 상기 다중화부를 제어하기 위한 다중화 제어신호 발생부를 포함하여 구성된 것을 특징으로 하는 2화면 표시장치.
  2. 제1항에 있어서, 상기 2화면 표시장치는 제1화면비 변환부와 제2화면비 변환부가 동일하게 구성된 것을 특징으로 하는 2화면 표시장치.
  3. 제1항 또는 제2항에 있어서, 상기 제1화면비 변환부는, 두 입력영상데이타의 시작위치를 맞추기 위한 필드 메모리와, 상기 필드메모리에서 출력된 영상 데이타를 수평수축하기 위한 샘플 메모리와, 상기 필드메모리의 출력과 샘플 메모리의 출력을 입력으로 하여 수평수축된 데이터를 영상 추림화로 보간하기 위한 보간 필터와, 화면에 표시되는 수평 위치를 맞추기 위한 라인 메모리와, 4화소값들 중 마지막 값이 상기 라인 메모리에 기록되는 것을 금지하기 위한 디스에이블 카운터부를 포함하여 구성되어 좌화면 선택 모드신호가 입력되면 좌화면을 표시하고, 상기 필드메모리에 저장할 때 한화소씩 건너뛰도록 클럭을 1/2분주 하여 상기 영상데이타를 2;1수축시키는 클럭분주기 및 멀티플렉서와, 상기 라인 메모리의 읽기리셋을 쓰기리셋의 11/16라인만큼 지연시키기 위한 지연부를 라인 메모리의 읽기리셋을 쓰기리겟의 11/16라인만큼 지연시키기 위한 지연부를 추가 연결하여 우화면 선택모드가 입력되면 우화면을 표시하도록 구성된 것을 특징으로 하는 2화면 표시장치.
  4. 제3항에 있어서, 상기 보간 필터는, ⅔,⅓,0 승산기가 차례로 연결된 제1디멀티플렉서와, 상기 승산기가 역순으로 연결된 제2디멀티플렉서 및 상기 제1 제2 디멀티플렉서의 출력을 가산하는가산기를 포함하여 구성된 것을 특징으로 하는 2화면 표시장치.
  5. 제3항에 있어서, 상기 디스에이블 카운터부는, 2비트카운터와, 상기 2비트카운터의 출력을 논리곱하는 낸드게이트를 포함하여 구성된 것을 특징으로 하는 2화면 표시장치.
  6. 제3항에 있어서, 상기 지연부는, 수평동기신호를 리셋신호로 하는 카운터와,
    상기 카운터의 값을 라인×(11/16)값고 비교하는 비교기와, 상기 비교기와 수평동기신호를 입력으로 하여 우화면 모드 선택신호가 입력되면 라인×(11/16) 이후의 신호를 출력하는 멀티플렉서를 포함하여 구성된 것을 특징으로 하는 2화면 표시장치.
  7. 제3항에 있어서, 상기 다중화 제어신호 발생부는, 수평동기신호를 리셋신호로 하는 카운터와, 상기 카운터의 값을 라인×(12/16)값과 비교하는 비교기와, 상기 수평동기신호와 비교기의 출력을 입력으로하여 라인×(12/16)구간동안은 하이신호를 출력하고, 나머지 라인×(4/16) 구간동안은 로우신호를 출력하는 J-K 플립플롭을 포함하여 구성된 것을 특징으로 하는 2화면 표시장치.
  8. 제1항 또는 제3항에 있어서, 영상 추림하는 제2영상신호를 8:3으로 수평수축하여 출력된 화면의 좌우를 1/16만큼 절단하여 버리는 것을 특징으로 하는 2화면 표시장치.
  9. 2화면을 표시하기 위한 제1영상신호를 입력받아 수평수축하여 종횡비 4:3으로 출력하는 과정과, 상기 2화면을 표시하기 위한 제2영상신호를 입력받아 가로를 8:3으로 수평수축하고 좌우 1/16 만큼 영상 추림화하는 과정과, 상기 수평 수축한 제1영상신호와 상기 영상 추림화한 제2영상신호를 다중화하여 2화면 디지털 영상신호로 출력하는 과정을 포함하여 이루어진 것을 특징으로 하는 2화면 표시방법.
KR1019950054983A 1995-12-22 1995-12-22 2화면표시장치및방법 KR100390484B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950054983A KR100390484B1 (ko) 1995-12-22 1995-12-22 2화면표시장치및방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950054983A KR100390484B1 (ko) 1995-12-22 1995-12-22 2화면표시장치및방법

Publications (2)

Publication Number Publication Date
KR970057283A KR970057283A (ko) 1997-07-31
KR100390484B1 true KR100390484B1 (ko) 2003-09-06

Family

ID=37421854

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950054983A KR100390484B1 (ko) 1995-12-22 1995-12-22 2화면표시장치및방법

Country Status (1)

Country Link
KR (1) KR100390484B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07184138A (ja) * 1993-12-24 1995-07-21 Toshiba Corp 2画面映像処理回路
KR950024528A (ko) * 1994-01-17 1995-08-21 김광호 와이드 텔레비젼에서의 두 화면 동시 시청회로

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07184138A (ja) * 1993-12-24 1995-07-21 Toshiba Corp 2画面映像処理回路
KR950024528A (ko) * 1994-01-17 1995-08-21 김광호 와이드 텔레비젼에서의 두 화면 동시 시청회로

Also Published As

Publication number Publication date
KR970057283A (ko) 1997-07-31

Similar Documents

Publication Publication Date Title
US5459477A (en) Display control device
KR100851707B1 (ko) 영상신호 처리방법 및 장치
KR100532105B1 (ko) 공간분할방식 3차원 영상 신호 발생 장치
TW511073B (en) A method and apparatus in a computer system to generate a downscaled video image for display on a television system
KR100221742B1 (ko) 영상표시장치
US6552750B1 (en) Apparatus for improving the presentation of graphics data on a television display
US7184087B2 (en) On-screen device for subject of interest in portable electronic device, and method of controlling same
USRE38933E1 (en) Method and circuit for converting the image format of three-dimensional electronic images produced with line polarization
KR100390484B1 (ko) 2화면표시장치및방법
GB2165719A (en) Split-screen display arrangement
KR100224581B1 (ko) 자화면을 이용하는 영상 확대 장치 및 방법
JP2007264465A (ja) 映像信号処理回路
US5396298A (en) Video signal processing apparatus for performing magnification processing
KR100618270B1 (ko) 영상표시장치에서 화면 영상 분할을 위하여 스케일러부가데이터를 읽는 방법
KR0176317B1 (ko) 2화면 표시장치
KR200283945Y1 (ko) 화질 열화 방지가 가능한 다중 화면 분할기
JPH09270954A (ja) 画面合成回路
KR100208374B1 (ko) 영상신호처리 시스템에서 유효화면크기 가변회로
KR100224854B1 (ko) 영상 처리 방법
KR100462448B1 (ko) 가변크기의보조이미지를표시하는장치를갖는텔레비젼시스템
KR100403805B1 (ko) 입체영상신호처리장치및방법
US5485218A (en) Image processor for producing even field video data based on odd field video data
EP0651580B1 (en) System and method for packing data into video processor
KR100348444B1 (ko) 텔레비젼의 표준신호 변환장치
JPH0213076A (ja) テレビジョン信号受信装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080319

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee