KR100363678B1 - Data Input System of Plasma Display Panel - Google Patents
Data Input System of Plasma Display Panel Download PDFInfo
- Publication number
- KR100363678B1 KR100363678B1 KR1020000020794A KR20000020794A KR100363678B1 KR 100363678 B1 KR100363678 B1 KR 100363678B1 KR 1020000020794 A KR1020000020794 A KR 1020000020794A KR 20000020794 A KR20000020794 A KR 20000020794A KR 100363678 B1 KR100363678 B1 KR 100363678B1
- Authority
- KR
- South Korea
- Prior art keywords
- unit
- data
- gamma
- sustain
- gamma correction
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
- G09G2320/0276—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 입력 비디오 데이터 신호를 정확히 보정하여 선명한 화면을 출력할 수 있도록 한 플라즈마 디스플레이 패널의 데이터 입력장치에 관한 것이다.The present invention relates to a data input device of a plasma display panel capable of accurately correcting an input video data signal to output a clear screen.
본 발명에 따른 플라즈마 디스플레이 패널의 데이터 입력장치는 입력라인으로부터의 데이터를 저장하기 위한 메모리와, 메모리에 접속되어 메모리로부터의 데이터에 대하여 감마보정하는 감마보정부와, 감마보정부에 접속되어 감마보정부로부터 감마보정된 데이터에 대한 평균 전력값이 일정하게 유지되도록 감마보정된 데이터의 서스테인 펄스 수를 조절하기 위한 오토메틱 파워 로직부와, 입력라인으로부터의 데이터를 오토매틱 파워 로직부에 의해 설정된 서스테인 펄스 수에 따라 제어하는 데이터 처리부를 구비한다.The data input device of the plasma display panel according to the present invention includes a memory for storing data from an input line, a gamma correction unit connected to the memory to gamma correct the data from the memory, and a gamma correction unit connected to the gamma correction unit. The automatic power logic unit for adjusting the number of sustain pulses of the gamma-corrected data so that the average power value for the gamma-corrected data from the government is kept constant, and the number of sustain pulses set by the automatic power logic unit for the data from the input line. And a data processing unit for controlling according to the above.
이에 따라, 프레임 메모리부로부터 출력되는 비디오 데이터 신호를 감마보정하여 오토메틱 파워 로직부에 입력시킴으로써 정확한 서스테인 레벨을 결정할 수 있다. 따라서 플라즈마 디스플레이 패널은 선명한 화면을 출력할 수 있는 장점이 있다.As a result, the correct sustain level can be determined by gamma-correcting the video data signal output from the frame memory unit and inputting the same to the automatic power logic unit. Therefore, the plasma display panel has an advantage of displaying a clear screen.
Description
본 발명은 플라즈마 디스플레이 패널의 데이터 입력장치에 관한 것으로, 특히 입력값을 정확히 보정하여 선명한 화면을 출력할 수 있도록 한 데이터 입력장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a data input device of a plasma display panel, and more particularly, to a data input device capable of correcting an input value to output a clear screen.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 가스방전에 의해 발생되는 자외선이 형광체를 여기시킬 때 형광체로부터 가시광선이 발생되는 것을 이용한 표시장치이다. PDP는 지금까지 표시수단의 주종을 이루어왔던 음극선관(Cathode Ray Tube : CRT)에 비해 두께가 얇고 가벼우며, 고선명 대형화면의 구현이 가능하다는 점등의 장점이 있다. PDP는 매트릭스 형태로 배열된 다수의 방전셀들로 구성되며, 하나의 방전셀은 화면의 한 화소를 이루게 된다.Plasma Display Panel (hereinafter referred to as "PDP") is a display device using visible light generated from a phosphor when ultraviolet light generated by gas discharge excites the phosphor. PDP is thinner and lighter than Cathode Ray Tube (CRT), which has been the mainstay of display means, and has the advantage of being able to realize high definition large screen. PDP is composed of a plurality of discharge cells arranged in a matrix form, one discharge cell constitutes a pixel of the screen.
이러한 PDP는 도 1에 도시된 바와 같이 화상의 계조(Gray Level)를 표현하기 위하여 한 프레임을 방전횟수가 다른 여러 서브필드로 나누어 구동되고 있다. 각 서브필드는 다시 방전을 균일하게 일으키기 위한 리셋 기간, 방전셀을 선택하기 위한 주사기간 및 방전횟수에 따라 계조를 표현하는 서스테인 기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1내지SF8)로 나누어지게 된다. 아울러, 8개의 서브 필드들(SF1내지SF8) 각각은 주사기간과 서스테인기간으로 다시 나누어지게 된다. 여기서, 각 서브필드의 리셋기간 및 주사기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다. 이와 같이 각 서브필드에서 서스테인 기간이 달라지게 되므로 화상의 계조를 표현할 수 있게 된다. 이와 같이 구동되는 PDP에서는 켜지는 방전셀에 상관없이 소비전력을 일정하게 유지하기 위해 오토메틱 파워 로직부(Automatic Power Logic : 이하 "APL" 이라 함)가 이용된다.As shown in FIG. 1, the PDP is driven by dividing one frame into several subfields having different discharge times in order to express gray levels of an image. Each subfield is further divided into a reset period for uniformly generating a discharge, an interval between syringes for selecting a discharge cell, and a sustain period for expressing gray scales according to the number of discharges. For example, when a picture is to be displayed in 256 gray levels, a frame period (16.67 ms) corresponding to 1/60 second is divided into eight subfields SF1 to SF8. In addition, each of the eight subfields SF1 to SF8 is divided into a syringe period and a sustain period. Here, the reset period and the syringe period of each subfield are the same for each subfield, while the sustain period is 2 n (n = 0,1,2,3,4,5,6,7) in each subfield. Is increased. In this way, since the sustain period is changed in each subfield, the gray level of the image can be expressed. In the PDP driven as described above, an automatic power logic unit (hereinafter referred to as "APL") is used to maintain a constant power consumption irrespective of the discharge cells being turned on.
도 2는 이러한 APL부가 사용된 종래의 PDP의 데이터 입력장치를 나타내는 블록도이다.2 is a block diagram showing a data input device of a conventional PDP in which such an APL unit is used.
도 2를 참조하면, 종래의 PDP의 데이터 입력장치는 입력라인(2)에 연결된 감마(γ)보정부(4) 및 프레임 메모리부(Frame Memory,3)와, 프레임 메모리부(3)에 연결된 APL부(5)와, 감마보정부 및 APL부(5)에 연결된 이득(Gain)제어부(6)와, 이득제어부(6)에 연결된 오차확산부(8)와, 오차확산부(8) 및 APL부(5)에 연결된 서브필드(SF) 매핑부(10)와, APL부(5)에 연결된 타이밍 컨트롤러부(7)를 구비한다. 감마보정부(4)는 입력라인(2)을 통하여 입력받은 비디오 데이터 신호를 감마보정한다. 프레임 메모리부(3)는 입력라인(2)을 통하여 입력받은 비디오 데이터 신호를 프레임 단위로 임시 저장한다. APL부(5)는 프레임 메모리부(3)로부터 비디오 데이터 신호를 입력받아 서스테인펄스수를 조절하기 위한 N단계 신호를 발생한다. 이득제어부(6)는 감마보정부(4)로부터 보정된 소정의 비디오 데이터 신호를 APL부(5)의 N단계 신호별로 그 한도 내에서 유효 이득만큼 증폭시킨다. 오차확산부(8)는 이득제어부(6)로부터 증폭된 비디오 데이터 신호를 오차확산방법으로 보정한다. 서브필드 매핑부(10)는 오차확산부(8)로부터 보정된 입력 비디오 데이터 신호를 서브필드별로 재할당하고, APL부(5)로부터 결정된 서스테인 N단계 레벨에 따라 입력 비디오 데이터 신호의 서스테인 레벨을 설정한다. 타이밍 컨트롤러부(7)는 APL부(5)로부터 결정된 서스테인 N단계 신호에 의해 구동 타이밍 제어신호를 발생하여 어드레스 구동부(12)와 서스테인 구동부(9)에 각각 인가한다. 어드레스 구동부(12)는 서브필드 매핑부(10)로부터 서스테인 레벨이 설정된 비디오 데이터를 어드레스 전극라인들에 인가한다. 아울러 서스테인 구동부(9)는 타이밍 컨트롤러부(7)로부터 입력되는 서스테인 N단계 신호를 서스테인 전극라인들에 인가한다.Referring to FIG. 2, a data input device of a conventional PDP includes a gamma correction unit 4 and a frame memory unit 3 connected to an input line 2, and a frame memory unit 3. An APL unit 5, a gain control unit 6 connected to the gamma correction unit and the APL unit 5, an error diffusion unit 8 connected to the gain control unit 6, an error diffusion unit 8 and A subfield SF mapping unit 10 connected to the APL unit 5 and a timing controller unit 7 connected to the APL unit 5 are provided. The gamma correction unit 4 gamma corrects the video data signal received through the input line 2. The frame memory unit 3 temporarily stores the video data signal received through the input line 2 in units of frames. The APL unit 5 receives a video data signal from the frame memory unit 3 and generates an N-stage signal for adjusting the number of sustain pulses. The gain control unit 6 amplifies the predetermined video data signal corrected by the gamma correction unit 4 by the effective gain for each N-stage signal of the APL unit 5 within the limit. The error diffusion unit 8 corrects the video data signal amplified by the gain control unit 6 by an error diffusion method. The subfield mapping unit 10 reallocates the input video data signal corrected by the error diffusion unit 8 for each subfield, and adjusts the sustain level of the input video data signal according to the sustain N step level determined by the APL unit 5. Set it. The timing controller 7 generates a driving timing control signal based on the sustain N-step signal determined from the APL unit 5 and applies it to the address driver 12 and the sustain driver 9, respectively. The address driver 12 applies video data having a sustain level set from the subfield mapping unit 10 to the address electrode lines. In addition, the sustain driver 9 applies a sustain N-step signal input from the timing controller 7 to the sustain electrode lines.
그러나, 종래의 PDP의 데이터 입력장치는 비디오 데이터 신호가 비선형적인 특성을 가지고 APL부에 입력될 경우에 서스테인 N단계 신호가 부정확하게 결정될 수 있는 단점이 있다.However, the conventional PDP data input device has a disadvantage in that the sustain N-stage signal may be incorrectly determined when the video data signal is input to the APL unit with nonlinear characteristics.
따라서, 본 발명의 목적은 입력 비디오 데이터 신호를 정확히 보정하여 선명한 화면을 출력할 수 있도록 한 PDP의 데이터 입력장치를 제공하는데 있다.Accordingly, an object of the present invention is to provide a data input device of a PDP capable of accurately correcting an input video data signal to output a clear screen.
도 1은 통상적인 플라즈마 디스플레이 패널의 한 프레임을 나타내는 도면.1 shows one frame of a conventional plasma display panel.
도 2는 종래의 플라즈마 디스플레이 패널의 데이터 입력장치를 나타내는 블럭도.2 is a block diagram showing a data input device of a conventional plasma display panel.
도 3은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 데이터 입력장치를 나타내는 블럭도.3 is a block diagram illustrating a data input device of a plasma display panel according to an exemplary embodiment of the present invention.
< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>
SF1 내지 SF8 : 서브필드 2 : 입력라인SF1 to SF8: Subfield 2: Input Line
3 : 프레임 메모리부 4,11 : 감마(γ)보정부3: frame memory section 4, 11 gamma correction
5 : 오토메틱 파워 로직부(APL) 6 : 이득(Gain)제어부5: Automatic Power Logic Unit (APL) 6: Gain Control Unit
7 : 타이밍 컨트롤러부 8 : 오차확산부7: Timing Controller 8: Error Diffusion
9 : 서스테인구동부 10 : 서브필드 매핑부9: Sustain driving unit 10: Subfield mapping unit
12 : 어드레스구동부12: address driver
상기 목적을 달성하기 위하여, 본 발명의 PDP의 데이터 입력장치는 입력라인으로부터의 데이터를 저장하기 위한 메모리와, 메모리에 접속되어 메모리로부터의 데이터에 대하여 감마보정하는 감마보정부와, 감마보정부에 접속되어 감마보정부로부터 감마보정된 데이터에 대한 평균 전력값이 일정하게 유지되도록 감마보정된 데이터의 서스테인 펄스 수를 조절하기 위한 오토메틱 파워 로직부와, 입력라인으로부터의 데이터를 오토매틱 파워 로직부에 의해 설정된 서스테인 펄스 수에 따라 제어하는 데이터 처리부를 구비한다.In order to achieve the above object, the data input device of the PDP of the present invention includes a memory for storing data from an input line, a gamma correction unit for gamma correcting the data from the memory connected to the memory, and a gamma correction unit. The automatic power logic unit for controlling the number of sustain pulses of the gamma-corrected data so that the average power value for the data gamma-corrected from the gamma correction unit is kept constant, and the data from the input line is transferred by the automatic power logic unit. And a data processor for controlling the number of sustain pulses.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and features of the present invention in addition to the above objects will become apparent from the description of the embodiments with reference to the accompanying drawings.
이하, 도 3을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described with reference to FIG. 3.
도 3은 본 발명의 실시예에 따른 PDP의 데이터 입력장치를 나타내는 블록도이다.3 is a block diagram illustrating a data input device of a PDP according to an embodiment of the present invention.
도 3을 참조하면, 본 발명에 따른 PDP의 데이터 입력장치는 입력라인(2)에 연결된 제 1의 감마(γ)보정부(4) 및 프레임 메모리부(Frame Memory,3)와, 프레임 메모리부(3)에 연결된 제 2의 감마보정부(11)와, 제 2의 감마 보정부(11)에 연결된 APL부(5)와, 제 1의 감마보정부(4) 및 APL부(5)에 연결된 이득(Gain)제어부(6)와, 이득제어부(6)에 연결된 오차확산부(8)와, 오차확산부(8) 및 APL부(5)에 연결된 서브필드(SF) 매핑부(10)와, APL부(5)에 연결된 타이밍 컨트롤러부(7)를 구비한다. 제 1의 감마보정부(4)는 입력라인(2)을 통하여 입력받은 비디오 데이터 신호를 감마보정한다. 프레임 메모리부(3)는 입력라인(2)을 통하여 입력받은 비디오 데이터 신호를 프레임 단위로 임시 저장한다. 제 2의 감마보정부(11)는 프레임 메모리(3)에 저장된 비디오 데이터 신호를 입력받아서 감마 보정한다. APL부(5)는 제 2의 감마보정부(11)에 의해 보정된 비디오 데이터 신호를 입력받아서 서스테인펄스수를 조절하기 위한 N단계 신호를 발생한다. 이득제어부(6)는 제 1의 감마보정부(4)로부터 보정된 소정의 비디오 데이터 신호를 APL부(5)의 N단계 신호별로 그 한도 내에서 유효 이득만큼 증폭시킨다. 오차확산부(8)는 이득제어부(6)로부터 증폭된 비디오 데이터를 오차확산방법으로 보정한다. 서브필드 매핑부(10)는 오차확산부(8)로부터 보정된 입력 비디오 데이터 신호를 서브필드별로 재할당하고, APL부(5)로부터 결정된 서스테인 N단계 레벨에 따라 입력 비디오 데이터 신호의 서스테인 레벨을 설정한다. 타이밍 컨트롤러부(7)는 APL부(5)로부터 결정된 서스테인 N단계 신호에 의해 구동 타이밍 제어신호를 발생하여 어드레스 구동부(12)와 서스테인 구동부(9)에 각각 인가한다. 어드레스 구동부(12)는 서브필드 매핑부(10)로부터 서스테인 레벨이 설정된 비디오 데이터 신호를 어드레스 전극라인들에 인가한다. 아울러 서스테인 구동부(9)는 타이밍 컨트롤러부(7)로부터 입력되는 서스테인 N단계 신호를 서스테인 전극라인들에 인가한다.Referring to FIG. 3, a data input device of a PDP according to the present invention includes a first gamma (γ) correction unit 4 and a frame memory unit 3 connected to an input line 2, and a frame memory unit. The second gamma correction unit 11 connected to (3), the APL unit 5 connected to the second gamma correction unit 11, and the first gamma correction unit 4 and the APL unit 5; A connected gain control unit 6, an error diffusion unit 8 connected to the gain control unit 6, and a subfield SF mapping unit 10 connected to the error diffusion unit 8 and the APL unit 5 And a timing controller unit 7 connected to the APL unit 5. The first gamma correction unit 4 gamma corrects the video data signal received through the input line 2. The frame memory unit 3 temporarily stores the video data signal received through the input line 2 in units of frames. The second gamma correction unit 11 receives a video data signal stored in the frame memory 3 and performs gamma correction. The APL unit 5 receives the video data signal corrected by the second gamma correction unit 11 and generates an N-stage signal for adjusting the number of sustain pulses. The gain control unit 6 amplifies the predetermined video data signal corrected from the first gamma correction unit 4 by the effective gain for each N-stage signal of the APL unit 5 within the limit. The error diffusion unit 8 corrects the video data amplified by the gain control unit 6 by an error diffusion method. The subfield mapping unit 10 reallocates the input video data signal corrected by the error diffusion unit 8 for each subfield, and adjusts the sustain level of the input video data signal according to the sustain N step level determined by the APL unit 5. Set it. The timing controller 7 generates a driving timing control signal based on the sustain N-step signal determined from the APL unit 5 and applies it to the address driver 12 and the sustain driver 9, respectively. The address driver 12 applies a video data signal having a sustain level set from the subfield mapping unit 10 to the address electrode lines. In addition, the sustain driver 9 applies a sustain N-step signal input from the timing controller 7 to the sustain electrode lines.
이와같이, 본 발명에 따른 PDP의 데이터 입력장치는 프레임 메모리부로부터 출력되는 비디오 데이터 신호를 감마보정하여 APL부에 입력시킴으로써 정확한 서스테인신호 정보를 결정할 수 있다. 따라서 PDP는 선명한 화면을 출력할 수 있는 장점이 있다.As described above, the data input device of the PDP according to the present invention can determine the correct sustain signal information by gamma correcting the video data signal output from the frame memory unit and inputting it to the APL unit. Therefore, PDP has an advantage of displaying a clear screen.
상술한 바와 같이, 본 발명에 따른 PDP의 데이터 입력장치는 프레임 메모리부로부터 출력되는 비디오 데이터 신호를 감마보정하여 APL부에 입력시킴으로써 정확한 서스테인신호 정보를 결정할 수 있다. 따라서 PDP는 선명한 화면을 출력할수 있는 장점이 있다.As described above, the data input device of the PDP according to the present invention can determine the correct sustain signal information by gamma correcting the video data signal output from the frame memory unit and inputting it to the APL unit. Therefore, PDP has an advantage of displaying a clear screen.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.
Claims (3)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000020794A KR100363678B1 (en) | 2000-04-19 | 2000-04-19 | Data Input System of Plasma Display Panel |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000020794A KR100363678B1 (en) | 2000-04-19 | 2000-04-19 | Data Input System of Plasma Display Panel |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010097051A KR20010097051A (en) | 2001-11-08 |
KR100363678B1 true KR100363678B1 (en) | 2002-12-05 |
Family
ID=19665649
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000020794A KR100363678B1 (en) | 2000-04-19 | 2000-04-19 | Data Input System of Plasma Display Panel |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100363678B1 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100844836B1 (en) * | 2001-12-06 | 2008-07-08 | 엘지전자 주식회사 | Method and Apparatus of Driving Plasma Display Panel |
KR100441528B1 (en) * | 2002-07-08 | 2004-07-23 | 삼성에스디아이 주식회사 | Apparatus for driving plasma display panel to enhance expression of gray scale and color, and method thereof |
-
2000
- 2000-04-19 KR KR1020000020794A patent/KR100363678B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20010097051A (en) | 2001-11-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3672697B2 (en) | Plasma display device | |
KR100619483B1 (en) | Method of driving display panel and panel display apparatus | |
KR100482326B1 (en) | Plasma display panel and driving method thereof | |
US7233300B2 (en) | Apparatus and method for displaying gray scales of plasma display panel | |
JPH0934403A (en) | Drive circuit for display device | |
JP2001067041A (en) | Driving device of plasma display, sub field converting method of plasma display, and plasma display device | |
JP2006119586A (en) | Plasma display and its driving method | |
KR100363678B1 (en) | Data Input System of Plasma Display Panel | |
EP1669969A2 (en) | Plasma display apparatus and driving method thereof | |
KR100578855B1 (en) | Plasma display device and method for preventing afterimage thereof | |
US20090122088A1 (en) | Plasma display device and driving method thereof | |
US20090179889A1 (en) | Plasma display device and method of driving the same | |
KR100684828B1 (en) | Plasma display device and method for preventing afterimage thereof | |
KR100570656B1 (en) | Plasma display panel and power control method thereof | |
KR101174717B1 (en) | Method for reverse-gamma compensation of plasma display panel | |
JPH1039829A (en) | Compensation circuit for distortion of gradation of display device | |
KR20030072798A (en) | Apparatus and method of driving plasma display panel | |
KR100647706B1 (en) | Apparatus of driving plasma display panel | |
KR100599659B1 (en) | Plasma display device and image processing method thereof | |
KR100638214B1 (en) | The plasma display panel operating equipment and the methode of the same | |
KR100363676B1 (en) | Automatic Power Logic and Optimization Method of Using the Same | |
KR100447119B1 (en) | Method Of Driving Plasma Display Panel And Apparatus Thereof | |
KR100710323B1 (en) | Apparatus and method of protecting cof | |
KR100493973B1 (en) | Method and Apparatus of Driving Plasma Display Panel | |
KR100627407B1 (en) | Plasma display device and driving method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
N231 | Notification of change of applicant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20061025 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |