KR100349925B1 - Method for driving a plasma display panel - Google Patents

Method for driving a plasma display panel Download PDF

Info

Publication number
KR100349925B1
KR100349925B1 KR1020000060701A KR20000060701A KR100349925B1 KR 100349925 B1 KR100349925 B1 KR 100349925B1 KR 1020000060701 A KR1020000060701 A KR 1020000060701A KR 20000060701 A KR20000060701 A KR 20000060701A KR 100349925 B1 KR100349925 B1 KR 100349925B1
Authority
KR
South Korea
Prior art keywords
pulse
voltage
scan
address
electrode
Prior art date
Application number
KR1020000060701A
Other languages
Korean (ko)
Other versions
KR20020030136A (en
Inventor
이주열
시게오 미꼬시바
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020000060701A priority Critical patent/KR100349925B1/en
Publication of KR20020030136A publication Critical patent/KR20020030136A/en
Application granted granted Critical
Publication of KR100349925B1 publication Critical patent/KR100349925B1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Abstract

본 발명은 플라즈마 표시 패널의 구동 방법{Method for driving a plasma display panel}을 기재한다. 본 발명에 따른 플라즈마 표시 패널의 구동 방법은 주사(scan) 펄스 전압을 발생시키는 구동회로 수를 절감하기 위하여, 방전전극들의 결선 방법을 개선하고 그에 따른 전압 펄스 인가 방법을 제안한 선출원의 구동 효과를 개선한 즉 어드레스 펄스 전압을 더욱 낮춘 것이 특징이다. 즉, 어드레스 기간에 제1주사전극군과 제2주사전극군에 주사방전펄스가 인가된 직후에 제1주사전극군에 인가된 펄스와 극성이 반대인 제1펄스 전압(벽전하 소거 펄스)을 제1주사전극군에 인가하고 소정의 시간이 지난 후에 제1주사전극군과 제2주사전극군에 어드레스 전압과 반대극성을 가지는 제2, 제3펄스 전압(X, Y 어드레스 분산 펄스)를 인가한다.The present invention describes a method for driving a plasma display panel. In order to reduce the number of driving circuits generating the scan pulse voltage, the method of driving the plasma display panel according to the present invention improves the connection method of the discharge electrodes and improves the driving effect of the pre-application which proposes the voltage pulse application method accordingly. In other words, the address pulse voltage is further lowered. That is, the first pulse voltage (wall charge erase pulse) having the opposite polarity to the pulse applied to the first scan electrode group immediately after the scan discharge pulse is applied to the first scan electrode group and the second scan electrode group in the address period. After the predetermined time has passed and applied to the first scan electrode group, the second and third pulse voltages (X, Y address dispersion pulses) having opposite polarities to the address voltage are applied to the first scan electrode group and the second scan electrode group. do.

Description

플라즈마 표시 패널의 구동 방법{Method for driving a plasma display panel}Method for driving a plasma display panel

본 발명은 플라즈마 표시 패널의 구동 방법{Method for driving a plasma display panel}에 관한 것이다.The present invention relates to a method for driving a plasma display panel.

평판영상표시소자에 영상을 나타내기 위해서는 구동방법 면에서 크게 두 가지 과정을 거치게 된다. 화면상의 임의의 지점을 선택하는 어드레스(address) 과정과 선택된 지점에 영상신호를 일정시간 동안 표시하는 표시유지 과정이다. 통상적으로 평판영상표시소자는 매트릭스(matrix) 구동 방법을 사용하게 되는데, 이 방법은 영상 신호의 주사방향과 같은 수평방향으로 설치된 주사전극(scan electrode)이라는 전극군과 이에 수직방향으로 설치된 어드레스(address) 전극(address electrode)의 전극군 사이에서 임의의 수평, 수직 전극쌍을 선택하여 그 교차지점에 영상신호를 표시하게 된다. 통상적인 플라즈마 표시 패널(Plasma Display Panel)은 기체 안에서의 부glow 방전을 이용하여 이 두가지 과정을 수행하게 된다. 즉, 한쌍의 주사전극과 어드레스(address) 전극을 선택하여 그 중 최소한 어느 한쪽 이상의 전극에 펄스 전압을 인가하여 방전을 일으켜 전기적인 특성에 변화를 주어 화면상의 임의의 장소를 선택한 후, 주사전극 간에 펄스 전압을 인가하여 방전을 유지시킴(sustain discharge)으로써 주어진 영상신호를 빛의 신호로 변환시켜 표시하는 것이다.In order to display an image on a flat panel display device, two processes are largely performed in terms of a driving method. An address process of selecting an arbitrary point on a screen and a display holding process of displaying an image signal at a selected point for a predetermined time. In general, a flat panel image display device uses a matrix driving method, which includes an electrode group called a scan electrode provided in the same horizontal direction as the scanning direction of an image signal and an address provided in a vertical direction. ) An arbitrary horizontal and vertical electrode pair is selected between the electrode groups of the address electrode to display an image signal at the intersection thereof. A conventional plasma display panel performs these two processes using negative glow discharge in a gas. That is, a pair of scan electrodes and an address electrode are selected, and a pulse voltage is applied to at least one of them, causing a discharge to change the electrical characteristics to select an arbitrary place on the screen, and then between the scan electrodes. By applying a pulse voltage to maintain a discharge (sustain discharge), a given image signal is converted into a signal of light and displayed.

플라즈마 표시 패널(Plasma Display Panel)의 구조는 방전 전극의 배치 방법에 따라 크게 대향 방전 구조와 면방전 구조로 나누어지며, 구동방식은 방전을 유지시키기 위하여 인가하는 전압의 극성의 시간에 의한 변화 여부에 따라 크게 DC 구동방식과 AC 구동방식으로 나누어진다.The structure of the plasma display panel is largely divided into a counter discharge structure and a surface discharge structure according to the arrangement of the discharge electrodes. The driving method is based on whether or not the polarity of the voltage applied to maintain the discharge is changed by time. Therefore, it is divided into DC driving method and AC driving method.

도 1a 및 도 1b는 각각 DC형 대향방전구조 플라즈마 표시 패널(Plasma Display Panel) 및 AC형 면방전 구조 플라즈마 표시 패널(Plasma Display Panel)의 단면도이다. 이들은 상판유리(1, 10)와 하판유리(2, 20)의 사이에 방전공간(6, 16)을 형성한다. 도 1a에 도시된 바와 같은 DC형 플라즈마 표시 패널(Plasma Display Panel)은 주사전극(18)과 어드레스 전극(11)이 직접 방전공간(16)에 노출되어 있어 부극(일반적으로 18)에서 공급되는 전자의 흐름이 방전을 유지시키는 주된 에너지원이 된다. 도 1b에 도시된 바와 같은 AC형 플라즈마 표시 패널은(Plasma Display Panel)은 방전을 유지시키는 방전유지전극(3)이 유전층(5)의 안에 있어 전기적으로 방전공간(6)과 분리된다. 이 경우 방전은 잘 알려진 벽전하 효과에 의하여 유지된다. 또한 방전을 발생시키는 전극들의 구성 방법에 따라 대향방전 구조와 면방전 구조의 두 종류로 분류된다. 대향방전구조는 마주보며 교차하는 어드레스 전극(8)과 주사전극(3a)의 사이에서 방전을 일으켜 벽전하를 형성하여 화소를 선택한다. 그리고 면방전 구조는 나란히 형성된 주사전극(3a)과 공통전극(3b) 즉 두 개의 방전유지전극(3)으로 구성되어 유지 방전을 일으킨다. 따라서, 3전극 면방전 구조는 어드레스 전극(8)과 주사전극(3a) 사이에서 화소를 선택하는 방전이 일어나고, 그 후 두 개의 방전유지전극인 X전극(공통전극)(3b)과 Y전극(주사전극)(3a) 사이에서 영상 신호를 표시하는 유지 방전이 일어난다.1A and 1B are cross-sectional views of a DC type opposite discharge structure plasma display panel and an AC type surface discharge structure plasma display panel, respectively. These form discharge spaces 6 and 16 between the upper glass 1 and 10 and the lower glass 2 and 20. In the DC type plasma display panel as shown in FIG. 1A, the scan electrode 18 and the address electrode 11 are directly exposed to the discharge space 16 so that electrons supplied from the negative electrode (generally 18) are provided. Is the main source of energy to maintain the discharge. In the AC type plasma display panel as shown in FIG. 1B, the discharge sustaining electrode 3 that maintains the discharge is in the dielectric layer 5, and is electrically separated from the discharge space 6. In this case, the discharge is maintained by the well-known wall charge effect. In addition, according to the configuration method of the electrodes for generating a discharge, it is classified into two types, the counter discharge structure and the surface discharge structure. In the opposite discharge structure, a pixel is selected by discharging between the address electrodes 8 and the scanning electrodes 3a that face each other to form wall charges. In addition, the surface discharge structure includes a scan electrode 3a and a common electrode 3b, that is, two discharge sustain electrodes 3 formed side by side to generate sustain discharge. Therefore, in the three-electrode surface discharge structure, a discharge for selecting a pixel occurs between the address electrode 8 and the scan electrode 3a, and thereafter, two discharge sustain electrodes, the X electrode (common electrode) 3b and the Y electrode ( A sustain discharge for displaying an image signal occurs between the scan electrodes) 3a.

또한, 각 구조들은 방전현상을 용이하게 구현하기 위하여 주사전극 또는 어드레스 전극을 복수개로 설치한 2전극 구조, 3전극 구조, 4전극 구조 등으로 형성하기도 한다.In addition, each structure may be formed of a two-electrode structure, a three-electrode structure, a four-electrode structure, etc., in which a plurality of scan electrodes or address electrodes are provided in order to easily implement a discharge phenomenon.

도 2는 도 1b의 상용화된 교류형 3전극 면방전 플라즈마 표시 패널(Plasma Display Panel)의 구조를 나타낸 도면이다. 격벽(6)으로 형성된 방전 공간 안에 하나의 어드레스 전극(8)과 그에 수직한 한 쌍의 방전유지전극(3)이 설치된다. 격벽(6)은 방전공간을 형성하는 기능과 함께 방전시 발생한 공간전하 및 자외선을 차단하여 인근 화소의 오동작(cross talk)를 방지하는 역할을 한다. 플라즈마 표시 패널이 컬러 표시(color display)로써의 성능을 내기 위하여는 방전시 발생하는 자외선을 적, 청, 록색의 가시광선으로 변환시켜야 하는데 이를 위해 방전공간 안에 적, 청, 록색의 빛을 발하는 형광물질(7)을 도포 한다. 그리고 계조를 구현하기 위하여 1Frame을 복수개의 보조 필드(field)로 나누어 각각의 보조 필드를 시분할 구동하는 방법을 사용하고 있다.FIG. 2 is a view showing the structure of a commercially available alternating three-electrode surface discharge plasma display panel of FIG. 1B. In the discharge space formed by the partition 6, one address electrode 8 and a pair of discharge sustaining electrodes 3 perpendicular thereto are provided. The partition wall 6 serves to form a discharge space and to prevent cross talk of adjacent pixels by blocking space charges and ultraviolet rays generated during discharge. In order for the plasma display panel to perform as a color display, it is necessary to convert ultraviolet rays generated during discharge into visible rays of red, blue, and green color. Apply the material (7). In order to implement gradation, 1Frame is divided into a plurality of auxiliary fields and a time division driving method of each auxiliary field is used.

도 3은 공지된 기술로써 상품에 적용되고 있는 AC형 플라즈마 표시 패널의 ADS 방식 계조 구현 방법을 나타낸 도면이다. 도 3은 하나의 화상 프레임(Frame)을 6개의 보조 필드(field)(SF1~SF6)로 나누고 있으며, 각 보조 필드 마다 어드레스 기간(A1~A6)과 방전유지기간(S1~S6)으로 구성되어 있다. 이 방전유지기간(S1~S6)의 상대적인 비가 시각기능에 의해 밝기의 비로 나타남으로써 계조를 표현하게 된다.3 is a diagram illustrating a method of implementing ADS-based gradation of an AC plasma display panel applied to a product by a known technique. FIG. 3 divides one image frame into six auxiliary fields SF1 to SF6, each of which consists of an address period A1 to A6 and a discharge sustain period S1 to S6. have. The relative ratios of the discharge sustain periods S1 to S6 are expressed as ratios of brightness by the visual function, thereby expressing the gray scale.

도 4는 상용화된 교류구동형 3전극 면방전 플라즈마 표시 패널의 전극결선 방법으로 방전유지전극 중 X 전극은 모두 공통으로 결선되어 방전유지펄스를 포함한 전부 동일한 전압 파형이 인가된다. 그러므로 방전유지전극의 주사신호는 Y전극(주사전극)에 입력되어 이 Y전극과 어드레스 전극의 사이에서 어드레싱(addressing)이 일어나게 된다. 또한 Y전극(주사전극)은 X전극(공통전극)과 함께 표시 방전을 유지시키는 방전유지펄스도 인가하게 된다.4 is an electrode connection method of a commercially AC driven three-electrode surface discharge plasma display panel, in which all X electrodes are connected in common, and all the same voltage waveforms including discharge sustain pulses are applied. Therefore, the scan signal of the discharge sustaining electrode is input to the Y electrode (scanning electrode) so that addressing occurs between the Y electrode and the address electrode. The Y electrode (scanning electrode) is also applied with a discharge holding pulse for holding display discharge together with the X electrode (common electrode).

도 5는 도 4와 같이 결선된 플라즈마 표시 패널을 도 3에 도시된 바와 같은 ADS 방식으로 구동하는 구동방법을 나타낸 것으로, 각각 어드레스 전극(A), X전극(공통전극) 및 Y전극에 인가되는 구동 신호의 타이밍(timing)도이다. 리셋(RESET) 기간에서 소거 펄스(100)에 의한 소거기간은 정확한 계조표시를 위하여 약한 방전을 일으켜 이전의 방전에 의한 벽전하를 소거하여 다음 보조 필드의 동작을 원활하게 한다. 그 후 어드레스 전압을 낮추기 위하여 전면쓰기펄스(110)에 의한 전면쓰기방전과 전면소거펄스(120)에 의한 전면소거방전(120)을 일으켜 방전공간 안의 벽전하량을 제어한다. 어드레스 기간은 교차된 어드레스 전극과 주사 전극의 사이에 데이터 펄스(150)에 의한 선택적 방전에 의해서 플라즈마 표시 패널 전화면 중 선택된 장소에 전기 신호화된 정보를 써 넣는 작용을 한다. 방전유지기간은 연속된 방전유지펄스에 의한 방전으로써 실제 화면상에 영상정보를 구현하기 위하여 표시방전을 주어진 시간동안 유지시키는 기간이다.FIG. 5 illustrates a driving method of driving the connected plasma display panel as shown in FIG. 4 by the ADS method as shown in FIG. 3, and is applied to the address electrode A, the X electrode (common electrode), and the Y electrode, respectively. A timing diagram of the drive signal is shown. In the RESET period, the erasing period by the erasing pulse 100 generates a weak discharge for accurate gray scale display, thereby erasing wall charges caused by the previous discharge, thereby smoothing the operation of the next auxiliary field. Then, in order to lower the address voltage, a front write discharge by the front write pulse 110 and a front erase discharge 120 by the front erase pulse 120 are generated to control the wall charge in the discharge space. The address period acts to write electrical signaled information to a selected place of the full screen of the plasma display panel by selective discharge by the data pulse 150 between the crossed address electrodes and the scan electrodes. The discharge sustain period is a period in which the display discharge is maintained for a given time in order to implement image information on the actual screen as discharge by continuous discharge sustain pulses.

도 4에 도시된 바와 같은 결선 구조를 갖는 통상적인 AC형 플라즈마 표시 패널의 구동방법은 위에서 언급한 어드레싱(addressing) 방법과 영상 신호를 표시하는 표시(유지)방전을 위해 개개의 Y전극들과 어드레스 전극들에는 각각 독립된 신호가 입력되므로 전극 하나하나 마다 독립된 구동회로가 필요하게 된다. 예를 들어, 640 ×480의 화소를 갖는 패널의 경우 주사전극군에 적용되는 구동회로의 수는 X전극 구동회로는 1개, Y전극 구동회로는 480개이므로 합계 481개의 구동회로가 필요하다. 통상적인 경우 이 구동회로는 하나 이상의 스위칭(swiching) 기능을 갖는 전자회로 소자를 연결하여 하나의 회로소자를 구성하게 되는데 이 소자를 구동IC(Driver IC)라고 한다. 이 구동IC는 방전특성상 고전압이 요구되며 특히 표시방전을 일으키는 X,Y전극에 사용하는 구동IC는 200V 정도의 고전압이 요구되는 까닭에 매우 고가의 구동IC를 사용하게 된다. 현재는 이 구동회로부의 가격이 전체 플라즈마 표시 패널의 원가의 많은 부분을 차지하여 플라즈마 표시 패널의 상품으로서의 가치를 약화시키는 요인이 되어 왔다. 또한 구동회로부에서 소비되는 전력또한 무시 못할 수준이므로 플라즈마 표시 패널이 널리 보급되기 위하여는 구동회로 소자의 수를 감소시켜 원가부담을 줄이고 소비전력을 감소시키는 것이 무엇 보다도 중요하다.A typical AC type plasma display panel driving method having a wiring structure as shown in FIG. 4 includes the addressing method described above and individual Y electrodes and addresses for display (maintenance) discharge displaying an image signal. Since independent signals are input to the electrodes, independent driving circuits are required for each electrode. For example, in the case of a panel having 640 x 480 pixels, the number of driving circuits applied to the scanning electrode group is one X electrode driving circuit and 480 Y electrode driving circuits, so that 481 driving circuits are required in total. In a typical case, the driving circuit connects an electronic circuit element having one or more switching functions to form a circuit element, which is called a driver IC. This drive IC requires a high voltage due to its discharge characteristics, and in particular, the drive IC used for the X and Y electrodes causing display discharge requires a high voltage of about 200V. Therefore, a very expensive drive IC is used. At present, the price of this drive circuit portion occupies a large part of the cost of the entire plasma display panel, and has been a factor that weakens the value as a product of the plasma display panel. In addition, since the power consumed by the driving circuit unit is also negligible, in order to spread the plasma display panel widely, it is important to reduce the number of driving circuit elements to reduce the cost burden and reduce the power consumption.

이러한 문제를 해결하기 위하여 본 출원인에 의해 제안된 방법으로 플라즈마 방전의 And Logic 기능을 이용하여 도 6에 도시된 바와 같은 전극 결선 구조를 갖는 플라즈마 표시 패널을 만들고, 도 7에 도시된 바와 같은 파형의 구동 전압을 인가 하게 되면 구동회로수를 640 ×480 의 화소를 갖는 패널의 경우에 481개의 구동회로수를 44개로 줄일 수 있다.In order to solve this problem, a plasma display panel having an electrode connection structure as shown in FIG. 6 is made by using the And Logic function of plasma discharge by the method proposed by the applicant, and a waveform as shown in FIG. When the driving voltage is applied, the number of 481 driving circuits can be reduced to 44 in the case of a panel having 640 × 480 pixels.

이 구동법의 구동 원리는 X 전극과 Y 전극에 동시에 반대 극성의 주사 펄스가 인가 될 때 일어나는 주사 방전으로 공간 전하를 형성하고, 이 공간 전하에 의하여 다음에오는 어드레스 방전 전압을 낮게 하여 선택된 라인 즉 주사방전이 일어난 라인에서만 어드레스 방전이 일어날 수 있도록 하는 것이다. 따라서, 도 6에 도시된 바와 같은 결선 구조를 갖는 플라즈마 표시 패널에 도 7에 도시된 바와 같은 파형의 구동 신호를 인가하였을 경우 어드레스 기간 동안 한 시간대에 한 라인에서만 주사 방전이 일어나고 따라서 모든 라인을 어드레스할 수 있게 된다. 즉, 어드레싱 기간에, X 전극군(XX)과 Y 전극군(YY)에 각각 인가되는 X 주사 펄스(200)와 Y 주사펄스(300)는 각각 일대일로 대응하도록 인가되어 전극 라인에 순차적으로 공간전하를 형성하고, 이런 공간 전하 형성을 위한 방전이 일어난 바로 다음에(X 주사 펄스(200)와 Y 주사펄스(300)가 동시에 인가된 다음에), 어드레스 전극에 낮은 전압의 데이터 펄스(400)가 인가됨으로써 각 라인에서 각 화소에 대한 선택적인 어드레싱이 일어난다.The driving principle of this driving method is to form a space charge by scanning discharge that occurs when a scan pulse of opposite polarity is applied to the X electrode and the Y electrode at the same time. The address discharge can occur only on the line where the discharge occurs. Therefore, when a driving signal having a waveform as shown in FIG. 7 is applied to a plasma display panel having a wiring structure as shown in FIG. 6, scan discharge occurs in only one line at one time period during the address period, thus addressing all lines. You can do it. That is, in the addressing period, the X scan pulses 200 and the Y scan pulses 300 applied to the X electrode group XX and the Y electrode group YY, respectively, are applied in one-to-one correspondence to each other to sequentially space the electrode lines. The charge is formed, and immediately after the discharge for forming this space charge occurs (after the X scan pulse 200 and the Y scan pulse 300 are applied simultaneously), the low voltage data pulse 400 is applied to the address electrode. Is applied to cause selective addressing for each pixel in each line.

그리고, 1 프레임(frame)의 구성 및 유지 방전은 앞에서 설명한 기본 AC 플라즈마 디스플레이 패널과 같은 방법으로 동작이 가능하며, 리셋(reset) 방전은 다음에 오는 주사 방전을 원할하게 하기 위해 필요하다.The structure and the sustain discharge of one frame can be operated in the same manner as the basic AC plasma display panel described above, and the reset discharge is necessary to smooth the subsequent scan discharge.

그러나 이와 같은 X 전극과 Y 전극에 동시에 반대 극성의 주사 펄스를 인가하여 공간 전하를 형성하고, 이 공간 전하에 의하여 다음에 오는 어드레스 방전 전압을 낮게 하여 주사방전이 일어난 라인에서만 어드레스 방전이 일어날 수 있도록 하는 방식에 있어서도, X 전극과 Y 전극에 동시에 반대 극성의 주사 펄스를 인가하여 공간 전하를 형성하였을 때 Y전극에 남아있는 전하들이 다음에 오는 X전극과 데이터 전극 간의 어드레스 방전을 방해할 우려가 있다. 이 것은 역설적으로 Y전극에 남아있는 전하들을 제거하여 줌으로써 어드레스 방전 전압을 더욱 낮출 수 있음을 의미한다. 따라서, 어드레스 방전 이전에 이를 제거하기 위한 펄스 전압의 필요성이 대두된다.However, by simultaneously applying scan pulses of opposite polarity to the X electrode and the Y electrode, the space charge is formed, and the address discharge voltage is lowered by the space charge so that the address discharge can occur only in the line where the scan discharge has occurred. Even in the case of applying a scan pulse of opposite polarity to the X electrode and the Y electrode at the same time, the charges remaining on the Y electrode may interfere with the address discharge between the X electrode and the data electrode which follow. . Paradoxically, this means that the address discharge voltage can be further lowered by removing the charges remaining on the Y electrode. Therefore, there is a need for a pulse voltage to remove it before address discharge.

본 발명은 상기와 같은 문제점을 해결하고자 창안한 것으로, 어드레스 방전 이전에 어드레스 전압을 낮추기 위한 X 전극과 Y 전극 간에 일어난 방전으로 인한 공간 전하들로부터 Y 전극에 형성된 벽전하를 제거하기 위한 펄스 전압을 인가하는 것을 기본으로 하는 플라즈마 표시 패널의 구동 방법을 제공하는데 그 목적이 있다.SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and the pulse voltage for removing the wall charges formed on the Y electrode from the space charges caused by the discharge between the X electrode and the Y electrode to lower the address voltage before the address discharge. It is an object of the present invention to provide a method of driving a plasma display panel based on application.

도 1a 및 도 1b는 각각 DC형 대향방전구조 플라즈마 표시 패널(Plasma Display Panel) 및 AC형 면방전 구조 플라즈마 표시 패널(Plasma Display Panel)의 단면도,1A and 1B are cross-sectional views of a DC type opposite discharge structure plasma display panel and an AC type surface discharge structure plasma display panel, respectively;

도 2는 도 1b의 상용화된 교류형 3전극 면방전 플라즈마 표시 패널(Plasma Display Panel)의 구조를 나타낸 사시도,FIG. 2 is a perspective view illustrating the structure of a commercially available alternating three-electrode surface discharge plasma display panel of FIG. 1B;

도 3은 공지된 기술로써 상품에 적용되고 있는 AC형 플라즈마 표시 패널의 ADS 방식 계조 구현 방법을 나타낸 도면,3 is a view showing an ADS type gray scale implementation method of an AC plasma display panel applied to a product by a known technique;

도 4는 기존의 교류형 3전극 면방전 플라즈마 표시 패널의 전극 결선도,다.4 is an electrode connection diagram of a conventional AC three-electrode surface discharge plasma display panel.

도 5는 도 4와 같이 결선된 플라즈마 표시 패널을 도 3에 도시된 바와 같은 ADS 방식으로 구동하는 구동 신호의 타이밍(timing)도,FIG. 5 is a timing diagram of a driving signal for driving the connected plasma display panel as shown in FIG. 4 by the ADS method as shown in FIG.

도 6은 본 출원인에 의해 선행 출원된 3전극 면방전 플라즈마 표시 패널의 전극 결선 구조를 나타내는 결선도,6 is a connection diagram showing an electrode connection structure of a three-electrode surface discharge plasma display panel previously filed by the present applicant;

도 7은 도 6에 도시된 바와 같이 결선된 플라즈마 표시 패널의 구동하는 구동 신호의 파형을 나타내는 파형도,FIG. 7 is a waveform diagram illustrating waveforms of driving signals of a connected plasma display panel as shown in FIG. 6;

도 8은 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제1실시예를 나타내는 파형도,8 is a waveform diagram showing a first embodiment of a method of driving a plasma display panel according to the present invention;

도 9는 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제2실시예를 나타내는 파형도,9 is a waveform diagram showing a second embodiment of a method of driving a plasma display panel according to the present invention;

도 10은 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제3실시예를 나타내는 파형도,10 is a waveform diagram showing a third embodiment of a method of driving a plasma display panel according to the present invention;

도 11은 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제4실시예를 나타내는 파형도,11 is a waveform diagram showing a fourth embodiment of the method of driving a plasma display panel according to the present invention;

도 12는 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제5실시예를 나타내는 파형도,12 is a waveform diagram showing a fifth embodiment of a method of driving a plasma display panel according to the present invention;

도 13은 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제6실시예를 나타내는 파형도,13 is a waveform diagram showing a sixth embodiment of the method of driving the plasma display panel according to the present invention;

도 14는 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제7실시예를 나타내는 파형도,14 is a waveform diagram showing a seventh embodiment of a method of driving a plasma display panel according to the present invention;

그리고 도 15와 도 16은 실험 데이터를 나타낸 그래프로서,15 and 16 are graphs showing experimental data.

도 15는 분산 펄스가 없을 경우 데이터 펄스 전압에 따른 방전유지 전압 마진을 나타낸 그래프이고,15 is a graph showing a discharge holding voltage margin according to a data pulse voltage when there is no dispersion pulse.

도 16은 분산 펄스가 있을 때 데이터 펄스(어드레스) 전압 마진을 측정한 그래프이다.16 is a graph measuring the data pulse (address) voltage margin when there is a dispersion pulse.

<도면의 주요부분에 대한 부호의 설명><Description of the symbols for the main parts of the drawings>

1, 10. 상판유리 2, 20. 하판유리1, 10. Top glass 2, 20. Bottom glass

3. 방전유지전극 3a. 주사전극3. Discharge sustaining electrode 3a. Scanning electrode

3b. 공통전극 5. 유전층3b. Common Electrode 5. Dielectric Layer

6. 격벽 7. 형광물질6. Bulkhead 7. Fluorescent material

8. 어드레스 전극 11. 어드레스 전극8. Address electrode 11. Address electrode

16. 방전공간 18. 주사전극16. Discharge space 18. Scanning electrode

100. 소거 펄스 110. 전면쓰기펄스100. Clear pulse 110. Front write pulse

120. 전면소거펄스 150. 데이터 펄스120. Front Clear Pulse 150. Data Pulse

200. 제1주사펄스(X scan pulse) 300. 제2주사펄스(Y scan pulse)200. The first scan pulse (X scan pulse) 300. The second scan pulse (Y scan pulse)

400, 401. 데이터 펄스 500, 501. 벽전하 소거 펄스400, 401. Data pulse 500, 501. Wall charge erase pulse

600, 601, 602. Y 어드레스 분산 펄스600, 601, 602. Y address distributed pulse

700, 701, 702. X 어드레스 분산 펄스700, 701, 702. X Address Distributed Pulse

상기와 같은 목적을 달성하기 위하여 본 발명에 따른 플라즈마 표시 패널의 구동 방법은, m개의 방전유지전극들 Y1,Y2,...,Ym과 m개의 공통 전극들 X1,X2,..,Xm이 교대로 나란히 배열된 m쌍의 주사 전극들을, 상기 방전유지전극들 Y1,Y2,...,Ym은 a개의 군으로 나누어 공통 결선하여 동일접속Y전극군들 YY1,YY2,...,YYa를 형성하고 상기 공통전극들 X1,X2,..,Xm은 b개의 전극군으로 나누어 공통 결선하여 동일접속X전극군들 XX1, XX2,..., XXb를 형성하되, 상기 동일접속Y전극군들 YY1, YY2,..., YYa 및 상기 동일접속X전극군들 XX1, XX2,..., XXb 상호간에 오직 한 쌍의 X,Y전극만이 서로 이웃하도록 결선하고, 상기 m쌍의 주사 전극들과 교차하도록 배열된 n개의 데이터 전극들을 갖는 m × n 매트릭스형 플라즈마 방전 표시 소자를 구동 하는 방법에 있어서, 전단계의 보조 필드에서 생성된 벽전하를 완전히 소거하는 초기화 단계; 및 상기 주사 전극들에 기록될 영상 정보에 대응하는 각 화소를 지정하여 촉화시키기 위한 어드레스 방전 단계;를 포함하되, 상기 어드레스 방전 단계는, 상기 주사전극들에 인가되는 기준 전압인 제1전압을 기준으로 제2전압의 크기와 상기 데이터 전극 구동 신호의 펄스 폭 보다 작은 폭을 갖는 제1주사펄스를 상기 동일접속X전극군들에 순차적으로 인가하는 단계; 상기 제1전압을 기준으로 상기 제2전압과 반대 극성을 갖는 제3전압의 크기와 상기 제1주사펄스와 동일한 폭을 갖는 제2주사펄스를 상기 제1주사펄스와 일대일로 대응하도록 동일한 기간에 상기 동일접속Y전극군들에 순차적으로 인가하는 단계; 상기 제2주사펄스들이 인가된 바로 다음에 상기 제2펄스들과 반대 극성의 전압으로 이루어지는 벽전하 소거 펄스를 상기 동일접속Y전극군들에 인가하는 단계; 및 상기 제1주사펄스 및 제2주사펄스 보다 상기 벽전하 소거 펄스를 인가할 시간 이상의 기간을 지연하여 상기 어드레스 전극에 데이터 펄스를 인가하는 단계;를 포함하는 것을 특징으로 한다.In order to achieve the above object, the driving method of the plasma display panel according to the present invention includes m discharge sustain electrodes Y1, Y2, ..., Ym and m common electrodes X1, X2, ..., Xm. M pairs of scan electrodes alternately arranged side by side, the discharge sustain electrodes Y1, Y2, ..., Ym are divided into a group and connected in common to connect the same Y electrode groups YY1, YY2, ..., YYa And the common electrodes X1, X2, .., Xm are divided into b electrode groups and connected in common to form the same connection X electrode groups XX1, XX2, ..., XXb, and the same connection Y electrode group. YY1, YY2, ..., YYa and the same connection X electrode groups XX1, XX2, ..., XXb are connected so that only one pair of X and Y electrodes are adjacent to each other, and the m pairs of scanning A method of driving an m x n matrix type plasma discharge display device having n data electrodes arranged to intersect the electrodes, the method comprising: a wall created in an auxiliary field of a previous step; Initializing step of fully erasing and; And an address discharge step of designating and facilitating each pixel corresponding to the image information to be written to the scan electrodes, wherein the address discharge step is based on a first voltage which is a reference voltage applied to the scan electrodes. Sequentially applying a first scan pulse having a magnitude of a second voltage and a width smaller than a pulse width of the data electrode driving signal to the same connection X electrode groups; In the same period, the magnitude of the third voltage having a polarity opposite to the second voltage and the second scan pulse having the same width as the first scan pulse correspond to the first scan pulse one-to-one with respect to the first voltage. Sequentially applying the same connection Y electrode groups; Applying a wall charge erasing pulse having a voltage of opposite polarity to the second pulses immediately after the second scan pulses are applied to the same connection Y electrode groups; And applying a data pulse to the address electrode by delaying a period of time more than the time of applying the wall charge erase pulse to the first scan pulse and the second scan pulse.

본 발명에 있어서, 상기 데이터 펄스와 동기하여 상기 동일접속Y전극군들 및 동일접속X전극군들에 각각 상기 데이터 펄스와 동일한 폭과 반대 극성의 전압을 갖는 어드레스 분산 펄스들을 인가하거나 혹은 상기 동일접속X전극군들 및 상기 동일접속Y전극군들 중 어느 한 전극군들에만 어드레스 분산 펄스를 인가하는 것이 바람직하며, 상기 데이터 펄스 및 어드레스 분산 펄스들은 상기 벽전하 소거 펄스가 인가된 직후 연이어 인가하기도 한다.In the present invention, the same connection Y electrode groups and the same connection X electrode groups, respectively, the address dispersion pulses having a voltage having the same width and opposite polarity as the data pulse, or in synchronization with the data pulse or the same connection. It is preferable to apply an address dispersion pulse to only one of the electrode groups of the X electrode groups and the same connection Y electrode groups, and the data pulse and the address dispersion pulses may be applied immediately after the wall charge erase pulse is applied. .

또한, 본 발명에 있어서, 상기 벽전하 소거 펄스는 상기 제1주사펄스들과 반대 극성의 전압으로 형성하여 상기 제1주사펄스들이 인가된 바로 다음에 상기 동일접속X전극군들에 인가하는 것도 바람직하며, 이 경우에도, 상기 데이터 펄스와 동기하여 상기 동일접속Y전극군들 및 동일접속X전극군들에 각각 상기 데이터 펄스와 동일한 폭과 반대 극성의 전압을 갖는 어드레스 분산 펄스들을 인가하거나 혹은 상기 동일접속X전극군들 및 상기 동일접속Y전극군들 중 어느 한 전극군들에만 어드레스 분산 펄스를 인가하는 것이 바람직하며, 상기 데이터 펄스 및 어드레스 분산 펄스들은 상기 벽전하 소거 펄스가 인가된 직후 연이어 인가하기도 한다.Further, in the present invention, the wall charge erase pulse may be formed at a voltage having a polarity opposite to that of the first scan pulses and applied to the same connection X electrode groups immediately after the first scan pulses are applied. Also in this case, the address dispersion pulses having the same width and opposite polarity as the data pulses are applied to the same connection Y electrode groups and the same connection X electrode groups, respectively or in synchronization with the data pulses. It is preferable to apply an address dispersion pulse only to any one of the connection X electrode groups and the same connection Y electrode group, and the data pulse and the address dispersion pulse may be applied immediately after the wall charge erase pulse is applied. do.

이하 도면을 참조하면서 본 발명에 따른 플라즈마 표시패널의 구동 방법을 상세하게 설명한다.Hereinafter, a method of driving a plasma display panel according to the present invention will be described in detail with reference to the drawings.

본 발명에 따른 플라즈마 표시 패널의 구동 방법은 플라즈마 방전의 andlogic 기능을 이용한 구동회로 수 저감 구동법에서(이하 "And Logic 구동법"이라 함) 어드레스 펄스 전압이 너무 높아 데이터 구동(data driver) IC를 사용할 수 없었던 문제를 해결 하기 위해 어드레스 펄스 전압을 낮추기 위한 구동 방법으로서, 방전전극들의 결선 방법을 개선하고 그에 따른 전압 펄스 인가 방법을 제안한 선출원의 구동 효과를 개선한 즉 어드레스 펄스 전압을 더욱 낮춘 것이 특징이다. 어드레스 기간에 제1주사전극군과 제2주사전극군에 주사방전펄스가 인가된 직후에 제1주사전극군에 인가된 펄스와 극성이 반대인 제1펄스전압을 제1주사전극군에 인가하고 소정의 시간이 지난 후에 제1주사전극군과 제2주사전극군에 어드레스 전압과 반대극성을 가지는 제2, 제3펄스 전압를 인가한 것을 특징으로 한다.In the method of driving a plasma display panel according to the present invention, the address pulse voltage is too high in the driving circuit number reduction driving method using the andlogic function of plasma discharge (hereinafter referred to as "And Logic driving method"). As a driving method for lowering the address pulse voltage to solve the problem that could not be used, the driving method of the previous source that improved the wiring method of the discharge electrodes and proposed the voltage pulse application method was improved, that is, the address pulse voltage was further lowered. to be. Immediately after the scan discharge pulse is applied to the first scan electrode group and the second scan electrode group in the address period, a first pulse voltage having a polarity opposite to that of the pulse applied to the first scan electrode group is applied to the first scan electrode group. The second and third pulse voltages having the opposite polarity to the address voltage are applied to the first scan electrode group and the second scan electrode group after a predetermined time.

여기서, 제1펄스전압은 주사방전에서 형성된 벽전하를 소거하여 어드레스 방전을 용이하게 하도록 유도하며, 제2, 제3 펄스전압은 어드레스 방전에 필요한 전압을 제1, 제2주사전극군에 분산시켜 결과적으로 어드레스 전극에 인가되는 펄스전압을 낮추는 역할을 한다.Here, the first pulse voltage is induced to facilitate the address discharge by erasing the wall charges formed in the scan discharge, the second and third pulse voltage is to distribute the voltage required for the address discharge to the first, second scan electrode group As a result, it serves to lower the pulse voltage applied to the address electrode.

도 8은 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제1실시예를 나타내는 파형도이다. 도시된 바와 같이, 제1실시예는 어드레스 기간에 제1주사전극군(X전극군)(XX)과 제2주사전극군(Y전극군)(YY)에 각각 주사방전펄스(제1주사펄스(X scan pulse)(200) 및 제2주사펄스(Y scan pulse)(300))가 인가된 직후에 제2주사전극군(YY)에 인가된 주사방전펄스(제2주사펄스; Y scan pulse)(300)와 극성이 반대인 벽전하 제거 펄스(500)을 제2주사전극군(YY)에 인가하여 Y전극에 형성된 벽전하를 제거함으로써 이후 연이어 어드레스 전극에 인가되는 데이터펄스(도 7의 400 참조)에 의한 어드레스 전극(A)과 X 전극(XX) 간의 방전이 쉽게 일어날 수 있도록 한다. 이는 역설적으로 데이터 펄스의 전압을 더욱 낮출 수 있음을 의미한다.8 is a waveform diagram illustrating a first embodiment of a method of driving a plasma display panel according to the present invention. As shown, in the first embodiment, the first discharge pulse (first scan pulse) is applied to the first scan electrode group (X electrode group) XX and the second scan electrode group (Y electrode group) YY in the address period, respectively. Scan discharge pulse (second scan pulse; Y scan pulse) applied to the second scan electrode group YY immediately after (X scan pulse) 200 and the second scan pulse (Y scan pulse 300) are applied. Data pulses are subsequently applied to the address electrode by removing the wall charges formed on the Y electrode by applying the wall charge removing pulse 500 having the opposite polarity to the 300) to the second scan electrode group YY. Discharge between the address electrode A and the X electrode XX can be easily generated. This paradoxically means that the voltage of the data pulse can be lowered further.

이러한 제1실시예의 파형은 도 5에 도시된 바와 같은 결선 구조를 갖는 플라즈마 표시 패널에서 적용될 수 있다. 도 5에 도시된 바와 같은 결선 구조를 일반적으로, m개의 방전유지전극들 Y1,Y2,...,Ym과 m개의 공통 전극들 X1,X2,..,Xm이 교대로 나란히 배열된 m쌍의 주사 전극들을, 상기 방전유지전극들 Y1,Y2,...,Ym은 a개의 군으로 나누어 공통 결선하여 동일접속Y전극군들 YY1,YY2,...,YYa를 형성하고 상기 공통전극들 X1,X2,..,Xm은 b개의 전극군으로 나누어 공통 결선하여 동일접속X전극군들 XX1, XX2,..., XXb를 형성하되, 상기 동일접속Y전극군들 YY1, YY2,..., YYa 및 상기 동일접속X전극군들 XX1, XX2,..., XXb 상호간에 오직 한 쌍의 X,Y전극만이 서로 이웃하도록 결선하고, 상기 m쌍의 주사 전극들과 교차하도록 배열된 n개의 데이터 전극들을 갖는 m × n 매트릭스형 플라즈마 표시 소자이다.The waveform of the first embodiment may be applied to a plasma display panel having a wiring structure as shown in FIG. 5. In general, as shown in FIG. 5, m pairs of m discharge sustain electrodes Y1, Y2, ..., Ym and m common electrodes X1, X2, ..., Xm are alternately arranged side by side. The scan electrodes of the discharge electrodes Y1, Y2, ..., and Ym are divided into a group and connected in common to form the same connection Y electrode groups YY1, YY2, ..., YYa and the common electrodes. X1, X2, .., Xm are divided into b electrode groups and connected in common to form the same connection X electrode groups XX1, XX2, ..., XXb, but the same connection Y electrode groups YY1, YY2, .. ., YYa and the same connection X electrode groups XX1, XX2, ..., XXb are connected to each other so that only one pair of X and Y electrodes are adjacent to each other, and are arranged to cross the m pair of scanning electrodes An m x n matrix type plasma display device having n data electrodes.

또한, 도 8에 도시된 구동 신호 파형은 전반적으로 도 7에 도시된 바와 같은 파형에서 어드레스 기간에 인가되는 파형만이 변조되어 들어가게 되어 본 발명의 제1실시예의 파형이 된다. 이는 다음에 설명되는 다른 실시예들에 대해서도 마찬가지이다.In addition, in the driving signal waveform shown in FIG. 8, only the waveform applied to the address period is modulated into the waveform as shown in FIG. 7 to be the waveform of the first embodiment of the present invention. The same is true for the other embodiments described below.

도 9는 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제2실시예를 나타내는 파형도이다. 제2실시예의 구동 방법은 도 8에 도시된 바와 같은 제1실시예의 기본 and logic 구동 파형에서 어드레스 기간에 데이터 펄스(400)이 인가되는 동안에 X전극 및 Y 전극에 각각 일정 전압의 어드레스 분산 펄스(600, 700)를 각각 인가하는 방법이다. 이렇게 함으로서 데이터 펄스(400)가 인가되는 동안에 X 전극 및 Y 전극 사이와 어드레스 전극 사이에는 분산 펄스가 없는 경우와 같은 전압이 걸리나, 어드레스 전극에는 더 낮은 전압이 인가될 수 있게 된다. X전극과 Y전극의 주사펄스(scan pulse)(200, 300)에 의해 생성된 방전과 Y 전극(또는 X 전극; 도 12 및 도 13 참조)에 가해지는 소거 펄스(Erase pulse)(500)에 의하여 공간 전하를 형성하고, 이 공간 전하에 의해 방전 전압을 낮춤으로서 원하는 라인에서만 어드레스 방전이 일어나게 한 구조에서 데이터 펄스(400)의 전압을 낮추기 위해서 도 9에 도시된 바와 같이, X 전극과 Y 전극에 음의 전압을 인가하여 어드레스 전압에 기존 보다 낮은 전압을 인가하여도 결과적으로 X 전극, Y 전극과 어드레스 전극 사이에는 높은 전압이 걸리게 되어 방전이 일어나게 된다.9 is a waveform diagram illustrating a second embodiment of a method of driving a plasma display panel according to the present invention. In the driving method of the second embodiment, in the basic and logic driving waveforms of the first embodiment as shown in Fig. 8, while the data pulse 400 is applied in the address period, the address dispersion pulses of constant voltage are applied to the X electrode and the Y electrode, respectively. 600 and 700). In this manner, while the data pulse 400 is applied, the same voltage is applied between the X electrode and the Y electrode and the address electrode, but a lower voltage can be applied to the address electrode. The discharge generated by the scan pulses 200 and 300 of the X electrode and the Y electrode, and the erase pulse 500 applied to the Y electrode (or the X electrode; see FIGS. 12 and 13). In order to form a space charge, and to lower the voltage of the data pulse 400 in a structure in which address discharge occurs only on a desired line by lowering the discharge voltage by the space charge, as shown in FIG. Even if a negative voltage is applied to the address voltage and a lower voltage is applied to the address voltage, a high voltage is applied between the X electrode, the Y electrode, and the address electrode, resulting in discharge.

다른 실시예로 도 10이나 도 11에 도시된 바와 같이 X 전극이나 Y 전극의 한 전극에만 어드레스 분산 전압을 인가할 수도 있다.In another embodiment, as shown in FIG. 10 or 11, the address dispersion voltage may be applied to only one electrode of the X electrode or the Y electrode.

도 10은 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제3실시예를 나타내는 파형도이다. 제3실시예의 구동 방법은 도 8에 도시된 바와 같은 제1실시예의 기본 and logic 구동 파형에서 어드레스 기간에 데이터 펄스(400)이 인가되는 동안에 X전극에만 일정 전압의 어드레스 분산 펄스(701)를 인가하는 방법이다.10 is a waveform diagram showing a third embodiment of a method of driving a plasma display panel according to the present invention. In the driving method of the third embodiment, the address dispersion pulse 701 having a constant voltage is applied only to the X electrode while the data pulse 400 is applied in the address period in the basic and logic driving waveforms of the first embodiment as shown in FIG. That's how.

도 11은 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제4실시예를 나타내는 파형도이다. 제4실시예의 구동 방법은 도 8에 도시된 바와 같은 제1실시예의 기본 and logic 구동 파형에서 어드레스 기간에 데이터 펄스(400)이 인가되는동안에 Y 전극에만 일정 전압의 어드레스 분산 펄스(601)를 인가하는 방법이다.11 is a waveform diagram showing a fourth embodiment of the method of driving a plasma display panel according to the present invention. In the driving method of the fourth embodiment, the address dispersion pulse 601 of a constant voltage is applied only to the Y electrode while the data pulse 400 is applied in the address period in the basic and logic driving waveforms of the first embodiment as shown in FIG. That's how.

이외에도 도 12는 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제5실시예를 나타내는 파형도이다. 제5실시예의 구동 방법은 도 9에 도시된 바와 같은 제2실시예의 And logic 구동 파형에서 Y 전극에 인가되는 벽전하 소거 펄스(도 9의 500)를 X전극으로 옮겨 X 주사 펄스 전압과 반대 극성의 펄스 전압(양전압)으로 벽전하 소거 펄스(501)를 인가하는 방법이다.12 is a waveform diagram showing a fifth embodiment of the method of driving the plasma display panel according to the present invention. In the driving method of the fifth embodiment, the wall charge erase pulse (500 in FIG. 9) applied to the Y electrode is moved to the X electrode in the And logic driving waveform of the second embodiment as shown in FIG. The wall charge erasing pulse 501 is applied at a pulse voltage (positive voltage).

도 13은 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제6실시예를 나타내는 파형도이다. 제6실시예의 구동 방법은 도 12에 도시된 바와 같은 제5실시예의 And logic 구동 파형에서 Y 전극에 인가되는 벽전하 소거 펄스(도 9의 500)를 X전극으로 옮겨 X 주사 펄스 전압과 반대 극성의 펄스 전압(양전압)으로 벽전하 소거 펄스(501)를 인가하는 동시에 이 벽전하 소거 펄스(501) 인가 직후에 휴지 기간 없이 바로 데이터 펄스(401)나 X 어드레스 분산 펄스(702)와 Y 어드레스 분산 펄스(602)를 인가하는 방법이다.13 is a waveform diagram showing a sixth embodiment of the method of driving the plasma display panel according to the present invention. In the driving method of the sixth embodiment, the wall charge erase pulse (500 in FIG. 9) applied to the Y electrode is moved to the X electrode in the And logic driving waveform of the fifth embodiment as shown in FIG. The wall charge erasing pulse 501 is applied at a pulse voltage (positive voltage), and the data pulse 401 or the X address spreading pulse 702 and the Y address are performed immediately after the wall charge erasing pulse 501 is applied. The dispersion pulse 602 is applied.

이와같이, 벽전하 소거 펄스(501) 인가 직후에 휴지 기간 없이 바로 데이터 펄스나 X 어드레스 분산 펄스와 Y 어드레스 분산 펄스를 인가하는 방법이 도 14에 도시되어 있다.In this manner, a method of applying the data pulse, the X address dispersion pulse and the Y address dispersion pulse immediately after the application of the wall charge erase pulse 501 without a rest period is shown in FIG.

도 14는 본 발명에 따른 플라즈마 표시 패널의 구동 방법의 제7실시예를 나타내는 파형도이다. 제7실시예의 구동 방법은 도 13에 도시된 바와 같은 제6실시예의 And logic 구동 파형에서 X 전극에 인가되는 벽전하 소거 펄스(도 13의 501)를 Y 전극으로 옮겨 Y 주사 펄스 전압(300)과 반대 극성의 펄스 전압(음전압)으로 벽전하 소거 펄스(501)를 인가하는 방법이다.14 is a waveform diagram illustrating a seventh embodiment of a method of driving a plasma display panel according to the present invention. The driving method of the seventh embodiment transfers the wall charge erase pulse (501 in FIG. 13) applied to the X electrode to the Y electrode in the And logic driving waveform of the sixth embodiment as shown in FIG. 13 to the Y scan pulse voltage 300. The wall charge erase pulse 501 is applied with a pulse voltage (negative voltage) of opposite polarity.

이와 같은 다양한 실시 방법으로 X, Y 어드레스 분산 펄스에 의하여 기존 and logic 구동법의 데이터 펄스 전압 140V를 데이터 구동(data driver) IC를 사용할 수 있는 범위 내인 100V 이하로 낮출 수 있었으며 70V 까지도 가능함을 실험으로 확인하였다.Through various implementation methods, the data pulse voltage 140V of the conventional and logic driving method can be lowered to 100V or less within the range in which the data driver IC can be used, and even up to 70V by the X and Y address dispersion pulses. Confirmed.

도 15와 도 16은 실험 데이터를 나타낸 그래프로서, 도 15는 분산 펄스가 없을 경우 데이터 펄스 전압에 따른 방전유지 전압 마진을 나타낸 그래프이고, 도 16은 분산 펄스가 있을 때 데이터 펄스(어드레스) 전압 마진을 측정한 그래프이다.???(두 그래프가 마진 측정대상이 다른데 비교할 수 있을까요?) 이 두 그래프에서 보듯이 분산 펄스에 의해 데이터 펄스(address) 전압을 100V 이하로 낮출 수 있었다.15 and 16 are graphs showing experimental data. FIG. 15 is a graph showing a discharge holding voltage margin according to a data pulse voltage when there is no dispersion pulse, and FIG. 16 is a data pulse (address) voltage margin when there is a dispersion pulse. (The two graphs are different margins. Can you compare?) As shown in these two graphs, the data pulse (address) voltage can be lowered below 100V by the dispersion pulse.

이상 설명한 바와 같이, 본 발명에 따른 플라즈마 표시 패널의 구동 방법은 주사(scan) 펄스 전압을 발생시키는 구동회로 수를 절감하기 위하여, 방전전극들의 결선 방법을 개선하고 그에 따른 전압 펄스 인가 방법을 제안한 선출원의 구동 효과를 개선한 즉 어드레스 펄스 전압을 더욱 낮춘 것이 특징이다. 즉, 어드레스 기간에 제1주사전극군과 제2주사전극군에 주사방전펄스가 인가된 직후에 제1주사전극군에 인가된 펄스와 극성이 반대인 제1펄스 전압(벽전하 소거 펄스)을 제1주사전극군에 인가하고 소정의 시간이 지난 후에 제1주사전극군과 제2주사전극군에 어드레스 전압과 반대극성을 가지는 제2, 제3펄스 전압(X, Y 어드레스 분산 펄스)를 인가하는 것을 특징으로 한다.As described above, in order to reduce the number of driving circuits generating the scan pulse voltage, the method of driving the plasma display panel according to the present invention improves the wiring method of the discharge electrodes and proposes a method of applying the voltage pulse accordingly. It is characterized by improving the driving effect of ie lowering the address pulse voltage. That is, the first pulse voltage (wall charge erase pulse) having the opposite polarity to the pulse applied to the first scan electrode group immediately after the scan discharge pulse is applied to the first scan electrode group and the second scan electrode group in the address period. After the predetermined time has passed and applied to the first scan electrode group, the second and third pulse voltages (X, Y address dispersion pulses) having opposite polarities to the address voltage are applied to the first scan electrode group and the second scan electrode group. Characterized in that.

여기서, 벽전하 소거 펄스는 주사방전에서 형성된 벽전하를 소거하여 어드레스 방전을 용이하게 하도록 유도하며, X,Y 어드레스 분산 펄스는 어드레스 방전에 필요한 데이터 펄스 전압을 제1, 제2 주사전극군으로 분산시켜 결과적으로 어드레스 전극에 인가되는 데이터 펄스 전압을 낮추는 역할을 한다.Here, the wall charge erasing pulses induce the address discharge by erasing the wall charges formed in the scan discharge, and the X and Y address dispersion pulses distribute the data pulse voltage required for the address discharge to the first and second scan electrode groups. As a result, the data pulse voltage applied to the address electrode is lowered.

따라서, 이와 같은 X, Y 어드레스 분산 펄스에 의하여 기존 and logic 구동법의 데이터 펄스 전압 140V를 데이터 구동 IC를 사용할 수 있는 범위 내인 100V 이하로 낮출 수 있었으며 70V 까지도 가능한 장점이 있다.Therefore, by using the X and Y address dispersion pulses, the data pulse voltage 140V of the conventional and logic driving method can be lowered to 100V or less within the range in which the data driver IC can be used, and there is an advantage that can be up to 70V.

Claims (10)

m개의 방전유지전극들 Y1,Y2,...,Ym과 m개의 공통 전극들 X1,X2,..,Xm이 교대로 나란히 배열된 m쌍의 주사 전극들을, 상기 방전유지전극들 Y1,Y2,...,Ym은 a개의 군으로 나누어 공통 결선하여 동일접속Y전극군들 YY1,YY2,...,YYa를 형성하고 상기 공통전극들 X1,X2,..,Xm은 b개의 전극군으로 나누어 공통 결선하여 동일접속X전극군들 XX1, XX2,..., XXb를 형성하되, 상기 동일접속Y전극군들 YY1, YY2,..., YYa 및 상기 동일접속X전극군들 XX1, XX2,..., XXb 상호간에 오직 한 쌍의 X,Y전극만이 서로 이웃하도록 결선하고, 상기 m쌍의 주사 전극들과 교차하도록 배열된 n개의 데이터 전극들을 갖는 m × n 매트릭스형 플라즈마 방전 표시 소자를 구동 하는 방법에 있어서,m pairs of scan electrodes in which m discharge sustain electrodes Y1, Y2, ..., Ym and m common electrodes X1, X2, ..., Xm are alternately arranged side by side, and the discharge sustain electrodes Y1, Y2 Ym is divided into a group and connected in common to form the same connection Y electrode groups YY1, YY2, ..., YYa, and the common electrodes X1, X2, .., Xm are b electrode groups Divided into a common connection to form the same connection X electrode groups XX1, XX2, ..., XXb, wherein the same connection Y electrode groups YY1, YY2, ..., YYa and the same connection X electrode groups XX1, M × n matrix plasma discharge having n data electrodes arranged to intersect only one pair of X and Y electrodes adjacent to each other and intersect the m pairs of scan electrodes. In the method of driving a display element, 전단계의 보조 필드에서 생성된 벽전하를 완전히 소거하는 초기화 단계; 및An initialization step of completely erasing wall charges generated in the auxiliary field of the previous step; And 상기 주사 전극들에 기록될 영상 정보에 대응하는 각 화소를 지정하여 촉화시키기 위한 어드레스 방전 단계;를 포함하되,An address discharge step of designating and facilitating each pixel corresponding to the image information to be recorded on the scan electrodes; 상기 어드레스 방전 단계는,The address discharge step, 상기 주사전극들에 인가되는 기준 전압인 제1전압을 기준으로 제2전압의 크기와 상기 데이터 전극 구동 신호의 펄스 폭 보다 작은 폭을 갖는 제1주사펄스를 상기 동일접속X전극군들에 순차적으로 인가하는 단계;The first scan pulse having a magnitude smaller than the pulse width of the data electrode driving signal and the magnitude of the second voltage based on the first voltage which is the reference voltage applied to the scan electrodes is sequentially applied to the same connection X electrode groups. Applying; 상기 제1전압을 기준으로 상기 제2전압과 반대 극성을 갖는 제3전압의 크기와 상기 제1주사펄스와 동일한 폭을 갖는 제2주사펄스를 상기 제1주사펄스와 일대일로 대응하도록 동일한 기간에 상기 동일접속Y전극군들에 순차적으로 인가하는 단계;In the same period, the magnitude of the third voltage having a polarity opposite to the second voltage and the second scan pulse having the same width as the first scan pulse correspond to the first scan pulse one-to-one with respect to the first voltage. Sequentially applying the same connection Y electrode groups; 상기 제2주사펄스들이 인가된 바로 다음에 상기 제2펄스들과 반대 극성의 전압으로 이루어지는 벽전하 소거 펄스를 상기 동일접속Y전극군들에 인가하는 단계; 및Applying a wall charge erasing pulse having a voltage of opposite polarity to the second pulses immediately after the second scan pulses are applied to the same connection Y electrode groups; And 상기 제1주사펄스 및 제2주사펄스 보다 상기 벽전하 소거 펄스를 인가할 시간 이상의 기간을 지연하여 상기 어드레스 전극에 데이터 펄스를 인가하는 단계;를Applying a data pulse to the address electrode by delaying a period of time more than the time of applying the wall charge erase pulse to the first scan pulse and the second scan pulse; 포함하는 것을 특징으로 하는 플라즈마 방전 표시 소자의 구동 방법.And a plasma discharge display device. 제1항에 있어서,The method of claim 1, 상기 데이터 펄스와 동기하여 상기 동일접속Y전극군들 및 동일접속X전극군들에 각각 상기 데이터 펄스와 동일한 폭과 반대 극성의 전압을 갖는 어드레스 분산펄스들을 인가하는 것을 특징으로 하는 플라즈마 방전 표시 소자의 구동 방법.The address discharge pulses having voltages of the same width and opposite polarity as that of the data pulses are respectively applied to the same connection Y electrode groups and the same connection X electrode groups in synchronization with the data pulses. Driving method. 제1항에 있어서,The method of claim 1, 상기 데이터 펄스와 동기하여 상기 동일접속X전극군들에만 상기 데이터 펄스와 동일한 폭과 반대 극성의 전압을 갖는 어드레스 분산 펄스를 인가하는 것을 특징으로 하는 플라즈마 방전 표시 소자의 구동 방법.And an address spreading pulse having a voltage having the same width and opposite polarity as that of the data pulse only to the same connection X electrode groups in synchronization with the data pulse. 제1항에 있어서,The method of claim 1, 상기 데이터 펄스와 동기하여 상기 동일접속Y전극군들에만 상기 데이터 펄스와 동일한 폭과 반대 극성의 전압을 갖는 어드레스 분산 펄스를 인가하는 것을 특징으로 하는 플라즈마 방전 표시 소자의 구동 방법.And an address spreading pulse having a voltage having the same width and opposite polarity as that of the data pulse only to the same connection Y electrode groups in synchronization with the data pulse. 제2항 내지 제4항 중 어느 한 항에 있어서,The method according to any one of claims 2 to 4, 상기 데이터 펄스 및 어드레스 분산 펄스들은 상기 벽전하 소거 펄스가 인가된 직후 연이어 인가하는 것을 특징으로 하는 플라즈마 방전 표시 소자의 구동 방법.And the data pulses and the address dispersion pulses are applied immediately after the wall charge erase pulse is applied. 제1항에 있어서,The method of claim 1, 상기 벽전하 소거 펄스는 상기 제1주사펄스들과 반대 극성의 전압으로 형성하여 상기 제1주사펄스들이 인가된 바로 다음에 상기 동일접속X전극군들에 인가하는 것을 특징으로 하는 플라즈마 방전 표시 소자의 구동 방법.The wall charge erase pulse may be formed at a voltage having a polarity opposite to that of the first scan pulses and applied to the same connection X electrode groups immediately after the first scan pulses are applied. Driving method. 제6항에 있어서,The method of claim 6, 상기 데이터 펄스와 동기하여 상기 동일접속Y전극군들 및 동일접속X전극군들에 각각 상기 데이터 펄스와 동일한 폭과 반대 극성의 전압을 갖는 어드레스 분산 펄스들을 인가하는 것을 특징으로 하는 플라즈마 방전 표시 소자의 구동 방법.The address discharge pulses having voltages of the same width and opposite polarity as that of the data pulses are respectively applied to the same connection Y electrode groups and the same connection X electrode groups in synchronization with the data pulses. Driving method. 제6항에 있어서,The method of claim 6, 상기 데이터 펄스와 동기하여 상기 동일접속X전극군들에만 상기 데이터 펄스와 동일한 폭과 반대 극성의 전압을 갖는 어드레스 분산 펄스를 인가하는 것을 특징으로 하는 플라즈마 방전 표시 소자의 구동 방법.And an address spreading pulse having a voltage having the same width and opposite polarity as that of the data pulse only to the same connection X electrode groups in synchronization with the data pulse. 제6항에 있어서,The method of claim 6, 상기 데이터 펄스와 동기하여 상기 동일접속Y전극군들에만 상기 데이터 펄스와 동일한 폭과 반대 극성의 전압을 갖는 어드레스 분산 펄스를 인가하는 것을 특징으로 하는 플라즈마 방전 표시 소자의 구동 방법.And an address spreading pulse having a voltage having the same width and opposite polarity as that of the data pulse only to the same connection Y electrode groups in synchronization with the data pulse. 제7항 내지 제9항 중 어느 한 항에 있어서,The method according to any one of claims 7 to 9, 상기 데이터 펄스 및 어드레스 분산 펄스들은 상기 벽전하 소거 펄스가 인가된 직후 연이어 인가하는 것을 특징으로 하는 플라즈마 방전 표시 소자의 구동 방법.And the data pulses and the address dispersion pulses are applied immediately after the wall charge erase pulse is applied.
KR1020000060701A 2000-10-16 2000-10-16 Method for driving a plasma display panel KR100349925B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000060701A KR100349925B1 (en) 2000-10-16 2000-10-16 Method for driving a plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000060701A KR100349925B1 (en) 2000-10-16 2000-10-16 Method for driving a plasma display panel

Publications (2)

Publication Number Publication Date
KR20020030136A KR20020030136A (en) 2002-04-24
KR100349925B1 true KR100349925B1 (en) 2002-08-24

Family

ID=19693655

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000060701A KR100349925B1 (en) 2000-10-16 2000-10-16 Method for driving a plasma display panel

Country Status (1)

Country Link
KR (1) KR100349925B1 (en)

Also Published As

Publication number Publication date
KR20020030136A (en) 2002-04-24

Similar Documents

Publication Publication Date Title
KR100515821B1 (en) Plasma discharge display element and driving method thereof
US5835072A (en) Driving method for plasma display permitting improved gray-scale display, and plasma display
KR100350942B1 (en) Plasma display panel having dedicated priming electrodes outside display area and driving method for same panel
KR100743085B1 (en) Plasma display apparatus
KR100706004B1 (en) Plasma display and drive method for use on a plasma display
US6833823B2 (en) Method and device for driving AC type PDP
US7123217B2 (en) Method for driving plasma display panel
US7009583B2 (en) Display panel with sustain electrodes
US20080136748A1 (en) Ac-Type Gas-Discharge Display Device
KR100349924B1 (en) Method for driving a plasma display panel
KR100349925B1 (en) Method for driving a plasma display panel
KR20010090944A (en) method of driving a plasma display panel having delta type elements and the driving device
KR100349923B1 (en) Method for driving a plasma display panel
JP4856855B2 (en) Plasma display device and driving method used for plasma display device
KR100424252B1 (en) Method for driving a matrix plasma display panel
KR100424253B1 (en) Method for driving a plasma display panel
KR20010009688A (en) Method for driving a plasma display panel
KR100697890B1 (en) Driving method for plasma display panel
KR100482331B1 (en) Plasma Display Panel And Method Of Driving The Same
KR20000046664A (en) Method for operating plasma display panel
KR20040016014A (en) Apparatus and method for controlling gray scale of plasma display panel
KR20000001516A (en) Method for driving a plasma display panel
KR20050018390A (en) Plasma display panel and driving method of plasma display panel
KR20020021230A (en) Method for driving a plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080728

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee