KR100322756B1 - X-ray protection circuit - Google Patents

X-ray protection circuit Download PDF

Info

Publication number
KR100322756B1
KR100322756B1 KR1019990031473A KR19990031473A KR100322756B1 KR 100322756 B1 KR100322756 B1 KR 100322756B1 KR 1019990031473 A KR1019990031473 A KR 1019990031473A KR 19990031473 A KR19990031473 A KR 19990031473A KR 100322756 B1 KR100322756 B1 KR 100322756B1
Authority
KR
South Korea
Prior art keywords
horizontal
voltage
circuit
signal
crt
Prior art date
Application number
KR1019990031473A
Other languages
Korean (ko)
Other versions
KR20010011891A (en
Inventor
고동진
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019990031473A priority Critical patent/KR100322756B1/en
Publication of KR20010011891A publication Critical patent/KR20010011891A/en
Application granted granted Critical
Publication of KR100322756B1 publication Critical patent/KR100322756B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/185Maintaining dc voltage constant
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F38/00Adaptations of transformers or inductances for specific applications or functions
    • H01F38/42Flyback transformers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

본 발명은 텔레비젼의 X선 보호회로를 공개한다. 그 회로는 CRT, CRT로 고압을 출력하기 위한 고압권선과 고압에 비례하는 저압의 플라이 백 펄스를 발생하기 위한 저압권선을 구비한 플라이 백 트랜스포머, 플라이 백 펄스의 전압을 분배하기 위한 전압 분배회로, 입력 영상신호로부터 수평/수직 동기신호를 분리하여 수평, 수직 동기신호를 발생하기 위한 수평/수직 동기 분리회로, 수평 동기신호와 플라이 백 펄스를 입력하여 위상 동기된 수평 동기 신호를 발생하기 위한 수평 발진회로, 수평 동기 신호를 입력하여 수평 블랭킹 신호를 발생하기 위한 수평 블랭킹 신호 발생회로, 수평 블랭킹 신호와 전압 분배회로에 의해서 분배된 전압을 비교하여 수평 블랭킹 신호의 전압이 상기 분배된 전압보다 큰 경우에는 제1상태의 신호를 작은 경우에는 제2상태의 신호를 발생하기 위한 비교회로, 비교회로로부터 제1상태의 출력신호가 소정기간 연속적으로 발생되는 경우에 제1상태의 출력신호를 발생하기 위한 카운터, 및 카운터의 제1상태의 출력신호에 응답하여 CRT의 동작을 정지하기 위한 수평 출력 구동회로로 구성되어 있다. 따라서, 주변회로 구성이 간단하게 되고, 노이즈에 의한 고압 검출을 방지하고 보다 정확한 고압 검출이 가능하다.The present invention discloses an X-ray protection circuit of a television. The circuit includes a CRT, a flyback transformer having a high voltage winding for outputting a high voltage to the CRT, a low voltage winding for generating a low voltage flyback pulse proportional to the high voltage, a voltage distribution circuit for distributing the voltage of the flyback pulse, Horizontal / vertical sync separation circuit for separating horizontal / vertical sync signals from input video signals to generate horizontal and vertical sync signals, and horizontal oscillation for generating phase-sync horizontal sync signals by inputting horizontal sync signals and flyback pulses. The horizontal blanking signal generating circuit for inputting the horizontal synchronizing signal and generating the horizontal blanking signal, and comparing the voltages divided by the horizontal blanking signal and the voltage divider circuit, when the voltage of the horizontal blanking signal is greater than the divided voltage. When the signal of the first state is small, a comparison circuit and a comparison circuit for generating a signal of the second state Counter for generating the output signal in the first state when the output signal in the first state is continuously generated for a predetermined period, and a horizontal output drive circuit for stopping the operation of the CRT in response to the output signal in the first state of the counter. It consists of a furnace. Therefore, the configuration of the peripheral circuit is simplified, it is possible to prevent the detection of high pressure by noise and to detect the high pressure more accurately.

Description

텔레비젼의 엑스선 보호회로{X-ray protection circuit}X-ray protection circuit of TV

본 발명은 텔레비젼에 관한 것으로서, 특히 텔레비젼의 오동작으로 인하여CRT의 과열이 검출되는 경우에 CRT의 동작을 정지하여 X선의 방출을 방지할 수 있는 텔레비젼의 X선 보호회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to televisions, and more particularly, to an X-ray protection circuit of a television that can stop the operation of the CRT and prevent the emission of X-rays when overheating of the CRT is detected due to the malfunction of the television.

그런데, 종래의 텔레비젼의 X선 보호회로는 그 회로 구성이 복잡하고, 한번의 고압 검출동작으로 CRT의 동작을 정지하게 함으로써 정확한 오동작 검출이 되지 않는다는 문제점이 있었다.By the way, the X-ray protection circuit of the conventional television has a problem that the circuit configuration is complicated and accurate malfunction detection is not performed by stopping the operation of the CRT in one high-voltage detection operation.

예를 들면, 임펄스 등의 노이즈에 의한 오동작을 고압으로 검출하여 CRT의 동작을 정지하게 함으로써 정확한 오동작 검출이 되지 않는다는 문제점이 있었다.For example, there is a problem that accurate malfunction detection cannot be detected by detecting malfunction due to noise such as an impulse at high voltage to stop the operation of the CRT.

본 발명의 목적은 회로 구성이 간단하고, 텔레비젼 내부의 고압을 보다 정확하게 검출하여 CRT의 동작을 정지할 수 있는 텔레비젼의 X선 보호회로를 제공하는데 있다.SUMMARY OF THE INVENTION An object of the present invention is to provide an X-ray protection circuit of a television which has a simple circuit configuration and can more accurately detect a high voltage inside the television to stop the operation of the CRT.

이와같은 목적을 달성하기 위한 본 발명의 텔레비젼의 X선 보호회로는 CRT, 상기 CRT로 고압을 출력하기 위한 고압권선과 상기 고압에 비례하는 저압의 플라이 백 펄스를 발생하기 위한 저압권선을 구비한 플라이 백 트랜스포머, 상기 플라이 백 펄스의 전압을 분배하기 위한 전압 분배수단, 입력 영상신호로부터 수평/수직 동기신호를 분리하여 수평, 수직 동기신호를 발생하기 위한 수평/수직 동기 분리수단, 상기 수평 동기신호와 상기 플라이 백 펄스를 입력하여 위상 동기된 수평 동기 신호를 발생하기 위한 수평 발진수단, 상기 수평 동기 신호를 입력하여 수평 블랭킹 신호를 발생하기 위한 수평 블랭킹 신호 발생수단, 상기 수평 블랭킹 신호와 상기 전압 분배수단에 의해서 분배된 전압을 비교하여 상기 수평 블랭킹 신호의 전압이 상기 분배된 전압보다 큰 경우에는 제1상태의 신호를 작은 경우에는 제2상태의 신호를 발생하기 위한 비교수단, 상기 비교수단으로부터 제1상태의 출력신호가 소정기간 연속적으로 발생되는 경우에 제1상태의 출력신호를 발생하기 위한 카운팅 수단, 및 상기 카운팅 수단의 제1상태의 출력신호에 응답하여 상기 CRT의 동작을 정지하기 위한 수평 출력 구동수단을 구비한 것을 특징으로 한다.The X-ray protection circuit of the television of the present invention for achieving the above object is a fly with a CRT, a high-voltage winding for outputting a high voltage to the CRT and a low-voltage winding for generating a low-pressure flyback pulse proportional to the high pressure A back transformer, voltage distribution means for distributing the voltage of the flyback pulse, horizontal / vertical synchronization separation means for generating horizontal and vertical synchronization signals by separating horizontal and vertical synchronization signals from an input video signal, and the horizontal synchronization signal Horizontal oscillating means for generating a phase-locked horizontal synchronizing signal by inputting the flyback pulse, horizontal blanking signal generating means for generating a horizontal blanking signal by inputting the horizontal synchronizing signal, the horizontal blanking signal and the voltage distribution means Comparing the voltage divided by the voltage of the horizontal blanking signal to the divided voltage Comparing means for generating a signal of a second state when the signal of the first state is small when the signal is small; output signal of the first state when the output signal of the first state is continuously generated from the comparing means for a predetermined period. Counting means for generating a; and a horizontal output drive means for stopping the operation of the CRT in response to the output signal of the first state of the counting means.

도 1은 종래의 일실시예의 텔레비젼의 개략적인 블록도이다.1 is a schematic block diagram of a television of a conventional embodiment.

도2는 도1에 나타낸 DC정류회로의 일실시예의 회로도이다.FIG. 2 is a circuit diagram of one embodiment of the DC rectifier circuit shown in FIG.

도3은 본 발명의 일실시예의 텔레비젼의 개략적인 블럭도이다.3 is a schematic block diagram of a television of one embodiment of the present invention.

<도면의 주요부분의 부호에 대한 설명><Description of Signs of Major Parts of Drawings>

10; 영상 신호 처리회로 12; RGB출력회로10; Video signal processing circuit 12; RGB output circuit

14; CRT구동회로 16; CRT14; CRT driving circuit 16; CRT

18; 수평/수직 동기 분리회로 20; 수평 발진회로18; Horizontal / vertical synchronous separation circuit 20; Horizontal oscillation circuit

22; 수평 블랭킹 신호 발생회로 24; 수평 출력 구동회로22; A horizontal blanking signal generating circuit 24; Horizontal output drive circuit

26; 수평 편향회로 28; 래치26; Horizontal deflection circuit 28; Latch

30, 52; 비교회로 32; DC정류회로30, 52; Comparison circuit 32; DC rectifier circuit

34; 플라이 백 트랜스포머 50; 카운터34; Flyback transformer 50; counter

54; 전압 분배회로54; Voltage distribution circuit

이하, 첨부된 도면을 참고로 하여 본 발명의 텔레비젼의 X선 보호회로를 설명하기 전에 종래의 텔레비젼의 X선 보호회로를 설명하면 다음과 같다.Hereinafter, the X-ray protection circuit of a conventional television will be described with reference to the accompanying drawings before describing the X-ray protection circuit of the television of the present invention.

도1은 종래의 일실시예의 텔레비젼의 개략적인 블록도로서, 영상신호 처리회로(10), RGB 출력회로(12), CRT 구동회로(14), CRT(16), 수평/수직 동기 분리회로(18), 수평 발진회로(20), 수평 블랭킹 신호 발생회로(22), 수평 출력 구동회로(24), 수평 편향회로(26), 래치(28), 비교회로(30), DC 정류회로(32), 및 플라이 백 트랜스포머(fly back transformer)(34)로 구성되어 있다.1 is a schematic block diagram of a television of a conventional embodiment, which includes a video signal processing circuit 10, an RGB output circuit 12, a CRT driving circuit 14, a CRT 16, and a horizontal / vertical synchronous separation circuit ( 18, horizontal oscillation circuit 20, horizontal blanking signal generating circuit 22, horizontal output driving circuit 24, horizontal deflection circuit 26, latch 28, comparison circuit 30, DC rectifier circuit 32 And a fly back transformer 34.

도1에서, CRT 구동회로(14), CRT(16), 수평 편향회로(26), 비교회로(30), DC 정류회로(32), 및 플라이 백 트랜스포머(34)이외의 회로는 칩 내부에 구성되어 있다.In Fig. 1, circuits other than the CRT driving circuit 14, the CRT 16, the horizontal deflection circuit 26, the comparison circuit 30, the DC rectifier circuit 32, and the flyback transformer 34 are internal to the chip. Consists of.

도1에 나타낸 구성의 각 부의 기능을 설명하면 다음과 같다.The function of each part of the structure shown in FIG. 1 is demonstrated as follows.

신호 처리회로(10)는 영상신호(IN)를 중간 주파수 복조, 검파, 및 증폭한다. R, G, B출력회로(12)는 신호 처리회로(10)로부터 출력되는 영상신호를 입력하여 R, G, B신호를 출력한다. CRT구동회로(14)는 R, G, B신호에 따라 CRT를 구동한다. 수평/수직 동기 분리회로(18)는 입력 영상신호(IN)의 휘도신호로 부터 수평/수직 동기신호를 분리한다. 수평 발진회로(20)는 수평/수직 동기 분리회로(18)로부터 입력되는 수평 동기신호와 플라이 백 트랜스포머(32)로부터 출력되는 플라이 백 펄스의 위상을 동기시켜 수평 동기신호를 발생한다. 수평 블랭킹 신호 발생회로(22)는 수평 동기신호를 입력하여 수평 블랭킹 신호를 발생한다. 수평 출력 구동회로(24)는 수평 동기신호를 입력하여 수평 출력을 구동한다. 수평 편향회로(26)는 수평 출력 구동회로(24)의 출력신호에 의해서 스위칭되어 CRT(16)의 편향 코일을 제어한다. 플라이 백 트랜스포머(34)는 전력소자로서 고압권선을 통하여 발생된 고압을 CRT(16)의 애노우드로 출력하고, 저압권선으로 플라이 백 펄스를 발생한다. 이때 발생되는 플라이 백 펄스는 텔레비젼 내부의 이상으로 고압이 증가하게 되면 비례하여 증가하는 전압을 가지는 펄스 신호이다. 그래서, 저압권선에서 발생되는 전압을 X선 보호회로의 비교전압으로 사용한다. DC정류회로(32)는 플라이 백 펄스를 DC정류하여 DC전압을 발생한다. 이때, 발생되는 전압은 CRT의 고압과 1:1의 비율로 변화하기 때문에 이 전압을 CRT를 제어하는 제어전압을 사용한다. 비교회로(30)는 기준 전압과 DC정류 전압을 비교하여 DC정류전압이 기준전압을 초과하는 경우에 '하이'레벨의 신호를 발생한다. 래치(28)는 비교회로(30)의 출력신호를 래치한다.The signal processing circuit 10 demodulates, detects, and amplifies the image signal IN. The R, G, and B output circuits 12 input video signals output from the signal processing circuit 10 to output R, G, and B signals. The CRT driving circuit 14 drives the CRT in accordance with the R, G, and B signals. The horizontal / vertical synchronizing separation circuit 18 separates the horizontal / vertical synchronizing signal from the luminance signal of the input image signal IN. The horizontal oscillation circuit 20 generates a horizontal synchronizing signal by synchronizing the phase of the horizontal synchronizing signal input from the horizontal / vertical synchronizing separation circuit 18 and the phase of the flyback pulse output from the flyback transformer 32. The horizontal blanking signal generating circuit 22 inputs a horizontal synchronizing signal to generate a horizontal blanking signal. The horizontal output driving circuit 24 inputs a horizontal synchronizing signal to drive the horizontal output. The horizontal deflection circuit 26 is switched by the output signal of the horizontal output driving circuit 24 to control the deflection coil of the CRT 16. The flyback transformer 34 outputs the high pressure generated through the high voltage winding as the power element to the anode of the CRT 16 and generates a fly back pulse to the low voltage winding. The flyback pulse generated at this time is a pulse signal having a voltage that increases proportionally when the high pressure increases due to an abnormality inside the television. Therefore, the voltage generated in the low voltage winding is used as the comparison voltage of the X-ray protection circuit. The DC rectifier circuit 32 rectifies the flyback pulse to generate a DC voltage. At this time, since the generated voltage changes at a ratio of 1: 1 with the high pressure of the CRT, a control voltage for controlling the CRT is used. The comparison circuit 30 compares the reference voltage and the DC rectified voltage to generate a signal of a 'high' level when the DC rectified voltage exceeds the reference voltage. The latch 28 latches the output signal of the comparison circuit 30.

즉, 도1에 나타낸 블럭도의 X선 보호회로는 플라이 백 트랜스포머의 저압권선에서 출력되는 플라이 백 펄스를 DC정류회로(32)에 의해서 DC정류한 전압과 기준전압을 비교하여 DC정류 전압이 기준전압을 넘어서는 경우에 수평 출력 구동회로(24)를 제어하여 수평 편향회로(26)를 구동하지 않도록 함으로써 CRT(16)의 동작을 멈추게 한다.That is, the X-ray protection circuit of the block diagram shown in FIG. 1 compares the voltage obtained by the DC rectifying circuit 32 with a DC voltage rectified by the DC rectifying circuit 32 to output the low voltage winding of the flyback transformer. When the voltage is exceeded, the operation of the CRT 16 is stopped by controlling the horizontal output driver circuit 24 so as not to drive the horizontal deflection circuit 26.

도2는 도1에 나타낸 회로의 DC정류회로(32)의 실시예의 회로도로서, 저항들(R1, R2, R3, R4, R5, R6), 캐패시터들(C1, C2, C3), 다이오우드들(D, ZD), 및 트랜지스터(Q)로 구성되어 있다.FIG. 2 is a circuit diagram of an embodiment of a DC rectifying circuit 32 of the circuit shown in FIG. 1, with resistors R1, R2, R3, R4, R5, R6, capacitors C1, C2, C3, diodes ( D, ZD), and a transistor Q.

도2에 나타낸 회로의 동작을 설명하면 다음과 같다.The operation of the circuit shown in Fig. 2 is as follows.

플라이 백 트랜스포머(34)의 저압권선에서 발생되는 플라이 백 펄스가 저항(R1)을 통하여 입력되면, 다이오우드(D)와 캐패시터(C1)에 의해서 DC정류된다. 다이오우드(D)와 캐패시터(C1)에 의해서 DC정류된 전압은 저항들(R2, R6)에 의해서 분압되고 분압된 전압이 트랜지스터(Q)의 에미터에 걸리게 된다. 또한, DC정류된 전압은 저항(R3)에 의해서 트랜지스터(Q)의 베이스에 바이어스 전류로 제공된다. 그리고, 트랜지스터(Q)의 베이스에는 제너 다이오우드(DZ)에 의해서 정전압이 걸리게된다. 저항들(R2, R6)의 값은 플라이 백 펄스의 전압이 정상인 경우에는 오프되도록 적절하게 설정되어 있다. 즉, 고압이 정상인 경우에는 트랜지스터(Q)의 에미터 전압이 베이스에 걸리는 정전압보다 낮은 전압으로 설정되어 오프되고, 고압이 정상이 아닌 경우에는 트랜지스터(Q)의 에미터의 전압이 베이스에 걸리는 정전압보다 전압이 높아지게 되어 온된다.When the flyback pulse generated in the low voltage winding of the flyback transformer 34 is input through the resistor R1, DC rectification is performed by the diode D and the capacitor C1. The voltage DC rectified by the diode D and the capacitor C1 is divided by the resistors R2 and R6, and the divided voltage is applied to the emitter of the transistor Q. In addition, the DC rectified voltage is provided as a bias current to the base of the transistor Q by the resistor R3. A constant voltage is applied to the base of the transistor Q by the Zener diode DZ. The values of resistors R2 and R6 are appropriately set to be off when the voltage of the fly back pulse is normal. That is, when the high voltage is normal, the emitter voltage of the transistor Q is set to be lower than the constant voltage applied to the base, and when the high voltage is not normal, the constant voltage at which the emitter voltage of the transistor Q is applied to the base is turned off. The voltage becomes higher.

도2에 나타낸 회로를 이용하여 도1에 나타낸 블록도의 동작을 설명하면 다음과 같다.The operation of the block diagram shown in FIG. 1 using the circuit shown in FIG. 2 will now be described.

텔레비젼이 정상 동작하는 경우에는 플라이 백 트랜스포머(34)의 고압권선의 고압이 정상으로 DC정류회로(32)의 트랜지스터(Q)의 에미터에 걸리는 전압이 베이스에 걸리는 정전압보다 낮은 레벨이 되어 트랜지스터(Q)가 오프된다. 따라서, 트랜지스터(Q)의 콜렉터에 연결된 저항들(R5, R6)의 공통점에 '로우'레벨의 신호가 걸리게 된다. 비교회로(30)는 DC정류회로(32)의 출력신호가 기준전압보다 작으므로 '로우'레벨의 신호를 발생한다. 이 신호는 래치(28)에 래치되고 래치에 래치된 신호가 '로우'레벨의 신호이므로 CRT(16)는 계속적으로 동작을 수행하게 된다.When the television operates normally, the high voltage of the high voltage winding of the flyback transformer 34 becomes normal and the voltage applied to the emitter of the transistor Q of the DC rectifier circuit 32 becomes lower than the constant voltage applied to the base. Q) is turned off. Accordingly, a signal having a 'low' level is applied to a common point of the resistors R5 and R6 connected to the collector of the transistor Q. The comparison circuit 30 generates a signal having a 'low' level because the output signal of the DC rectifier circuit 32 is smaller than the reference voltage. This signal is latched in the latch 28 and the signal latched in the latch is a 'low' level signal, so the CRT 16 continues to operate.

그러나, 텔레비젼이 이상 동작하는 경우에는 플라이 백 트랜스포머(34)의 고압권선의 전압이 상승하게 되어 DC정류회로(32)의 트랜지스터(Q)의 에미터에 걸리는 전압이 베이스에 걸리는 정전압보다 큰 레벨이 되어 트랜지스터(Q)가 온된다. 따라서, 트랜지스터(Q)의 콜렉터에 소정의 전압이 발생된다. 이 전압은 저항들(R4, R5)에 의해서 분압되어 비교회로(30)로 입력된다. 비교회로(30)는 DC정류회로(32)의 출력전압이 기준전압보다 크므로 '하이'레벨의 신호를 발생한다. 이 신호는 래치(28)에 래치되고 래치(28)에 래치된 신호가 '하이'레벨이므로 CRT(16)는 동작을 멈추게 된다.However, when the TV operates abnormally, the voltage of the high voltage winding of the flyback transformer 34 is increased so that the voltage applied to the emitter of the transistor Q of the DC rectifier circuit 32 is higher than the constant voltage applied to the base. The transistor Q is turned on. Thus, a predetermined voltage is generated in the collector of the transistor Q. This voltage is divided by the resistors R4 and R5 and input to the comparison circuit 30. The comparison circuit 30 generates a signal of a 'high' level because the output voltage of the DC rectifier circuit 32 is greater than the reference voltage. This signal is latched to latch 28 and CRT 16 stops operating because the signal latched to latch 28 is at a 'high' level.

즉, 종래의 텔레비젼의 X선 보호회로는 칩 외부에 구성되는 DC정류회로의 구성이 너무 복잡하다는 문제점이 있었고, 단 한번의 고압 검출만으로 CRT의 동작을 멈추게 함으로써, 임펄스 등의 노이즈에 의해서도 CRT의 동작이 멈추어지게 된다는 문제점이 있었다.That is, the conventional X-ray protection circuit of the television has a problem that the configuration of the DC rectifier circuit formed on the outside of the chip is too complicated, and by stopping the operation of the CRT by only one high-voltage detection, the CRT is prevented by noise such as an impulse. There was a problem that the operation is stopped.

도3은 본 발명의 일실시예의 텔레비젼의 개략적인 블록도로서, 도1에 나타낸 블록도에서, 래치(28), 비교회로(30), 및 DC정류회로(32) 대신에 카운터(50), 비교회로(52), 및 전압 분배회로(54)로 대체하여 구성하고, 비교회로(30)의 기준전압으로 수평 블랭킹 신호 발생회로(22)로부터 발생되는 수평 블랭킹 신호를 사용하여 구성되어 있다.FIG. 3 is a schematic block diagram of a television of one embodiment of the present invention, in which the counter 50, instead of the latch 28, the comparison circuit 30, and the DC rectifier circuit 32, is shown in FIG. The comparison circuit 52 and the voltage distribution circuit 54 are replaced with each other, and the horizontal blanking signal generated from the horizontal blanking signal generation circuit 22 is used as the reference voltage of the comparison circuit 30.

그리고, 도3에서, 카운터(50), 및 비교회로(52)는 칩 내부에 집적화된다.3, the counter 50 and the comparison circuit 52 are integrated inside the chip.

도3에 나타낸 회로의 동작을 설명하면 다음과 같다.The operation of the circuit shown in Fig. 3 is as follows.

수평 블랭킹 신호 발생회로(22)로부터 발생되는 수평 블랭킹 신호는 펄스신호로서 플라이 백 트랜스포머(34)의 저압권선으로부터 발생되는 플라이 백 펄스의 위상과 동기되어 있다.The horizontal blanking signal generated from the horizontal blanking signal generation circuit 22 is synchronized with the phase of the flyback pulse generated from the low voltage winding of the flyback transformer 34 as a pulse signal.

그래서, 본 발명에서는 수평 블랭킹 신호를 비교회로(52)의 기준전압으로 사용한 것이다. 이에 따라, 플라이 백 펄스를 DC정류하지 않고 전압 분배회로(54)에 의해서 전압 분배하여 비교회로(52)로 입력한 것이다.Therefore, in the present invention, the horizontal blanking signal is used as the reference voltage of the comparison circuit 52. Accordingly, the flyback pulse is divided by the voltage divider circuit 54 and input to the comparison circuit 52 without DC rectifying.

즉, 텔레비젼이 정상 동작하는 경우에 비교회로(52)는 수평 블랭킹 신호와 전압 분배회로(54)에 의해서 전압 분배된 플라이 백 펄스신호를 비교하여 전압 분배된 전압이 수평 블랭킹 신호의 전압보다 작게 됨으로써 '로우'레벨의 신호를 발생한다.That is, when the television operates normally, the comparison circuit 52 compares the horizontal blanking signal and the flyback pulse signal voltage-divided by the voltage distribution circuit 54 so that the voltage-divided voltage is smaller than the voltage of the horizontal blanking signal. Generates a 'low' level signal.

그리고, 텔레비젼이 이상 동작하는 경우에는 비교회로(52)는 수평 블랭킹 신호와 전압 분배회로(54)에 의해서 전압 분배된 플라이 백 펄스신호를 비교하여 전압 분배된 전압이 수평 블랭킹 신호의 전압보다 크게 됨으로써 '하이'레벨의 신호를 발생한다.When the television is abnormally operated, the comparison circuit 52 compares the horizontal blanking signal and the flyback pulse signal voltage-divided by the voltage distribution circuit 54 so that the voltage-divided voltage becomes larger than the voltage of the horizontal blanking signal. Generates a signal of the 'high' level.

카운터(50)는 비교회로(52)로부터 연속적으로 32개의 '하이'레벨의 신호가 입력되면 '하이'레벨의 신호를 발생하는 카운터로서, 만일 연속적으로 32개의 '하이'레벨의 신호가 입력되지 않는다면 '로우'레벨의 신호를 발생한다. 즉, 비교회로(52)로부터 32개의 '하이'레벨의 신호가 발생되었다는 것은 32개의 수평라인을 주사하는 동안에 이상 동작이 계속되는 경우를 말한다. 이때, 카운팅하는 숫자는 적절하게 조절하면 된다.The counter 50 is a counter that generates a 'high' level signal when 32 consecutive 'high' level signals are input from the comparison circuit 52, and if the 32 'high' level signals are not continuously input. If not, it generates a 'low' level signal. That is, the generation of 32 'high' levels of signals from the comparison circuit 52 refers to a case where abnormal operation is continued while scanning 32 horizontal lines. At this time, the counting number may be appropriately adjusted.

도3에서 사용되는 전압 분배회로(54)는 2개 내지 3개의 저항을 이용한 일반적인 전압 분배회로를 사용하면 된다.The voltage divider circuit 54 used in FIG. 3 may use a general voltage divider circuit using two to three resistors.

그래서, 전압 분배회로(54)의 저항 값은 정상 동작시에 플라이 백 펄스의 전압이 수평 블랭킹 신호의 전압보다 낮은 값을 가질 수 있고, 이상 동작시에 플라이 백 펄스의 전압이 수평 블랭킹 신호의 전압보다 높은 값을 가질 수 있도록 적절하게 설정하면 된다. 수평 블랭킹 신호의 전압 및 정상 동작시의 플라이 백 펄스의 전압은 일정 레벨을 유지하므로 분배 저항들의 저항 값을 조절하는 것이 가능하다.Thus, the resistance value of the voltage divider circuit 54 may have a value at which the voltage of the flyback pulse is lower than the voltage of the horizontal blanking signal in the normal operation, and the voltage of the flyback pulse is the voltage of the horizontal blanking signal in the abnormal operation. This can be set appropriately to have a higher value. Since the voltage of the horizontal blanking signal and the voltage of the flyback pulse in normal operation are kept at a constant level, it is possible to adjust the resistance value of the distribution resistors.

상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although the above has been described with reference to a preferred embodiment of the present invention, those skilled in the art will be variously modified and changed within the scope of the present invention without departing from the spirit and scope of the invention described in the claims below. I can understand that you can.

따라서, 본 발명의 텔레비젼의 X선 보호회로는 칩 외부에 구성되는 전압 분배회로의 회로 구성이 간단해지므로 종래 기술의 X선 보호회로에 비해서 주변회로의 구성이 간단하게 되는 효과가 있다.Therefore, the X-ray protection circuit of the television of the present invention has the effect of simplifying the circuit configuration of the voltage distribution circuit constituted outside the chip, so that the configuration of the peripheral circuit is simpler than that of the conventional X-ray protection circuit.

또한, 본 발명의 X선 보호회로는 이상 동작이 소정기간동안 연속적으로 검출되었을 경우에 CRT의 동작을 정지함으로써 임펄스 등의 노이즈에 의해서 CRT의 동작을 정지하는 문제점을 해결할 수 있다.Further, the X-ray protection circuit of the present invention can solve the problem of stopping the operation of the CRT by noise such as an impulse by stopping the operation of the CRT when abnormal operation is continuously detected for a predetermined period of time.

Claims (1)

CRT;CRT; 상기 CRT로 고압을 출력하기 위한 고압권선과 상기 고압에 비례하는 저압의 플라이 백 펄스를 발생하기 위한 저압권선을 구비한 플라이 백 트랜스포머;A flyback transformer having a high voltage winding for outputting a high pressure to the CRT and a low pressure winding for generating a low pressure flyback pulse proportional to the high pressure; 상기 플라이 백 펄스의 전압을 분배하기 위한 전압 분배수단;Voltage distribution means for distributing the voltage of the fly back pulse; 입력 영상신호로부터 수평/수직 동기신호를 분리하여 수평, 수직 동기신호를 발생하기 위한 수평/수직 동기 분리수단;Horizontal / vertical sync separating means for separating horizontal / vertical sync signals from the input video signal to generate horizontal and vertical sync signals; 상기 수평 동기신호와 상기 플라이 백 펄스를 입력하여 위상 동기된 수평 동기 신호를 발생하기 위한 수평 발진수단;Horizontal oscillating means for inputting the horizontal synchronizing signal and the flyback pulse to generate a horizontal synchronizing signal which is phase locked; 상기 수평 동기 신호를 입력하여 수평 블랭킹 신호를 발생하기 위한 수평 블랭킹 신호 발생수단;Horizontal blanking signal generating means for inputting said horizontal synchronizing signal to generate a horizontal blanking signal; 상기 수평 블랭킹 신호와 상기 전압 분배수단에 의해서 분배된 전압을 비교하여 소정기간동안 이상동작이 발생하는지를 검출하기 위한 검출수단; 및Detection means for detecting whether an abnormal operation occurs for a predetermined period by comparing the horizontal blanking signal and the voltage distributed by the voltage distribution means; And 상기 검출수단의 출력신호에 응답하여 상기 CRT의 동작을 정지하기 위한 수평 출력 구동수단을 구비한 것을 특징으로 하는 텔레비젼의 X선 보호회로.And a horizontal output driving means for stopping the operation of the CRT in response to an output signal of the detecting means.
KR1019990031473A 1999-07-31 1999-07-31 X-ray protection circuit KR100322756B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990031473A KR100322756B1 (en) 1999-07-31 1999-07-31 X-ray protection circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990031473A KR100322756B1 (en) 1999-07-31 1999-07-31 X-ray protection circuit

Publications (2)

Publication Number Publication Date
KR20010011891A KR20010011891A (en) 2001-02-15
KR100322756B1 true KR100322756B1 (en) 2002-02-07

Family

ID=19605876

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990031473A KR100322756B1 (en) 1999-07-31 1999-07-31 X-ray protection circuit

Country Status (1)

Country Link
KR (1) KR100322756B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020011539A (en) * 2000-08-02 2002-02-09 김홍기 A blanking circuit using field effect transistor for a display device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH066730A (en) * 1992-06-23 1994-01-14 Matsushita Electric Ind Co Ltd Overvoltage protecting circuit
KR960028131A (en) * 1994-12-22 1996-07-22 배순훈 Improved Overvoltage Detection Circuit of TV High Voltage Circuit
KR960028142A (en) * 1994-12-22 1996-07-22 배순훈 FBT's overload protection circuit
KR19980017758A (en) * 1996-08-31 1998-06-05 배순훈 Horizontal output cut-off device for detecting FBT abnormality on television
KR19980053012A (en) * 1996-12-26 1998-09-25 배순훈 X-ray protection circuit of the water pipe

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH066730A (en) * 1992-06-23 1994-01-14 Matsushita Electric Ind Co Ltd Overvoltage protecting circuit
KR960028131A (en) * 1994-12-22 1996-07-22 배순훈 Improved Overvoltage Detection Circuit of TV High Voltage Circuit
KR960028142A (en) * 1994-12-22 1996-07-22 배순훈 FBT's overload protection circuit
KR19980017758A (en) * 1996-08-31 1998-06-05 배순훈 Horizontal output cut-off device for detecting FBT abnormality on television
KR19980053012A (en) * 1996-12-26 1998-09-25 배순훈 X-ray protection circuit of the water pipe

Also Published As

Publication number Publication date
KR20010011891A (en) 2001-02-15

Similar Documents

Publication Publication Date Title
US4045742A (en) High voltage shutdown circuit responsive to excessive beam current and high voltage
US8362790B2 (en) AC detection circuit for power supply
US3885201A (en) Fail-safe high voltage protection circuit
KR100322756B1 (en) X-ray protection circuit
US6282071B1 (en) Frequency dependent X-ray protection for a multimedia monitor
GB2340708A (en) Power supply for a deflection circuit operating at multi-scan frequencies
JPH09503366A (en) Horizontal deflection
US5142206A (en) Slow turn-on in a deflection circuit
KR910003422B1 (en) Television receiver
JP3432508B2 (en) Vertical deflection circuit
KR200150312Y1 (en) Display apparatus having cathode ray tube protection function
US4905116A (en) X-radiation protection circuit
JP3170643B2 (en) Television equipment
KR0183159B1 (en) Circuit and method for stabilizing high voltage output in television
KR880000906B1 (en) Scr requlator control circuit
JPH06303445A (en) Horizontal deflecting circuit
KR0128667Y1 (en) X-ray cutoff circuit of monitor
KR910000652Y1 (en) X-ray protecting circuit
KR100189364B1 (en) A x-ray protection circuit in a monitor
KR900009577Y1 (en) Horizontal deflecting protecting circuit
KR100239124B1 (en) Screen stabilizing circuit on generating over voltage
KR100326918B1 (en) Circuits for protecting an abnormal high voltage of projection TV
KR920005170B1 (en) Isolating control circuit of x-ray
US5650696A (en) Method and apparatus for protection of EHT and/or scan output stages in multiscan displays
KR910001467Y1 (en) High voltage control circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101230

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee