KR100279580B1 - 디스플레이 장치의 휘도 제어회로 - Google Patents

디스플레이 장치의 휘도 제어회로 Download PDF

Info

Publication number
KR100279580B1
KR100279580B1 KR1019930007302A KR930007302A KR100279580B1 KR 100279580 B1 KR100279580 B1 KR 100279580B1 KR 1019930007302 A KR1019930007302 A KR 1019930007302A KR 930007302 A KR930007302 A KR 930007302A KR 100279580 B1 KR100279580 B1 KR 100279580B1
Authority
KR
South Korea
Prior art keywords
transistor
display device
output
unit
screen
Prior art date
Application number
KR1019930007302A
Other languages
English (en)
Other versions
KR940025212A (ko
Inventor
유은호
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019930007302A priority Critical patent/KR100279580B1/ko
Publication of KR940025212A publication Critical patent/KR940025212A/ko
Application granted granted Critical
Publication of KR100279580B1 publication Critical patent/KR100279580B1/ko

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)

Abstract

본 발명은 디스플레이 장치의 주변휘도를 증가 및 제어하는 것에 관한 것으로, 일반적으로 사용되고 있는 종래의 디스플레이 장치에는, 광원(브라운관 형에서는 전자총)에서 비데오 신호가 발생하면 빛은 직진하게 되고 가지고 있는 에너지는 동일함으로써 화면에 대하여 직진방향으로 방출 또는 반사되는 양이 동일하다.
그러나, 실제 관측자의 눈에 들어오는 광량은 중심부에서는 전량이 들어오지만 주변부에서는 벡터량만큼 적게 들어오게 되므로 주변부위는 중심에 비하여 어둡게 되며, 화면에서의 휘도층이 발생하고 주위 빛 반사에 따른 휘도가 저하하는 결함을 가지고 있다.
이에 따라 본 발명의 목적은 상기와 같은 종래의 디스플레이 장치에 따르는 결함을 해결하고자, 비데오 신호를 변화시키거나 디스플레이 장치의 제어, 가속 그리드의 전압을 변경시킴으로써 화면의 전영역에 대한 밝기를 조절하여 선명한 화상을 재현하며, 휘도층이 생기거나 시야가 협소 또는 빛의 반사에 대한 선명도 저하등을 제거하는 디스플레이 장치의 휘도 제어회로를 제공하는데 있다.

Description

디스플레이 장치의 휘도 제어회로
제1도는 종래의 디스플레이장치에서의 중심부와 주변부의 광량의 관계도.
제2도는 종래의 비데오 화면신호의 설명도.
제3도는 본 발명 디스플레이 장치의 휘도 제어회로에 따른 디스플레이 장치의 광량 관계도.
제4도는 본 발명에 따른 비데오 화면신호의 설명도.
제5도는 본 발명 디스플레이 장치의 휘도 제어회로의 블록 구성도.
제6도는 제5도의 상세 회로도.
* 도면의 주요부분에 대한 부호의 설명
10 : 비데오 처리부 20 : 동기검출부
30 : 삼각파 발생부 40 : 파라볼라 발생부
50 : 진폭조절부 60 : 마이콤
본 발명은 디스플레이 장치의 주변휘도의 제어에 관한 것으로, 특히 대형화면에서 화면의 주위 부분이 어두워지는 것을 방지하는데 적당하도록 한 디스플레이 장치의 휘도 제어회로에 관한 것이다
일반적으로 사용되고 있는 종래의 디스플레이 장치에서는 제1도에 도시된 바와 같이, 광원(브라운관 형에서는 전자총)에서 비데오 신호가 발생하면 빛은 직진하게 되고 가지고 있는 에너지는 동일함으로써 화면에 대하여 직진방향으로 방출 또는 반사되는 광량이 동일하게 된다
그러나, 실제 관측자의 눈에 들어오는 광량은 중심부에서는 전량이 들어오지만 주변부에서는 벡터량만큼 적게 들어오게 되므로 주변부위는 중심에 비하여 어둡게 된다.
제2도는 광원에서 발생되어 화면에 나타나게 하는 전자량의 분포를 나타낸 것으로, 주변 및 중앙에서 발생되는 양이 동일하다.
그러나, 이러한 디스플레이 장치는 화면에서의 휘도층이 발생하고 주위 빛 반사에 따른 휘도가 저하하는 결함을 가지고 있다.
이에 따라, 본 발명의 목적은 상기와 같은 종래의 디스플레이 장치에 따르는 결함을 해결하고자, 비데오 신호를 변화시키거나 디스플레이 장치의 제어 그리드 또는 가속 그리드의 전압을 변경시킴으로써 화면의 전영역에 대한 밝기를 조절하여 선명한 화상을 재현하며, 휘도층이 생기거나 시야가 협소 또는 빛의 반사에 대한 선명도 저하등을 제거하는 디스플레이 장치의 휘도 제어회로를 제공하는데 있다.
본 발명은 제3도에 도시한 바와 같이 관측자의 눈에 들어오는 광량을 디스플레이 장치의 중앙과 주변부위에서 같게 하여 주위 휘도를 개선시키며, 이러한 작용을 위하여 제4도에 도시한 바와 같이 화면의 중심부에 대한 신호의 크기와 화면의 주변부에 대한 신호의 상대적 크기가 파라볼라(parabola) 즉, 포물선의 형태를 갖도록 비데오 화면 신호를 변조시키게 된다.
제5도는 이러한 작용을 달성하기 위한 본 발명의 회로에 대한 블록 구성도로서, 비데오 영상신호(Vin)를 처리하는 비데오 처리부(10)와, 상기 비데오 영상신호(Vin)로부터 동기신호를 검출하는 동기검출부(20)와, 상기 동기검출부(20)의 출력신호를 입력받아 동기가 발생될 때 마다 삼각파를 발생시키는 삼각파 발생부(30)와, 상기 삼각파 발생부(30)로부터 발생된 삼각파를 입력받아 마이콤(60)의 밸런스 제어에 따라 좌우의 밸런스가 조정된 파라볼라파를 발생시키는 파라볼라 발생부(40)와, 상기 파라볼라 발생부(40)로부터 출력되는 파라볼라파를 입력받아 상기 마이콤(60)의 이득 제어에 따라 그 진폭을 조절하는 진폭조절부(50)로부터 출력되는 파라볼라파와 합성하여 화면 중심과 주변부의 밝기가 동일한 화면을 형성하는 디스플레이부(70)로 구성된다.
한편, 제6도는 상기 제5도에 대한 상세 회로도로서, 삼각파 발생부(30)는 동기신호가 콘덴서(C1,C2)와 저항(R1,R2)을 통하여 트랜지스터(Q1)의 베이스에 인가되고, 상기 트랜지스터(Q1)의 콜렉터는 저항(R3)을 통해서는 전원(Vcc)에 연결됨과 아울러 저항(R4)을 통해 트랜지스터(Q2)의 베이스에 연결되며, 상기 트랜지스터(Q2)의 에미터에는 전원(Vcc)이 연결되고 콜렉터는 콘덴서(C3) 및 저항(R5)에 연결되어 구성된다.
그리고, 파라볼라 발생부(40)는 상기 삼각파 발생부(30)의 출력이 트랜지스터(Q9)의 베이스측에 인가됨과 아울러 차동증폭회로를 구성하는 트랜지스터(Q3,Q5)의 베이스측에 인가되며, 상기 트랜지스터(Q3)의 출력단에는 트랜지스터(Q4)가 결합되어 구성된다.
한편, 진폭조절부(50)는 트랜지스터(Q6,Q7)가 차동증폭회로를 구성하며, 상기 트랜지스터(Q7)의 베이스측에는 상기 파라볼라 발생부(40)의 트랜지스터(Q4)의 에미터 출력신호가 인가되며, 그 콜렉터로부터 화면을 제어하기 위한 신호가 출력되게 구성된다.
그리고, 마이콤(60)으로부터 밸런스 조절신호(VB)가 상기 파라볼라 발생부(40)의 트랜지스터(Q9)의 베이스측에 인가되고, 이득조절신호(VG)가 상기 진폭조절부(50)의 트랜지스터(Q10)의 베이스측에 인가되며, 레벨조절신호(VL)가 상기 트랜지스터(Q7)의 콜렉터 출력과 함께 디스플레이부(70)로 인가된다.
상기와 같이 구성한 본 발명의 디스플레이 장치의 주변휘도 제어회로에 대하여 그 동작과 작용효과를 상세히 설명하면 다음과 같다.
먼저, 비데오 영상신호(Vin)가 입력되면 그 비데오영상 신호(Vin)는 비데오처리부(10)로 공급되고 콤포지트 동기성분을 갖는 비데오 신호는 동기 검출부(20)에 입력되어 수직 및 수평동기신호로 분리되어 삼각파 발생부(30)로 공급된다.
상기 동기 검출부(20)에서 분리된 동기신호는 저항(R1,R2), 콘덴서(C1,C2)를 통하면서 미분되어 트랜지스터(Q1)의 베이스에 공급된다. 따라서, 동기신호가 공급될 때 트랜지스터(Q1,Q2)가 동작되므로 콘덴서(C3)에 전하를 충전하고 동기펄스가 공급되지 않을 때 저항(R5)을 통해 방전됨으로써 삼각파를 발생시키게 된다.
이렇게 삼각파 발생부(30)에서 발생된 삼각파는 콘덴서(C4,C5)를 통하여 트랜지스터(Q3,Q9)의 베이스에 공급되며, 트랜지스터(Q5)의 베이스에는 저항(R10)과 제너 다이오드(D2)에 의한 기준 바이어스가 걸리게 된다. 따라서, 트랜지스터(Q3),(Q5)는 차동증폭 동작되어 파라볼라 파형이 형성되는데, 트랜지스터(Q5)에 걸린 바이어스와 마이콤(60)으로부터의 밸런스 조정전압(VB)에 따라 위치에 따른 좌우 밸런스가 보정된 파라볼라 파형이 트랜지스터(Q3)의 콜렉터에서 얻어지게 된다.
이렇게 보정된 파라볼라 파형은 저항(R8)을 통하여 트랜지스터(Q4)의 베이스에 인가되어 그의 에미터에 출력되고, 이 출력신호는 저항(R19) 및 콘덴서(C8)를 통해 트랜지스터(Q7)의 베이스에 공급되어, 트랜지스터(Q6)의 베이스에 인가되는 기준 바이어스와 차동증폭되며, 이때 마이콤(60)으로부터의 이득조절전압(VG)이 저항(R16)을 통하여 트랜지스터(Q10)를 통한 전류량을 제어함으로써 트랜지스터(Q7)의 콜렉터에서는 진폭 조정된 최종 파라볼라 파형이 얻어지게 된다.
이 파형은 콘덴서(C9)를 통해 바이패스되어 마이콤(60)으로부터 출력되는 레벨조절전압(VL)만큼 상승시켜 디스플레이부(70)에 인가하고, 이에따라 비데오처리부(10)를 통해 나오는 비데오 전압을 변화시켜 디스플레이 장치의 캐소드에 공급하거나, 제어 그리드 또는 가속 그리드 전압을 제어하여 화면의 중앙부와 주변부의 광량이 동일하도록 밝기를 제어하게 된다.
따라서, 종래 기술에서는 입력된 신호를 그대로 출력까지 증폭함으로써 화면 영상의 휘도층이 발생하였으나, 본 발명의 회로는 좌우의 밸런스가 조정되고 진폭이 조절된 파라볼라파에 의해 비데오 신호 또는 제어, 가속 그리드의 전압을 변경시킴으로써 화면의 전영역에서의 밝기를 조절가능하여 선명한 화상을 재현하며, 모든 디스플레이 장치에 적용함으로써 휘도층이 생기거나 시야가 협소 또는 빛의 반사에 대한 선명도 저하등의 관계를 모두 해결할 수 있게 된다.

Claims (4)

  1. 비데오 영상신호(Vin)를 처리하는 비데오 처리부(10)와, 상기 비데오 영상신호(Vin)로부터 동기신호를 검출하는 동기검출부(20)와, 상기 동기검출부(20)의 출력신호를 입력받아 동기가 발생될 때마다 삼각파를 발생시키는 삼각파 발생부(30)와, 상기 삼각파 발생부(30)로부터 발생된 삼각파를 입력받아 마이콤(60)의 밸런스 제어에 따라 좌우의 밸런스가 조정된 파라볼라파를 발생시키는 파라볼라 발생부(40)와, 상기 파라볼라 발생부(40)로부터 출력되는 파라볼라파를 입력받아 상기 마이콤(60)의 이득 제어에 따라 그 진폭을 조절하는 진폭 조절부(50)와, 상기 비데오 처리부(10)의 출력신호를 입력받아 상기 진폭조절부(50)에서 출력되는 파라볼라파를 상기 비데오 영상신호(Vin)에 합성하여 화면중심과 주변부의 밝기가 동일한 화면을 형성하는 디스플레이부(70)로 구성된 것을 특징으로 하는 디스플레이 장치의 휘도 제어회로.
  2. 제1항에 있어서, 상기 삼각파 발생부(30)는 동기검출부(20)의 출력신호가 콘덴서(C1, C2) 및 저항(R1, R2)을 통해 트랜지스터(Q1)의 베이스에 인가되고, 상기 트랜지스터(Q1)의 콜렉터가 저항(R3)을 통해 전원(Vcc)과, 저항(R4)을 통해 트랜지스터(Q2)의 베이스에 연결되고, 삼각파가 발생되는 상기 트랜지스터(Q2)의 콜렉터에는 저항(R5)과 콘덴서(C3)가 연결되어 구성된 것을 특징으로 하는 디스플레이 장치의 휘도 제어회로.
  3. 제1항에 있어서, 상기 파라볼라 발생부(40)는 상기 삼각파 발생부(30)의 출력신호가 트랜지스터(Q3, Q9)의 베이스측에 각기 인가되고, 상기 트랜지스터(Q3)는 트랜지스터(Q5)와 결합되어 차동증폭기를 구성하며, 상기 트랜지스터(Q9)의 베이스에는 마이콤(60)으로부터의 밸런스 조절신호(VB)가 인가되고 그 콜렉터는 상기 트랜지스터(Q3, Q5)의 에미터에 공통 접속되고, 상기 트랜지스터(Q3)의 콜렉터에는 버퍼 트랜지스터(Q4)가 접속되어 이로부터 출력이 발생되게 구성된 것을 특징으로 하는 디스플레이 장치의 휘도 제어회로.
  4. 제1항에 있어서, 상기 진폭조절부(50)는 트랜지스터(Q6, Q7)가 차동증폭회로를 구성하고 그 에미터에는 뜨마이콤(60)으로 부터의 이득조절신호(VG)가 인가되는 트랜지스터(Q10)가 접속되며, 상기 트랜지스터(Q7)의 베이스에는 상기 파라볼라 발생부(40)의 출력신호가 인가되고 그 콜렉터 출력이 진폭조절신호(VL)와 합성되어 디스플레이부(70)에 인가되게 구성된 것을 특징으로 하는 디스플레이 장치의 휘도 제어회로.
KR1019930007302A 1993-04-29 1993-04-29 디스플레이 장치의 휘도 제어회로 KR100279580B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930007302A KR100279580B1 (ko) 1993-04-29 1993-04-29 디스플레이 장치의 휘도 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930007302A KR100279580B1 (ko) 1993-04-29 1993-04-29 디스플레이 장치의 휘도 제어회로

Publications (2)

Publication Number Publication Date
KR940025212A KR940025212A (ko) 1994-11-19
KR100279580B1 true KR100279580B1 (ko) 2001-04-02

Family

ID=67137281

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930007302A KR100279580B1 (ko) 1993-04-29 1993-04-29 디스플레이 장치의 휘도 제어회로

Country Status (1)

Country Link
KR (1) KR100279580B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62193465A (ja) * 1986-02-20 1987-08-25 Nec Home Electronics Ltd テレビジヨン受像機の周辺輝度補正装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62193465A (ja) * 1986-02-20 1987-08-25 Nec Home Electronics Ltd テレビジヨン受像機の周辺輝度補正装置

Also Published As

Publication number Publication date
KR940025212A (ko) 1994-11-19

Similar Documents

Publication Publication Date Title
US5164829A (en) Scanning velocity modulation type enhancement responsive to both contrast and sharpness controls
JP2551984B2 (ja) 走査電子顕微鏡
KR950028463A (ko) 텔레비젼 수상기
JPS6359310B2 (ko)
US2571306A (en) Cathode-ray tube focusing system
KR100279580B1 (ko) 디스플레이 장치의 휘도 제어회로
US5596375A (en) Automatic brightness control apparatus for a monitor
US5416818A (en) X-ray TV camera having function to switch a visual field of X-ray image
US4356436A (en) Picture display device
KR950035364A (ko) 자동 키네스코프 바이어스 제어 장치
US6072540A (en) Brightness control apparatus for video display appliance
US5333019A (en) Method of adjusting white balance of CRT display, apparatus for same, and television receiver
KR100189215B1 (ko) 수직 초점 조절 신호의 프론트 포치/백 포치 전압 조절회로
JPH0594146A (ja) 輝度制御回路
KR100283561B1 (ko) 음극선관의휘도균등도자동보정장치
US6377317B1 (en) Method and apparatus for correcting color component focusing in a rear-projection television set
US3763316A (en) Dynamic focusing circuits for cathode ray tubes
KR960015834B1 (ko) 다화면 컬러텔레비전의 화면일그러짐보정회로
US5103219A (en) Picture signal processing circuit for improving high-frequency picture resolution upon picture signal display
KR930003485B1 (ko) Tv의 블랭킹 펄스 조정회로
KR970007536B1 (ko) 영상기기의 도우밍 방지장치
JP3407677B2 (ja) 速度変調回路
KR830002172B1 (ko) 자동 키네스코프 바이어스 장치
JP2505821Y2 (ja) 映像出力回路
KR0162199B1 (ko) 텔레비젼의 휘도보정장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070918

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee