KR100244533B1 - Apparatus and method for converting motion frequency of computer - Google Patents

Apparatus and method for converting motion frequency of computer Download PDF

Info

Publication number
KR100244533B1
KR100244533B1 KR1019960053638A KR19960053638A KR100244533B1 KR 100244533 B1 KR100244533 B1 KR 100244533B1 KR 1019960053638 A KR1019960053638 A KR 1019960053638A KR 19960053638 A KR19960053638 A KR 19960053638A KR 100244533 B1 KR100244533 B1 KR 100244533B1
Authority
KR
South Korea
Prior art keywords
frequency
signal
operating
switch
operating frequency
Prior art date
Application number
KR1019960053638A
Other languages
Korean (ko)
Other versions
KR19980035315A (en
Inventor
웬-충 린
치-핑 후앙
산-예 팡
Original Assignee
왕 잔-쳉
애빗 컴퓨터 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 왕 잔-쳉, 애빗 컴퓨터 코포레이션 filed Critical 왕 잔-쳉
Priority to KR1019960053638A priority Critical patent/KR100244533B1/en
Publication of KR19980035315A publication Critical patent/KR19980035315A/en
Application granted granted Critical
Publication of KR100244533B1 publication Critical patent/KR100244533B1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

본 발명은 컴퓨터의 화면상에서 설정하는 컴퓨터 주기판의 동작 주파수 전환 장치 및 방법에 관한 것이다. 본 발명의 장치와 방법은 종래 장치와 방법에서 사용된 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치를 사용하여, 씨피유 와 시스템 칩 세트에 요구되는 주파수 배가율과 주파수 발생기로 인가되는 주파수 선택 신호 출력을 제어한다. 동작 주파수를 전환하는 방법은 시스템에 전원이 공급될 때 시스템 펌웨어가 주파수 배가율과 동작 주파수를 설정하도록 수동적으로 시스템을 작동하고, 시스템 펌웨어가 주파수 배가율과 동작 주파수를 설정하고 난 후 주파수와 데이터/주소 버스에 의해 전환되어질 주파수를 포함하는 주소 신호를 출력하고, 씨피유와 칩 설정으로 인가되는 주파수 배가율 출력과 주파수 발생기로 인가되는 주파수 선택 신호 출력을 전환하기 위해 주소 신호를 디코딩하고 주파수 데이터를 로킹함에 의해 성취된다.The present invention relates to an operating frequency switching device and method for a computer main board set on a screen of a computer. The apparatus and method of the present invention uses a frequency selection control device in place of the switch or jumper selection device used in the conventional apparatus and method, and outputs the frequency multiplication ratio required for the CIF and system chip set and the frequency selection signal applied to the frequency generator To control. The method of switching the operating frequency is to manually operate the system so that the system firmware sets the frequency multiplier and operating frequency when the system is powered up, and the system firmware sets the frequency multiplier and operating frequency, then the frequency and data Outputs the address signal containing the frequency to be switched by the address bus, decodes the address signal and converts the frequency data to switch the frequency multiplier output applied to the CPI and chip settings and the frequency select signal output applied to the frequency generator. Is achieved by locking.

Description

컴퓨터 주기판의 동작 주파수 전환 장치 및 방법Device and method for switching frequency of computer motherboard

본 발명은 컴퓨터 주기판의 동작 주파수 전환 방법 및 장치에 관한 것으로서, 특히 컴퓨터를 분해하여 점퍼(jumper)를 바꾸거나 조절하는 대신에 단순히 컴퓨터의 화면상에서 직접 설정하는 컴퓨터 주기판의 동작 주파수 전환 방법 및 장치에 관한 것이다.The present invention relates to a method and apparatus for switching an operating frequency of a computer motherboard, and more particularly, to an operating frequency switching method and apparatus for directly setting on a computer screen instead of disassembling the computer to change or adjust jumpers. It is about.

최근에, 컴퓨터 등급이, 예를 들어 75/90/100/110/120/133/150/166/180/200 MHz 등으로 점차적으로 개선됨에 따라 다양한 컴퓨터에서 중앙처리장치(CPU)의 주파수 범위가 넓어지고, 다양한 동작 주파수를 지닌 다양한 씨피유가 다양한 주파수 배가율을 가지고 있다. 펜티엄(PENTIUM)이 장착된 퍼스널 컴퓨터와 씨피유 에서, 75/90/100 MHz의 동작 주파수에서 주파수 배가율은 1.5이고, 120/133 MHz의 동작 주파수에서는 2.0이며 180/200 MHz의 동작 주파수에서는 3.0이다. 게다가, 펜티엄 씨피유 는, 50,60,66 MHz와 같은 다양한 종류의 외부 동작 주파수를 지니고 있다. 또한 다양한 등급의 사이릭스(CYRIX) 씨피유 에서 주파수 배가율은 2.0이지만 그 외부 동작 주파수는 50,55,60,66,75 MHz로 다르다. 펜티엄 씨피유와 유사한 클록 펄스(clock pulse)를 지닌 다양한 등급의 에이엠디(AMD) 씨피유에서 외부 동작 주파수는 50에서 60MHz이고 주파수 배가율은 1.5에서 2.0까지이다. 결론적으로, 상기 언급된 씨피유에 호환될 수 있도록 하기 위해, 제조자들은 상기 주파수 배가율과 주파수 선택 신호를 조절하기 위해 컴퓨터 주기판에 장착되는 다수의 설정 점퍼와 스위치를 사용자에게 제공하여야 한다. 도 2를 참조하면, 상기한 종래의 컴퓨터 주기판의 동작 주파수 전환 방법 및 장치의 블록도가 도시되어 있다. 종래의 장치는 스위치 또는 점퍼 선택장치(12)를 사용하여, 주파수 배가 신호(101)를 씨피유 와 시스템 칩(system chip)의 입력 핀(BF0,BF1)에 출력하고, 주파수 선택 신호(102)를 주파수 발생기(11)의 입력 핀(SOS2)으로 출력한다. 주파수 선택 신호(102)는 씨피유 와 시스템 칩과 주파수 발생기(11)에 의한 출력에 요구되는 동작 주파수(103)의 측정을 위해 제공된다. 이이서 씨피유 와 시스템 칩은 주파수 배가율 신호(101)에 따른 입력 동작 주파수(103)에 주파수 배가 프로세스(process)를 수행한다. 그러므로 씨피유를 조립할 때, 1.5에서 3까지로 다양한 주파수 배가율 점퍼와 50MHz에서 66MHz 까지로 다양한 외부 동작 주파수 점퍼의 조절이 요구된다.Recently, the frequency range of the central processing unit (CPU) has increased in various computers as the computer class has been gradually improved to, for example, 75/90/100/110/120/133/150/166/180/200 MHz. A wider variety of CPIs with different operating frequencies have different frequency multipliers. In personal computers and Cypeu equipped with PENTIUM, the frequency multiplier is 1.5 at the operating frequency of 75/90/100 MHz, 2.0 at the operating frequency of 120/133 MHz and 3.0 at the operating frequency of 180/200 MHz. . In addition, the Pentium CPI has various types of external operating frequencies, such as 50, 60 and 66 MHz. In addition, the frequency doubling rate is 2.0 for various grades of CYRIX CIPE, but its external operating frequency varies from 50,55,60,66,75 MHz. In various grades of AMD CPI, with clock pulses similar to the Pentium CPI, the external operating frequency is 50 to 60 MHz and the frequency doubling rate is 1.5 to 2.0. In conclusion, in order to be compatible with the above-mentioned CfiU, manufacturers must provide the user with a number of setting jumpers and switches mounted on the computer main board to adjust the frequency multiplication factor and the frequency selection signal. 2, there is shown a block diagram of a method and apparatus for operating frequency switching of a conventional computer motherboard. The conventional apparatus uses a switch or jumper selector 12 to output the frequency multiplication signal 101 to the input pins BF0 and BF1 of the CIF and system chip, and to output the frequency select signal 102. Input pin (SO) of frequency generator 11 Output to S2). The frequency selection signal 102 is provided for the measurement of the operating frequency 103 required for output by the CPI and system chip and frequency generator 11. The CSI and the system chip perform a frequency multiplication process at the input operating frequency 103 according to the frequency multiplication signal 101. Therefore, when assembling CIFIL, adjustment of various frequency multiplier jumpers from 1.5 to 3 and various external operating frequency jumpers from 50 MHz to 66 MHz are required.

이러한 종류의 장치와 방법에는 여러 가지 단점이 있음을 알 수 있다. 그중 하나는 컴퓨터를 여러 단계를 거쳐 분해하는 것이고, 설명서와 비교하여 점퍼를 조절하는 것도 필요하다. 다른 단점은 선택적인 스킵(skip) 연결용, 점퍼의 사용이 잘못된 조정을 초래할 수 있다는 것이다. 또 다른 단점은 금속 점퍼가 습기로 인해 노화되고 부식되어 접촉에 결함이 생길 수 있다는 것이다. 그러므로 상기한 장치와 방법의 개선이 요구된다.It can be seen that there are several disadvantages to this kind of apparatus and method. One of these is disassembling the computer in several steps, and it is also necessary to adjust the jumpers in comparison to the instructions. Another disadvantage is that the use of jumpers, for selective skip connections, can lead to incorrect adjustments. Another disadvantage is that the metal jumpers can age and corrode due to moisture, resulting in contact defects. Therefore, improvement of the above apparatus and method is required.

본 발명은 언급된 문제점을 완화하거나 제거하기 위해 개선된 컴퓨터 주기판의 동작 주파수 전환용 방법 및 장치를 제공한다.The present invention provides an improved method and apparatus for switching the operating frequency of a computer motherboard in order to alleviate or eliminate the problems mentioned.

그러므로 본 발명의 목적은 점퍼를 바꾸거나 조절하는 대신에 컴퓨터 화면 상에서의 설정 수단에 의한 컴퓨터 주기판의 동작 주파수 전환 방법 및 장치를 제공하는데 있다.It is therefore an object of the present invention to provide a method and apparatus for switching the operating frequency of a computer motherboard by means of setting on a computer screen instead of changing or adjusting jumpers.

본 발명의 다른 목적은 씨피유 동작 주파수를 임의로 조절하기 위한 장치와 방법을 제공하는데 있다. 재설정 주파수가 너무 높아서 컴퓨터에 전원이 공급되지 못할 때, 컴퓨터를 분해하여 이전 설정을 지우지 않고, 단순히 전원을 차단하고 다시 컴퓨터를 가동함에 의해 화면상에서 재설정 동작이 시작될 수 있다.Another object of the present invention is to provide an apparatus and method for arbitrarily adjusting the CIF operating frequency. When the reset frequency is too high to power the computer, the reset operation can be started on the screen by simply disconnecting the power and turning the computer back on, without disassembling the computer to erase the previous settings.

본 발명의 특징에 의해, 컴퓨터의 동작 주파수 전환 방법은 시스템에 전원이 공급될 때 시스템 펌웨어(firmware)가 주파수 배가율과 동작 주파수를 설정할 수 있도록 수동적으로 시스템을 가동시키는 단계와, 시스템 펌웨어가 주파수 배가율과 동작 주파수를 설정하고 난 후 상기 주파수와 데이터(data)/주소 버스(bus)에 의해 전환되는 주파수를 포함하는 주소 신호를 출력하는 단계와, 씨피유와 칩 설정장치로 출력되는 주파수 배가율과 주파수 발생기로 출력되는 주파수 선택 신호를 변화시키기 위한 상기 주소 신호를 디코딩하고 상기 주파수 데이터를 로킹하는 단계를 포함한다.In accordance with a feature of the invention, a method of operating frequency switching of a computer includes manually operating the system so that the system firmware can set the frequency multiplier and operating frequency when power is supplied to the system, and the system firmware frequency Outputting an address signal including the frequency and the frequency converted by the data / address bus after setting a multiplication rate and an operating frequency, and a frequency multiplication rate output to the CPI and the chip setting device. And decoding said address signal for changing a frequency select signal output to an over frequency generator and locking said frequency data.

본 발명의 다른 특징에 의해 컴퓨터의 동작 주파수 전환 장치는 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치를 사용한다. 주파수 선택 제어장치는, 전환되어질 버스에 의해 주파수 데이터 입력을 저장하고 로킹하기 위한 저장장치를 포함하고, 상기 저장장치는 주파수 배가율을 출력하기 위해 씨피유 와 시스템 칩 세트장치에 연결된 제1출력부와 주파수 선택 신호를 출력하기 위해 주파수 발생기에 연결된 제2출력부를 지니며, 그리하여 컴퓨터 주기판의 주파수 배가율과 동작 주파수는, 로킹된 주파수 데이터와, 버스에 의해 전환된 주파수 입력의 주소 신호를 수용하기 위한 디코더장치(decoder unit)와, 저장장치를 가동시키기 위해 연속 신호를 출력하기 위한 주소 신호의 디코딩과 확인에 따라 바뀔 수 있다.According to another feature of the invention the operating frequency switching device of the computer uses a frequency selection control device instead of a switch or jumper selection device. The frequency selection control device includes a storage device for storing and locking the frequency data input by the bus to be switched, the storage device having a first output coupled to the CPI and system chip set device for outputting a frequency multiplication factor. It has a second output connected to a frequency generator for outputting a frequency selection signal, so that the frequency multiplier and operating frequency of the computer main board are adapted to accommodate the locked frequency data and the address signal of the frequency input switched by the bus. It can be changed according to the decoding and confirmation of the decoder unit and the address signal for outputting the continuous signal to operate the storage device.

본 발명의 또 다른 특징에 의해 컴퓨터 주기판의 동작 주파수 전환 장치는 저장장치와 디코더장치 사이에 배치된 초기 제어장치를 포함하고 파워 굿(POWER GOOD) 신호에 의해 작동된다. 초기 제어장치는 저장장치가 기설정된 저주파수 배가율과 저주파수 선택 신호를 출력할 수 있게 하여 시스템이 더 낮은 속도로 가동되게 한다.According to another feature of the invention the operating frequency switching device of the computer main board comprises an initial control device disposed between the storage device and the decoder device and is operated by a power good signal. The initial controller allows the storage device to output a preset low frequency multiplication factor and a low frequency selection signal, allowing the system to run at lower speeds.

본 발명의 또 다른 특징에 의해 컴퓨터 주기판의 동작 주파수 전환 장치는 디코더장치에 의한 연속 신호 출력에 의해 가동되는 재설정장치를 포함한다.According to still another aspect of the present invention, an operating frequency switching device of a computer main board includes a reset device operated by continuous signal output by a decoder device.

본 발명의 다른 목적과 장점 그리고 고유한 특징이 첨부도면과 함께 이어지는 상세한 설명에 의해 명백해질 것이다.Other objects, advantages and unique features of the invention will become apparent from the following detailed description taken in conjunction with the accompanying drawings.

제1도는 본 발명에 따른 장치의 구조를 도시한 개략도.1 is a schematic diagram showing the structure of a device according to the invention.

제2도는 종래 컴퓨터 주기판의 동작 주파수 전환 장치를 도시하는 블록도.2 is a block diagram showing an operating frequency switching device of a conventional computer motherboard.

제3도는 본 발명에 따른 컴퓨터 주기판의 동작 주파수 전환 장치 및 방법을 도시한 블록도.3 is a block diagram showing an operating frequency switching device and method for a computer main board according to the present invention.

제4도는 본 발명에 따른 바람직한 실시예의 회로도.4 is a circuit diagram of a preferred embodiment according to the present invention.

제5도는 본 발명에 따른 방법 및 장치의 제어신호를 도시한 타이밍도.5 is a timing diagram illustrating control signals of the method and apparatus according to the present invention.

도 1에 대해 언급하면, 본 발명은 종래의 장치 및 방법에 사용된 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치(20)를 사용하여 씨피유 와 시스템 칩 세트장치(10)에 요구되는 주파수 배가율(101)을 제어하고 주파수 선택 신호(102)가 주파수 발생기(11)로 출력된다. 또한 주파수 선택 제어장치(20)는 주파수 배가율(101)의 수치 상태를 제어하고 속도 설정 값의 신호에 따른 주파수 선택 신호(102)는 씨피유 와 시스템 칩(10)에 의해 출력된다. 따라서, 프로그램(program)의 통제하에 주파수 선택 제어장치(20)에 다양한 속도 설정신호(201)를 입력한 후 신속하고 용이하게 주파수 배가율을 설정할 수 있고 컴퓨터 주기판의 주파수를 동작시킬 수 있다. 바람직한 실시예에서, 이 목적은 시스템에 전원이 공급될 때, 컴퓨터 주기판(BIOS)의 방법과 유사한 설정 방법으로 컴퓨터 화면상에서 씨피유 주파수 배가율과 외부 동작 주파수를 설정함에 의해 성취된다. 상기 언급된 방법은 컴퓨터를 분해하고 설명서와 비교하여 점퍼를 설정하는 단계를 없앤다.Referring to FIG. 1, the present invention uses the frequency selection controller 20 instead of the switch or jumper selector used in the conventional apparatus and method, and the frequency multiplication ratio required for the CPI and system chip set apparatus 10. FIG. 101 is controlled and a frequency selection signal 102 is output to the frequency generator 11. In addition, the frequency selection control apparatus 20 controls the numerical state of the frequency multiplication factor 101, and the frequency selection signal 102 according to the signal of the speed setting value is output by the CPI and the system chip 10. Therefore, after inputting various speed setting signals 201 to the frequency selection control apparatus 20 under the control of a program, the frequency multiplication factor can be set quickly and easily, and the frequency of the computer main board can be operated. In a preferred embodiment, this object is achieved by setting the CIF frequency multiplication factor and the external operating frequency on a computer screen in a setting method similar to that of a computer motherboard, when the system is powered up. The above mentioned method eliminates the step of disassembling the computer and setting jumpers in comparison with the instructions.

도 3과 도 4에서, 구조적인 면에서 주파수 선택 제어장치(20)의 내부는 저장장치(33)와 재설정장치(34), 초기 제어장치(35), 디코더장치(36)를 포함한다. 이와 같은 배치로 제어장치(20)는 씨피유 와 시스템 칩에서 나오는 속도 설정 신호(201)의 출력과 주파수 배가율과 외부 동작 주파수를 디코딩하고 확인하는 작업을 수행할 수 있다. 도 4에 도시된 바와 같이, 저장장치(33)는 D형 플립플롭(filp-flop)일 수 있고, 재설정장치(34)와 초기 제어장치(35)도 또한 D형 플립플롭일 수 있는 반면에 디코더장치(36)는 하나의 디코더이다. 전원이 공급된 후 씨피유 와 시스템 칩(10)이 주파수를 변환할 때, 데이터/주소 버스는 저장장치(33)와 디코더장치(36)로 각각 데이터 신호(305)와 스위치 주파수 주소 신호(307)를 출력할 것이다. 초기 제어장치(35)는 컴퓨터의 전원공급장치로부터 파워 굿 신호를 받는다. 디코더장치(36)는 트리거(tirgger) 신호(308)를 출력한다. 그 후 트리거 신호(308)는 저장장치(33)와 초기 제어장치(35)와 재설정장치(34)로 보내진다. 저장장치(33)는 씨피유 와 시스템 칩(10)에 주파수 배가율을 출력하고 주파수 발생기(11)에 상기 언급된 주파수 선택 신호(102)를 출력한다. 부가적으로 재설정장치(34)는 씨피유 와 시스템 칩(10)을 위해 제공된 재설정 신호(303)를 출력하는 한편, 씨피유 와 시스템 칩(10)은 재설정장치(34)에 재설정 피드백(feed back) 신호(304)를 출력한다.3 and 4, in terms of structure, the interior of the frequency selection control device 20 includes a storage device 33, a reset device 34, an initial control device 35, and a decoder device 36. In this arrangement, the control device 20 may decode and verify the output, the frequency multiplication factor, and the external operating frequency of the speed setting signal 201 from the CPI and the system chip. As shown in FIG. 4, the storage device 33 may be a D-type flip-flop, while the reset device 34 and the initial controller 35 may also be a D-type flip-flop. The decoder device 36 is one decoder. When the CFI and the system chip 10 convert the frequency after the power is supplied, the data / address bus is transferred to the storage 33 and the decoder 36, respectively, the data signal 305 and the switch frequency address signal 307. Will print The initial controller 35 receives a power good signal from the power supply of the computer. The decoder device 36 outputs a trigger signal 308. The trigger signal 308 is then sent to the storage 33, the initial controller 35, and the reset device 34. The storage device 33 outputs the frequency multiplication ratio to the CIF and system chip 10 and outputs the above-mentioned frequency selection signal 102 to the frequency generator 11. Additionally, the reset device 34 outputs a reset signal 303 provided for the CPI and system chip 10, while the CFI and system chip 10 transmits a reset feedback signal to the reset device 34. Output 304.

도 5에서, 컴퓨터에 전원이 공급될 때, 초기 제어장치(35)는 입력 파워 굿 신호(306)(하이 레벨로)를 받은 후 저장장치(33)에 하이 레벨 온-오프 신호(309)를 출력하여 저장장치(33)가 씨피유 와 시스템 칩(10)에 저 주파수 배가율 신호(101)를 출력하고 저 속도로 컴퓨터 주기판을 작동하기 위해 주파수 발생기(11)로 저속 주파수 선택 신호(102)를 출력한다. 여기서 고 설정 주파수로 인한 비정상 작동을 피할 수 있다. 컴퓨터 주기판의 주파수 배가율과 동작 주파수가 바이오스(BIOS)에서 변환된 후, 씨피유 는 데이터 신호(305)와 전환된 주파수 주소 신호(307)를 출력할 것이다. 전환된 주파수 주소 신호(307)는 디코더 장치(36)로 보내져서 디코딩되고 확인된다. 신호(307)가 정확하면 디코더장치(36)는 트리거 신호(308)(로우 레벨 펄스)를 출력하고, 이 트리거 신호는 저장장치(33)와 재설정장치(34)와 초기 제어장치(35)를 작동하기 위한 연속 신호로 작용한다. 트리거 신호(38)에 의해 작동된 후, 초기 제어장치(35)는 온-오프 신호를 출력하고, 이 온-오프 신호는 저장장치(33)에서 로우 레벨(ON)로 전환되어 주파수 데이터(305)에 기록하고 로킹하며, 이 주파수 데이터(305)는 저장장치(33)의 입력측 동작 주파수를 변환하고, 동시에 저장장치(33)가 주파수 데이터 신호(305)에 따라 출력 주파수 배가율 신호(101)와 주파수 선택 신호(102)를 변환하게 한다. 부가적으로 트리거 신호(308)는 도 3과 4의 재설정장치(34)를 작동시켜 재설정장치(34)가 도 5에 도시된 바와 같이 로우 레벨의 하드웨어(hardware) 재설정 신호를 출력하게 한다. 여기서 씨피유 와 시스템 칩(10)은 하드웨어를 재설정하고, 재설정 상태를 지우고 원상태로 복원하기 위해 하이레벨에서 로우 레벨로 전환되고 재설정장치(34)로 보내진 재설정 피드백 신호(304)를 출력한다. 재설정 동작 후, 씨피유 와 시스템 칩은 주파수 배가율과 외부 동작 주파수에 따라 동작한다.In FIG. 5, when power is supplied to the computer, the initial controller 35 receives the input power good signal 306 (at high level) and then sends a high level on-off signal 309 to the storage device 33. Outputs a low frequency multiplier signal 101 to the CPI and system chip 10 and outputs a low frequency selection signal 102 to the frequency generator 11 to operate the computer main board at low speed. Output Here, abnormal operation due to high set frequency can be avoided. After the frequency doubling rate and operating frequency of the computer motherboard are converted in the BIOS, CPI will output the data signal 305 and the converted frequency address signal 307. The converted frequency address signal 307 is sent to the decoder device 36 to be decoded and confirmed. If signal 307 is correct, decoder device 36 outputs trigger signal 308 (low level pulse), which triggers storage 33, reset device 34, and initial controller 35. It acts as a continuous signal to operate. After being triggered by the trigger signal 38, the initial controller 35 outputs an on-off signal, which is switched to low level ON in the storage device 33 so that the frequency data 305 The frequency data 305 converts the operating frequency of the input side of the storage device 33, and at the same time the storage device 33 outputs the output frequency multiplication factor 101 according to the frequency data signal 305. And convert the frequency selection signal 102. Additionally trigger signal 308 activates reset device 34 of FIGS. 3 and 4 such that reset device 34 outputs a low level hardware reset signal as shown in FIG. Here, the CPI and the system chip 10 output the reset feedback signal 304 sent from the high level to the low level and sent to the reset device 34 in order to reset the hardware, erase the reset state, and restore the original state. After a reset operation, the CPI and system chips operate according to the frequency multiplication factor and the external operating frequency.

상기 언급된 주파수 전환 동작은 자주 전환되는 동작 주파수로 인하여 발생할 수 있는 오류와 고장을 피하기 위해 하드웨어를 재설정하는 동작에 의해 자동적으로 수반된다. 그러므로 하드웨어 재설정의 동작은 주파수 전환의 정확성과 안정성을 보장한다.The above mentioned frequency shifting operation is automatically accompanied by the operation of resetting the hardware to avoid errors and failures that may occur due to frequently switching operating frequencies. Hence, the operation of hardware reset ensures the accuracy and stability of frequency switching.

따라서, 본 발명은 점퍼를 바꾸거나 조절하는 대신에 컴퓨터 화면상에서 설정하는 수단에 의해 씨피유 주파수 배가율과 시스템 동작 주파수를 선택하고 변환하는 장치와 방법을 제공한다. 또한, 본 발명은 프로그램에 의해 제어되고 여기에서의 전환 제어 회로는 모두 전자적인 설계로 되어 있어 부식이나 제어 결함을 피할 수 있다. 부가적으로, 본 발명은 저속에서 기본값 전원으로 작동되어 고 설정 주파수에서 정상적으로 전원이 공급될 수 없는 문제점이 해소될 수 있다.Accordingly, the present invention provides an apparatus and method for selecting and converting CFI frequency multiplier and system operating frequency by means of setting on a computer screen instead of changing or adjusting jumpers. In addition, the present invention is controlled by a program, and the switching control circuits here are all electronically designed to avoid corrosion and control defects. In addition, the present invention operates at a default power supply at a low speed, thereby eliminating the problem that power cannot be normally supplied at a high set frequency.

그러나, 본 발명의 여러 특징과 장점이 본 발명의 구조와 기능의 상세한 설명과 함께 전술되었으나, 첨부된 청구서에 표현된 용어의 광범위한 의미에 의한 본 발명의 범주내에서 특히 모양과 크기와 부품의 배치에 있어서 다양하게 변화될 수 있다.However, while the various features and advantages of the present invention have been described above in conjunction with the detailed description of the structure and function of the invention, the arrangement, shape, size and arrangement of parts in particular within the scope of the invention by the broad meaning of the terms as set forth in the appended claims. It can be changed in various ways.

Claims (15)

컴퓨터 주기판의 동작 주파수 전환 방법에 있어서, 시스템에 전원이 공급될 때, 시스템 펌웨어가 주파수 배가율과 동작 주파수를 설정하도록 수동적으로 시스템을 작동시키는 단계와, 시스템 펌웨어가 주파수 배가율과 동작 주파수를 설정한 후, 상기 주파수와 데이터/주소 버스에 의해 전환되는 주파수를 포함하는 주소 신호를 출력하는 단계와, 씨피유 와 시스템 칩 세트로 인가되는 주파수 배가율 출력과 주파수 발생기로 인가되는 주파수 선택 신호 출력을 전환하기 위해 상기 주소 신호를 디코딩하고 상기 주파수 신호를 로킹하는 단계로 구성되는 컴퓨터 주기판의 동작 주파수 전환 방법.A method of switching the operating frequency of a computer motherboard, the method comprising the steps of: manually operating the system so that when the system is powered, the system firmware sets the frequency multiplier and operating frequency, and the system firmware sets the frequency multiplier and operating frequency And then outputting an address signal including the frequency and the frequency switched by the data / address bus, and switching the frequency multiplier output applied to the CPI and the system chip set and the frequency select signal output applied to the frequency generator. Decoding said address signal and locking said frequency signal in order to operate. 제1항에 있어서, 시스템에 전원이 공급될 때, 저속으로 시스템을 작동시키는 단계를 추가로 포함하는 컴퓨터 주기판의 동작 주파수 전환 방법.2. The method of claim 1, further comprising operating the system at a low speed when power is supplied to the system. 제2항에 있어서, 저속으로 시스템을 작동하는 상기 단계가 파워 굿 신호의 입력 수단에 의해 시작되는 컴퓨터 주기판의 동작 주파수 전환 방법.3. The method of claim 2, wherein said step of operating the system at low speed is initiated by means of input of a power good signal. 제3항에 있어서, 저속으로 시스템을 작동하는 단계 후, 주소 신호가 트리거 신호를 출력하기 위해 디코딩되었을 때, 설정 주파수 배가율과 동작 주파수에 따라 리턴(return)하는 단계를 추가로 포함하는 컴퓨터 주기판의 동작 주파수 전환 방법.4. The computer motherboard of claim 3, further comprising, after operating the system at low speed, returning, according to a set frequency multiplier and operating frequency, when the address signal is decoded to output a trigger signal. How to switch the operating frequency. 제1항에 있어서, 버스에 의한 주파수 입력이 레지스터(resister)에 의해 로킹되는 컴퓨터 주기판의 동작 주파수 전환 방법.2. The method of claim 1, wherein the frequency input by the bus is locked by a register. 제1항에 있어서, 주소 신호가 디코딩된 후의 출력인 트리거 신호가 컴퓨터 주기판이 하드웨어를 재설정하기 위한 신호를 발생하여 컴퓨터 주기판이 리턴되어 전환된 주파수 배가율과 동작 주파수에 따라 동작할 수 있는 컴퓨터 주기판의 동작 주파수 전환 방법.The computer mainboard of claim 1, wherein a trigger signal, which is an output after the address signal is decoded, generates a signal for the computer main board to reset the hardware so that the computer main board can be returned to operate according to the switched frequency multiplier and operating frequency. How to switch the operating frequency. 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치를 사용하는 컴퓨터 주기판의 동작 주파수 전환 장치에서, 상기 주파수 선택 제어장치가; 주파수 배가율의 출력을 위해 씨피유 와 시스템 칩 세트에 연결된 제1출력과 주파수 선택 신호를 위해 주파수 발생기에 연결된 제2출력을 지니고, 여기서 로킹된 주파수 데이터에 따라 컴퓨터 주기판의 주파수 배가율과 동작주파수가 전환될 수 있고, 전환될 버스에 의한 주파수 데이터 입력을 저장하고 로킹하기 위한 저장장치와, 버스에 의한 전환된 주파수의 주소 신호 입력을 수용하고 저장장치를 동작시키기 위한 연속 신호를 출력하기 위해 주소 신호를 확인하는 디코더장치로 구성되는 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치를 사용하는 컴퓨터 주기판의 동작 주파수 전환 장치.In an operating frequency switching device of a computer motherboard using a frequency selection control device instead of a switch or jumper selection device, the frequency selection control device comprises; It has a first output connected to CPI and the system chip set for output of the frequency multiplier and a second output connected to the frequency generator for a frequency select signal, where the frequency multiplier and operating frequency of the computer mainboard Storage for storing and locking frequency data input by the bus to be switched, and address signal for receiving an input of address signal of the switched frequency by the bus and for outputting a continuous signal for operating the storage device; Operating frequency switching device of a computer motherboard using a frequency selection control device instead of a switch or jumper selection device consisting of a decoder device to verify that. 제7항에 있어서, 상기 저장장치가 D형 플립플롭인 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치를 사용하는 컴퓨터 주기판의 동작 주파수 전환 장치.8. The apparatus of claim 7, wherein said storage device uses a frequency selection control device in place of a switch or jumper selection device that is a D-type flip-flop. 제7항에 있어서, 상기 디코더장치가 디코더인 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치를 사용하는 컴퓨터 주기판의 동작 주파수 전환 장치.8. An operating frequency switching device for a computer motherboard according to claim 7, wherein a frequency selection control device is used instead of a switch or jumper selection device wherein the decoder device is a decoder. 제7항에 있어서, 저장장치가 기설정된 저 주파수 배가율과 저 주파수 선택 신호를 출력하게 하여 시스템이 저속에서 전원이 공급되도록 하고, 저장장치와 디코더장치 사이에 위치하고 파워 굿 신호에 의해 작동되는 초기 제어장치를 추가로 포함하는 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치를 사용하는 컴퓨터 주기판의 동작 주파수 전환 장치.8. The system of claim 7, wherein the storage device outputs a predetermined low frequency multiplication factor and a low frequency selection signal so that the system is powered at a low speed, and is located between the storage device and the decoder device and operated by a power good signal. An operating frequency switching device for a computer motherboard using a frequency selective control device in place of a switch or jumper selector further comprising a control device. 제10항에 있어서, 상기 초기 제어장치가 D형 플립플롭인 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치를 사용하는 컴퓨터 주기판의 동작 주파수 전환 장치.11. An operating frequency switching device for a computer motherboard according to claim 10, wherein said initial control device uses a frequency selection control device instead of a switch or jumper selection device that is a D-type flip-flop. 제10항에 있어서, 디코더장치가 초기 제어장치에 주소가 확인된 신호를 입력할 때, 저장장치가 입력 주파수 데이터를 로킹하여 컴퓨터 주기판이 설정 주파수 배가율과 동작 주파수를 동작시키도록 하는 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치를 사용하는 컴퓨터 주기판의 동작 주파수 전환 장치.12. The switch or jumper of claim 10, wherein when the decoder device inputs an addressed signal to the initial controller, the storage device locks the input frequency data so that the computer main board operates the set frequency multiplier and operating frequency. Operating frequency switching device for computer mainboard using frequency selective control instead of selector. 제7항에 있어서, 하드웨어를 재설정하는 컴퓨터 주기판을 위해 신호를 출력하고, 디코더장치에 의한 연속 신호 출력에 의해 작동되는 재설정장치를 추가로 포함하는 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치를 사용하는 컴퓨터 주기판의 동작 주파수 전환 장치.8. A frequency selective control device is used in place of a switch or jumper selector according to claim 7, which outputs a signal for the computer motherboard for resetting the hardware and further comprises a reset device operated by the continuous signal output by the decoder device. Frequency switching device of the computer motherboard. 제13항에 있어서, 상기 재설정장치가 D형 플립플롭인 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치를 사용하는 컴퓨터 주기판의 동작 주파수 전환 장치.The operating frequency switching device for a computer motherboard according to claim 13, wherein the reset device uses a frequency selection control device instead of a switch or jumper selection device that is a D-type flip-flop. 제13항에 있어서, 상기 재설정장치가 씨피유 와 시스템 칩으로부터 재설정 피드백 신호를 받아서 재설정장치가 원상태로 복원되도록 하는 스위치 또는 점퍼 선택장치 대신에 주파수 선택 제어장치를 사용하는 컴퓨터 주기판의 동작 주파수 전환 장치.The operating frequency switching device of a computer motherboard according to claim 13, wherein the reset device uses a frequency selection control device instead of a switch or jumper selection device which receives the reset feedback signal from the Cifi and the system chip so that the reset device is restored to its original state.
KR1019960053638A 1996-11-13 1996-11-13 Apparatus and method for converting motion frequency of computer KR100244533B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960053638A KR100244533B1 (en) 1996-11-13 1996-11-13 Apparatus and method for converting motion frequency of computer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960053638A KR100244533B1 (en) 1996-11-13 1996-11-13 Apparatus and method for converting motion frequency of computer

Publications (2)

Publication Number Publication Date
KR19980035315A KR19980035315A (en) 1998-08-05
KR100244533B1 true KR100244533B1 (en) 2000-08-01

Family

ID=19481674

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960053638A KR100244533B1 (en) 1996-11-13 1996-11-13 Apparatus and method for converting motion frequency of computer

Country Status (1)

Country Link
KR (1) KR100244533B1 (en)

Also Published As

Publication number Publication date
KR19980035315A (en) 1998-08-05

Similar Documents

Publication Publication Date Title
KR100510333B1 (en) PWM control circuit, microcomputer and electronic equipment
US6415389B2 (en) Jumperless computer system
KR100244533B1 (en) Apparatus and method for converting motion frequency of computer
US6161175A (en) Computer system using software to establish set-up values of a central processing unit and a control method thereof
KR100294003B1 (en) Method and apparatus for selecting an optimal system bus clock in a highly scalable computer system
US6118344A (en) Frequency control apparatus and method and storage medium storing a program for carrying out the method
KR100263030B1 (en) Auto selecting device of driving frequency at cpu
EP0797154B1 (en) System and method for selecting a signal source to trigger a microprocessor counter/timer macro cell
US6314528B1 (en) Computer for terminating power without the loss of data and a method thereof
US5636149A (en) PC-controlled direct digital synthesizer and method of operating the same
CN114201000B (en) Clock control method, clock control device, electronic equipment and storage medium
KR100234548B1 (en) Cpu operation speed automatic changing devices and control method
KR100677196B1 (en) Chip test apparatus for digital tv and control method thereof
KR930002026Y1 (en) Resetting circuit for program of i/o device
KR940005813B1 (en) Input signal converting circuit of system watchdog timer
JPH08161009A (en) Programmable controller
JPH0438501A (en) Set value input method using telephone line
WO1996030821A1 (en) Variable clock generator
JP2004070722A (en) Microcomputer
KR0167646B1 (en) Cpu selecting device
US20050162205A1 (en) Device and method for setting an initial value
KR20000026553A (en) Method for adjusting velocity of cpu of computer system
KR101010064B1 (en) Frequency variable controller in test board
JPS5952324A (en) Detecting circuit for service interruption and its recovery
JPH1091273A (en) Automatically clock singal variable system and electronic device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee