KR100236911B1 - 극성 자동전환 회로 - Google Patents

극성 자동전환 회로 Download PDF

Info

Publication number
KR100236911B1
KR100236911B1 KR1019960015703A KR19960015703A KR100236911B1 KR 100236911 B1 KR100236911 B1 KR 100236911B1 KR 1019960015703 A KR1019960015703 A KR 1019960015703A KR 19960015703 A KR19960015703 A KR 19960015703A KR 100236911 B1 KR100236911 B1 KR 100236911B1
Authority
KR
South Korea
Prior art keywords
input terminal
gate
polarity
terminal
output terminal
Prior art date
Application number
KR1019960015703A
Other languages
English (en)
Other versions
KR970078007A (ko
Inventor
박정주
Original Assignee
김영환
현대반도체주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대반도체주식회사 filed Critical 김영환
Priority to KR1019960015703A priority Critical patent/KR100236911B1/ko
Priority to TW086103311A priority patent/TW340985B/zh
Priority to JP9097337A priority patent/JPH1042465A/ja
Priority to US08/848,469 priority patent/US5872708A/en
Publication of KR970078007A publication Critical patent/KR970078007A/ko
Application granted granted Critical
Publication of KR100236911B1 publication Critical patent/KR100236911B1/ko

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M7/219Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only in a bridge configuration
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/16Conversion of dc power input into dc power output without intermediate conversion into ac by dynamic converters
    • H02M3/18Conversion of dc power input into dc power output without intermediate conversion into ac by dynamic converters using capacitors or batteries which are alternately charged and discharged, e.g. charged in parallel and discharged in series
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M7/219Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only in a bridge configuration
    • H02M7/2195Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only in a bridge configuration the switches being synchronously commutated at the same frequency of the AC input voltage
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electronic Switches (AREA)
  • Logic Circuits (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

본 발명은 극성 자동전환 회로에 관한 것으로서, 전자기기에 전지의 극성이 바뀌어 삽입되어도 회로에 항상 일정 극성이 인가되도록 하여 회로가 오동작되거나 전자기기의 수명 단축 및 파손되는 것을 방지할 수 있는 극성 자동전환 회로를 제공하는데 그 목적이 있다.
이와같은 목적을 달성하기 위한 본 발명에 따른 극성 자동전환 회로는 제1 내지 제4전송 게이트를 포함하여 이루어진다. 제1전송 게이트는, 입력단이 제1입력단자와 연결되고 출력단이 제1출력단자와 연결되며 N모스 트랜지스터의 게이트가 제1입력단자와 연결되고 P모스 트랜지스터의 게이트가 제2입력단자와 연결된다. 제2전송 게이트는, 입력단이 제1입력단자와 연결되고 출력단이 제2출력단자와 연결되며 N모스 트랜지스터의 게이트가 제2입력단자와 연결되고 P모스 트랜지스터의 게이트가 제1입력단자와 연결된다. 제3전송 게이트는, 입력단이 제2입력단자와 연결되고 출력단이 제1출력단자와 연결되며 N모스 트랜지스터의 게이트가 제2입력단자와 연결되고 P모스 트랜지스터의 게이트가 제1입력단자와 연결된다. 제4전송 게이트는, 입력단이 제2입력단자와 연결되고 출력단이 제2출력단자와 연결되며 N모스 트랜지스터의 게이트가 제1입력단자와 연결되고 P모스 트랜지스터의 게이트가 제2입력단자와 연결된다.
이와같은 본 발명은 항상 일정한 극성이 공급되도록 함으로써 회로의 오동작은 물론 기기의 수명이 단축되는 것을 방지하는 효과를 제공한다.

Description

극성 자동전환 회로
제1도는 본 발명에 따른 극성 자동전환 회로도.
본 발명은 극성 자동전환 회로에 관한 것으로서, 특히, 전지(battery)를 전원으로 사용하는 전자 기기에서 전지의 극성이 바뀌어 삽입 되어도 항상 동일한 극성을 출력하는 극성 자동전환 회로에 관한 것이다.
일반적으로, 라디오, 휴대폰 및 무선호출기 등과 같은 휴대용 전자 기기는 전지를 전원으로 사용한다. 이러한 전자 기기는 전원 입력부에 극성을 나타내는 (+)단자 및 (-)단자가 표시되어 극성을 일치시켜 전지를 삽입하여야 한다.
그러나, 사용자의 실수로 인하여 전지의 (+) 및 (-) 극성이 바뀐 채 전자기기에 삽입되면 회로에 인가되는 전원의 극성이 다르게 되어 회로가 오동작되거나 전자기기의 수명이 단축되고, 극단적인 경우 기기가 파손되는 문제점이 있었다.
따라서, 본 발명은 전자기기에 전지의 극성이 바뀌어 삽입 되어도 회로에 항상 일정 극성이 인가되도록 하여 회로가 오동작되거나 전자기기의 수명 단축 및 파손되는 것을 방지할 수 있는 극성 자동전환 회로를 제공하는데 그 목적이 있다.
이와같은 목적을 달성하기 위한 본 발명에 따른 극성 자동전환회로는 제1 내지 제4전송 게이트를 포함하여 이루어진다.
제1전송 게이트는, 입력단이 제1입력단자와 연결되고 출력단이 제1출력단자와 연결되며 N모스 트랜지스터의 게이트가 제1입력단자와 연결되고 P모스 트랜지스터의 게이트가 제2입력단자와 연결된다.
제2전송 게이트는, 입력단이 제1입력단자와 연결되고 출력단이 제2출력단자와 연결되며 N모스 트랜지스터의 게이트가 제2입력단자와 연결되고 P모스 트랜지스터의 게이트가 제1입력단자와 연결된다.
제3전송 게이트는, 입력단이 제2입력단자와 연결되고 출력단이 제1출력단자와 연결되며 N모스 트랜지스터의 게이트가 제2입력단자와 연결되고 P모스 트랜지스터의 게이트가 제1입력단자와 연결된다.
제4전송 게이트는, 입력단이 제2입력단자와 연결되고 출력단이 제2출력단자와 연결되며 N모스 트랜지스터의 게이트가 제1입력단자와 연결되고 P모스 트랜지스터의 게이트가 제2입력단자와 연결된다.
이와같이 이루어지는 본 발명에 따른 극성 자동전환 회로를 제1도를 참조하여 설명하면 다음과 같다. 제1도는 본 발명에 따른 극성 자동전환 회로도이다. 제1도에 나타낸 본 발명에 따른 극성 자동전환 회로는 P모스 트랜지스터와 N모스 트랜지스터로 구성된 네 개의 전송 게이트(T1)(T2)(T3)(T4)로 이루어진다.
제1전송 게이트(T1)와 제2전송 게이트(T2)에는 제1입력신호(IN1)가 입력된다. 제1전송 게이트(T1)와 제2전송 게이트(T2)는 제1입력신호(IN1)와 제2입력신호(IN2)에 의해 제어되어 상보적으로 스위칭된다. 제1전송 게이트(T1)는 제1입력신호(IN1)가 하이레벨(즉, 논리 1)이고 제2입력신호(IN2)가 로우레벨(즉, 논리 0)일 때 턴 온되며, 제2전송 게이트(T2)는 제1입력신호(IN1)가 로우레벨이고 제2입력신호(IN2)가 하이레벨일 때 턴 온된다.
제3전송 게이트(T3)와 제4전송 게이트(T4)에는 제2입력신호(IN2)가 입력된다. 제3전송 게이트(T3)와 제4전송 게이트(T4)는 제1입력신호(IN1)와 제2입력신호(IN2)에 의해 제어되어 상보적으로 스위칭된다. 제3전송 게이트(T3)는 제1입력신호(IN1)가 로우레벨이고 제2입력신호(IN2)가 하이레벨일 때 턴 온되며, 제4전송 게이트(T4)는 제1입력신호(IN1)가 하이레벨이고 제2입력신호(IN2)가 로우레벨일 때 턴 온된다.
상술한 제1전송 게이트(T1)와 제3전송 게이트(T3)의 출력은 모두 제1출력신호(OUT1)가 되며, 제2전송 게이트(T2)와 제4전송 게이트(T4)의 출력은 모두 제2출력신호(OUT2)가 된다.
이와같이 구성되는 본 발명에 따른 극성 자동전환 회로의 동작을 설명하면 다음과 같다.
먼저 제1입력신호(IN1)가 전지의 (+)극성에 의한 하이레벨 신호이고 제2입력신호(IN2)가 (-)극성에 의한 로우레벨 신호인 경우의 동작은 다음과 같이 이루어진다. 전지의 (+)극성은 하이레벨에 해당하고, (-)극성은 로우레벨에 해당하므로, 네 개의 전송 게이트 가운데 제1전송 게이트(T1)와 제4전송 게이트(T4)만이 턴 온된다. 따라서, 이 때의 제1출력신호(OUT1)는 (+)극성이 되고, 제2출력신호(OUT2)는 (-)극성의 신호가 된다.
반대로, 제1입력신호(IN1)가 전지의 (-)극성에 의한 로우레벨 신호이고 제2입력신호(IN2)가 (+)극성에 의한 하이레벨 신호인 경우의 동작은 다음과 같이 이루어진다. 이 경우에는 네 개의 전송 게이트 가운데 제2전송 게이트(T2)와 제3전송 게이트(T3)만이 턴 온된다. 이 때의 제1출력신호(OUT1)는 제3전송 게이트(T3)에 입력된 (+)극성의 신호이고, 제2출력신호(OUT2)는 제2전송 게이트(T2)에 입력된 (-)극성의 신호이다.
결과적으로, 제1입력신호(IN1)와 제2입력신호(IN2)의 극성에 관계없이 제1출력신호(OUT1)는 항상 (+)극성의 신호가 되고, 제2출력신호(OUT2)는 (-)극성의 신호가 되는 것이다.
따라서, 항상 일정한 극성이 공급되도록 함으로써 회로의 오동작은 물론 기기의 수명이 단축되는 것을 방지하는 효과를 제공한다.

Claims (1)

  1. 입력단이 제1입력단자와 연결되고 출력단이 제1출력단자와 연결되며 N모스 트랜지스터의 게이트가 상기 제1입력단자와 연결되고 P모스 트랜지스터의 게이트가 제2입력단자와 연결된 제1전송 게이트와, 입력단이 상기 제1입력단자와 연결되고 출력단이 제2출력단자와 연결되며 N모스 트랜지스터의 게이트가 상기 제2입력단자와 연결되고 P모스 트랜지스터의 게이트가 상기 제1입력단자와 연결된 제2전송 게이트와, 입력단이 제2입력단자와 연결되고 출력단이 제1출력단자와 연결되며 N모스 트랜지스터의 게이트가 상기 제2입력단자와 연결되고 P모스 트랜지스터의 게이트가 상기 제1입력단자와 연결된 제3전송 게이트와, 입력단이 상기 제2입력단자와 연결되고 출력단이 상기 제2출력단자와 연결되며 N모스 트랜지스터의 게이트가 상기 제1입력단자와 연결되고 P모스 트랜지스터의 게이트가 제2입력단자와 연결된 제4전송 게이트를 구비하는 극성 자동전환 회로.
KR1019960015703A 1996-05-11 1996-05-11 극성 자동전환 회로 KR100236911B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019960015703A KR100236911B1 (ko) 1996-05-11 1996-05-11 극성 자동전환 회로
TW086103311A TW340985B (en) 1996-05-11 1997-03-17 Automatic polarity conversion circuit
JP9097337A JPH1042465A (ja) 1996-05-11 1997-04-15 極性自動転換回路
US08/848,469 US5872708A (en) 1996-05-11 1997-05-08 Automatic polarity conversion circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960015703A KR100236911B1 (ko) 1996-05-11 1996-05-11 극성 자동전환 회로

Publications (2)

Publication Number Publication Date
KR970078007A KR970078007A (ko) 1997-12-12
KR100236911B1 true KR100236911B1 (ko) 2000-01-15

Family

ID=19458448

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960015703A KR100236911B1 (ko) 1996-05-11 1996-05-11 극성 자동전환 회로

Country Status (4)

Country Link
US (1) US5872708A (ko)
JP (1) JPH1042465A (ko)
KR (1) KR100236911B1 (ko)
TW (1) TW340985B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100958187B1 (ko) 2008-03-21 2010-05-14 (주)피앤케이하이테크 인버터 구동회로

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8218343B2 (en) * 2009-03-13 2012-07-10 Roal Electronics S.P.A. DC polarity converter and DC parallel topology, and methods
KR101281545B1 (ko) * 2011-10-13 2013-07-03 유준 배터리 충전기 및 복원재생기의 배터리 접속상태 검출 및 극성을 자동 전환하여 자동 충전하는 배터리 충전 및 복원재생 장치
TW201806289A (zh) * 2016-08-02 2018-02-16 台達電子工業股份有限公司 智慧型開關系統及開關箱控制方法
CN112056626B (zh) * 2020-10-09 2023-08-01 西安稳先半导体科技有限责任公司 一种电子烟以及用于电子烟的烟弹和安全电路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5612859A (en) * 1995-05-03 1997-03-18 Lucent Technologies Inc. Battery polarity switch for generating low frequency voltage waveforms

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100958187B1 (ko) 2008-03-21 2010-05-14 (주)피앤케이하이테크 인버터 구동회로

Also Published As

Publication number Publication date
JPH1042465A (ja) 1998-02-13
KR970078007A (ko) 1997-12-12
US5872708A (en) 1999-02-16
TW340985B (en) 1998-09-21

Similar Documents

Publication Publication Date Title
ATE367680T1 (de) Pegelschieberschaltung
TW200518459A (en) Level shifter
KR940027316A (ko) 저전력 모드 및 클럭 증폭기 회로를 가진 집적 회로
US7400171B1 (en) Electronic switch having extended voltage range
US7109758B2 (en) System and method for reducing short circuit current in a buffer
KR960704393A (ko) 하이 스윙 인터페이스 단(high swing interface stage)
KR100236911B1 (ko) 극성 자동전환 회로
KR970008894A (ko) 입력버퍼회로
TW200520385A (en) A static latch
DK0840454T3 (da) Niveauskiftekredsløb
KR20010006872A (ko) 모드 설정 확정 신호 발생 회로
US6333673B2 (en) Electronic circuit
TW245834B (en) Low power consumption and high speed nor gate integrated circuit
AU2003201054A1 (en) Circuits with improved power supply rejection
KR970003257A (ko) 반도체 메모리 장치
KR100466540B1 (ko) 입출력 포트 회로
KR100463246B1 (ko) 저전력 신호 전달 회로
US8476950B2 (en) High-speed latch circuit
KR970013754A (ko) 레벨 쉬프트 회로
KR100410813B1 (ko) 반도체소자의고속저전력구동회로를구현하기위한인버터
KR100248204B1 (ko) 낸드 게이트
GB2306816A (en) CMOS exclusive OR circuit
KR19990057767A (ko) 레벨 쉬프터
KR20030003386A (ko) 로직 레벨 시프팅 회로
JPH02124634A (ja) 4値出力回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 19990126

Effective date: 19990825

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040920

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee