KR100224085B1 - 전원절약형 디스플레이장치 및 전원제어 방법 - Google Patents

전원절약형 디스플레이장치 및 전원제어 방법 Download PDF

Info

Publication number
KR100224085B1
KR100224085B1 KR1019960033804A KR19960033804A KR100224085B1 KR 100224085 B1 KR100224085 B1 KR 100224085B1 KR 1019960033804 A KR1019960033804 A KR 1019960033804A KR 19960033804 A KR19960033804 A KR 19960033804A KR 100224085 B1 KR100224085 B1 KR 100224085B1
Authority
KR
South Korea
Prior art keywords
power
power supply
display device
heater
mode
Prior art date
Application number
KR1019960033804A
Other languages
English (en)
Other versions
KR19980014710A (ko
Inventor
방정호
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960033804A priority Critical patent/KR100224085B1/ko
Priority to TW086111228A priority patent/TW341673B/zh
Priority to CN97116750A priority patent/CN1133111C/zh
Priority to US08/914,028 priority patent/US5870086A/en
Priority to JP9233316A priority patent/JPH1097356A/ja
Publication of KR19980014710A publication Critical patent/KR19980014710A/ko
Application granted granted Critical
Publication of KR100224085B1 publication Critical patent/KR100224085B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices
    • G06F1/3218Monitoring of peripheral devices of display devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/005Power supply circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Computer Hardware Design (AREA)
  • Power Sources (AREA)
  • Television Receiver Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 전원절약회로를 갖는 디스플레이 장치에 관한 것으로서, 특히 종래의 디스플레이장치 시스템에 있어서 디스플레이장치의 서스펜드 모드시에, 고압구동 및 출력회로와 수평구동 및 출력회로에 인가되는 전원을 메인 전원부 자체의 오프에 의해 차단되도록 연결하고, 디스플레이장치의 서스펜드 모드시에, 메인전원부 자체를 차단하는 오프모드신호를 출력하여 메인전원부 자체를 오프시키기도록 구성되며 디스플레이장치의 서스펜드 모드시에, CRT의 히터전원 입력단에 서브전원부를 통한 전원이 인가되도록하며, CRT의 히터전원을 일정하게 유지시킬 수 있도록 조정할 수 있도록 구성되었다.
따라서, 디스플레이장치의 전원단을 최적의 상태로 관리하여 서스펜드 모드 기능시, 서스펜드 모드 기능에서 필요한 부분만 전원을 공급하고, 이외의 전원단으로는 전원이 공급되지 않도록 하여 최저 소비전력만으로 서스펜드 모드 기능을 구현할 수 있도록 할 수 있다.

Description

전원절약회로를 갖는 디스플레이 장치
본 발명은 디스플레이 파워 메니지먼트 시스템(Display Power Management System; 이하 “DPMS” 라 한다) 기능을 갖는 전원 절약형 디스플레이 장치에 관한 것으로, 보다 상세하게는 디스플레이장치의 전원단을 최적의 상태로 관리하여 서스펜드 모드 기능시, 서스펜드 모드 기능에서 필요한 부분만 전원을 공급하고, 이외의 전원단으로는 전원이 공급되지 않도록 하여 최저 소비전력만으로 서스펜드 모드 기능을 구현할 수 있도록 한 디스플레이장치의 저전력 서스펜드 모드시의 전원절약회로에 관한 것이다.
상기 DPMS란 컴퓨터 시스템의 사용상태에 대응하여 컴퓨터 주변장치인 디스플레이장치의 전원을 관리하여 전원을 절약할 수 있도록 한 기능으로, 미 합중국 VESA(Video Electronics Standard Association)에서 제안하고 있다.
VESA 제안에 따르면, 컴퓨터는 컴퓨터 시스템의 사용상태에 대응하여 서로 다른 전원 관리 상태를 실현하기 위하여 수평 동기 신호와 수직동기 신호를 디스플레이장치에 선택적으로 공급하거나 차단하고, 디스플레이장치에서는 컴퓨터로 부터 수평동기 신호와 수직동기 신호가 입력되는 상태에 대응하는 전원관리상태를 수행한다.
이때의 전원 관리 상태는 정상상태(On State), 스탠바이 상태(Stand-by state), 서스펜드 상태(Suspend state), 파워오프 상태(Power Off State) 로 구분되고 있다. 여기서, 상기 정상상태는 수평동기신호와 수직동기 신호의 펄스출력이 모두 나타나고, 스탠바이 상태는 수직 동기 신호의 펄스출력만이 나타난다. 또한, 서스펜드 상태는 수평 동기 신호의 펄스 출력만이 나타나고, 파워오프 상태는 수평동기 신호와 수직동기 신호의 펄스 출력이 모두 나타나지 않는다.
이러한 전원관리 상태는 컴퓨터 시스템이 사용되지 않는 시간의 계속적인 경과에 대응하여 순차적으로 정상상태모드 → 스탠바이 상태모드 → 서스펜드 상태모드 → 파워오프 상태모드로 전환하며, 이때의 소비전력은 정상상태일 경우 80 W 정도가 되고, 스탠바이 상태일 경우 65W 이하가 되며, 서스펜드상태일 경우 25 W 이하가 되고, 파워 오프일 경우 5 W 이하가 되도록 디스플레이장치 제품의 규격을 정해놓고 있다.
일반적으로, 종래의 디스플레이장치 시스템의 제어회로는 도 1에 도시된 바와 같이 전원 제어 IC(21)의 출력단이 전계효과 트랜지스터(Q11)의 게이트단에 연결되고, 이 전계효과 트랜지스터(Q11)의 드레인단이 스위칭 트랜스(22)의 1차측 일단에 연결되며, 상기 전계효과 트랜지스터(Q11)의 소스단이 저항(R11)을 통해 접지되고, 상기 스위칭 트랜스(22)의 2차측 일단이 2차 정류 및 분배부(23)에 접속되도록 구성된 메인 전원부(20)가 제공되어 있다. 또한 메인전원부(20)의 스위칭 트랜스(22)의 1차측 타단에 AC 전원을 DC전원으로 정류하기 위한 전원 정류부(10)의 출력단이 연결된다.
또한, 상기 전원 정류부(10)의 출력측에 서브 전원부(30)의 입력단이 전기적으로 연결된다.
그리고, 출력전압이 약 16[V]인 상기 메인 전원부(20)의 2차 정류 및 분배부(23)의 출력단(a)에는 제2 레귤레이터(REG2)가 연결되고, 이 제2 레귤레이터(REG2)는 일단이 접지된 평활용 콘덴서(C11)을 거쳐 동기 처리 및 구동 IC(80)에 연결되며, 이 동기 처리 및 구동 IC(80)의 출력단은 고압구동회로(90)를 거쳐 고압출력회로(110)의 전원입력단과 수평구동회로(100)를 거쳐 수평출력회로(120)의 전원입력단에 연결되고, 고압출력회로(110)와 수평출력회로(120)의 또다른 출력단은 전원(약 195V)가 인가되도록 2차 정류 및 분배부(23)의 출력단(b)에 접속된다.
또한, 상기 2차 정류 및 분배부(23)의 출력단(c)에는 미도시된 비디오 출력회로의 전원입력단 및 수평포커스 전원입력단에 전원(Vc : 약 80[V])이 인가되도록 접속되고, 상기 2차 정류 및 분배부(23)의 출력단(d)에는 미도시된 블랭크 회로의 전원입력단 및 수평구동 전원입력단에 전원(Vd : 약 20[V])이 인가되도록 접속되며, 2차측 정류 및 분배부(23)의 출력단(f)에는 서브전원부(30)와 다이오우드(D12)를 통하여 접속된다.
그리고, 상기 메인 전원부(20)의 2차측 정류 및 분배부(23)의 출력단(e)에는 다이오드(D11)의 캐소드가 연결되고, 이의 애노드에 접지측이 플러스극인 평활용 콘덴서(C12)가 연결되어 마이너스 소정전원(약 -12[V])이 인가되고 전압강하용 저항(R12)를 통해 Cathode-Ray Tube(음극선관 : 이하 “CRT”라 한다)(70)의 히터전원 입력단에 히터작동에 필요한 소정전원(약 -6.3[V]정도)이 인가되도록 접속된다.
상기 서브 전원부(30)의 출력단(g)에 다이오드(D12)의 애노드가 연결되고 이 다이오드(D12)의 캐소드는 플러스극이 접지된 평활용 콘덴서(C13), 메인전원부(20)의 2차측 정류 및 분배부(23)의 출력단(f) 그리고 제1 레귤레이터(REG1)와 소정전압(약 12[V])으로 연결되며, 이 제1 레귤레이터(REG1)를 통해 마이크로 컴퓨터(50) 및 동기신호 입력회로(40)에 소정전압(약 5[V])이 인가되도록 접속된다.
그리고, 상기 마이크로 컴퓨터(50)의 제어단(50A)이 DPMS 제어부(60)의 오프모드단자(60A)에 접속되고, 상기 DPMS 제어부(60)의 출력단(60B)이 상기 메인 전원부(20)의 전원 제어 IC(21)의 입력단에 접속된다.
또한 상기 마이크로 컴퓨터(50)의 제어단(50B)이 분배저항(R13,R14)을 통해 제2 레귤레이터(REG2)의 제어단에 연결되도록 구성된다.
이와 같이 구성되어, DPMS 기능의 오프모드일 경우, 서브 전원부(30)에 전원정류부(10)를 통한 입력전원이 인가되고, 제1 레귤레이터(REG1)를 통해 일정전압(약 5V)이 출력되어 동기신호입력회로(40)의 전원단과 마이크로 컴퓨터(50)의 전원단에 입력된다.
따라서 상기 마이크로 컴퓨터(50)는 작동하게 되고, 이 마이크로 컴퓨터(50)는 동기신호입력회로(40)로 부터 동기 신호가 입력되는가를 판단하게 된다.
그러나, 동기신호가 입력되지 않는 오프모드이기 때문에 마이크로 컴퓨터(50)의 제어단(50A)을 통해 DPMS 제어부(60)의 오프모드단자(60A)에 오프모드 로직신호를 출력하게 되고, 이 로직신호가 입력된 DPMS 제어부(60)는 출력단(60B)을 통해 메인 전원부(20)의 전원 제어 IC(21)의 입력단에 로직신호를 인가하여 전계효과 트랜지스터(Q11)가 턴 오프되도록 한다.
이에 의해 메인 전원부(20)의 스위칭 트랜스(22)의 1차측 코일로 전원이 인가되는 경로가 차단되어 상기 메인 전원부(20)는 동작을 못하게 되고, 이에 따라 2차 정류 및 분배부(23)의 각 출력단(a~f)으로는 각종 전원 전압이 인가되지 못하게 되므로, CRT(70) 히터전원 입력단 역시 전원을 공급받지 못하게 된다.
즉, DPMS 기능의 오프모드일 경우, 서브 전원부(30)를 통한 전원이 마이크로 컴퓨터(50) 및 동기신호 입력회로(40)에만 입력되고, 메인 전원부(20)의 2차측 전원이 전부 차단되어, 전술한 VESA에서 제안한 소비전력인 5 W를 넘지 않도록 하고 있다.
반면에, 상기와 같이 오프모드 기능으로 수행하는 도중에, 마이크로 컴퓨터(50)이 동기신호 입력회로(40)로 입력되는 동기 신호의 유무를 체크하여, 수평동기 신호가 입력되었다고 판단하면, DPMS 기능의 서스펜드 모드 기능을 수행하게 된다.
따라서 상기 마이크로 컴퓨터(50)의 제어단(50A)을 통해 DPMS 제어부(60)의 오프모드단자(60A)에 오프모드 해제 로직신호를 출력하게 되고, 이 로직신호가 입력된 DPMS 제어부(60)는 출력단(60B)을 통해 메인 전원부(20)의 전원 제어 IC(21)의 입력단에 로직신호를 인가하여 전계효과 트랜지스터(Q11)가 턴 온되도록 한다.
이에 의해 메인 전원부(20)의 스위칭 트랜스(22)의 1차측 코일로 전원이 인가되어 상기 메인 전원부(20)는 동작을 하게 된다.
따라서 상기 메인 전원부(20)의 2차 정류 및 분배부(23)의 각 출력단(a~f)으로 각종 전원 전압이 인가되고, CRT(70)의 히터전원 입력단 또한 전원을 공급받게 된다.
여기서, 서스펜드 모드시 히터 전원이 계속 유지되어야 하는 이유는 VESA 규정에서 서스펜드상태후 복귀 시간(Suspend Recovery Time)이 4초로 되어 있기 때문에 이를 만족시키기 위해서는 히터전원이 계속 유지되어야 하기 때문이다. 만약 히터 전원이 오프되었다. 전원이 인가되면 가열되는 시간이 많이 걸리므로 히터전원을 오프시키면 VESA에서 규정한 서스펜드모드 복귀시간을 만족시킬 수 없게 된다.
이때, 메인 전원부(20)의 2차 정류 및 분배부(23)의 출력단(a)을 통해 제2 레귤레이터(REG2)에도 전원이 인가되지만, 마이크로 컴퓨터(50)의 제어단(50B)을 통해 제2 레귤레이터(REG2)의 제어단으로 로직신호를 인가하여, 상기 제2 레귤레이터(REG2)의 출력단를 통해 로우레벨을 출력하도록 함으로써, 동기 처리 및 구동 IC(80)는 구동되지 못하게 되고, 이에 의해 고압구동회로(90) 및 수평구동회로(100)는 구동되지 못하며, 결과적으로 고압출력회로(110)와 수평출력회로(120)에는 메인전원부(20)의 2차 정류 및 분배부(23)의 출력단(b)를 통해 출력되는 약 195[V]의 전원이 인가되지 못한다.
즉, DPMS 기능의 서스펜드 모드일 경우, 서브 전원부(30)를 통한 전원이 마이크로 컴퓨터(50) 및 동기신호 입력회로(40)에 입력되고, 또한 메인 전원부(20)의 전원공급으로 인해 2차 정류 및 분배부(23)의 각 출력단(a~f)으로 전원이 인가되지만, 마이크로 컴퓨터(50)의 제어단(50B)을 통한 제어신호에 의해 상기 제2 레귤레이터(REG2)의 출력전압이 로우레벨로 됨으로써, 고압출력회로(110)의 전원단 및 수평출력회로(120)의 전원단에는 전원이 인가되지 못도록 함으로써, VESA에서 제안한 소비전력인 25 W를 넘지 않도록 하고 있다.
상기와 같은 구성과 동작에 따라 종래의 디스플레이장치 시스템은, 서스펜드 모드일 경우, VESA에서 제안한 소비전력(약 25 W)을 넘지는 않지만, 서스펜드 모드에서 필요로 하는 전원인 마이크로 컴퓨터(50) 및 동기신호 입력회로(40) 그리고 CRT(70)의 히터전원 입력단 이외에도 2차 정류 및 분배부(23)의 각 출력단을 통해 각종 IC에 전원이 공급됨으로써, 이들 단자와 연결된 각종 부품을 통해 불필요한 전력이 소모되는 문제점이 있다.
또한 2차 정류 및 분배부(23)의 출력단(a)을 통한 전원 또한 마이크로 컴퓨터(50)의 제어신호에 의해 제2 레귤레이터(REG2)를 제어하도록 하여 차단하기 때문에 제2 레귤레이터(REG2)의 부품을 통해서도 역시 불필요한 전력이 소모되는 문제점이 있었다.
따라서 본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 서스펜드 모드 기능시, 서스펜드 모드 기능에서 필요한 부분 즉, 마이크로 컴퓨터과 동기신호 입력회로 그리고 CRT의 히터전원 입력단에만 필요 전원이 인가되도록 하고, 이외의 전원단과 연결된 메인전원 자체는 차단되도록 하여 최저 소비전력만으로 필요한 서스펜드 모드 기능을 구현할 수 있도록 하여 불필요한 전력의 소모를 막아주고 또한 에너지 절감에도 기여할 수 있는 전원전약형 디스플레이장치를 제공함에 있다.
도 1 은 종래의 디스플레이장치 시스템을 도시한 제어회로도,
도 2 는 본 발명이 적용된 디스플레이장치의 저전력 서스펜드 모드 회로를 구현하기 위한 제 1 실시예,
도 3 은 본 발명이 적용된 디스플레이장치의 저전력 서스펜드 모드 회로를 구현하기 위한 제 2 실시예이다,
* 도면의 주요부분에 사용된 부호의 설명 *
10 : 전원정류부 20 : 메인전원부
21 : 전원 제어 IC 22 : 스위칭 트랜스
23 : 2차 정류 및 분배부 30 : 서브전원부
40 : 동기신호 입력회로 50 : 마이크로 컴퓨터
60 : DPMS 제어부 70 : CRT(Cathode Ray Tube)
80 : 동기처리 및 구동 IC 90 : 고압구동회로
100 : 수평구동회로 110 : 고압출력회로
120 : 수평출력회로 130 : 레귤레이터 제어회로
Q11,Q21,Q31 : 전계 효과 트랜지스터(FET)
R11,R12,R13,R14,R21,R22,R23,R31,R32,R33 : 저항
VR21,VR31 : 가변저항
D11,D12,D21,D22,D23,D24,D31,D32 : 다이오우드
C11,C12,C13,C21,C22,C23,C24,C31,C32,C33 : 평활용 콘덴서
상기와 같은 목적을 달성하기 위한 본 발명에 따른 전원절약형 디스플레이장치의 특징은, 전원 절약회로를 갖는 디스플레이 장치에 있어서,
수평동기 신호와 수직동기신호의 입력상태로서 전원관리 상태를 판별하는 동기신호 판별수단;
상기 동기신호 판별수단의 판별신호에 대응하여 메인 전원부를 전기적으로 차단하는 차단수단;
상기 메인전원부가 전기적으로 차단되었을 때 동작되는 서브 전원 공급수단을 포함하는 것을 특징으로 하는 것을 특징으로 하는 전원절약 회로를 갖는 디스플레이 장치를 제공한 것에 있다.
여기에서, 동기신호 판별수단은 동기신호 입력회로로 부터의 동기신호를 입력받아 판단하는 마이크로컴퓨터로 구성되는 것이 바람직하다. 또한, 차단수단은 서스펜드 모드시에 메인전원부내의 2차 정류 및 분배부를 차단하도록 전원 제어 IC를 이용하여 스위칭소자를 턴 오프 시키는 구성인 것이 바람직하다. 또한 바람직하기로는 서브전원공급수단은 서스팬드 모드시에 CRT의 히터 전원 입력단과 전기적으로 구성되는 것이 좋다.
발명의 다른특징은 수평동기신호와 수직동기신호의 유무에 따라 작동모드를 판별하는 디스플레이 장치의 전원제어방법에 있어서, 상기 작동모드 판별에 의해 서스펜드 모드라고 판단되면 메인전원을 차단하고, 상기 차단후 CRT 히터전원 입력단에 서브전원을 인가하는 스텝으로 구성된 것에 있다.
이하, 본 발명에 따른 디스플레이장치의 저전력 서스펜드 모드회로의 바람직한 실시예들을 첨부도면(도 2, 도 3)을 참조하여 상세히 설명한다.
도 2 는 본 발명에 따른 저전력 서스펜드 모드를 구현하기 위한 제 1 실시예를 나타내는 제어회로도이며, 그 개략적 구성은 다음과 같다. 전술한 본 발명의 특징에 있어서, 2차 정류 및 분배부의 일출력단에 동기 처리 및 구동 IC의 전원입력단을 직접 연결하여 구성하는 것이 바람직하다. 또한, 여기에서 히터전원 인가수단은, 2차정류 및 분배부의 마이너스 전원 출력단자에 케소드가 연결된 다이오드(D21)의 에노드와, 서브전원부의 마이너스 전원 출력단자에 케소드가 연결된 다이오드(D23)의 에노드 사이에 다이오드(D22)를 연결하여 구성된다.
그리고, 2차정류 및 분배부의 마이너스 전원 출력단자에 케소드가 연결된 다이오드의 에노드와, CRT 히터 전원단 사이에 제2레귤레이터를 연결하되, 마이크로 컴퓨터의 제어단 신호에 의해 동작하도록 된 레귤레이터 제어 회로의 출력단에 분배저항 및 가변저항을 연결하여 상기 제3 레귤레이터를 조정할 수 있도록 하는 히터전원 조정수단이 구비되는 것이 바람직하다.
도 2 에 있어서, 도 1 과 동일한 참조부호는 같은 구성요소를 표시하므로 이들에 대한 중복설명은 생략하고, 본 발명 특유의 구성요소만을 설명한다.
도 2 는 크게, (A)과, (B)과, (C)과, (D)로 요약될 수 있는데, 그구성을 좀더 자세히 설명하면, 2차 정류 및 분배부(23)의 출력단(a)에 고압 구동회로(90) 및 수평구동회로(100)를 구동시켜주기 위한 동기 처리 및 구동 IC(80)의 전원입력단이 직접 연결된다. 또한, 마이크로 컴퓨터(50)의 일측 제어단자(50A)를 통해 DPMS 제어부(60)의 오프모드단자(60A)에 종래에서와 마찬가지로 DPMS 기능의 오프모드일 경우와 동일하게 오프모드 로직신호가 출력되도록 한다. 그리고, 2차정류 및 분배부(23)의 마이너스 전원 출력단(e)에 케소드가 연결된 다이오드(D21)의 에노드와, 서브전원부(30)의 마이너스 전원 출력단(f)에 케소드가 연결된 다이오드(D23)의 에노드와의 사이에 다이오드(D22)가 연결된다.
여기서, 상기 다이오드(D22)는 에노드가 제2레귤레이터(REG2)의 입력단에 연결되고, 케소드가 다이오드(D23)의 에노드에 연결된다.
또한, 2차정류 및 분배부(23)의 마이너스 전원 출력단(e)에 케소드가 연결된 다이오드(D21)의 에노드와, CRT(70)의 히터 전원단 사이에 제2레귤레이터(REG2)를 연결하되, 마이크로 컴퓨터(50)의 제어단(50C) 신호에 의해 동작하도록 된 레귤레이터 제어회로(130)의 출력단에 분배저항(R22,R23) 및 가변저항(VR21)을 통해 제2레귤레이터(REG2)의 제어단을 연결하여 상기 제2레귤레이터(REG2)의 출력전압이 조정될 수 있도록 구성된다
상기와 같은 구성을 갖는 본 발명의 제 1 실시예의 동작에 대하여 설명하면 다음과 같다.
마이크로 컴퓨터(50)이 동기신호 입력회로(40)로부터 입력되는 동기 신호의 유무를 체크하여, 수평동기 신호만이 입력되었다고 판단하면, DPMS 기능의 서스펜드 모드 기능을 수행하게 된다.
따라서 상기 마이크로 컴퓨터(50)의 제어단(50A)을 통해 DPMS 제어부(60)의 오프모드단자(60A)에 오프모드 로직신호를 출력하게 되고, 이 로직신호가 입력된 DPMS 제어부(60)는 출력단(60B)을 통해 메인 전원부(20)의 전원 제어 IC(21)의 입력단에 로직신호를 인가하여 스위칭 수단인 전계효과 트랜지스터(Q21)를 턴 오프시킨다.
이에 의해 메인 전원부(20)의 스위칭 트랜스(22)의 1차측 코일로 전원이 인가되는 경로가 차단되어 상기 메인 전원부(20)는 동작을 못하게 되고, 이에 따라 2차 정류 및 분배부(23)의 각 출력단(a~e)으로는 각종 전원 전압이 인가되지 못하게 된다.
따라서, 메인 전원부(20)의 2차 정류 및 분배부(23)의 출력단(a)에 고압 구동회로(90) 및 수평구동회로(100)의 전원입력단에 전원을 공급하기 위한 동기 처리 및 구동 IC(80)의 전원입력단이 직접 연결되어 있고, 2차정류 및 분배부의 출력단(b)에 고압출력회로(110) 및 수평출력회로(120)가 연결되어 있기 때문에, 고압 구동회로(90), 수평구동회로(100), 고압출력회로(110) 그리고 수평출력회로(120)의 전원단으로 인가되는 전원이 자동으로 차단된다.
이때, 상기 메인 전원부(20)의 2차 정류 및 분배부(23)의 출력단(e)으로는 CRT(70)의 히터전원이 차단되나, 다이오드(D22)를 통해 서브전원부(30)의 출력단자(f)에서 공급되는 마이너스 전원이 인가되어, CRT(70)의 히터전원이 공급된다.
즉, 종래의 기술에서 설명한 바와 같이 CRT(70)의 히터전원은 대략 -6.3[V]이기 때문에 다이오드(D22)를 통해 -8.5[V]의 전원을 출력하는 서브전원부(30)의 출력단자(f)로 전류가 흐를 수 있는 경로가 형성되는 것이다.
이를 좀더 상세히 설명하면, 메인전원부(20)가 정상적으로 작동하고 있을 경우에는 서브전원부(30)의 출력단(f)으로 출력되는 -8.5[V]의 전원보다 2차 정류 및 분배부(23)의 출력단자(e)를 통한 -12[V]의 전원이 더 낮기 때문에, 서브전원부(30)로 흐르는 경로가 차단되지만, 메인전원부(20)가 작동되지 않을 경우에는 CRT(70)의 히터전원(-6.3[V])이 -8.5[V]의 전원을 출력하는 서브전원부(30)의 출력단(f)으로 전류가 흐르게 되는 것이다.
그리고, 2차정류 및 분배부(23)의 마이너스 전원 출력단(e)에 케소드단이 연결된 다이오드(D21)의 에노드와, CRT(70)의 히터 전원단 사이에 제2레귤레이터(REG2)를 연결함으로써, 종래의 저항(R12)으로만 연결되어 전압변동이 심한 문제점을 해결할 수 있게 된다.
상기 제2레귤레이터(REG2)는 마이크로 컴퓨터(50)의 제어단(50C) 신호에 의해 동작하도록 된 레귤레이터 제어회로(130)의 출력단 신호에 의해 제어되기 때문에 필요한 CRT(70)의 히터 전원의 전압변동을 방지할 수 있을 뿐만 아니라, 가변저항(VR21)을 통해 외부에서 쉽게 조정가능하게 된다.
도 3 은 본 발명에 따른 디스플레이장치의 저전력 서스펜드 모드 회로의 바람직한 두 개의 실시예중 제 2 실시예를 나타내는 제어회로도이며, 디스플레이장치의 서스펜드 모드시의 히터전원 인가수단의 구성과 작용만이 상기한 제 1 실시예와 상이하다. 그러므로 중복되는 부분의 설명은 생략하고, 상기한 제 1 실시예와 상이한 부분만의 구성과 동작을 도 3 에 의거, 도 2 를 참고로 하여 상세히 설명한다.
도 3 의 본 발명의 제 2 실시예에 따른 디스플레이장치의 서스펜드 모드시의 히터전원 인가수단은, 도 2 의 제 1 실시예를 나타내는 제어회로도로부터 제 1 전원부인 메인전원부(20)내의 2차정류 및 분배부(23)의 마이너스전원 출력단(e)에 캐소드가 연결된 다이오우드(D21)와 이 다이오우드(D21)의 애노드에 연결된 평활용 콘덴서(C22) 및 이 다이오우드(D21)의 애노드에 연결된 또다른 다이오우드(D22)가 제외되어있으며, 제 2 전원부인 서브전원부(30)의 마이너스전원 출력단(f)에 캐소드가 연결된 다이오우드(D31,D23)의 애노드와 히터전원 안정을 위한 제2레귤레이터(REG2)의 입력단이 직접 연결되어 있는 구성으로 되어 있으며, 이에따른 도 2 의 제 1 실시예와의 동작의 차이점은 다음과 같다.
전술한 제 1 실시예에 따르면, CRT(70)의 히터에 대한 전원의 인가는 정상상태에서는 메인전원부(20)의 2차정류 및 분배부(23)의 마이너스전원 출력단(e)에 의해 이루어지고, 서스펜드 모드에서는 서브전원부(30)의 마이너스전원 출력단(f)에 의해 이루어 진다.
그러나 제 2 실시예 에서는, 정상상태와 서스펜드 모드 모두에서 CRT(70)의 히터에 대한 전원의 인가가 서브전원부(30)의 마이너스전원 출력단(f)에 의해 이루어지게 된다.
상기한 바와 같이, 본 발명에 따른 디스플레이장치의 저전력 서스펜드 모드회로에 의하면, 서스펜드 모드 기능시, 서스펜드 모드 기능에서 필요한 부분 즉, 마이크로 컴퓨터과 동기신호입력부 그리고 CRT의 히터전원 입력단에만 필요 전원이 인가되도록 하고, 이외의 전원단과 연결된 메인전원 자체는 차단되도록 하여 최저 소비전력만으로 필요한 서스펜드 모드 기능을 구현할 수 있도록 하여 불필요한 전력소모를 막아주고 또한 에너지 절감에도 기여할 수 있는 효과가 있다.
한편, 본 실시예에서는 컴퓨터 장치의 주변장치인 모니터에 적용되어 설명되었지만 모든 디스플레이장치에 본 발명이 적용될 수 있음은 물론이다.

Claims (12)

  1. 전원 절약회로를 갖는 디스플레이 장치에 있어서,
    수평동기 신호와 수직동기신호의 입력상태로서 전원관리 상태를 판별하는 동기신호 판별수단;
    상기 동기신호 판별수단의 판별신호에 대응하여 메인 전원부를 전기적으로 차단하는 차단수단;
    상기 메인전원부가 전기적으로 차단되었을 때 동작되는 서브 전원 공급수단을 포함하는 것을 특징으로 하는 것을 특징으로 하는 전원절약 회로를 갖는 디스플레이 장치.
  2. 청구항 1 에 있어서, 상기 동기신호 판별수단은,
    동기신호 입력회로로 부터의 동기신호를 입력받아 판단하는 마이크로컴퓨터로 구성된 것을 특징으로 하는 전원절약 회로를 갖는 디스플레이 장치.
  3. 청구항 1 에 있어서, 상기 차단수단은,
    서스펜드 모드시에 메인전원부내의 2차 정류 및 분배부를 차단하도록 전원 제어 IC를 이용하여 스위칭소자를 턴 오프 시키는 구성인 것을 특징으로 하는 전원절약 회로를 갖는 디스플레이 장치.
  4. 청구항 1 에 있어서, 상기 서브 전원공급수단은,
    서스팬드 모드시에 CRT의 히터 전원 입력단과 전기적으로 연결되는 것을 특징으로 하는 전원절약 회로를 갖는 디스플레이 장치.
  5. 디스플레이 장치의 서스펜드 모드시의 전원절약회로에 있어서,
    수평동기 신호와 수직동기신호의 입력상태로서 전원관리 상태를 판별하는 동기신호 판별수단;
    상기 동기신호 판별수다의 판별신호에 대응하여 메인 전원부를 전기적으로 차단하는 차단수단;
    상기 메인전원부가 전기적으로 차단되었을 때 동작되는 서브전원 공급수단;
    서스펜드 모드시 상기 메인전원부가 전기적으로 차단되었을 때 CRT의 히터 입력단에 상기 서브전원공급수단을 통한 전원이 인가되도록 한 히터전원 인가수단으로 구성된 디스플레이 장치의 서스펜드 모드시의 전원절약회로.
  6. 청구항 5 에 있어서, 상기 히터전원 인가수단은,
    2차 정류 및 분배부의 마이너스전원 출력단에 캐소드단이 연결된 다이오드의 애노드단과, 서브전원부의 마이너스 전원출력단에 캐소드단이 연결된 다이오드의 애노드단 사이에, 또다른 하나의 다이오드를 연결한 것으로 구성된 것을 특징으로 하는 디스플레이장치의 서스펜드 모드시의 전원절약회로.
  7. 청구항 5 에 있어서, 상기 히터전원 인가수단과,
    CRT 히터 입력단사이에 적어도 하나이상의 전원 조정수단이 더 구비한 것을 특징으로 하는 디스플레이장치의 서스펜드 모드시의 전원절약회로.
  8. 수평통기펄스와 수직동기펄스의 유무에 따라 작동모드를 판별하는 모드 판별수단과 상기 모드신호 판별 수단의 판별신호에 대응하여 제 1 전원부를 전기적으로 차단하는 차단수단을 포함하는 디스플레이 장치의 전원절약회로에 있어서,
    상기 모드 판별수단에 의해 정상상태 모드나 서스펜드 모드일 경우 CRT 히터에 전원공급하는 제 2 전원부로 구성된 것을 특징으로 하는 디스플레이 장치의 전원절약회로.
  9. 청구항 8 에 있어서, 상기 제 2 전원부와
    CRT 히터전원 입력단 사이에 히터전원 조정수단이 더 구비된 것을 특징으로 하는 디스플레이 장치의 전원절약회로.
  10. 수평동기신호와 수직동기신호의 유무에 따라 작동모드를 판별하는 디스플레이 장치의 전원제어방법에 있어서,
    상기 작동모드 판별에 의해 서스펜드 모드라고 판단되면 메인전원을 차단하고,
    상기 차단후 CRT 히터전원 입력단에 서브전원을 인가하는 스텝으로 구성된 것을 특징으로 하는 디스플레이 장치의 전원제어방법.
  11. 청구항 10 에 있어서,
    상기 서브전원을 인가하는 스텝은 적어도 하나이상의 다이오드를 포함하는 히터전원입력단을 통하여 수행하는 것을 특징으로 하는 디스플레이 장치의 전원제어방법.
  12. 청구항 10 에 있어서, 상기 서브전원을 인가하는 스텝은,
    전원 정류부에서 바로 서브전원부를 통하여 전원이 공급되는 것을 특징으로 하는 디스플레이 장치의 전원제어방법.
KR1019960033804A 1996-08-14 1996-08-14 전원절약형 디스플레이장치 및 전원제어 방법 KR100224085B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1019960033804A KR100224085B1 (ko) 1996-08-14 1996-08-14 전원절약형 디스플레이장치 및 전원제어 방법
TW086111228A TW341673B (en) 1996-08-14 1997-08-06 Power saving display device and method for controlling power thereof
CN97116750A CN1133111C (zh) 1996-08-14 1997-08-13 节电显示装置
US08/914,028 US5870086A (en) 1996-08-14 1997-08-14 Power saving display device and method for controlling power thereof
JP9233316A JPH1097356A (ja) 1996-08-14 1997-08-14 節電型ディスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960033804A KR100224085B1 (ko) 1996-08-14 1996-08-14 전원절약형 디스플레이장치 및 전원제어 방법

Publications (2)

Publication Number Publication Date
KR19980014710A KR19980014710A (ko) 1998-05-25
KR100224085B1 true KR100224085B1 (ko) 1999-10-15

Family

ID=19469651

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960033804A KR100224085B1 (ko) 1996-08-14 1996-08-14 전원절약형 디스플레이장치 및 전원제어 방법

Country Status (5)

Country Link
US (1) US5870086A (ko)
JP (1) JPH1097356A (ko)
KR (1) KR100224085B1 (ko)
CN (1) CN1133111C (ko)
TW (1) TW341673B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100447187B1 (ko) * 2002-03-19 2004-09-04 엘지전자 주식회사 모니터의 씨알티 보호 회로

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100228731B1 (ko) * 1997-03-19 1999-11-01 윤종용 음성 처리부의 전원 제어방법 및 제어회로
KR100238579B1 (ko) * 1997-04-15 2000-01-15 윤종용 Dpms 기능을 갖는 디스플레이 장치의 bnc/d-sub 자동 선택 방법 및 장치
KR200160668Y1 (ko) * 1997-12-16 1999-11-15 윤종용 평판 디스플레이 장치 및 이를 사용하는 디지탈 데이터 처리 장치
KR100516386B1 (ko) * 1997-12-30 2005-12-02 삼성전자주식회사 디스플레이 장치의 퀵 스타트(quick start)장치 및방법
KR100281529B1 (ko) 1998-04-11 2001-02-15 윤종용 유니버설 시리얼 버스 디바이스를 구비한 디스플레이 장치의 전원 공급 제어 회로
KR100282333B1 (ko) * 1998-11-12 2001-03-02 구자홍 모니터의 절전 회로
CN1263293A (zh) * 1999-02-09 2000-08-16 台达电子工业股份有限公司 具省电控制的电源组件
JP2000330494A (ja) 1999-05-17 2000-11-30 Sony Corp 画像表示装置
US6473078B1 (en) * 1999-05-26 2002-10-29 Nokia Display Products Oy Method and device for power consumption management of an integrated display unit
JP2001045403A (ja) * 1999-08-04 2001-02-16 Sanyo Electric Co Ltd 映像処理装置
KR100598412B1 (ko) * 1999-08-31 2006-07-10 삼성전자주식회사 디스플레이 시스템의 전원절전장치 및 전원절전방법
JP2001109418A (ja) 1999-10-04 2001-04-20 Mitsubishi Electric Corp 画像表示装置およびその制御方法
EP1184832A1 (en) * 2000-08-30 2002-03-06 ADI Corporation Display monitor operable in a power-saving mode with reduced pulsed heating filament power
KR20030062550A (ko) * 2002-01-17 2003-07-28 삼성전자주식회사 스탠바이전원을 갖는 전기장치
KR100474636B1 (ko) * 2002-11-15 2005-03-11 엘지전자 주식회사 모니터의 전원 공급 장치
JP4128516B2 (ja) * 2002-11-18 2008-07-30 株式会社リコー 画像形成装置、プログラム更新方法
KR100488521B1 (ko) * 2002-12-20 2005-05-11 삼성전자주식회사 디스플레이장치의 전원제어시스템
TWI238936B (en) * 2003-04-04 2005-09-01 Compal Electronics Inc Computer system having an identification means
DE202007018449U1 (de) * 2007-11-02 2008-10-02 Fujitsu Siemens Computers Gmbh Elektronisches Gerät, Computer und Anordnung
CN101685603B (zh) * 2008-09-24 2011-06-22 晨星软件研发(深圳)有限公司 极低耗电显示控制电路与相关方法
US20140197699A1 (en) * 2011-12-29 2014-07-17 Ygdal Naouri Wired communications connector included in a power device
TWI486831B (zh) * 2012-10-19 2015-06-01 Elan Microelectronics Corp 省電裝置及其省電方法
CN103605417A (zh) * 2013-12-04 2014-02-26 安徽理工大学电子设备厂 一种节能的计算机服务器电源
CN109245500A (zh) * 2017-07-10 2019-01-18 中兴通讯股份有限公司 供电方法、装置及***

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63155189U (ko) * 1987-03-30 1988-10-12
JPH03259180A (ja) * 1990-03-09 1991-11-19 Hitachi Ltd 自動デイスプレイ制御回路
FI87707C (fi) * 1990-06-20 1993-02-10 Planar Int Oy Foerfarande och anordning foer begraensing av effektfoerbrukningen hos en elektroluminescensdisplay av vaexelstroemstyp
JPH05189095A (ja) * 1992-01-10 1993-07-30 Fujitsu Ltd 電子装置
JPH05341722A (ja) * 1992-06-04 1993-12-24 Fujitsu Ltd ディスプレイ装置のヒータ予熱回路
US5389952A (en) * 1992-12-02 1995-02-14 Cordata Inc. Low-power-consumption monitor standby system
US5375245A (en) * 1993-02-22 1994-12-20 Tandberg Data A/S Apparatus for automatically reducing the power consumption of a CRT computer monitor
JPH07271681A (ja) * 1994-03-28 1995-10-20 Nec Corp 半導体メモリのバックアップ回路
US5481299A (en) * 1994-05-16 1996-01-02 Coffey; Lawrence G. Power saving device for video screen
US5616988A (en) * 1994-08-19 1997-04-01 Hyundai Electronics Industries Co., Ltd. High energy-saving circuit for a display apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100447187B1 (ko) * 2002-03-19 2004-09-04 엘지전자 주식회사 모니터의 씨알티 보호 회로

Also Published As

Publication number Publication date
JPH1097356A (ja) 1998-04-14
US5870086A (en) 1999-02-09
KR19980014710A (ko) 1998-05-25
CN1173655A (zh) 1998-02-18
TW341673B (en) 1998-10-01
CN1133111C (zh) 2003-12-31

Similar Documents

Publication Publication Date Title
KR100224085B1 (ko) 전원절약형 디스플레이장치 및 전원제어 방법
US6345364B1 (en) Power supply of display apparatus with universal serial bus device
US6097378A (en) Video display apparatus with audio circuitry and a method for controlling power therein
US6297601B1 (en) Apparatus and method for saving electric power in a display system
GB2343823A (en) Power saving circuit for computer monitor has separate power supply and control for CRT heater
KR100426696B1 (ko) 디스플레이장치
KR100512747B1 (ko) 디스플레이장치의 전원공급시스템 및 그 제어방법
KR0185856B1 (ko) 전원 공급 장치
KR100248289B1 (ko) 초절전형 모니터의 전원회로
KR100710259B1 (ko) 영상기기의 전원 관리 방법 및 그 영상기기
KR200173058Y1 (ko) 모니터의 절전회로
KR100208990B1 (ko) 절전형 모니터의 순간 제어 장치
KR100208993B1 (ko) 절전형 모니터의 순간 제어 장치
US20040090436A1 (en) Display unit and power-economy controller
KR19990003849A (ko) 모니터의 전원회로
KR100488521B1 (ko) 디스플레이장치의 전원제어시스템
KR19980022759U (ko) 모니터에 있어서 서스팬드 모드시 전원 안정화회로
KR0161136B1 (ko) 발화 방지형 보조전압 출력회로
KR100287846B1 (ko) 모니터의 디피앰 모드 소비전력 절감장치
KR200173055Y1 (ko) 모니터의 마이콤 안정화 회로
KR100195703B1 (ko) 모니터의 디스플레이 전원 관리 시스템
KR0125025Y1 (ko) 소비전력 절감회로
KR200156521Y1 (ko) 모니터에 있어서 오디오 앰프의 전원전압 공급 장치
KR20010010485A (ko) 디스플레이장치의 절전회로
KR19980066099U (ko) 모니터의 절전회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080627

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee