KR100221843B1 - Circuit for detecting transmission power level - Google Patents

Circuit for detecting transmission power level Download PDF

Info

Publication number
KR100221843B1
KR100221843B1 KR1019960076239A KR19960076239A KR100221843B1 KR 100221843 B1 KR100221843 B1 KR 100221843B1 KR 1019960076239 A KR1019960076239 A KR 1019960076239A KR 19960076239 A KR19960076239 A KR 19960076239A KR 100221843 B1 KR100221843 B1 KR 100221843B1
Authority
KR
South Korea
Prior art keywords
level
signal
transmission power
output
voltage
Prior art date
Application number
KR1019960076239A
Other languages
Korean (ko)
Other versions
KR19980056969A (en
Inventor
이충섭
Original Assignee
유기범
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신주식회사 filed Critical 유기범
Priority to KR1019960076239A priority Critical patent/KR100221843B1/en
Publication of KR19980056969A publication Critical patent/KR19980056969A/en
Application granted granted Critical
Publication of KR100221843B1 publication Critical patent/KR100221843B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/04TPC
    • H04W52/06TPC algorithms
    • H04W52/14Separate analysis of uplink or downlink
    • H04W52/146Uplink power control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/04TPC
    • H04W52/06TPC algorithms
    • H04W52/08Closed loop power control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/04TPC
    • H04W52/52TPC using AGC [Automatic Gain Control] circuits or amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W84/00Network topologies
    • H04W84/02Hierarchically pre-organised networks, e.g. paging networks, cellular networks, WLAN [Wireless Local Area Network] or WLL [Wireless Local Loop]
    • H04W84/04Large scale networks; Deep hierarchical networks
    • H04W84/06Airborne or Satellite Networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Astronomy & Astrophysics (AREA)
  • General Physics & Mathematics (AREA)
  • Radio Relay Systems (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)
  • Transmitters (AREA)

Abstract

본 발명은 지구국에서 통신위성측으로 송출되는 상향링크신호에 대하여 그 송신전력레벨을 검출하고, 검출된 신호레벨을 근거로 상향링크신호가 정상적인 전력레벨로서 송출되고 있는 상태인지를 표시하도록 된 위성통신시스템의 송신전력레벨 검출회로에 관한 것으로, 위성시스템의 RF송신단에 구비되어 안테나를 통해 송출되는 상향링크신호의 송신전력을 검지하기 위한 검출단자와, 이 검출단자를 통해 인가되는 상향링크신호에 대하여 송신전력에 대응되는 해당 DC레벨의 전압신호를 출력하는 DC레벨 검출부, 이 DC레벨 검출부에서 출력되는 신호에 대하여 교류성분의 노이즈를 필터링해내는 필터부, 이 필터부에서 출력되는 신호에 대하여 소정 이득으로서의 전압증폭을 실행하는 전압증폭부, 이 전압증폭부의 출력신호에 대하여 전류증폭을 실행하는 전류증폭부, 소정 기준전압을 근거로 전류증폭부에서 출력되는 신호의 전위레벨을 비교하여 상기 전류증폭부의 출력신호레벨이 기준전압보다 작은 경우 제1레벨의 검출신호를 출력하는 비교부 및 이 비교부로부터 출력되는 검출신호의 전압레벨을 근거로 송신전력 상태를 표시하는 표시부를 포함하여 구성된 것을 특징으로 한다.The present invention provides a satellite communication system configured to detect a transmission power level of an uplink signal transmitted from an earth station to a communication satellite side and to indicate whether an uplink signal is being transmitted as a normal power level based on the detected signal level. A transmission power level detection circuit of the present invention, comprising: a detection terminal for detecting a transmission power of an uplink signal transmitted through an antenna provided at an RF transmitting terminal of a satellite system, and transmitting to an uplink signal applied through the detection terminal. A DC level detector for outputting a voltage signal of a corresponding DC level corresponding to power; a filter unit for filtering out noise of AC components with respect to the signal output from the DC level detector; and a predetermined gain for the signal output from the filter unit. Voltage amplification section for performing voltage amplification and current amplification for the output signal of this voltage amplification section. A comparator which compares the potential level of the signal output from the current amplifier based on a predetermined reference voltage and outputs a detection signal of the first level when the output signal level of the current amplifier is smaller than the reference voltage; And a display unit for displaying the transmission power state based on the voltage level of the detection signal output from the comparison unit.

Description

위성통신시스템의 송신전력레벨 검출회로Transmission power level detection circuit of satellite communication system

본 발명은 위성통신 시스템에 관한 것으로, 특히 지구국에서 통신위성측으로 송출되는 상향링크신호에 대하여 그 송신전력레벨을 검출하고, 검출된 신호레벨을 근거로 상향링크신호가 정상적인 전력레벨로서 송출되고 있는 상태인지를 표시하도록 된 위성통신시스템의 송신전력레벨 검출회로에 관한 것이다.The present invention relates to a satellite communication system, and in particular, the transmission power level of the uplink signal transmitted from the earth station to the communication satellite side is detected, and the uplink signal is transmitted as a normal power level based on the detected signal level. A transmission power level detection circuit of a satellite communication system configured to indicate recognition.

일반적으로 인공위성을 이용한 위성통신이라 하면 고도 36000㎞ 상공에 올려진 정지위성을 매개로 하여 원격지의 가입자간에 음성 또는 데이터 통신을 실행하도록 된 것을 일컫는 것인 바, 지상에 위치한 지구국은 36000㎞ 상공의 인공위성과 통신하기 위해 통상 고전력의 초고주파신호를 상향링크신호로서 이용하게 된다.In general, satellite communication using satellite refers to the execution of voice or data communication between subscribers of remote sites via a satellite stationed at an altitude of 36000 km. In general, a high-power ultra-high frequency signal is used as an uplink signal to communicate with the DMA.

한편, 인공위성측으로 송출되는 상향링크신호의 전력레벨이 작게 되면 잡음에 대한 신호량이 적어지는 등 수신감도가 떨어지게 되며, 심한 경우 통신이 두절되는 상태에 까지 이르게 되는 바, 이러한 통신사고를 예방하기 위해서는 송신신호의 전력레벨을 검출하여 신호 송신상태의 정상여부를 알려줄 수 있도록 된 장치가 필요하게 마련이다.On the other hand, if the power level of the uplink signal transmitted to the satellite side is small, the reception sensitivity is reduced, such as a small amount of signal to noise, and in severe cases, the communication is lost, and thus the transmission is prevented. There is a need for an apparatus that can detect the power level of a signal and indicate whether the signal transmission is normal.

본 발명은 상기한 사정을 감안하여 창출된 것으로서, 지구국에서 통신위성측으로 송출되는 상향링크신호에 대하여 그 송신전력레벨을 검출하고, 검출된 신호레벨을 근거로 상향링크신호가 정상적인 전력레벨로서 송출되고 있는 상태인지를 표시하도록 된 위성통신시스템의 송신전력레벨 검출회로를 제공함에 그 목적이 있다.The present invention was created in view of the above circumstances, and detects a transmission power level of an uplink signal transmitted from an earth station to a communication satellite side, and transmits an uplink signal as a normal power level based on the detected signal level. It is an object of the present invention to provide a transmission power level detection circuit of a satellite communication system configured to indicate whether there is a state of being present.

도1은 본 발명의 1실시예에 따른 위성통신시스템의 송신전력레벨 검출회로의 내부구성을 나타낸 회로구성도.1 is a circuit diagram showing an internal configuration of a transmission power level detection circuit of a satellite communication system according to an embodiment of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : DC레벨 검출부 2 : 필터부1: DC level detection unit 2: Filter unit

3 : 전압증폭기 4 : 제1비교기3: voltage amplifier 4: first comparator

5 : 제2비교기 6 : 시간지연회로5: second comparator 6: time delay circuit

Pin : 검출단자 Ds : 쇼트키 다이오드Pin: Detection terminal Ds: Schottky diode

CEMI: EMI(electromagnetic interference) 캐패시터C EMI : Electromagnetic Interference Capacitor

BPF1,BPF2 : 대역통화필터 Ra,Rb,R1∼R13 : 저항BPF1, BPF2: Band call filter Ra, Rb, R1 to R13: Resistance

C1∼C3 : 캐패시터 ZD1 : 제너다이오드C1 to C3: Capacitor ZD1: Zener Diode

Q1 : 트랜지스터 D1,D2 : 다이오드Q1: transistor D1, D2: diode

VR1 : 가변저항 LED : 발광다이오드VR1: Variable resistance LED: Light emitting diode

상기 목적을 실현하기 위한 본 발명에 따른 위성통신시스템의 송신전력레벨 검출회로는 위성시스템의 RF송신단에 구비되어 안테나를 통해 송출되는 상향링크신호의 송신전력을 검지하기 위한 검출단자와, 이 검출단자를 통해 인가되는 상향링크신호에 대하여 송신전력에 대응되는 해당 DC레벨의 전압신호를 출력하는 DC레벨 검출부, 이 DC레벨 검출부에서 출력되는 신호에 대하여 교류성분의 노이즈를 필터링해내는 필터부, 이 필터부에서 출력되는 신호에 대하여 소정 이득으로서의 전압증폭을 실행하는 전압증폭부, 이 전압증폭부의 출력신호에 대하여 전류증폭을 실행하는 전류증폭부, 소정 기준전압을 근거로 전류증폭부에서 출력되는 신호의 전위레벨을 비교하여 상기 전류증폭부의 출력신호레벨이 기준전압보다 작은 경우 제1레벨의 검출신호를 출력하는 비교부 및 이 비교부로부터 출력되는 검출신호의 전압레벨을 근거로 송신전력 상태를 표시하는 표시부를 포함하여 구성된 것을 특징으로 한다.The transmission power level detecting circuit of the satellite communication system according to the present invention for realizing the above object is provided in the RF transmitting terminal of the satellite system, and the detection terminal for detecting the transmission power of the uplink signal transmitted through the antenna, this detection terminal A DC level detector for outputting a voltage signal of a corresponding DC level corresponding to a transmission power to an uplink signal applied through the filter; a filter unit for filtering out noise of an AC component from a signal output from the DC level detector; A voltage amplifying section for performing a voltage amplification as a predetermined gain on a signal output from the section, a current amplifying section for amplifying a current for an output signal of the voltage amplifying section, and a signal output from the current amplifying section based on a predetermined reference voltage Compare the potential level and, when the output signal level of the current amplifier is less than the reference voltage, detect the detection signal of the first level. And a display unit for displaying a transmission power state on the basis of an output comparator and a voltage level of the detection signal output from the comparator.

즉, 상기한 구성으로 된 본 발명에 의하면 통신위성측으로 전송되는 상향링크신호의 전력레벨에 이상이 발생된 경우, 망 운용자로 하여금 상황을 그 즉시 인식하고 그에 따른 조치를 신속하게 취할 수 있도록 경보하여 줌으로써 통신회선이 장시간 두절되는 사고를 막을 수 있게 된다.That is, according to the present invention having the above-described configuration, if an abnormality occurs in the power level of the uplink signal transmitted to the communication satellite side, the network operator immediately recognizes the situation and alerts the user so that the action can be taken promptly. By doing so, the communication line can be prevented from being broken for a long time.

이하, 첨부된 도면을 참조하여 본 발명에 따른 실시예를 설명한다.Hereinafter, with reference to the accompanying drawings will be described an embodiment according to the present invention.

도1은 본 발명의 1실시예에 따른 위성통신시스템의 송신전력레벨 검출회로를 나타낸 회로구성도로, 도1에서 참조부호 Pin은 RF송신단에 구비되어 안테나를 통해 송출되는 상향링크신호의 일부를 발췌해내기 위한 검출단자이고, 참조번호 1은 이 검출단자(Pin)를 통해 인가되는 14.0∼14.5 GHz대역의 상향링크신호에 대하여 송신전력에 대응되는 해당 DC레벨의 전압신호로 변환하여 출력하는 DC레벨 검출부인 바, 이 DC레벨 검출부(1)는 상기 검출단자(Pin)를 통해 인가되는 상향링크신호를 반파정류하는 제로 바이어스(zero bias) 쇼트키 다이오드(Ds)와 이 쇼트키 다이오드(Ds)의 출력신호에 혼입되어 있는 소정 고주파신호를 필터링해내기 위한 EMI(electromagnetic interference; 전자 방해 잡음) 캐패시터(CEMI), 그리고 입력단과 출력단에 각각 병렬접속된 저항(Ra,Rb)로 구성된 것이다.1 is a circuit diagram showing a transmission power level detection circuit of a satellite communication system according to an embodiment of the present invention. In FIG. 1, a reference pin is provided at an RF transmitter to extract a part of an uplink signal transmitted through an antenna. A detection terminal for solving the problem, and reference numeral 1 denotes a DC level for converting an uplink signal in the 14.0 to 14.5 GHz band applied through the detection terminal Pin into a voltage signal of a corresponding DC level corresponding to the transmission power and outputting the same. The DC level detection unit 1 is a detection unit, and the DC level detection unit 1 includes a zero bias Schottky diode Ds for half-wave rectifying an uplink signal applied through the detection terminal Pin and the schottky diode Ds. intended to filter the EMI to a predetermined high-frequency signal which is mixed into the output signal, made up of (electromagnetic interference electromagnetic interference noise), the capacitor (C EMI), and a resistor (Ra, Rb), each connected in parallel to an input end and an output end Will.

한편, 참조번호 2는 상기 DC레벨 검출부(1)에서 출력되는 신호에 대하여 AC성분을 필터링해내는 필터부로서, 이 필터부(2)는 저항(R1)과 캐패시터(C1)를 병렬접속하여 구성한 제1저대역통과필터(BPF1)와 저항(R2)과 캐패시터(C2)로 구성된 제2저대역통과필터(BPF2)로서 구성되어 있다. 또한, 참조부호 ZD1은 상기 필터부(2)에서 출력되는 신호의 전압레벨을 소정 DC레벨이하로 제한하기 위하여 상기 필터부(2)의 출력단과 접지사이에 설치한 전압리미터로서의 제너다이오드이고, 참조번호 3은 이 제너다이오드(ZD1)를 거쳐 출력되는 신호에 대하여 약 28배의 전압증폭을 실행하는 전압증폭기이며, 참조부호 Q1은 이 전압증폭기(3)의 출력신호에 대하여 전류증폭을 실행하는 전류증폭기로서의 트랜지스터이다.On the other hand, reference numeral 2 denotes a filter for filtering an AC component with respect to the signal output from the DC level detection unit 1. The filter unit 2 is formed by connecting the resistor R1 and the capacitor C1 in parallel. It is comprised as the 2nd low bandpass filter BPF2 comprised by the 1st low bandpass filter BPF1, the resistor R2, and the capacitor C2. Reference numeral ZD1 denotes a zener diode serving as a voltage limiter provided between the output terminal of the filter unit 2 and the ground in order to limit the voltage level of the signal output from the filter unit 2 to a predetermined DC level or less. Numeral 3 denotes a voltage amplifier which performs about 28 times the voltage amplification on the signal output through this zener diode ZD1, and reference numeral Q1 denotes a current which performs the current amplification on the output signal of this voltage amplifier 3. It is a transistor as an amplifier.

한편, 참조번호 4는 가변저항(VR1)과 저항(R12)에 의해 분압되어 설정된 기준전압을 근거로 상기 트랜지스터(Q1)에서 출력되는 신호의 전위레벨을 비교하여 상기 트랜지스터(Q1)의 출력신호레벨이 기준전압보다 작은 경우 소정 전위의 검출신호를 출력하는 제1비교기이고, 참조부호 LED는 이 제1비교기(4)로부터 출력되는 검출신호의 전압레벨에 따라 온/오프 구동되어 송신전력 상태를 표시하게 되는 표시부로서의 발광다이오드이다.On the other hand, reference numeral 4 denotes an output signal level of the transistor Q1 by comparing the potential level of the signal output from the transistor Q1 based on the reference voltage set by the variable resistor VR1 and the resistor R12. It is a first comparator which outputs a detection signal of a predetermined potential when it is smaller than this reference voltage, and the reference sign LED is driven on / off in accordance with the voltage level of the detection signal output from this first comparator 4 to indicate the transmission power state. A light emitting diode as a display portion to be made.

그리고, 참조번호 5는 소정 저항비(R6,R7)로 분압된 기준전압을 근거로 상기 전압증폭기(3)의 출력전압을 비교하여 전압증폭기(3)의 출력전압이 기준전압보다 작게 되면 출력단의 전위를 접지(GND)전위로 설정하는 제2비교기이고, 참조번호 6은 상기 전류증폭 트랜지스터(Q1)의 출력신호를 평활하여 상기 제1비교기(4)에 의해 판정되는 판정시간을 소정 시간만큼 지연시키기 위한 시간지연회로로서, 이 시간지연회로(6)는 상기 전류증폭 트랜지스터(Q1)의 출력단과 접지사이에 설치된 평활캐패시터(C3)와 이 평활캐패시터(C3)에 병렬접속된 저항(R10)으로 구성된 것이다.Reference numeral 5 compares the output voltage of the voltage amplifier 3 based on the reference voltage divided by the predetermined resistance ratios R6 and R7, and when the output voltage of the voltage amplifier 3 is smaller than the reference voltage, The second comparator sets the potential to the ground (GND) potential, and reference numeral 6 smoothes the output signal of the current amplifier transistor Q1 to delay the determination time determined by the first comparator 4 by a predetermined time. As a time delay circuit, the time delay circuit 6 includes a smoothing capacitor C3 provided between the output terminal of the current amplifying transistor Q1 and ground and a resistor R10 connected in parallel to the smoothing capacitor C3. It is composed.

이어, 상기한 구성으로 된 장치의 동작을 설명한다.Next, the operation of the device having the above configuration will be described.

상기 검출단자(Pin)는 지구국 RF송신부의 최종출력단에 설치되어 인공위성측으로 송출되는 상향링크신호의 일부를 발췌해내게 되는 바, 검출단자(Pin)를 통해 인가된 신호는 상기 DC레벨 검출기(1)의 쇼트키 다이오드(Ds)와 EMI 캐패시터(CEMI)에 의해 해당 전력레벨에 대응되는 DC레벨의 전압신호로서 변환되어 출력되게 된다.The detection terminal Pin is installed at the final output terminal of the RF station of the earth station and extracts a part of the uplink signal transmitted to the satellite side. The signal applied through the detection terminal Pin is the DC level detector 1. By the Schottky diode (Ds) and EMI capacitor (C EMI ) of is converted into a voltage signal of the DC level corresponding to the corresponding power level is output.

한편, DC레벨 검출기(1)에서 출력된 신호는 2단으로 구성된 저대역통과필터(BPF1,BPF2)에 의해 고주파 노이즈 성분이 제거된 상태로 필터링되게 되는 바, 제너다이오드(ZD1)로 구현된 전압 리미터는 상기 필터부(2)의 저대역통과필터(BPF1,BPF2)에 의해 필터링 된 신호의 레벨이 소정 전압레벨을 넘어서지 않도록 제한하게 된다. 전압 리미터를 거친 DC레벨 신호는 전압증폭기(3)를 거치면서 약 28배 전압증폭되게 되며, 이 전압증폭기(3)에서 증폭된 전압신호는 전류증폭 트랜지스터(Q1)의 베이스단에 공급되게 됨으로써 전류증폭되게 되는 바, 제1비교기(4)는 전류증폭된 신호레벨과 소정 저항비(VR1,R12)로 분압되어 설정된 기준전압을 비교하게 된다.On the other hand, the signal output from the DC level detector 1 is filtered in a state in which the high frequency noise component is removed by the low pass filters BPF1 and BPF2 composed of two stages, and thus the voltage implemented by the zener diode ZD1. The limiter limits the level of the signal filtered by the low pass filters BPF1 and BPF2 of the filter unit 2 not to exceed a predetermined voltage level. The DC level signal passing through the voltage limiter is voltage amplified by about 28 times while passing through the voltage amplifier 3, and the voltage signal amplified by the voltage amplifier 3 is supplied to the base terminal of the current amplifier transistor Q1. As it is amplified, the first comparator 4 compares the current amplified signal level with the predetermined reference voltage divided by the predetermined resistance ratios VR1 and R12.

비교결과, 전류증폭된 신호레벨 즉, 반전단자(-)를 통해 입력되는 신호의 레벨이 비반전단자(+)를 통해 입력되는 기준전압 보다 작은 경우, 제1비교기(4)로부터는 DC 10[V]의 전압이 출력되게 되는 바, 발광다이오드(LED)는 저항(R13,R9)을 거쳐 인가되는 제1비교기(4)의 출력전압에 의해 온(ON)구동되게 됨으로써 상향링크신호의 송신전력이 낮은 상태임을 표시하게 된다.As a result of the comparison, when the current amplified signal level, that is, the level of the signal input through the inverting terminal (-) is smaller than the reference voltage input through the non-inverting terminal (+), DC 10 [ Since the voltage of V] is outputted, the LED is turned on by the output voltage of the first comparator 4 applied through the resistors R13 and R9, thereby transmitting power of the uplink signal. Will indicate a low state.

한편, 이때 상기 시간지연회로(6)는 전류증폭 트랜지스터(Q1)의 출력신호를 평활하여 그 평활된 신호레벨을 상기 제1비교기(4)의 반전단자(-)에 공급하도록 된 것인 바, 이는 상기 전류증폭 트랜지스터(Q1)로부터 출력되는 검출신호의 레벨이 일시적으로 변화하는 경우에 있어 지나치게 민감한 판정결과가 출력되지 않도록 하기 위한 것이다.At this time, the time delay circuit 6 is to smooth the output signal of the current amplifier transistor (Q1) to supply the smoothed signal level to the inverting terminal (-) of the first comparator (4), This is to prevent an excessively sensitive determination result from being output when the level of the detection signal output from the current amplifier transistor Q1 temporarily changes.

위성통신망 운용자는 상기 제1비교기(4)의 입력단에 설치된 가변저항(VR1)을 조정하여 기준전압의 레벨을 조절할 수 있게 되어 있는 바, 운용자는 현재의 망운용상태에 따라 기준레벨을 변경설정함으로써 송신전력 이상여부 판정기준을 가변설정할 수 있도록 되어 있다.The satellite communication network operator can adjust the level of the reference voltage by adjusting the variable resistor VR1 installed at the input of the first comparator 4. The operator changes the reference level according to the current network operation state. It is possible to variably set the criterion for determining whether the transmission power is abnormal.

즉, 상기 실시예에 의하면 지구국에서 통신위성측으로 송출되는 상향링크신호에 대하여 그 송신전력레벨을 검출하고, 검출된 신호레벨을 근거로 상향링크신호가 정상적인 전력레벨로서 송출되고 있는 상태인지를 표시하도록 된 위성통신시스템의 송신전력레벨 검출회로를 실현할 수 있게 된다.That is, according to the embodiment, the transmission power level is detected for the uplink signal transmitted from the earth station to the communication satellite side, and based on the detected signal level, it is displayed to indicate whether the uplink signal is being transmitted as a normal power level. The transmission power level detection circuit of the conventional satellite communication system can be realized.

한편, 본 발명은 상기 실시예에 한정되지 않고 본 발명의 기술적인 요지를 벗어나지 않는 범위내에서 다양하게 변형실시할 수 있는 바, 예컨대 상기 송신전력 이상상태 표시수단으로서 사용된 발광다이오드(LED) 대신에 부저와 같은 음성출력장치를 이용하여 알람기능을 제공하도록 구성할 수도 있다.Meanwhile, the present invention is not limited to the above embodiments and can be variously modified without departing from the technical gist of the present invention. For example, instead of the light emitting diode (LED) used as the transmission power abnormal state display means. It can also be configured to provide an alarm function using a voice output device such as a buzzer.

이상 설명한 바와 같이, 본 발명에 의하면 통신위성측으로 전송되는 상향링크신호의 전력레벨에 이상이 발생된 경우, 망 운용자로 하여금 상황을 그 즉시 인식하고 그에 따른 조치를 신속하게 취할 수 있도록 경보하여 줌으로써 통신회선이 장시간 두절되는 사고를 막을 수 있게 된다.As described above, according to the present invention, when an abnormality occurs in the power level of the uplink signal transmitted to the communication satellite, communication is provided by alerting the network operator to recognize the situation immediately and to take an action accordingly. This can prevent accidents that cause the line to be broken for a long time.

Claims (6)

위성시스템의 RF송신단에 구비되어 안테나를 통해 송출되는 상향링크신호의 송신전력을 검지하기 위한 검출단자와, 이 검출단자를 통해 인가되는 상향링크신호에 대하여 송신전력에 대응되는 해당 DC레벨의 전압신호를 출력하는 DC레벨 검출부, 이 DC레벨 검출부에서 출력되는 신호에 대하여 교류성분의 노이즈를 필터링해내는 필터부, 이 필터부에서 출력되는 신호에 대하여 소정 이득으로서의 전압증폭을 실행하는 전압증폭부, 이 전압증폭부의 출력신호에 대하여 전류증폭을 실행하는 전류증폭부, 소정 기준전압을 근거로 전류증폭부에서 출력되는 신호의 전위레벨을 비교하여 상기 전류증폭부의 출력신호레벨이 기준전압보다 작은 경우 제1레벨의 검출신호를 출력하는 비교부 및 이 비교부로부터 출력되는 검출신호의 전압레벨을 근거로 송신전력 상태를 표시하는 표시부를 포함하여 구성된 것을 특징으로 하는 위성통신시스템의 송신전력레벨 검출회로.A detection terminal for detecting a transmission power of an uplink signal transmitted through an antenna provided at an RF transmitter of a satellite system, and a voltage signal of a corresponding DC level corresponding to a transmission power with respect to an uplink signal applied through the detection terminal. A DC level detector for outputting a signal; Comparing the potential level of the signal output from the current amplifier based on a predetermined reference voltage with respect to the output signal of the current amplifier based on a predetermined reference voltage; A comparator for outputting a detection signal of a level and a transmission power based on the voltage level of the detection signal output from the comparator A transmission power level detection circuit of a satellite communication system, characterized in that it comprises a display unit for displaying the status. 제 1 항에 있어서, 소정 저항비로 분압된 기준전압을 근거로 상기 전압증폭부의 출력전압을 비교하여 전압증폭부의 출력전압이 기준전압보다 작게 되면 상기 전류증폭부의 출력단 전위를 접지(GND)전위로 설정하는 제2비교부를 추가로 포함하여 구성된 것을 특징으로 하는 위성통신시스템의 송신전력레벨 검출회로.The output terminal potential of the current amplifier is set to ground (GND) potential when the output voltage of the voltage amplifier is smaller than the reference voltage based on the reference voltage divided by a predetermined resistance ratio. The transmission power level detection circuit of the satellite communication system, characterized in that it further comprises a second comparison unit. 제 1 항 또는 제 2 항에 있어서, 상기 비교부에 인가되는 전류증폭부의 출력신호를 평활하여 상기 비교부에 인가되는 신호공급을 소정 시간만큼 지연시키기 위한 시간지연회로를 추가로 포함하여 구성된 것을 특징으로 하는 위성통신시스템의 송신전력레벨 검출회로.The apparatus of claim 1 or 2, further comprising a time delay circuit for smoothing an output signal of the current amplifier applied to the comparator to delay a signal supply applied to the comparator by a predetermined time. A transmission power level detection circuit of a satellite communication system. 제 1 항 또는 제 2 항에 있어서, 상기 필터부에서 출력되는 신호의 전압레벨을 소정 DC레벨이하로 제한하기 위하여 상기 필터부의 출력단과 접지사이에 설치한 제너다이오드를 추가로 포함하여 구성된 것을 특징으로 하는 위성통신시스템의 송신전력레벨 검출회로.The method of claim 1 or 2, further comprising a zener diode provided between the output terminal and the ground of the filter unit in order to limit the voltage level of the signal output from the filter unit to a predetermined DC level or less. A transmission power level detection circuit of a satellite communication system. 제 1 항 또는 제 2 항에 있어서, 상기 DC레벨 검출부는 상기 검출단자를 통해 인가되는 상향링크신호를 반파정류하는 제로 바이어스 쇼트키 다이오드와 이 쇼트키 다이오드의 출력신호에 혼입되어 있는 소정 고주파신호를 필터링해내기 위한 EMI 캐패시터, 그리고 이 DC레벨 검출부의 입력단과 출력단에 각각 병렬접속된 저항을 포함하여 구성된 것을 특징으로 하는 위성통신시스템의 송신전력레벨 검출회로.3. The DC level detector according to claim 1 or 2, wherein the DC level detector is configured to generate a zero bias Schottky diode for half-wave rectifying an uplink signal applied through the detection terminal and a predetermined high frequency signal mixed with an output signal of the Schottky diode. And an EMI capacitor for filtering and a resistor connected in parallel to the input and output terminals of the DC level detector. 제 3 항에 있어서, 상기 시간지연회로는 상기 전류증폭부의 출력단과 접지사이에 설치된 평활캐패시터와 이 평활캐패시터에 병렬접속된 저항으로 구성된 것을 특징으로 하는 위성통신시스템의 송신전력레벨 검출회로.4. The transmission power level detection circuit of a satellite communication system according to claim 3, wherein the time delay circuit comprises a smoothing capacitor provided between the output terminal of the current amplifier and ground and a resistor connected in parallel with the smoothing capacitor.
KR1019960076239A 1996-12-30 1996-12-30 Circuit for detecting transmission power level KR100221843B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960076239A KR100221843B1 (en) 1996-12-30 1996-12-30 Circuit for detecting transmission power level

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960076239A KR100221843B1 (en) 1996-12-30 1996-12-30 Circuit for detecting transmission power level

Publications (2)

Publication Number Publication Date
KR19980056969A KR19980056969A (en) 1998-09-25
KR100221843B1 true KR100221843B1 (en) 1999-09-15

Family

ID=19492114

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960076239A KR100221843B1 (en) 1996-12-30 1996-12-30 Circuit for detecting transmission power level

Country Status (1)

Country Link
KR (1) KR100221843B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100362450B1 (en) * 1999-09-07 2002-11-23 알프스 덴키 가부시키가이샤 Curcuit for detecting output power of transmitter

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100362450B1 (en) * 1999-09-07 2002-11-23 알프스 덴키 가부시키가이샤 Curcuit for detecting output power of transmitter

Also Published As

Publication number Publication date
KR19980056969A (en) 1998-09-25

Similar Documents

Publication Publication Date Title
US4234964A (en) Radio receiver monitoring and testing apparatus
US4148020A (en) Fail-safe alarm system utilizing frequency modulated signal detection
KR950701468A (en) Parallel non-tuned intermediate frequency amplifiers supply signals from each of the television's first detectors through their respective input filters
KR100221843B1 (en) Circuit for detecting transmission power level
JPH05122170A (en) Abnormality monitoring device for outdoor receiving equipment
JPS6331135B2 (en)
US4468763A (en) Seismic intruder detection using pressure waves
US5307404A (en) Signal detecting device
JP3305534B2 (en) Infrared receiver
EP0359231B1 (en) Cordless telephone communication system
US4143323A (en) Radio receiver monitoring and testing apparatus
JP3291607B2 (en) Train detection device
US3173065A (en) Tone detector
US6141538A (en) Transmit detection circuit
US3936747A (en) Code operated switching device for communications systems and the like
KR100817510B1 (en) Apparatus and method for confirming coupling of an antenna in wireless equipment
KR100225364B1 (en) Apparatus for controlling transceiver
JP2022071994A (en) Monitoring device
CN104362986A (en) High-power intermodulation distortion detection device and method
JPH01191282A (en) Non-contact id card system and identifying device
JPH09130686A (en) Booster for television
KR20230076647A (en) Apparatus and method for detecting and measuring against low probability signal
KR960003993Y1 (en) Noise detecting circuit in radio telephone
KR0165619B1 (en) Power apparatus in a radio communication system
KR930005122B1 (en) Data receiver and error displaying circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020614

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee