KR100211950B1 - Bipolar transistor and method for fabricating the same - Google Patents

Bipolar transistor and method for fabricating the same Download PDF

Info

Publication number
KR100211950B1
KR100211950B1 KR1019960063589A KR19960063589A KR100211950B1 KR 100211950 B1 KR100211950 B1 KR 100211950B1 KR 1019960063589 A KR1019960063589 A KR 1019960063589A KR 19960063589 A KR19960063589 A KR 19960063589A KR 100211950 B1 KR100211950 B1 KR 100211950B1
Authority
KR
South Korea
Prior art keywords
polysilicon
region
pillar
electrode
forming
Prior art date
Application number
KR1019960063589A
Other languages
Korean (ko)
Other versions
KR19980045407A (en
Inventor
신희천
이진효
이규홍
Original Assignee
정선종
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정선종, 한국전자통신연구원 filed Critical 정선종
Priority to KR1019960063589A priority Critical patent/KR100211950B1/en
Publication of KR19980045407A publication Critical patent/KR19980045407A/en
Application granted granted Critical
Publication of KR100211950B1 publication Critical patent/KR100211950B1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66272Silicon vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41708Emitter or collector electrodes for bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42304Base electrodes for bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/732Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Bipolar Transistors (AREA)

Abstract

본 발명은 기둥형 바이폴라 트랜지스터 및 그의 제조방법에 관한 것으로, 트랜지스터의 콜렉터와 기판 사이의 커패시터를 최소화하기 위한 것이다.The present invention relates to a columnar bipolar transistor and a method of manufacturing the same, to minimize the capacitor between the collector of the transistor and the substrate.

이와 같은 본 발명은, 기둥형 바이폴라 트랜지스터에서 트랜치 내부에 폴리실리콘을 형성하고, 그 폴리실리콘으로부터 확산되어 제 1,2 기둥의 아래에 불순물 확산영역을 형성함과 아울러 제2기둥에 불순물이 확산된 싱크를 형성함에 그 특징이 있다. 따라서, 본 발명에서는 이러한 고농도 불순물이 트랜지스터 아래로 확산되는 것을 방지하기 위한 구조를 개시한다.In the present invention, in the columnar bipolar transistor, polysilicon is formed inside the trench, and the polysilicon is diffused from the polysilicon to form an impurity diffusion region under the first and second pillars, and the impurities are diffused in the second pillar. It is characterized by the formation of a sink. Therefore, the present invention discloses a structure for preventing the diffusion of such high concentration impurities below the transistor.

Description

기둥형 바이폴라 트랜지스터 및 그의 제조방법Columnar bipolar transistor and method of manufacturing the same

본 발명은 기둥형 바이폴라 트랜지스터 및 그의 제조방법에 관한 것으로써, 특히 양방향의 동작 특성을 갖는 기둥형(Pillar) 바이폴라 트랜지스터의 면적을 최소화하기 위한 구조 및 그의 제조 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a columnar bipolar transistor and a method of manufacturing the same, and more particularly, to a structure for minimizing the area of a pillar bipolar transistor having bidirectional operating characteristics and a method of manufacturing the same.

최근, 바이폴라 트랜지스터는 동작 속도의 향상을 위해 높은 차단 주파수, 낮은 기생 캐패시턴스, 낮은 기생 저항 및 작은 면적이 요구되고 있다.In recent years, bipolar transistors require high cutoff frequencies, low parasitic capacitances, low parasitic resistances, and small areas to improve operating speeds.

제1도는 종래 기술에 따른 바이폴라 트랜지스터의 단면도이다.1 is a cross-sectional view of a bipolar transistor according to the prior art.

제1도에 도시된 바와 같이 P형의 반도체기판(1) 위에 N'형의 매립 영역(2), N형의 콜렉터 영역(3)이 적층되고, 소자 분리용 절연막(5)의 내부에 상기 N+형의 매립 영역(3)의 상부에 상기 N+형의 싱크영역(4)과 절연막(6)으로 이격된 P형의 베이스 영역(7) 및 그 P형의 베이스 영역(7)의 일측부 내에 N형의 에미터 영역(8)의 형성되며, 그 위의 전면에 절연막(10)이 형성되고, 그 절연막(10)을 관통해서 상기 싱크영역(4), 베이스영역(7) 및 에미터 영역(7)에 각각 콘택된 금속전극(9)이 형성된 구조이다.As shown in FIG. 1, an N 'type buried region 2 and an N type collector region 3 are stacked on the P type semiconductor substrate 1, and the inside of the insulating film 5 for element isolation is formed. one of the N + type buried region 3 sink area 4 and the insulating film 6, a base region of P-type spaced apart by 7 and the base region 7 in the P-type of the N + type on top of the An N-type emitter region 8 is formed in the side portion, and an insulating film 10 is formed on the entire surface thereof, and penetrates the insulating film 10 to form the sink region 4, the base region 7, and the emitter. The contact electrode 7 has a structure in which metal electrodes 9 contacted with each other are formed.

상기에서 절연막(5)은 상기 반도체 기판(1)의 소정깊이까지 형성된 트렌치를 채워 형성되어 소자를 분리하므로 소자의 크기를 감소시킬 뿐만 아니라 반도체 기판(1)과 매립영역(2)의 접촉면적을 감소하여 기생 접합 캐패시턴스를 감소시킬 수 있다.In this case, the insulating film 5 is formed by filling trenches formed up to a predetermined depth of the semiconductor substrate 1 to separate the devices, thereby reducing the size of the devices and reducing the contact area between the semiconductor substrate 1 and the buried region 2. By reducing parasitic junction capacitance.

그러나, 상술한 바이폴라 트랜지스터는 베이스 영역이 고농도의 에미터 영역과 넓게 접합되어 있기 때문에 접합 커패시턴스의 증가로 소비 전력이 큰 문제점이 있었다.However, the bipolar transistor described above has a problem in that power consumption is large due to an increase in junction capacitance because the base region is widely bonded to a high concentration of emitter region.

제2도는 종래의 벽면 베이스 접촉법에 의해 제작된 바이폴라 트랜지스터의 단면도로, 미국 특허 출원 제 443554호에 개시되어 있다.2 is a cross-sectional view of a bipolar transistor fabricated by a conventional wall base contact method and is disclosed in US patent application 443554.

제2도를 참조하면, 참조 번호 13은 N형의 콜렉터 영역을 참조번호 17은 P형의 베이스 영역을, 참조 반호 18은 N+형의 에미터영역을 나타낸다.Referring to Fig. 2, reference numeral 13 denotes an N-type collector region, reference numeral 17 denotes a P-type base region, and reference numeral 18 denotes an N + type emitter region.

상기 영역들(13)(17)(18)은 P형의 반도체 기판(11)의 에칭에 의해 형성된 원통형의 기둥(100)에 제공되는 것으로 소자의 활성영역이 된다.The regions 13, 17 and 18 are provided in the cylindrical pillar 100 formed by etching of the P-type semiconductor substrate 11 to become the active region of the device.

참조번호 12는 반도체기판(11)에 형성된 N+형의 매립 영역을 나타내며, 참조 번호 15는 반도체 기판(11)에 형성된 다른 원통형의 기둥(101)에 제공되는 N+형의 싱크가 된다.Reference numeral 12 denotes an N + type buried region formed in the semiconductor substrate 11, and reference numeral 15 becomes an N + type sink provided in another cylindrical pillar 101 formed in the semiconductor substrate 11.

상기 식각된 반도체기판(11)의 상부에 기둥들(100)(101)의 소정 높이 까지 절연막(16)이 채워져 있으며, 상기 절연막(16)의 상부에 베이스전극(17)의 측면과 접촉되는 폴리실리콘 베이스전극(14)이 형성된다.The insulating layer 16 is filled to the predetermined height of the pillars 100 and 101 on the etched semiconductor substrate 11, and the poly is in contact with the side surface of the base electrode 17 on the insulating layer 16. The silicon base electrode 14 is formed.

또한 참조 번호 98 및 99는 절연막이며, 참조 번호 20는 에미터 영역(18), 폴리베이스실리콘 베이스전극(14) 및 싱크(15)와 전기적으로 연결되어 각각 에미터전극, 베이스전극 및 콜렉터전극으로 이용되는 전극을 나타낸다.Reference numerals 98 and 99 are insulating films, and reference numeral 20 is electrically connected to the emitter region 18, the polybase silicon base electrode 14, and the sink 15 to emitter electrode, base electrode, and collector electrode, respectively. The electrode used is shown.

상기 바이폴라 트랜지스터는 에미터 영역(18) 및 콜렉터영역(13)이 베이스 영역(17)과 좁은 면적으로 접합하므로 기생커패시턴스가 감소될 뿐만 아니라 역방향 전류이득이 증가하므로 역방향 동작 특성도 향상된다.In the bipolar transistor, since the emitter region 18 and the collector region 13 are bonded to the base region 17 in a narrow area, not only the parasitic capacitance is reduced but also the reverse current gain increases, thereby improving the reverse operation characteristic.

상기에서 바이폴라 트랜지스터가 역방향 동작할 때 순방향 동작시의 에미터영역(18)은 콜렉터영역이, 콜렉터영역(13)은 에미터영역이 된다.In the above, when the bipolar transistor operates in the reverse direction, the emitter region 18 in the forward operation becomes the collector region, and the collector region 13 becomes the emitter region.

그러나, 상술한 종래의 바이폴라 트랜지스터는 폴리실리콘 베이스전극 두께만큼 베이스영역이 접촉되어 접촉면이 넓으므로 베이스의 외성영역(Extrinsic Base)이 증가되어 트랜지스터의 동작 특성이 저하되며, 에미터 영역 및 콜렉터영역과 폴리실리콘 베이스전극 사이의 기생커패시터에 의해 소비 전력이 증가되는 문제점이 있었다.However, in the conventional bipolar transistor described above, since the base region is in contact with the thickness of the polysilicon base electrode and the contact surface is wide, the extrinsic base of the base is increased, thereby deteriorating the operating characteristics of the transistor, and the emitter region and the collector region. Power consumption is increased by the parasitic capacitors between the polysilicon base electrodes.

또한, 에미터 영역과 베이스 영역이 고농도로 접합되므로 역방향동작시 전류이득이 증가되는 것이 한계가 있는 문제점이 있었다.In addition, since the emitter region and the base region are bonded at a high concentration, there is a problem in that the current gain is increased during reverse operation.

그리고, 에미터 영역이 직경이 작은 기둥의 상부에 형성되어 작은 면적을 가지므로 상부에 에미터전극을 형성하기 어려운 문제점이 있었다.In addition, the emitter region has a problem that it is difficult to form an emitter electrode on the upper part because the emitter region is formed on the upper part of the pillar having a small diameter.

제3도는 종래의 기둥형 바이폴라 트랜지스터의 단면도로, 1994년 특허출원 제 35161호에 개시되어 있다.3 is a cross-sectional view of a conventional columnar bipolar transistor, and is disclosed in 1994 Patent Application No. 35161.

종래의 기둥형 바이폴라 트랜지스터는 소자 영역을 한정하는 소정 깊이의 트렌치와 이 트렌치 내에 제1 및 제2기둥(41)(42)를 갖는 제1도전형의 반도체기판(21); 상기 반도체기판(21) 트렌치 내의 제1기둥(41) 하단 주변과 제2기둥(42)의 전 영역에 형성된 고농도의 제2도전형의 에미터영역(28); 상기 제1기둥(41)의 상부에 형성된 고농도의 제2도전형의 에미터영역(28); 상기 제1기둥(41)의 상기 불순물 확산과 에미터 영역(28)의 중간 부분에 형성된 제1도전형의 베이스영역(27); 상기 제2기둥(42)에 형성된 상기 불순물 확산 영역인 고농도의 제2도전형의 싱크(39); 상기 트렌치 내에 기둥보다 소정의 깊이만큼 낮게 매립된 제1도전형의 폴리실리콘 베이스전극(24); 상기 폴리실리콘 베이스전극(24)과 상기 반도체기판(21)을 전기적으로 격리시키기 위해 상기 트렌치 내에 형성된 제1절연 산화막(34); 상기 베이스영역(27)과 폴리실리콘 베이스전극(24) 사이를 부분적으로 연결하도록 형성된 제1도전형의 베이스 접속부(25); 상기 에미터영역(28)과 자기정렬 방법에 의해 형성된 고농도의 제2도전형의 폴리실리콘 에미터 전극(26); 상기 폴리실리콘 에미터전극(26)과 폴리실리콘 베이스전극(24)이 전기적으로 연결되는 것을 방지하는 제2절연산화막(36); 상기 폴리실리콘 에미터전극(26); 폴리실리콘 베이스전극(24) 및 싱크(39)의 상부에 형성된 에미터금속전극, 베이스금속전극 및 콜렉터 금속 전극 29를 구비하고 있다.Conventional columnar bipolar transistors include a first conductive semiconductor substrate 21 having a trench having a predetermined depth defining a device region and first and second pillars 41 and 42 in the trench; An emitter region 28 of a high concentration second conductivity type formed around the lower end of the first pillar 41 and the entire region of the second pillar 42 in the semiconductor substrate 21 trench; An emitter region 28 of a high concentration second conductivity type formed on the first pillar 41; A base region 27 of a first conductivity type formed at an intermediate portion of the impurity diffusion and emitter region 28 of the first pillar 41; A highly conductive second conductive sink 39, which is the impurity diffusion region formed in the second pillar 42; A first polyconductive polysilicon base electrode 24 embedded in the trench by a predetermined depth lower than the pillar; A first insulating oxide film 34 formed in the trench to electrically isolate the polysilicon base electrode 24 and the semiconductor substrate 21; A first connection type base connection part 25 formed to partially connect the base area 27 with the polysilicon base electrode 24; A high concentration of the second conductive polysilicon emitter electrode 26 formed by the emitter region 28 and the self-alignment method; A second insulating oxide film 36 which prevents the polysilicon emitter electrode 26 and the polysilicon base electrode 24 from being electrically connected to each other; The polysilicon emitter electrode 26; An emitter metal electrode, a base metal electrode, and a collector metal electrode 29 formed on the polysilicon base electrode 24 and the sink 39 are provided.

종래의 기둥형 바이폴라 트랜지스터의 제조방법은 제1도전형의 실리콘기판(21)에 소자영역을 한정하여 제1 및 제2 기둥(41)(42)이 형성되도록 트렌치 에칭하는 공정; 상기 제1기둥(41) 하단의 주변영역과 제2기둥(42)에 고농도의 제2도전형의 불순물확산영역(23)과 싱크(39)를 형성하는 공정; 상기 반도체 기판(21)의 전면에 제1절연산화막(34)과 제1도전형의 폴리실리콘(24)을 증착한 후 상기 폴리실리콘(24)을 CMP공정으로 상기 반도체기판(21)의 에칭되지 않은 부분에 증착된 상기 제1절연산화막(34)이 노출되도록 제거하여 상기 트렌치 내부에 매립하는 공정; 상기 폴리실리콘층(24)을 트렌치 내부의 소정 깊이가 되도록 에칭하여 폴리실리콘 베이스전극(24)을 한정하는 공정; 상기 노출된 제1기둥(41) 주위의 제 1절연산화막(34)을 소정 깊이로 에칭하고, 이 에칭된 부분에 제1도전형의폴리실리콘을 채워서 베이스 접속부(25)를 형성하는 공정; 상기 반도체기판(21)의 전면에 제2절연산화막(36)과 폴리실리콘을 증착하고 상기 제2절연산화막(36)을 연마중지막으로 이용하여 상기 폴리실리콘을 제거하는 CMP공정; 상기 제1기둥 상부의 제2산화막(36)을 선택적으로 제거하여 제1기둥(41)의 표면을 노출시키는 공정; 상기 노출된 제1기둥(41)에 제1도전형의 불순물과 제2도전형의 불순물을 순차적으로 이온주입하고 열처리하여 상기 베이스 접속부(25)와 연결되는 제1도전형의 베이스영역(27)과 제2도전형의 에미터영역(28)을 형성하는 공정; 상기 에미터영역(28)의 상부에 이 에미터영역(28)의 표면적보다 넓은 표면적을 갖고 자기정렬된 제2도전형의 폴리실리콘 에미터전극(26)을 형성하는 공정 및 상기 제2절연산화막(26)과 폴리실리콘 에미터전극(26)의 상부에 보호막(37)을 형성한 후 상기 폴리실리콘 베이스전극(24), 폴리실리콘 에미터전극(26) 및 싱크(39)가 노출되도록 구멍을 형성하고 전극(29)을 형성하는 공정을 구비한다.A conventional method of manufacturing a columnar bipolar transistor includes trench etching to form first and second pillars 41 and 42 by defining an element region in a silicon substrate 21 of a first conductivity type; Forming a high concentration of impurity diffusion region (23) and a sink (39) in the peripheral region and the second pillar (42) at the bottom of the first pillar (41); After depositing the first insulating oxide film 34 and the first conductive polysilicon 24 on the entire surface of the semiconductor substrate 21, the polysilicon 24 is not etched by the CMP process. Removing the first insulating oxide layer 34 deposited on the portion of the uninsulated portion so that the first insulating oxide layer 34 is exposed and filling the inside of the trench; Etching the polysilicon layer 24 to a predetermined depth inside the trench to define a polysilicon base electrode 24; Etching the first insulating oxide film 34 around the exposed first pillar 41 to a predetermined depth, and filling the etched portion with a first conductive polysilicon to form a base connection portion 25; A CMP process of depositing a second insulating oxide film 36 and polysilicon on the entire surface of the semiconductor substrate 21 and removing the polysilicon by using the second insulating oxide film 36 as a polishing stop film; Selectively removing the second oxide film 36 on the first pillar to expose a surface of the first pillar 41; The first conductive type base region 27 connected to the base connecting portion 25 by ion implantation and heat treatment of the first conductive type impurity and the second conductive type impurity are sequentially performed on the exposed first pillar 41. And forming an emitter region 28 of the second conductive type; Forming a self-aligned second type of polysilicon emitter electrode 26 having a surface area larger than that of the emitter region 28 and the second insulating oxide film on the emitter region 28. A protective film 37 is formed on the upper portion of the polysilicon emitter electrode 26 and the polysilicon emitter electrode 26, and then the hole is formed to expose the polysilicon base electrode 24, the polysilicon emitter electrode 26, and the sink 39. And forming an electrode 29.

이와같은 종래 기술에 의한 기둥형 바이폴라 트랜지스터는, 에미터영역(28) 및 콜렉터 영역이 베이스영역(27)과 좁은 면적으로 접합하므로 기생커패시턴스가 감소될 뿐만 아니라 역방향 전류이득이 증가하므로 역방향 동작 특성도 향상된다.In the columnar bipolar transistor according to the related art, since the emitter region 28 and the collector region are bonded to the base region 27 in a narrow area, not only the parasitic capacitance is reduced but also the reverse current gain increases, so that the reverse operation characteristics are also increased. Is improved.

상기에서 바이폴라 트랜지스터가 역방향 동작할 때, 순방향 동작시의 에미터영역(28)은 콜렉터영역이, 콜렉터영역은 에미터영역이 된다.When the bipolar transistor operates in the reverse direction, the emitter region 28 in the forward operation becomes the collector region, and the collector region becomes the emitter region.

그러나, 반도체 기판(21)에 불순물 매립영역(23)을 형성할 때, N+불순물을 주입하기 위한 산화막을 노출할 때 마스크 정렬의 오차에 따라 산화막 노출영역이 변화하고, 노출된 산화막 사이로 불순물을 주입한 후 불순물 확산시 불순물 영역이 트랜지스터 아래로 확산되어 트랜지스터의 콜렉터 영역이 크게 되어 콜렉터와 기판 사이의 접합 커패시터가 커지는 단점이 있다.However, when the impurity buried region 23 is formed in the semiconductor substrate 21, when the oxide film for injecting N + impurities is exposed, the oxide film exposure region changes according to the mask alignment error, and impurities are interposed between the exposed oxide films. After implantation, impurity regions are diffused under the transistor during implantation, resulting in a large collector region of the transistor, which increases the junction capacitor between the collector and the substrate.

본 발명에서는 종래의 기둥형 바이폴라 트랜지스터를 제조할 때 고농도 불순물이 트랜지스터 아래면으로 확산되므로서 콜렉터와 기판 사이의 커패시터가 증가하고 속도를 감소 시키는 요인이 되므로, 본 발명에서는 이러한 고농도 불순물이 트랜지스터 아래로 확산되는 것을 방지하기 위한 구조를 제안한다.In the present invention, when manufacturing a conventional columnar bipolar transistor, since a high concentration of impurities diffuse to the bottom of the transistor, the capacitor between the collector and the substrate increases and decreases the speed. We propose a structure to prevent the spread.

따라서, 본 발명은 마스크 정렬에 영향을 받지 않으면서 트랜지스터 면적 내에서 불순물 매립영역을 형성할 수 있게 되어 트랜지스터 콜렉터와 기판사이의 커패시터를 최소화 하는데 특징이 있다.Accordingly, the present invention is capable of forming an impurity buried region within the transistor area without being affected by mask alignment, thereby minimizing the capacitor between the transistor collector and the substrate.

본 발명에서는 상기한 종래의 기둥형 바이폴라 트랜지스터의 구조와 유사하나 불순물 확산영역 형성이 차이가 있다.In the present invention, the structure of the conventional columnar bipolar transistor is similar to that of the conventional impurity diffusion region.

종래 기술에서는 제1기둥 하단의 주변영역과 제2기둥에 고농도의 제2도전형의 불순물확산영역과 싱크를 형성하는 반면, 본 발명에서는 트렌치 내부에 폴리실리콘 형성; 폴리실리콘으로부터 확산되어 제1 및 제2기둥아래에 형성된 제2도전형의 불순물확산영역과 제2기둥에 고농도의 제2도전형의 불순물확산영역을 형성한 것이 종래 기술과의 차이점이다.In the prior art, while forming a sink and a high concentration of the second conductivity type impurity diffusion region in the peripheral region and the second pillar of the lower end of the first pillar, in the present invention, polysilicon is formed in the trench; The difference from the prior art is that the impurity diffusion region of the second conductive type diffused from the polysilicon and formed under the first and second pillars and the impurity diffusion region of the second conductive type of high concentration are formed on the second pillar.

또한, 본 발명에서는 상기한 종래의 기둥형 바이폴라 트랜지스터의 제조방법이 유사하나 불순물 확산 방법이 차이가 있다. 종래 기술에서는 제1기둥 하단의 주변영역과 제2기둥에 고농도의 제2도전형의 불순물확산영역과 싱크를 형성하는 공정인 반면, 본 발명에서는 트랜치 내부에 폴리실리콘 형성하는 공정; 폴리실리콘으로부터 확산되어 제1 및 제2 기둥 아래에 형성된 제2도전형의 불순물확산영역과 제2기둥에 고농도의 제2도전형의 불순물 확산영역을 형성하는 공정이 종래 기술과 차이점이다.In addition, in the present invention, the above-described method for manufacturing the columnar bipolar transistor is similar, but the impurity diffusion method is different. The prior art is a process of forming a sink and a high concentration of the second conductivity type impurity diffusion region in the peripheral region and the second pillar at the bottom of the first pillar, while the present invention is a process for forming polysilicon in the trench; The process of forming the second conductive type impurity diffusion region formed under the first and second pillars from the polysilicon and the high concentration of the second conductive type impurity diffusion region formed on the second pillar is different from the prior art.

제1도는 종래의 기술에 따른 바이폴라 트랜지스터의 단면도.1 is a cross-sectional view of a bipolar transistor according to the prior art.

제2도는 종래의 벽면 베이스 접촉법에 의해 제작된 바이폴라 트랜지스터의 단면도.2 is a cross-sectional view of a bipolar transistor manufactured by a conventional wall base contact method.

제3도는 종래의 기둥형 바이폴라 트랜지스터의 단면도.3 is a cross-sectional view of a conventional columnar bipolar transistor.

제4도는 본 발명에 따른 면적을 최소화한 기둥형 바이폴라 트랜지스터의 단면도.4 is a cross-sectional view of a columnar bipolar transistor minimized in accordance with the present invention.

제5(a)도제5(m)도는 제4도의 트랜지스터를 제작하기 위한 제조 공정도.Figure 5 (a) FIG. 5 (m) is a manufacturing process diagram for manufacturing the transistor of FIG.

제4도는 본 발명의 실시예에 따른 기둥형 바이폴라 트랜지스터의 단면도이다.4 is a cross-sectional view of a columnar bipolar transistor according to an embodiment of the present invention.

상기 바이폴라 트랜지스터는 P형의 반도체 기판(121)의 소정 부분에 소자 영역을 한정하는 트렌치(122)와 이 트렌치(122) 내부에 제1 및 제2기둥(141)(142)을 구비한다.The bipolar transistor includes a trench 122 defining a device region in a predetermined portion of the P-type semiconductor substrate 121, and first and second pillars 141 and 142 in the trench 122.

상기 제1 및 제2기둥(141)(142)은 직경이 0.32㎛, 높이가 0.72.4㎛정도로 크기를 가지며, 트랜치 내부에 인(P) 또는 비소(As) 등의 N형 불순물이 고농도로 도핑된 폴리실리콘으로부터 확산되어 제1 및 제2기둥(141)(142) 하부에 형성된 N형 불순물이 11020 11021/㎤정도의 고농도로 불순물 확산 영역(123)이 형성된다.The first and second pillars 141 and 142 have a diameter of 0.3 2㎛, 0.7 height N-type impurities, such as phosphorus (P) or arsenic (As), are diffused from the highly doped polysilicon in the trench and formed in the lower portion of the first and second pillars 141 and 142. Type impurities 1 10 20 One The impurity diffusion region 123 is formed at a high concentration of about 10 21 / cm 3.

상기 제1기둥(141)의 상부에는 상기 N형 불순물이 11020 11021/㎤정도의 고농도로 도핑된 N+형의 에미터 영역(126)이 형성되며, 붕소(B) 등의 P형 불순물이 51016 11019/㎤정도로 도핑된 P형의 베이스영역(127)이 상기 불순물 확산 영역(123)과 에미터 영역(126)의 중간에 형성된다.The N-type impurity is 1 at the top of the first pillar 141. 10 20 One A doped N + type emitter region 126 of about 10 21 / cm 3 is formed, and P-type impurities such as boron (B) 10 16 One A P-type base region 127 doped at about 10 19 / cm 3 is formed between the impurity diffusion region 123 and the emitter region 126.

그러므로, 소자의 활성영역은 제1기둥(141)에 한정된다.Therefore, the active region of the device is limited to the first pillar 141.

그리고, 제2기둥(142)의 전체에는 상기 불순물 확산영역(123)과 전기적으로 연결되는 상기 N형 불순물이 11020 11021㎤정도로 도핑된 N+형의 싱크(139)가 형성된다.In addition, the N-type impurity electrically connected to the impurity diffusion region 123 may be formed in the entirety of the second pillar 142. 10 20 One A sink 139 of the N + type doped to about 10 21 cm 3 is formed.

그리고, 상기 틀렌치(122)는 소정 높이 까지 내부를 채우도록 제1절연산화막(134)과 P형의 폴리실리콘 베이스전극(124)이 형성된다.In addition, the trench 122 is formed with a first insulating oxide film 134 and a P-type polysilicon base electrode 124 to fill the interior up to a predetermined height.

상기에서, 폴리실리콘 베이스전극(124)은 상기 P형 불순물이 51018 51020㎤정도로 도핑되며 상부 표면이 상기 베이스영역(127)의 상부 보다 낮게 된다.In the polysilicon base electrode 124, the P-type impurity is 5 10 18 5 10 20 cm 3, and the upper surface is lower than the upper portion of the base area 127.

상기 제1절연산화막(124)은 15002500정도의 두께를 가지며, 상부가 트렌치(122) 및 제2기둥(142)의 측면에서 폴리실리콘 베이스전극표면과 일치되며, 제1기둥(141)의 측면에서 상기 폴리실리콘 베이스전극(124)보다 소정차이 만큼 낮게 형성된다.The first insulating oxide film 124 is 1500 2500 It has a thickness of approximately, and the upper portion is coincident with the surface of the polysilicon base electrode on the side of the trench 122 and the second pillar 142, the predetermined thickness than the polysilicon base electrode 124 on the side of the first pillar 141 It is formed as low as the difference.

상기 베이스영역(127)과 폴리실리콘 베이스전극(124) 사이에 상기 P형 베이스 접속부(125)가 형성된다.The P-type base connecting portion 125 is formed between the base region 127 and the polysilicon base electrode 124.

상기 베이스 접속부(125)는 베이스 영역(127)과 폴리실리콘 베이스 전극(124)를 전기적으로 연결하는 것으로 상부가 베이스 영역(127)의 상부보다 낮게 형성된다.The base connecting portion 125 electrically connects the base region 127 and the polysilicon base electrode 124 so that an upper portion thereof is lower than an upper portion of the base region 127.

그러므로, 폴리실리콘 베이스전극(124)은 제1절연산화막(134)에 의해 불순물확산영역(125) 및 싱크(15)와 전기적으로 절연될 뿐만 아니라 오직 베이스 접속부(125)에 의해서 베이스영역(127)과 전기적으로 연결된다.Therefore, the polysilicon base electrode 124 is not only electrically insulated from the impurity diffusion region 125 and the sink 15 by the first insulating oxide film 134 but also the base region 127 by the base connection portion 125. Is electrically connected to the

상기 에미터영역(126)의 상부에 상기 N형 불순물이 11020 11021㎤정도로 도핑된 20004000정도의 두께를 갖는 N형의 폴리실리콘 에미터전극(128)이 자기 정렬되어 형성된다.The N-type impurity is 1 on the emitter region 126. 10 20 One 2000 doped to about 10 21 cm 3 4000 The N-type polysilicon emitter electrode 128 having a thickness of about is formed by self-alignment.

그리고 폴리실리콘 에미터전극(128), 폴리베이스실리콘 베이스전극(124) 및 싱크(139)의 상부에 에미터전극, 베이스전극 및 콜렉터전극으로 이용되는 금속 전극(129)이 형성된다.A metal electrode 129 used as an emitter electrode, a base electrode, and a collector electrode is formed on the polysilicon emitter electrode 128, the polybase silicon base electrode 124, and the sink 139.

상기 제4도에서 참조 번호 136 및 137은 제2 및 제3절연산화막으로, 특히, 제2절연산화막(136)은 폴리실리콘 에미터전극(128)과 폴리실리콘 베이스전극(124)이 전기적으로 연결되는 것을 방지한다.In FIG. 4, reference numerals 136 and 137 denote second and third insulating oxide films, and in particular, the second insulating oxide film 136 is electrically connected to the polysilicon emitter electrode 128 and the polysilicon base electrode 124. Prevent it.

상술한 바이폴라 트랜지스터는 활성 영역을 제1기둥(141)으로 한정하므로 에미터영역(126) 및 콜렉터영역으로 이용되는 불순물확산영역(123)과 베이스영역(127)의 접합면(Junction)을 작게 한다.In the bipolar transistor described above, since the active region is limited to the first pillar 141, the junction surface of the impurity diffusion region 123 and the base region 127 used as the emitter region 126 and the collector region is reduced. .

그러므로 에미터 및 콜렉터와 베이스 사이의 기생 접합 커패시턴스를 감소시킬 수 있다.Therefore, parasitic junction capacitance between emitter and collector and base can be reduced.

베이스 접속부(125)에 의해 베이스 영역(127)과 폴리실리콘 베이스전극(124)를 일부를 연결하므로 접촉 면적을 감소하여 베이스의 외성영역(Extrinsic Base)이 증가되는 것을 방지하여 트랜지스터의 동작 특성을 향상시킬 수 있으며, 또한 트랜지스터의 역방향동작시 콜렉터 영역으로 사용되는 고농도의 에미터영역(126)이 베이스 영역(127)과 고농도에서 접합을 이루지 않고, 에미터 및 콜렉터영역과 베이스영역 접합면적이 같아서 역방향 동작시와 유사한 전류이득을 얻을 수 있다.A portion of the base region 127 and the polysilicon base electrode 124 are connected by the base connector 125 to reduce the contact area to prevent an increase in the extrinsic base of the base, thereby improving the operation characteristics of the transistor. In addition, the high concentration emitter region 126 used as the collector region during the reverse operation of the transistor does not form a junction at the high concentration with the base region 127, and the junction area of the emitter and the collector region with the base region is the same, so that the reverse direction is obtained. A current gain similar to that in operation can be obtained.

또한, 상술한 바이폴라 트랜지스터는 소자 영역을 한정하는 트렌치의 내부에 제1기둥과 제2기둥이 각기 하나씩 형성된 것으로 설명하였으나, 제1기둥이 다수 개가 형성되고 불순물 확산 영역이 공통으로 사용될 수도 있다.In addition, the above-described bipolar transistor has been described as having one first pillar and one second pillar respectively formed inside the trench defining the device region, but a plurality of first pillars may be formed and an impurity diffusion region may be commonly used.

제5(a)도 내지 제5(m)도은 본 발명에 따른 기둥형 바이폴라 트랜지스터의 제조공정도이다.5 (a) to 5 (m) is a manufacturing process diagram of the columnar bipolar transistor according to the present invention.

제5(a)도를 참조하면 P형 실리콘의 반도체기판(121) 상에 화학기상증착(Chemical Vapor Deposition: 이하 CVD라 칭함) 방법에 의해 40006000정도의 두께의 산화막(132)을 형성한 후 통상의 포토 공정에 의해 반도체기판(121)의 소정 부분을 노출시키도록 산화막(132)을 제거한다.Referring to FIG. 5 (a), the chemical vapor deposition (hereinafter referred to as CVD) method on the semiconductor substrate 121 of p-type silicon is referred to as 4000. 6000 After the oxide film 132 having a thickness is formed, the oxide film 132 is removed to expose a predetermined portion of the semiconductor substrate 121 by a normal photo process.

그리고 산화막(132)을 에칭 마스크로 이용하여 상기 반도체기판(121)의 노출된 부분을 반응성이온에칭(Reactive Ion Etching: RIE라 칭함) 방법 등의 건식 에칭 방법으로 이방성 에칭하여 0.72.0정도 깊이의 트렌치(122)를 형성한다.Then, using the oxide film 132 as an etching mask, the exposed portion of the semiconductor substrate 121 is anisotropically etched by dry etching such as reactive ion etching (RIE). 2.0 The trench 122 is formed to a degree depth.

제5(b)도를 참조하면 상술한 구조의 반도체기판(121)상에 열 산화 방법에 의해 15005000정도의 두께의 산화막(133)을 형성한다. 이때 상기 산화막(133)은 산화막(132)의 상부에도 형성된다.Referring to FIG. 5 (b), 1500 is thermally oxidized on the semiconductor substrate 121 having the above-described structure. 5000 An oxide film 133 of a thickness is formed. In this case, the oxide film 133 is also formed on the oxide film 132.

상기에서 트렌치(122) 형성시, 트렌치(122) 내부의 소정 부분이 제거되지 않도록 하여 각기 0.32um 정도의 직경을 갖는 제1 및 제2기둥(141)(142)를 형성한다.When the trench 122 is formed in the above, a predetermined portion inside the trench 122 is not removed so that each is 0.3. First and second pillars 141 and 142 having a diameter of about 2 μm are formed.

상기 제1 및 제2기둥(141)(142)의 한 쌍은 단위 소자에 해당하는 것으로 트렌치(122) 내에 단일 소자 단위, 또는 다수 개의 소자가 형성될 수 있도록 한 쌍, 또는 다수 쌍을 형성할 수 있다.The pair of the first and second pillars 141 and 142 corresponds to a unit element and may form a pair or a plurality of pairs so that a single element unit or a plurality of elements may be formed in the trench 122. Can be.

제5(b)도를 참조하면 상기 산화막(133) 위에 폴리실리콘을 CVD로 증착시키고 기계화학적연마(Chemical Mechanical Polishing: 이하 CMP라 칭함)로 평탄화 한 후 RIE 방법 등의 건식에칭방법으로 폴리실리콘을 소정의 높이까지 에칭한다. 제2기둥(142)상부에 포토마스크(도시되지 않음)을 형성한 후 RIE 방법으로 노출된 산화막(133)을 제거한다.Referring to FIG. 5 (b), polysilicon is deposited on the oxide layer 133 by CVD, planarized by chemical mechanical polishing (hereinafter referred to as CMP), and then polysilicon is formed by dry etching such as RIE. Etch to a predetermined height. After forming a photomask (not shown) on the second pillar 142, the oxide film 133 exposed by the RIE method is removed.

이때, 상기 포토마스크가 형성되지 않은 부분 및 제2기둥(142)의 측면에 형성된 산화막(133)은 제거되지 않는다.At this time, the portion where the photomask is not formed and the oxide film 133 formed on the side surface of the second pillar 142 are not removed.

그리고 상기 포토마스크를 제거한 후 상기 제거되지 않은 산화막(133)을 확산마스크로 이용하여 인(P) 또는 비소(As) 등의 N형 불순물을 11020 11021/㎤정도의 고농도로 폴리실리콘 및 산화막이 제거된 제2기둥(142) 상부를 도핑한다.After removing the photomask, an N-type impurity such as phosphorus (P) or arsenic (As) is formed by using the non-removed oxide film 133 as a diffusion mask. 10 20 One The upper portion of the second pillar 142 from which the polysilicon and the oxide film are removed is doped at a high concentration of about 10 21 / cm 3.

제5(c)도를 참조하면, 제1 및 제2 기둥의 밖의 트랜치 영역에 포토마스크를 형성한 후 습식식각의 방법으로 제1 및 제2기둥의 상부 및 측면의 산화막을 제거한다.Referring to FIG. 5 (c), after forming photomasks in the trench portions outside of the first and second pillars, the oxide layers on the upper and side surfaces of the first and second pillars are removed by wet etching.

제5(d)도를 참조하면, RIE를 이용하여 기판 상단의 산화막(133)을 제거하고, 폴리실리콘을 CVD 방법으로 기판에 증착시킨 후, 확산 공정을 이용하여 폴리실리콘(123)에 도핑된 고농도 N+불순물이 제1 및 제2기둥(141)(142) 아래에 확산되어 불순물 확산층이 형성되고 또한 N+불순물이 제2기둥에 확산되어 싱크(139)가 형성된다.Referring to FIG. 5 (d), the oxide layer 133 on the upper substrate is removed using RIE, polysilicon is deposited on the substrate by a CVD method, and then doped into the polysilicon 123 using a diffusion process. High concentration N + impurities are diffused below the first and second pillars 141 and 142 to form an impurity diffusion layer, and N + impurities are diffused to the second pillar to form a sink 139.

그리고 반도체 기판(121)의 전면에 CVD 방법에 의해 15002500정도의 두께를 갖는 제1절연산화막(134)를 형성한다.And 1500 by the CVD method on the entire surface of the semiconductor substrate 121 2500 A first insulating oxide film 134 having a thickness of about enough is formed.

제5(e)도를 참조하면, 제1절연산화막(134)의 상부에 CVD방법에 의해 붕소등의 P형 불순물이 51018 51020/㎤정도로 도핑된 폴리실리콘층(124)을 1.52.5um 정도의 두께로 형성한다.Referring to FIG. 5 (e), P-type impurities such as boron are formed on the first insulating oxide film 134 by CVD. 10 18 5 1.5 of the polysilicon layer 124 doped to about 10 20 / cm 3 It is formed to a thickness of about 2.5um.

제5(f)도를 참조하면, 상기 폴리실리콘층(124')을 트렌치(122) 내부에 매립된 것만남겨 상기 제1절연산화막(134)이 노출되도록 하여 평탄화한다. 이때, 상기 제1절연산화막(134)을 연마중지막(stopper)으로 이용한다.Referring to FIG. 5 (f), the polysilicon layer 124 ′ is planarized by only being embedded in the trench 122 to expose the first insulating oxide layer 134. In this case, the first insulating oxide film 134 is used as a polishing stopper.

제5(g)도를 참조하면, 상기 매립된 폴리실리콘층(124')을 RIE방법에 의하여 3000∼5000에칭한 후, 제1절연산화막(134)을 상기 제1 및 제2기둥(141)(142)이 표면 손상되지 않고 노출되도록 제1절연산화막(134)의 두께 정도 에칭한다.Referring to FIG. 5 (g), the buried polysilicon layer 124 'is 3000 by RIE method. -5000 After etching, the first insulating oxide film 134 is etched about the thickness of the first insulating oxide film 134 so that the first and second pillars 141 and 142 are exposed without surface damage.

그리고 제1기둥(141)의 주위를 제외한 나머지 부분의 반도체기판(121)상부에 포토마스크(도시되지 않음)을 형성한다.A photomask (not shown) is formed on the semiconductor substrate 121 on the remaining portions except around the first pillar 141.

그리고, 상기 포토 마스크를 에칭 마스크로 이용하여 제1절연산화막(134)의 노출된 부분을 선택적으로 10003000정도 습식 에칭하여 제1기둥(141) 측면의 노출 부분을 증가시킨다.In addition, the exposed portion of the first insulating oxide layer 134 is selectively 1000 using the photo mask as an etching mask. 3000 The degree of wet etching increases the exposed portion of the side of the first pillar 141.

상기에서, 폴리실리콘층(124') 중 연마되지 않고 남아 있는 것은 폴리실리콘 베이스전극(124)이 된다.In the above, the polysilicon layer 124 ′ remains unpolished as the polysilicon base electrode 124.

제5(f)도를 참조하면, 상기 제1기둥(141)과 폴리실리콘 베이스전극(124)사이의 제1절연산화막(134)의 상부에 상기 P형 불순물이 11018 51020/㎤정도로 도핑된 P형의 베이스 접속부(125)를 형성한다.Referring to FIG. 5 (f), the P-type impurity is formed on the first insulating oxide film 134 between the first pillar 141 and the polysilicon base electrode 124. 10 18 5 A P-type base connection 125 doped at about 10 20 / cm 3 is formed.

상기에서 베이스 접속부(125)는 폴리실리콘을 도포한 후 상부 표면이 폴리실리콘 베이스전극(124)의 상부표면과 일치되도록 에칭하여 형성된다.The base connector 125 is formed by applying polysilicon and etching the upper surface to coincide with the upper surface of the polysilicon base electrode 124.

제5(i)도를 참조하면, 상술한 구조의 전 표면에 CVD 방법에 의해 15002500정도의 두께를 갖는 제2절연산화막(136)을 형성한다.Referring to FIG. 5 (i), 1500 is applied to the entire surface of the structure described above by CVD. 2500 A second insulating oxide film 136 having a thickness of about a degree is formed.

상기 제2절연산화막(136)은 제1절연산화막(134)과 연결되게 형성된다.The second insulating oxide film 136 is formed to be connected to the first insulating oxide film 134.

제5(j)도를 참조하면, 상기 제2절연산화막(136)의 전면에 CVD방법에 의해 폴리실리콘(135)을 증착한 후, 상기 폴리실리콘(135)을 제2절연산화막(135)을 연마중지막으로 이용한 CMP방법으로 연마하여 평탄화시킨다.Referring to FIG. 5 (j), after the polysilicon 135 is deposited on the entire surface of the second insulating oxide film 136 by CVD, the polysilicon 135 is deposited on the second insulating oxide film 135. It is polished and planarized by the CMP method used as a polishing stop film.

제5(k)도를 참조하면, 제1기둥(141)상부의 제2절연산화막(136)을 제외한 나머지 부분에 포토마스크(도시되지 않음)을 형성한 후 상기 제2절연산화막(136)의 노출된 부분을 선택적 에칭방법에 의해 상기 제1기둥(141)의 상부가 노출되도록 제거한다.Referring to FIG. 5 (k), after forming a photomask (not shown) on the remaining portions of the first pillar 141 except for the second insulating oxide layer 136, the second insulating oxide layer 136 may be formed. The exposed portion is removed to expose the upper portion of the first pillar 141 by a selective etching method.

그리고 상기 포토마스크를 제거한 후, 제1기둥(141)에 P형 불순물을 순차적으로 이온 주입하고 열처리하여 p형 불순물이 51016 51018/㎤정도로 도핑된 P형의 베이스 영역(127)과 N형불순물이 11020 11021/㎤정도의 고농도로 도핑된 N+형의 에미터영역(126)을 형성한다.After removing the photomask, p-type impurities are sequentially implanted into the first pillar 141 and heat-treated to obtain p-type impurities. 10 16 5 P type base region 127 and N type impurity doped to about 10 18 / cm 3 10 20 One The doped N + type emitter region 126 is formed at a concentration of about 10 21 / cm 3.

상기에서 베이스영역(127)을 불순물확산영역(123)과 에미터영역(126)의 중간에 형성시켜 고농도에서 접합이 이루어지지 않도록 한다.The base region 127 is formed in the middle of the impurity diffusion region 123 and the emitter region 126 so as not to be bonded at a high concentration.

제5(l)도를 참조하면, 상술한 구조의 전 표면에 N형의 불순물이 11020 11021/㎤정도로 도핑된 20004000정도의 두께를 갖는 폴리실리콘을 에미터영역(126)과 접촉되도록 증착한다.Referring to FIG. 5 (l), an N-type impurity is formed on all surfaces of the above-described structure. 10 20 One 2000 doped to about 10 21 / cm3 4000 Polysilicon having a thickness of a degree is deposited to be in contact with the emitter region 126.

그 다음 상기 폴리실리콘을 패터닝하여 에미터영역(126)보다 넓은 면적을 갖는 자기정렬된 폴리실리콘 에미터전극(128)을 형성한다.The polysilicon is then patterned to form a self-aligned polysilicon emitter electrode 128 having a larger area than the emitter region 126.

제5(m)도를 참조하면, 상기 제2절연산화막(134) 및 폴리실리콘 에미터전극(128)의 상부에 50007000정도의 두께를 갖는 산화막(137)을 증착한다.Referring to FIG. 5 (m), 5000 is formed on the second insulating oxide film 134 and the polysilicon emitter electrode 128. 7000 An oxide film 137 having a thickness of about enough is deposited.

그리고 폴리실리콘 베이스전극(124), 폴리실리콘 에미터전극(128), 및 싱크영역(139)의 상부를 노출시킨 후 베이스전극, 에미터전극 및 콜렉터전극으로 이용되는 금속 전극(129)를 형성한다.The upper portion of the polysilicon base electrode 124, the polysilicon emitter electrode 128, and the sink region 139 is formed to form a metal electrode 129 used as the base electrode, the emitter electrode, and the collector electrode. .

상기에서, 폴리실리콘 에미터전극(128)의 표면적이 넓으므로 금속 전극(129)과의 접촉 구멍을 형성하기 용이하다.In the above, since the surface area of the polysilicon emitter electrode 128 is wide, it is easy to form contact holes with the metal electrode 129.

본 발명은 종래의 기둥형 바이폴라 구조에 비해 마스크 정렬에 영향을 받지 않고 일정한 불순물 확산영역이 형성되고, 또한 트랜지스터 아래에 확산되는 불순물 영역을 막을 수 있어 트랜지스터 속도를 빠르게 하는 효과가 있다.According to the present invention, a constant impurity diffusion region is formed without being affected by mask alignment as compared with the conventional columnar bipolar structure, and an impurity region diffused under the transistor can be prevented, thereby increasing the transistor speed.

Claims (5)

제1도전형의 반도체기판(21)과, 그 반도체기판내에서 소자 영역을 한정하는 트렌치(122)와, 그 트렌치(122) 내부에 형성된 제1 및 제2기둥(141)(142)과, 상기 트랜치 내부에 제2도전형 불순물이 고농도로 도핑된 폴리실리콘이 형성되고 그 폴리실리콘으로부터 확산되어 상기 제1 및 제2기둥(141)(142) 하부에 형성된 불순물 확산 영역(123)과, 상기 제1기둥(141)의 상부에는 상기 제2도전형의 불순물이 고농도로 도핑된 제2도전형의 에미터 영역(126)과, 상기 불순물 확산 영역(123)과 에미터 영역(126)의 중간에 형성되는 제1도전형의 베이스영역(127)과, 상기 제2기둥(142)의 전체에 상기 불순물 확산영역(123)과 전기적으로 연결되는 상기 제2도전형 불순물이 도핑된 제2도전형의 싱크(139)와, 상기 트렌치(122) 내부를 소정 높이까지 채우는 제1절연 산화막(134)을 형성하여 그 위에 형성된 제1도전형의 폴리실리콘 베이스전극(124)와, 상기 베이스영역(127)과 폴리실리콘 베이스전극(124)을 서로 연결하는 제1도전형의 베이스 접속부(125)와, 상기 에미터영역(126)의 상부에 자기정렬 방법에 의해 형성된 제2도전형의 폴리실리콘 에미터전극(128)과, 상기 폴리실리콘 에미터전극(128), 폴리실리콘 베이스전극(124) 및 싱크(139)의 상부에 콘택되어 에미터전극, 베이스 전극 및 콜렉터전극으로 이용되는 금속 전극(129)로 구성되는 것을 특징으로 하는 기둥형 바이폴라 트랜지스터.A first conductive semiconductor substrate 21, a trench 122 defining an element region within the semiconductor substrate, first and second pillars 141 and 142 formed in the trench 122, A polysilicon doped with a high concentration of a second conductive impurity in the trench is formed and diffused from the polysilicon to form an impurity diffusion region 123 formed under the first and second pillars 141 and 142, and An upper portion of the first pillar 141 includes an emitter region 126 of the second conductive type doped with a high concentration of impurities of the second conductive type, and an intermediate portion between the impurity diffusion region 123 and the emitter region 126. The second conductive type doped with the second conductive type impurity doped with the base region 127 of the first conductive type formed in the second conductive layer and the impurity diffusion region 123 in the entirety of the second pillar 142. Forming a sink 139 and a first insulating oxide film 134 filling the inside of the trench 122 to a predetermined height. The first conductive polysilicon base electrode 124 formed thereon, the first conductive base connecting portion 125 connecting the base region 127 and the polysilicon base electrode 124 to each other, and the emitter region ( The second conductive type polysilicon emitter electrode 128 formed on the top of 126 by a self-aligning method, and the top of the polysilicon emitter electrode 128, the polysilicon base electrode 124, and the sink 139. A columnar bipolar transistor, comprising: a metal electrode 129 contacted to and used as an emitter electrode, a base electrode, and a collector electrode. 제1항에 있어서, 상기 소자 영역을 한정하는 트렌치의 내부에 제1기둥(141)이 다수 개가 형성되고 불순물 확산 영역(123)이 공통으로 사용되도록 구성된 것을 특징으로 하는 기둥형 바이폴라 트랜지스터.2. The columnar bipolar transistor according to claim 1, wherein a plurality of first pillars (141) are formed in the trenches defining the device regions, and impurity diffusion regions (123) are commonly used. P형 실리콘의 반도체기판(121)상에 트렌치(122)를 형성함과 아울러 트렌치(122) 내측의 소정부분이 제거되지 않도록 하여 제1 및 제2 기둥(141)(142)이 형성하는 공정과, 상기 트렌치(122)의 내부에 소정 두께의 폴리실리콘을 형성하는 공정과, 그 폴리실리콘 및 상기 제2기둥 (142) 상부에 불순물을 고농도로 도핑시키고 확산공정에 의해 제1 및 제2기둥(141,142) 아래에 불순물 확산층을 형성함과 아울러 제2기둥에 싱크(139)를 형성하는 공정과, 상기 트렌치(122)의 내부에 산화막을 형성하여 그 상부에 베이스 전극(124)을 형성하는 공정과, 상기 제1기둥(141)과 폴리실리콘 베이스전극(124) 사이에 베이스 접속부(125)을 형성하는 공정과, 제1기둥(141)에 불순물을 순차적으로 이온 주입하고 열처리하여 불순물이 도핑된 베이스영역(127)과 에미터영역(126)을 형성하는 공정과, 상기 제1기둥의 상부에 폴리실리콘을 증착후 패터닝하여 에미터영역(126)보다 넓은 면적을 갖는 자기정렬된 폴리실리콘 에미터전극(128)을 형성하는 공정과, 상기 폴리실리콘 베이스전극(124), 폴리실리콘 에미터전극(128) 및 싱크 영역(139)의 상부를 노출시키 후 베이스전극, 에미터전극, 및 콜렉터전극으로 이용되는 금속전극(129)을 형성하는 공정을 수행하도록 이루어진 것을 특징으로 하는 기둥형 바이폴라 트랜지스터 제조방법.Forming the trench 122 on the semiconductor substrate 121 of the P-type silicon and preventing the predetermined portion of the inside of the trench 122 from being removed, thereby forming the first and second pillars 141 and 142. And forming polysilicon having a predetermined thickness inside the trench 122, and doping impurities on the polysilicon and the second pillar 142 at a high concentration, and forming the first and second pillars by a diffusion process. Forming an impurity diffusion layer under the 141 and 142 and forming a sink 139 in the second pillar, and forming an oxide film in the trench 122 to form the base electrode 124 thereon; And forming a base connecting portion 125 between the first pillar 141 and the polysilicon base electrode 124, and sequentially implanting and heat-treating impurities into the first pillar 141 to heat the base. Forming a region 127 and an emitter region 126, Depositing and patterning polysilicon on top of the first pillar to form a self-aligned polysilicon emitter electrode 128 having a larger area than the emitter region 126, and the polysilicon base electrode 124 And exposing the upper portions of the polysilicon emitter electrode 128 and the sink region 139 to form a metal electrode 129 used as a base electrode, an emitter electrode, and a collector electrode. Method of manufacturing a columnar bipolar transistor. 제3항에 있어서, 기둥형 바이폴라 소자의 불순물 확산층 형성시 트랜치 안의 산화막위에 폴리실리콘을 증착시켜 불순물을 주입하고, 기둥 벽면에 있는 산화막을 제거한 후 다시 폴리실리콘을 증착하고, 상기 불순물이 포함된 폴리실리콘을 확산시켜 고농도의 제2도전형 불순물 확산 영역을 형성하는 것을 특징으로 하는 기둥형 바이폴라 트랜지스터.The method of claim 3, wherein when forming the impurity diffusion layer of the columnar bipolar device, polysilicon is deposited on the oxide film in the trench to inject impurities, and after removing the oxide film on the wall of the pillar, polysilicon is deposited again, and the poly-containing impurities A pillar-shaped bipolar transistor, wherein the silicon is diffused to form a high concentration of the second conductive impurity diffusion region. 제3항에 있어서, 상기 트렌치 및 제1, 제2기둥 형성후, 상부 전면에 산화막(133)을 형성하는 단계와,트렌치 내부에 폴리실리콘을 증착하고 평탄화 및 에칭하여 소정높이로 형성하는 단계와, 제2기둥의 상부에 있는 산화막을 제거하고 N형의 불순물을 제2기둥과 및 상기 트렌치 내부의 폴리실리콘에 도핑시키는 단계와, 상기 제1, 제2기둥의 상부 및 측면 산화막을 제거하는 단계와, 기판 전면에 폴리실리콘을 증착후 확산공정으로 제1기둥 및 제2기둥의 하부에 불순물이 확산된 영역을 형성함과 아울러 제2기둥에 불순물이 확산된 싱크를 형성하는 단계와, 기판의 전면에 CVD 방법에 의해 소정두께의 절연 산호막을 형성하는 단계를 수행하도록 이루어진 것을 특징으로 하는 기둥형 바이폴라 트랜지스터.4. The method of claim 3, further comprising: forming an oxide film 133 on the entire upper surface of the trench and forming the first and second pillars, and depositing and planarizing and etching polysilicon into the trench to form a predetermined height. Removing the oxide film on the upper part of the second pillar and doping the N-type impurities to the second pillar and the polysilicon inside the trench, and removing the upper and side oxide films of the first and second pillars. And depositing polysilicon on the entire surface of the substrate to form a region in which impurities are diffused in the lower portion of the first and second pillars, and forming a sink in which the impurities are diffused in the second pillar. And a step of forming an insulating coral film having a predetermined thickness on the entire surface by a CVD method.
KR1019960063589A 1996-12-10 1996-12-10 Bipolar transistor and method for fabricating the same KR100211950B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960063589A KR100211950B1 (en) 1996-12-10 1996-12-10 Bipolar transistor and method for fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960063589A KR100211950B1 (en) 1996-12-10 1996-12-10 Bipolar transistor and method for fabricating the same

Publications (2)

Publication Number Publication Date
KR19980045407A KR19980045407A (en) 1998-09-15
KR100211950B1 true KR100211950B1 (en) 1999-08-02

Family

ID=19486806

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960063589A KR100211950B1 (en) 1996-12-10 1996-12-10 Bipolar transistor and method for fabricating the same

Country Status (1)

Country Link
KR (1) KR100211950B1 (en)

Also Published As

Publication number Publication date
KR19980045407A (en) 1998-09-15

Similar Documents

Publication Publication Date Title
US5629226A (en) Method of manufacturing a buried plate type DRAM having a widened trench structure
KR920006260B1 (en) Dynamic type semiconductor device and its manufacturing method
US6281054B1 (en) SOI device and method for fabricating the same
US5614750A (en) Buried layer contact for an integrated circuit structure
US6118171A (en) Semiconductor device having a pedestal structure and method of making
KR100435933B1 (en) Methods of forming local interconnects and conductive lines, and resulting structure
JPH07273221A (en) Semiconductor device and manufacture thereof
US5970356A (en) Method for fabricating a bipolar transistor
US5134082A (en) Method of fabricating a semiconductor structure having MOS and bipolar devices
US6423594B1 (en) Method of fabricating deep trench capacitor
US5506157A (en) Method for fabricating pillar bipolar transistor
US5869881A (en) Pillar bipolar transistor
US6569737B2 (en) Method of fabricating a transistor in a semiconductor device
KR950001146B1 (en) Poly silicon self-align bipolar device and manufacturing method thereof
US6100151A (en) Highly integrated bipolar junction transistors having trench-based emitter and base regions and methods of forming same
KR100211950B1 (en) Bipolar transistor and method for fabricating the same
KR0171000B1 (en) Bjt structure of self defined base electrode
US7674681B2 (en) Semiconductor device and method for manufacturing the same
KR19980027682A (en) Semiconductor substrate and manufacturing method thereof
KR0149130B1 (en) A pillar bipolar transistor and method for manufacturing the same
JP3255916B2 (en) Bipolar transistor structure and manufacturing method thereof
KR940009613B1 (en) Manufacturing method & structure of semiconductor memory device
JP3535542B2 (en) Semiconductor memory device and method of manufacturing the same
JPH01119057A (en) Mis-type semiconductor memory device
KR100215896B1 (en) Dram cell and its fabrication method

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110429

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee