KR0159938B1 - 증폭기 장치 - Google Patents

증폭기 장치 Download PDF

Info

Publication number
KR0159938B1
KR0159938B1 KR1019900010447A KR900010447A KR0159938B1 KR 0159938 B1 KR0159938 B1 KR 0159938B1 KR 1019900010447 A KR1019900010447 A KR 1019900010447A KR 900010447 A KR900010447 A KR 900010447A KR 0159938 B1 KR0159938 B1 KR 0159938B1
Authority
KR
South Korea
Prior art keywords
signal
terminal
amplifier
coupled
output
Prior art date
Application number
KR1019900010447A
Other languages
English (en)
Other versions
KR910003916A (ko
Inventor
뵈쩐 헨드리크
뷔텐디예크 피에테르
빌헬무스 마티예쎈 루돌프
Original Assignee
프레데릭 얀 스미트
엔.브이.필립스 글로아이람펜파브리켄
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 프레데릭 얀 스미트, 엔.브이.필립스 글로아이람펜파브리켄 filed Critical 프레데릭 얀 스미트
Publication of KR910003916A publication Critical patent/KR910003916A/ko
Application granted granted Critical
Publication of KR0159938B1 publication Critical patent/KR0159938B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/34DC amplifiers in which all stages are DC-coupled
    • H03F3/343DC amplifiers in which all stages are DC-coupled with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/30Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
    • H03F3/3081Duplicated single-ended push-pull arrangements, i.e. bridge circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0211Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
    • H03F1/0216Continuous control
    • H03F1/0222Continuous control by using a signal derived from the input signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3217Modifications of amplifiers to reduce non-linear distortion in single ended push-pull amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Amplifiers (AREA)

Abstract

제1증폭기(A1)의 출력 전력을 부스팅하기 위해, 제2증폭기(A2)는 제1증폭기(A1) 양단의 전원 전압차를 증가시킬 수 있다. 그러나, 전원 전압차의 변동은 비교적 높은 왜곡을 초래한다. 출력 전력을 유지하면서 이러한 왜곡을 최소화 하기 위해, 신호 펄로워 회로는 제1증폭기의 제1출력 신호를 따르는 직류 전압 레벨을 발생시키고, 이를 위해 신호 펄로워 회로는 제3증폭기에 의해 구동되며, 제3증폭기는 제1출력 신호와 기준 신호를 비교한다.

Description

증폭기 장치
제1도는 본 발명에 따른 증폭기 장치의 실시예를 나타내는 도시도.
제2도는 본 발명에 따른 증폭기 장치의 제3증폭기를 나타내는 도시도.
* 도면의 주요부분에 대한 부호의 설명
A1 : 제1증폭기 A2 : 제2증폭기
A3 : 제3증폭기 M1 : 제1수단
M2 : 제2수단 S : 전류 미러 회로
본 발명은, 입력 신호를 증폭하는 제1증폭기로서, 단방향성 소자를 통해 제1전원 전압 단자에 결합되어 제1전원 전압을 수신하는 부스팅 전압 전달용 제1단자와, 제2전원 전압 단자에 결합되어 제2전원 전압을 수신하는 제2단자와, 상기 입력 신호를 수신하는 제1입력 단자 및, 특정 직류 전압 레벨을 중첩된 제1출력 신호를 제공하는 제1출력 단자를 구비하는 제1증폭기와, 상기 입력 신호에 따라 상기 제1단자의 부스팅 전압을 변화시키는 제2증폭기로서, 상기 제1및 제2전원 전압 단자의 각각 결합되는 제3및 제 4 단자와, 상기 입력 신호의 일정량을 수신하는 제2입력 단자 및, 캐패시터에 의해 상기 제1단자에 결합되어 제2출력 신호를 제공하는 제2출력 단자를 구비하는 제2증폭기를 포함하는 증폭기 장치에 관한 것이다.
이러한 증폭기 장치는 예를 들면 카 라디오에 사용되는, 두 전원 전압 단자 사이의 작은 전압 차이로 동작하는 증폭기의 출력 전력을 부스팅하는데 적합하다.
이러한 증폭기 장치는 미합중국 특허 제 4,752,747호에서 공지되었다. 상기 공지된 장치에서는, 유사한 입력 신호가 제1및 제2입력 단자에 인가된다. 상기 입력 신호는 제1증폭기에 의해 증폭되며, 증폭된 신호는 부하에 결합되는 제1출력 단자에 나타난다. 그러나 입력 신호가 임계값을 초과하면 제2증폭기에 의해서만 증폭되며, 그때 증폭기 신호는 제2출력 단자에서 제공된다. 제2출력 단자는 캐패시터를 통해 제1단자에 결합되므로, 제1단자의 부스팅 전압은 제2출력 신호의 변화에 따른다. 제2전원 전압에 관련하여, 상기 부스팅 전압은 제1증폭기가 동작되는 전압 차이를 결정한다. 단방향성 소자를 통해 제1단자를 제1전원 전압 단자에 결합하면, 부스팅 전압에 대해 사실상 제1전원 전압과 동일한 최소값이 부과된다. 부스팅 전압은, 입력 신호가 임계값을 초과하지 않는다면 상기 최소값과 동일하며, 제1출력 신호가 제1전원 전압에 의해 제한되고 그에 따라 입력 신호가 임계값을 초과한다면 변한다. 그때, 상기 부스팅 전압은 기껏해야 제1및 제2전원 전압 단자 사이의 전압 차이의 두배와 동일하다. 그 결과 최대 출력 전력은 4배로 된다. 상기 최대 출력 전력에 도달하기 위해, 제1출력 단자에서의 직류 전압 레벨은 제1전원 전압과 같아야 하므로, 제1출력 신호는 최대 출력 전압 스윙에 대하여 중심에 위치한다. 그러나, 이러한 직류 전압 레벨은, 비교적 작은 입력 신호에 있어서는, 그 출력 신호가 평균적으로 절반의 시간동안 제1전원 전압에 의해 불필요하게 제한 받고, 그 결과 부스팅 전압 변화가 발생하여 비교적 높은 왜곡을 수반하는 단점을 가진다. 이러한 단점은 제1단자의 직류 전압 레벨을 다르게 설정하면 감소될 수 있지만, 그렇게 할 경우 출력 전압 스윙에 대한 중심 위치가 벗어나므로 최대 출력 전력이 감소된다.
그러므로, 본 발명의 목적은 부스팅 전압 변화의 결과로 최소 왜곡을 가지며 최대 출력 전력을 공급할 수 있는 증폭기 장치를 제공하는 것이다.
본 발명에 따른 증폭기 장치는, 제1출력 단자에서 직류 전압 레벨을 설정하는 신호-펄로워 회로(signal follower circuit) 및, 제1출력 단자에 결합되어 제3입력 신호를 수신하는 제3입력 단자와, 상기 신호-펄로워 회로에 결합되어 제3출력 신호를 공급하는 제3출력 단자를 구비하여, 제1출력 신호와 기준 신호 사이의 비교에 따라 신호-펄로워 회로를 구동시키는 제3증폭기를 더 구비하는 것을 특징으로 한다.
본 발명은 제1출력 단자에서 직류 전압 레벨이 부스팅 전압과 제2전원 전압 사이의 중심 레벨로 일정하게 설정되어야 한다는 사실에 대한 인식에 기초한다. 이것은 제1출력 신호가 제2전원 전압에 의해 제한될 경우 변하는 직류 전압 레벨에 제1출력 신호를 록킹(locking)함으로써 달성된다. 이것을 위해, 제1출력 신호는, 부스팅 전압의 변화없이 최대 허용가능한 제1출력 전류의 일정량(measure)인 기준 신호와 비교된다. 이러한 비교로 신호-펄로워 회로를 구동시키는 제3출력 신호가 생성된다. 그러므로 비교적 작은 제1입력 신호로부터 발생한 비교적 작은 제1출력 신호는 직류 전압 레벨에 영향을 주지 않을 것이며, 부스팅 전압 변화를 발생시키지도 않을 것이다. 그러나, 제1입력 신호가 기준 전압 신호를 초과하여 증가되면, 제1출력 단자에서의 직류 전압 레벨은 부스팅 전압을 비례적으로 따른다. 이것은 직류 전압 레벨이 제1출력 신호 스윙에 대해 항상 중심에 위치하여 부스팅 전압 변화가 최소화되고 최대 출력 전력이 획득되는 것을 보장한다.
본 발명에 따른 증폭기 장치의 제1실시예에 있어서, 신호-펄로워 회로는 제1수단, 제2수단 및, 입력 및 출력 단자를 갖는 전류 미러 회로를 구비하며, 전류 미러 회로의 입력 단자는 제1수단을 통해 제1전원 전압 단자에 결합되고 제3출력 단자에도 결합되며, 전류 미러 회로의 출력 단자는 제2수단을 통해 제1출력 단자에 결합되는 특징이 있다. 그때 전류 미러 회로의 입력 단자상의 신호는 전류-미러 회로의 전류 미러 비율과 제2수단의 구성에 따라 제1출력 단자에서 직류 전압 레벨을 결정한다. 부스팅 전압이 변하지 않는다면, 상기 신호의 크기는 제1수단의 구성에 관계된다. 부스팅 전압이 변한다면, 신호의 크기는 제3출력 신호에 의해 결정된다.
본 발명에 따른 증폭기 장치의 제2실시예에 있어서, 제1수단은 전류-미러 회로의 입력 단자와 제1전원 전압 단자 사이에 직렬로 결합되는 최소한 하나의 단방향성 소자와 저항을 구비하는 특징이 있다. 제1증폭기의 구성에 따라 여러개가 제공될 수도 있는 단방향성 소자의 양단의 전압 강하 및, 저항값은, 부스팅 전압의 변화가 없을 때의 전류-미러 회로의 입력 단자의 신호를 결정한다.
본 발명에 다른 증폭기 장치의 제3실시예에 있어서, 제2수단은 전류 미러 회로의 출력 단자와 제1출력 단자 사아에 결합되는 최소한 하나의 저항을 구비하는 특징이 있다. 이 저항의 값은 전류 미러 회로의 출력 단자에서의 신호, 예를 들면 출력 전류에 따라 제1출력 단자에서의 직류 전압 레벨을 결정한다.
본 발명에 따른 증폭기 장치의 제 4 실시예에 있어서, 제3증폭기는 특히, 제1주 전극, 제어 전극 및 제2주 전극을 각각 갖는 최소한 두 개의 트랜지스터를 포함하는 차동단과, 전류원 회로 및, 기준-신호 회로를 구비하며, 제1주 전극은 상호 결합되며 또한 전류원 회로에 결합되고, 한 제어 전극은 제1출력 단자에 결합되고, 다른 제어 전극은 기준 신호를 수신하도록 기준-신호 회로에 결합되고, 하나의 제2주 전극은 제3출력 단자에 결합되는 특징이 있다. 차동단은 제3출력 단자의 제3출력 신호를 변화시키는 임계 회로로 동작한다. 기준 신호는 임계를 형성하며, 이것은 부스팅 전압이 변하지 않을 경우의 허용가능한 제1출력 신호의 최대값과 관련된다. 제1출력 신호가 임계값을 초과하면, 제3증폭기는 제1수단을 대신하여 전류 미러 회로를 구동시킨다.
본 발명에 따른 증폭기 장치의 또다른 실시예에 있어서, 상기 장치는 제1및 제2증폭기에 결합되며 제1및 제2증폭기와 유사한 구성을 갖는 제 4 및 제 5 증폭기를 더 구비하여, 상기 제 4 증폭기는 직류 전압 레벨에 중첩되는 제 4 출력 신호를 제공하는 제 4 출력 단자를 구비하여, 신호-펄로워 회로는 제 4 출력 단자에서 또다른 직류 전압 레벨을 설정하기에 적합하며, 제3증폭기는 제 4 출력 신호와 기준 신호 사이의 비교에 따라 신호-펄로워 회로를 구동시키기에 적합하며, 상기 제3증폭기는 제 4 출력 단자에 결합되는 또다른 입력 단자를 구비하는 특징이 있다. 이 실시예에서, 제1및 제 4 증폭기는 브릿지 증폭기 회로를 형성하며, 그 출력 단자들의 직류 전압 레벨은 제1및 제 4 출력 신호에 따라 제3증폭기를 통해 신호-펄로워 회로에 의해 설정된다. OR 게이트를 사용하므로, 상기 출력 신호중 한 신호가 기준 신호를 초과할 경우 직류 전압 레벨은 보정된다. 상기 실시예에서 제2수단은 이중으로 제공된다.
본 발명을 첨부된 도면을 참조로 하여 실시예에 의해 더욱 상세히 기술하기로 한다. 도면에서 동일한 부분은 동일 도면부호로 나타낸다.
제1도는 본 발명에 따른 증폭기 장치의 실시예를 도시한다. 상기 장치는, 다이오드(D1)에 의해 전원 전압 단자(Vdd)에 결합되는 단자(1), 전원 전압 단자(Vss)에 결합되는 단자(2), 입력 신호(Vin1)를 수신하는 입력 단자(5), 출력 신호(Vuit1)을 공급하는 출력 단자(6)를 갖는 제1증폭기(A1)와; 전원 전압 단자(Vdd)에 결합되는 단자(3), 전원 전압 단자(Vss)에 결합되는 단자(4), 입력 신호(Vin')를 수신하는 입력 단자(7), 출력 신호(Vuit2)를 공급하는 출력 단자(8)를 갖는 제2증폭기(A2)를 구비한다. 캐패시터(C1)는 부스팅 전압(Vt)을 전달하는 단자(1)에 단자(8)를 결합시킨다. 또한 상기 장치는 제1수단(M1), 제2수단(M2), 전류-미러 회로(S)를 구비하는 신호-펄로워 회로 및, 제3증폭기(A3)를 구비한다. 제3증폭기(A3)는 단자(9)를 통해 전원 전압 단자(Vdd)에 결합되고, 단자(10)를 통해 전원 전압 단자(Vss)에 결합된다. 제3증폭기(A3)는 출력 단자(6)에 결합되는 반전 입력 단자(11), 기준 신호(Vref)를 전달하는 비반전 입력 단자(12) 및, 출력 신호(Vuit3)를 전달하는 출력 단자(13)를 구비한다. 수단(M1)은 전원 전압 단자(Vdd)에 결합되고, 단자(17)를 통해 전류-미러 회로(S)에 결합되며, 수단(M2)는 출력 단자(6)에 결합되고, 단자(18)를 통해 전류 미러 회로(S)에 결합되며, 상기 회로(S)는 전원 전압 단자(Vss)에 결합된다. 입력 신호 Vin1 및 Vin1'는 서로 연관된다. Vin1'는 Vin1와 실질적으로 동일할 수도 있으며, Vin1를 정류한 것으로부터 획득될 수도 있다. 증폭기(A1)는 입력 신호(Vin)를 증폭시켜 출력 신호(Vuit1)를 형성하며, 상기 출력 신호는 출력 단자(6)를 통해 부하에 인가된다. 그러나, 증폭기(A2)는 임계값을 초과할 경우에만 입력 신호(Vin1')를 증폭시켜 출력 신호(Vuit2)를 형성한다. 이때 출력 신호(Vuit2)는 캐패시터(C1)를 통해 단자(1)에 인가되며, 따라서 상기 단자(1)는 출력 신호(Vuit2)의 변화에 따를 것이다. 입력 신호(Vin1')가 상기 임계값을 초과하지 않으면, 상기 증폭기(A1)는 전원 전압 단자(Vdd 또는 Vss)의 전원 전압에 의해 제한 받지 않고 출력 신호(Vuit1)를 공급한다. 이러한 목적을 위해, 출력 단자(6)상에서 직류 전압 레벨은 부스팅 전압(Vt)과 전워 전압(Vss)의 중간에 위치한다. 그러므로 증폭기(A1)는 부스팅 전압(Vt)의 변화를 발생시키지 않으면서 출력 전압 스윙내에서 확실하게 동작할 수 있다. 입력 신호(Vin1')가 증가하여 임계값을 초과할 때, 출력 신호(Vuit2)가 0 아닌 값이 되어, 부스팅 전압이 비례적으로 변한다. 그러나, 출력 전압(Vuit1)이 전원 전압(Vss)에 의해 제한받지 않도록 하기 위해, 직류 전압 레벨도 변해야 한다. 이것을 위해, 출력 신호(Vuit1)는 기준 신호(Vref)와 비교된다. 임계값을 초과할 경우, 이러한 비교의 결과 전류-미러 회로(S)가 구동된다. 이 때, 다이오드(D2) 및 수단(M1)은 차단되고 증폭기(A3)는 전류-미러 회로(S)를 구동한다. 상기 전류-미러 회로(S)는 수단(M2)를 통해 출력 단자(6)에서의 직류 전압 레벨을 보정한다. 제1도는 수단(M1 및 M2)과 전류 미러 회로(S)의 가능한 구성을 도시한다. 수단(M1)은 직렬로 결합된 저항(R1)과 다이오드(D2)를 구비한다. 다이오드(D2)는 전원 전압 단자(Vdd)와 출력 단자(13) 사이의 전압 강하와 관련된 전압 강하를 제공하는 기능을 한다. 이것을 위해 다수의 다이오드가 사용될 수 있으며, 이것은 또한 전류-미러 회로(S)의 두 개의 구동부(drive)의 온도 의존성이 같아지도록 한다. 수단(M2)은 저항(R2)을 구비하여, 전류-미러 회로(S)는 전류 미러로서 배열된 두 개의 트랜지스터(T1 및 T2)를 구비한다. 저항(R1)은 주로 직류 전압을 규정한다. 단자(1)에서 부스팅 전압(Vt)의 변화가 없는 경우, 다이오드(D2)와 저항(R1)은 다이오드-결합된 트랜지스터 T1 와 함께 전압 분배를 수행하며, 전류 미러(T1, T2)는 단자(17)의 신호에 의해 구동된다. 저항(R1 및 R2)의 값과 그 비는, 트랜지스터(T1 및 T2)에 대해 상이한 표면 영역을 선택함으로써 최적화 될 수 있다. 저항(R2)의 값은 트랜지스터(T2)를 통해 흐르는 전류를 기초로 출력 단자(6)상의 직류 전압 레벨을 결정한다. 또한 수단(M2)은 출력 신호(Vuit1)의 피드백을 입력 신호(Vin1)에 제공할 수 있다. 예컨데, 이것은 추가 저항에 의해 단자(18)에 결합된 입력 버퍼에 입력 신호(Vin1)를 인가함으로써 가능하다. 이 때, 추가 저항은 저항(R2)과 함께 피드백 계수를 결정한다.
제2도는 본 발명에 따른 증폭기 장치의 제3증폭기의 예를 도시한다. 상기 증폭기에서, 트랜지스터(T3, T4)는 차동쌍을 형성하며, 이들의 상호 결합되는 제1주 전극은 전류원 회로에 결합된다. 전류원 회로는 트랜지스터(T5)와 트랜지스터(T6)를 결합하여 전류 미러를 형성함으로써 실현된다. 두 트랜지스터의 제1주 전극은 전원 전압 단자(Vdd)에 결합되며, 트랜지스터(T5)의 제2주 전극은 차동쌍(T3, T4)에 결합된다. 트랜지스터(T6)의 제2주 전극은 전류 미러(T5, T6)의 제어 전극에 결합되며, 또한 트랜지스터(T7)의 주전류 경로와 저항(R5)의 직렬 장치를 통해 전원 전압 단자(Vss)에 결합된다. 트랜지스터(T7)는 제3증폭기(A3)의 본 실시예에서 다른 트랜지스터의 전도형과 반대 전도형이다. 트랜지스터(T7)의 제어 전극은 저항(R3, R4)에 의해 두 전원 전압 단자(Vdd 및 Vss)에 각각 결합된다. 상기 저항(R3, R4)의 값 사이의 비는, 트랜지스터(T7)의 제1주 전극과 제어 전극 사이의 전압과, 저항(R5) 양단의 전원을 결정한다. 이것의 결과로써, 차동쌍(T3, T4)에 공급된 전류는 전원 전압 단자(Vdd 및 Vss) 사이의 전압 차이에 비례한다. 트랜지스터(T3)의 제어 전극은 전류원(J1)과 트랜지스터(T8)의 주 전극 경로에 의해 두 전원 전압 단자(Vdd 및 Vss)에 각각 결합된다. 상기 트랜지스터(T8)의 제어 전극은, 다수의 직렬 결합된 다이오드(D3, D4, D5)와 전류원(J2)에 의해 두 전원 전압 단자(Vdd 및 Vss)에 각각 결합된다. 또한, 트랜지스터(T3)의 제어 전극은 다이오드(D6)에 의해 단자(11)에 결합되며, 이 단자는 제1도에 도시된 바와 같이 출력 신호(Vuit1)를 전달한다. 제3증폭기(A3)가 브릿지 증폭기 장치에 사용된다면, 트랜지스터(T3)의 제어 전극은 다이오드(D6')에 의해 단자(11')에도 결합된다. 이때, 브릿지 증폭기의 두 출력 단자(사이에 부하가 결합됨)가 단자(11, 11')에 결합되며, 디이오드(D6 및 D6')는 OR 게이트로 동작한다. 단자(11) 또는 단자(11')상의 출력 신호가 전원 전압 단자(Vss)의 전원 전압에 의해 제한될 때 다이오드는 턴온 된다. 턴온 시점은 트랜지스터(T4)의 제어 전극상의 기준 신호(Vref)에 의존한다. 상기 기준 신호(Vref)는, 트랜지스터(T4)의 제어 전극을 다이오드(D7) 및 저항(R6)의 직렬 장치와 전류원(J3)에 의해 전원 전압 단자(Vdd 및 Vss)에 각각 결합시킴으로써 획득된다. 다이오드(D7)와 다수의 다이오드를 직렬로 배열시키는 것은 가능하나, 다이오드의 수는 트랜지스터(T3)의 제어 전극과 단자(11) 사이의 다이오드 수와 동일해야 한다. 이러한 필요 조건은 저항(R6)의 기능에 기초한다. 상기 저항(R6)의 양단 전압은, 단자(11)상에 나타나는 출력 신호(Vuit1)가 제한되어 신호-펄로워 회로가 구동되어야 하는 임계를 결정한다. 부스팅 전압(Vt)이 변하지 않으면, 기준 신호(Vref)는 트랜지스터(T3)의 제어 전극상의 전압보다 더 작을 것이다. 그 결과, 트랜지스터(T4)는 턴온되고, 트랜지스터(T3)는 차단될 것이다. 이때 트랜지스터(T3)의 제어 전극상의 전압은, 다이오드(D3, D4, D5), 전류원(J1, J2) 및, 트랜지스터(T8)에 의해 결정된다. 단자 (11)상의 전압이 저항(R6) 양단의 전압보다 큰 상태를 유지할 것이기 때문에, 다이오드(D6)는 차단될 것이다. 출력 신호(Vuit1)가 제한되어 부스팅 전압(Vt)의 변화를 초래하면, 단자(11)상의 전압은 저항(R6) 양단의 전압보다 더 작아질 것이다. 다이오드(D6)는 턴온될 것이고, 전류원(J1)으로부터 전류를 수신할 것이다. 트랜지스터(T3)의 제어 전극상의 전압 강하의 결과, 트랜지스터(T8 및 T4)는 차단될 것이다. 이제 트랜지스터(T3)는 단자(13)상의 출력 신호(Vuit3)를 통해 신호-펄로워 회로를 구동한다. 단자(13)와 전원 전압(Vss) 사이의 용량 효과에 의해, 또는 그 사이에 캐패시턴스를 제공함으로써, 구동시에 특정 지연을 가지게 되므로, 빠른 변동이 배제되고 단자(6)상의 직류 전압 레벨은 점차적으로 보정된다. 제3증폭기(A3)가 브릿지 증폭기 장치에 사용될 때에도 그 동작은 유사하다. 이때, 트랜지스터(T3)는 단자(11')상의 전압에 의해 턴온될 수도 있다. 추가 출력 단자의 추가 직류 전압 레벨을 제어하기 위하여, 전류-미러 회로(S)는 트랜지스터(T2)에 병렬로 배열된 추가 트랜지스터를 구비할 것이다. 이때 이 추가 트랜지스터는 수단(M2)에 의해 추가 출력 단자에 결합된다. 두 개의 직류 전압 레벨을 제어하기 위하여 상기 수단은 예컨대 각각 저항을 갖는 두 개의 유사한 회로를 구비한다.
본 발명은 본원에 기술된 실시예에 제한받지 않는다. 당업자에게는 본 발명의 사상내에서 여러가지 수정이 가능할 것이다. 예를 들면, 상기 수단, 제3증폭기, 전류-미러 회로는 여러 가지 방법으로 구성될 수 있다. 전류-미러 회로의 전류 제어 및 전압 제어가 가능한다. 또한, 예를 들면 입력 신호 또는 부스팅 전압 같은 제1출력 신호에 비례하는 신호에 의해 제3증폭기를 통해 신호-펄로워 회로를 구동하는 것도 가능하다.

Claims (6)

  1. 입력 신호를 증폭하는 제1증폭기로서, 단방향성 소자를 통해 제1전원 전압 단자에 결합되어 제1전원 전압을 수신하는 부스팅 전압 전달용 제1단자와, 제2전원 전압 단자에 결합되어 제2전원 전압을 수신하는 제2단자와, 상기 입력 신호를 수신하는 제1입력 단자 및, 특정 직류 전압 레벨에 중첩된 제1출력 신호를 제공하는 제1출력 단자를 구비하는 제1증폭기 및; 상기 입력 신호에 따라 상기 제1단자의 부스팅 전압을 변화시키는 제2증폭기로서, 상기 제1및 제2전원 전압 단자에 각각 결합되는 제3및 제 4 단자와, 상기 입력 신호의 일정량을 수신하는 제2입력 단자 및, 캐패시터에 의해 상기 제1단자에 결합되어 제2출력 신호를 제공하는 제2출력 단자를 구비하는 제2증폭기를 포함하는 증폭기 장치에 있어서, 상기 제1출력 단자상의 직류 전압 레벨을 설정하는 신호-펄로워 회로 및; 상기 제1출력 단자에 결합되어 제3입력 신호를 수신하는 제3입력 단자와, 상기 신호-펄로워 회로에 결합되어 제3출력 신호를 제공하는 제3출력 단자를 구비하여, 상기 제1출력 신호와 기준 신호 사이의 비교에 따라 상기 신호 펄로워 회로를 구동하는 제3증폭기를 더 포함하는 것을 특징으로 하는 증폭기 장치.
  2. 제1항에 있어서, 상기 신호-펄로워 회로는, 상기 제3출력에 결합된 입력 단자 및, 출력 단자를 갖는 전류 미러 회로와; 상기 전류 미러 회로의 입력 단자를 상기 제1전원 전압 단자에 결합시키고, 부스팅 전압 변동이 없을 때 상기 전류 미러 회로의 입력 단자의 신호를 결정하는 제1수단 및; 상기 전류 미러 회로의 출력 단자의 신호에 따라 상기 제1출력 단자에 결합시키고, 상기 전류 미러 회로의 출력 단자의 신호에 따라 상기 제1출력 단자의 직류 전압 레벨을 결정하는 제2수단을 포함하는 것을 특징으로 하는 증폭기 장치.
  3. 제2항에 있어서, 상기 제1수단은 상기 전류 미러 회로의 입력 단자와 상기 제1전원 전압 단자 사이에 직렬로 결합되는 최소한 하나의 단방향성 소자의 저항을 구비하는 것을 특징으로 하는 증폭기 장치.
  4. 제2 또는 3항에 있어서, 상기 제2수단은 상기 전류 미러 회로의 출력 단자와 상기 제1출력 단자 상에 결합되는 최소한 하나의 저항을 구비하는 것을 특징으로 하는 증폭기 장치.
  5. 제1 내지 3항 중 어느 한 항에 있어서, 상기 제3증폭기는, 제1주 전극, 제어 전극 및, 제2주 전극을 각각 갖는 최소한 두 개의 트랜지스터를 포함하는 차동단과, 전류원 회로 및, 기준-신호 회로를 구비하며, 상기 제1주 전극은 상호 결합되며 또한 전류원 회로에도 결합되고, 상기 제어 전극중 하나는 상기 제1출력 단자에 결합되고 다른 한 제어 전극은 상기 기준-신호 회로에 결합되어 기준 신호를 수신하고, 상기 제2주 전극 중 하나는 상기 제3출력 단자에 결합되는 것을 특징으로 하는 증폭기 장치.
  6. 제1내지 3 항 중 어느 한 항에 있어서, 상기 제1및 제2증폭기에 결합되며 상기 제1및 제2증폭기와 유사한 구성을 갖는 제 4 및 제 5 증폭기를 더 구비하며, 상기 제 4 증폭기는 또다른 직류 전압 레벨에 중첩된 제 4 출력 신호를 제공하는 제 4 출력 단자를 구비하며, 상기 신호-펄로워 회로는 상기 제 4 출력 단자에서 상기 또다른 직류 전압 레벨을 설정하며, 상기 제3증폭기는 상기 제 4 출력 신호와 상기 기준 신호 사이의 비교에 따라 상기 신호-펄로워 회로를 구동시키며, 상기 제3증폭기는 제 4 출력 단자에 결합되는 또다른 입력 단자를 구비하는 것을 특징으로 하는 증폭기 장치.
KR1019900010447A 1989-07-14 1990-07-11 증폭기 장치 KR0159938B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8901824A NL8901824A (nl) 1989-07-14 1989-07-14 Versterkerschakeling.
NL8901824 1989-07-14

Publications (2)

Publication Number Publication Date
KR910003916A KR910003916A (ko) 1991-02-28
KR0159938B1 true KR0159938B1 (ko) 1999-03-20

Family

ID=19855042

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900010447A KR0159938B1 (ko) 1989-07-14 1990-07-11 증폭기 장치

Country Status (7)

Country Link
US (1) US5051708A (ko)
EP (1) EP0408137B1 (ko)
JP (1) JP2869671B2 (ko)
KR (1) KR0159938B1 (ko)
DE (1) DE69024865T2 (ko)
HK (1) HK192096A (ko)
NL (1) NL8901824A (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AT401210B (de) * 1992-03-04 1996-07-25 Semcotec Handel Schaltungsanordnung zur übertragung von kleinen, energiearmen und grossen, wesentlich energiereicheren signalen
IT1268475B1 (it) * 1993-11-12 1997-03-04 Sgs Thomson Microelectronics Controllo della distorsione in amplificatori a tensione di alimentazione variabile e massima dinamica di uscita
US5469509A (en) * 1993-12-30 1995-11-21 Monster Cable International, Ltd. Car audio system with high signal output
US6636103B2 (en) * 2001-04-18 2003-10-21 Analog Devices, Inc. Amplifier system with on-demand power supply boost
US7894546B2 (en) 2006-08-04 2011-02-22 Axiom Microdevices, Inc. Replica linearized power amplifier

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2850177C2 (de) * 1978-11-18 1982-09-09 Blaupunkt-Werke Gmbh, 3200 Hildesheim Niederfrequenz-Verstärker für Rundfunkempfänger, insbesondere für Autoradios
JPS56104510A (en) * 1980-01-24 1981-08-20 Nippon Gakki Seizo Kk Electric power amplifier
JPS5753112A (en) * 1980-09-16 1982-03-30 Toshiba Corp Sepp power amplifier
US4559502A (en) * 1984-04-19 1985-12-17 Signetics Corporation Multi-stage amplifier with capacitive nesting for frequency compensation
IT1200794B (it) * 1985-10-16 1989-01-27 Sgs Microelettronica Spa Dispositivo per aumentare la potenza di uscita di una apparecchio radio alimentato a bassa tensione particolarmente del tipo autoradio
US4803442A (en) * 1987-11-16 1989-02-07 Micropolis Corporation Low power buffer amplifier

Also Published As

Publication number Publication date
JP2869671B2 (ja) 1999-03-10
JPH0358508A (ja) 1991-03-13
KR910003916A (ko) 1991-02-28
NL8901824A (nl) 1991-02-01
DE69024865D1 (de) 1996-02-29
DE69024865T2 (de) 1996-08-22
EP0408137A1 (en) 1991-01-16
HK192096A (en) 1996-10-25
US5051708A (en) 1991-09-24
EP0408137B1 (en) 1996-01-17

Similar Documents

Publication Publication Date Title
US6429700B1 (en) Driver circuit with output common mode voltage control
US5517134A (en) Offset comparator with common mode voltage stability
US20030085763A1 (en) Electronic output stage
EP0476365A1 (en) An adaptive bias current control circuit
JPH0553405B2 (ko)
KR20010082344A (ko) 레벨 시프트 회로
EP0924590A1 (en) Precision current source
US5793194A (en) Bias circuit having process variation compensation and power supply variation compensation
US20060044070A1 (en) Signal determining apparatus including amplifier circuit with variable response speed
US4668919A (en) High speed operational amplifier
EP0240114B1 (en) A comparator for comparing differential input signals and method therefor
US5682119A (en) Variable gain circuit
JP2004328640A (ja) バイアス電流生成回路、レーザダイオード駆動回路及び光通信用送信器
US5680037A (en) High accuracy current mirror
US4933643A (en) Operational amplifier having improved digitally adjusted null offset
US4460873A (en) Active differential output direct current offset voltage compensation circuit for a differential amplifier
KR0159938B1 (ko) 증폭기 장치
US5115206A (en) Merged differential amplifier and current source
US5382919A (en) Wideband constant impedance amplifiers
US4451800A (en) Input bias adjustment circuit for amplifier
US4308504A (en) Direct-coupled amplifier circuit with DC output offset regulation
US4757275A (en) Wideband closed loop amplifier
KR0141591B1 (ko) 증폭장치
JP2003526981A (ja) 高周波数トランジスタのための動作点調整用の回路構造、および、増幅器回路
JPH0580843B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee