KR0147111B1 - 액정구동 제어장치 - Google Patents

액정구동 제어장치 Download PDF

Info

Publication number
KR0147111B1
KR0147111B1 KR1019950008778A KR19950008778A KR0147111B1 KR 0147111 B1 KR0147111 B1 KR 0147111B1 KR 1019950008778 A KR1019950008778 A KR 1019950008778A KR 19950008778 A KR19950008778 A KR 19950008778A KR 0147111 B1 KR0147111 B1 KR 0147111B1
Authority
KR
South Korea
Prior art keywords
signal
output
flip
flop
liquid crystal
Prior art date
Application number
KR1019950008778A
Other languages
English (en)
Other versions
KR960038720A (ko
Inventor
김태훈
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019950008778A priority Critical patent/KR0147111B1/ko
Publication of KR960038720A publication Critical patent/KR960038720A/ko
Application granted granted Critical
Publication of KR0147111B1 publication Critical patent/KR0147111B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정 디스플레이 기기에 있어서 데이타 유효표시 이외의 기간에 신호를 발생하지 않도록 하여 소비전력을 최소화할 수 있도록 한 액정구동 제어장치에 관한 것이다.
종래의 기술은 소우스 쉬프트 클럭과 비데오 인버젼 신호가 데이타가 전송되지 않는 기간에도 스윙을 함으로써 액정 디스플레이 기기의 소비전력이 증대되는 문제점이 있었던 점을 감안하여 본 발명은 메인 클럭과 디스플레이 타이밍신호를 이용하여 소우스 스타트 펄스를 만드는 SSP신호 발생부, 상기 메인 클럭과 디스플레이 타이밍신호를 이용하여 상기 디스플레이 타이밍신호와 동기되어 디스플레이 데이타가 전송되어지지 않는 기간은 로우로 뜨는 소우스 쉬프트 클럭을 발생하는 SSC신호 발생부, 소우스 출력 인에이블 신호와 수직동기신호를 이용하여 프레임 단위로 디스플레이 데이타가 전송되어지는 기간은 로우, 하이로 셋팅되는 비데오 인버젼 신호를 생성하는 VIS신호 발생부로 구성되어 데이타 유효전송기간 이외의 시간에 가해지는 액정디스플레이 구동신호를 발생하지 않도록 함으로써 액정 구동시 소비전력을 최소화할 수 있도록 한 것이다.

Description

액정구동 제어장치
제1도는 종래의 액정구동장치의 블럭 구성도.
제2도 (a)-(h)는 제1도에 사용되는 각 신호의 타이밍도.
제3도는 본 발명에 따른 액정구동제어장치의 블럭 구성도.
제4도 (a)-(d)는 제3도의 각 신호 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
10 : SSP신호 발생부 20 : SSC신호 발생부
30 : VIS신호 발생부 DFF1-DFF7 : D플립플롭
INV1-INV5 : 인버터 NOR1-NOR3 : 노아 게이트
AND1 : 앤드 게이트 EX-OR1 : 익스쿨루시브 오아 게이트
본 발명은 액정구동장치에 관한 것으로서, 더욱 상세하게는 액정 디스플레이 기기에 있어서 데이타 유효표시 이외의 기간에는 신호를 발생하지 않도록 하여 소비전력을 최소화할 수 있도록 한 액정구동 제어장치에 관한 것이다.
제1도는 종래의 액정구동장치의 블럭 구성도를 도시한 것으로, LCD패널(6)의 게이트 라인을 구동하는 게이트 구동IC(3), LCD패널(6)의 소우스 라인을 구동하는 상하축 소우스 구동IC(4),(5), 상기 게이트 및 상하측 소우스 구동IC(3),(4),(5)를 제어하는 제어부(1), 공통전압(Vcom) 및 그레이 전압을 발생하는 공통전압 및 그레이 전압 발생부(2)로 구성된다.
상기와 같이 구성되는 액정 디스플레이 장치에 있어서 PC와 같은 디지탈 외부 입력신호의 경우 디스플레이시키기 위하여 사용되는 입력신호는 디지탈 데이타와 동기되어 들어오는 메인 클럭(Mclk)과 1라인의 데이타 전송기간을 표시하는 수평동기신호(Hsync)와 1화면을 표시하는 기간을 알력주는 수직동기신호(Vsync) 및 디지탈 데이타, 데이타 실제전송기간을 표시하는 디스플레이 타이밍신호(Display Timming : 이하, DTMF라 칭함)가 있다.
그리고 메인 클럭(Mclk)과 수평 및 수직동기신호(Hsync),(Vsync)의 기준신호를 사용하여 게이트 및 상하측 구동IC(3-5)의 구동을 위하여 제어부(1)에서 상하측 소우스 구동IC(4),(5)에 들어온 데이타를 순차적으로 래치하여 데이타를 라인별로 저장하는 신호(Source Shift Clock : 이하, SSC라 칭함), 상하측 소우스 구동IC(4),(5)에 라인별로 저장된 신호를 출력시키는 신호(Source Output Enable : 이하, SOE라 칭함), 상하측 소우스 구동IC(4),(5)에 데이타 전송시작을 알리는 기준신호(Source Start Pulse : 이하, SSP라 침함), 게이트 구동IC(3)의 시작점을 알리는 기준신호(Gate Start Puse : 이하, GSP라 칭함), 게이트 펄스를 라인기간별로 쉬프트시켜 전송하는 신호(Gate Shift Clock : 이하, GSC라 칭함), LCD패널(6)에 걸리는 데이타 전압인가시 액정열화를 방지하기 위하여 LCD패널(6)에 교류로 전압을 인가하기 위한 신호(Video Inversion Signal : 이하, VIS라 칭함)를 생성하여 LCD패널(6)을 구동하게 된다.
즉, LCD패널(6)을 구동하기 위하여 메인 클럭(Mclk)과 데이타 및 수평 및 수직동기신호(Hsync),(Vsync)가 PC시스템으로 부터 제어부(1)에 공급되어지면 제어부(1)에서는 상하측 소우스 구동IC(4),(5)를 구동하기 위하여 SSP를 생성하고 소우스 데이타와 동기되어진 SSC를 생성하여 발생하면 상하측 소우스 구동IC(4),(5) 내부에서는 순차적으로 SSC에 의해서 동기되어진 데이타를 1라인기간별로 SOE신호에 의해 데이타를 1라인 별로 데이타를 출력시킨다.
또한, 동시에 게이트 구동IC(3)에 GSP가 인가되어지고 GSC를 인가하면 게이트 펄스가 순차적으로 쉬프트하여 게이트가 순차적으로 온되게 된다.
그리고 LCD패널(6)에 교류를 인가하여야 하기 때문에 공통전극에 데이타 전압의 극성을 반전시키기 위한 VIS신호를 제어부(1)에서 발생시켜준다.
제2도는 제1도에서 사용되는 각 신호의 타이밍도를 도시한 것으로, (d)의 DTMG는 (a)의 DTMG와 동일신호이나 (e),(f)의 SSP, SSC신호와 대비하기 위해 다시 한번 나타낸 것이며, (h)의 VIS신호 또한 (c)의 VIS신호와 동일신호이나 (g)의 Vsync신호와 대비하기 위해 나타낸 것이다.
상기의 액정 디스플레이 기기에 있어서는 제2도와 같이 PC시스템에서 신호를 받아서 SSC와 VIS신호를 제어부(1)에서 생성하는데 제2도(d),(f)에 나타내진 바와같이 데이타가 전송되어지지 않는 곳에서도 SSC가 스윙을 하게 되어 있다.
또한, VIS신호인 경우에 있어서도 실제 한 화면을 구동하기 위한 게이트 라인수는 VGA의 경우는 480라인밖에 되지 않으므로 나머지 45라인 기간 동안에도 VIS신호가 스윙을 하는 것이 제2도의 (g),(h)에 나타나 있다.
즉, 종래의 기술은 SSC신호와 VIS신호가 데이타가 전송되지 않는 기간에도 스윙을 함으로써 액정 디스플레이 기기의 소비전력이 증대되는 문제점이 있었다.
본 발명은 이러한 문제점을 해결하기 위한 것으로, 본 발명의 목적은 데이타 유효전송기간 이외의 시간에는 액정 디스플레이 구동신호를 발생하지 않도록 함으로써 액정 구동시 소비전력을 최소화할 수 있도록 한 액정구동제어장치를 제공함에 있다.
이러한 목적을 달성하기 위한 본 발명의 특징은 메인 클럭과 디스플레이 타이밍신호를 이용하여 소우스 스타트 펄스를 만드는 SSP신호 발생부와, 상기 메인 클럭과 디스플레이 타이밍신호를 이용하여 상기 디스플레이 타이밍신호와 동기되어 디스플레이 데이타가 전송되어지지 않는 기간은 로우로 뜨는 소우스 쉬프트 클럭을 발생하는 SSC신호 발생부와, 소우스 출력 인에이블 신호와 수직동기신호를 이용하여 프레임 단위로 디스플레이 데이타가 전송되어지는 기간은 로우, 하이로 셋팅되는 비데오 인버젼 신호를 생성하는 VIS신호 발생부로 구성되는 액정구동제어장치에 있다.
이하, 본 발명의 일실시예를 첨부도면을 참조로 하여 상세히 설명한다.
제3도는 본 발명에 따른 액정구동제어장치의 구성도로써, 메인 클럭(Mclk)과 DTMG신호를 이용하여 SSP를 만드는 SSP신호 발생부(10), 상기 메인 클럭(Mclk)과 DTMF신호를 이용하여 DTMF신호와 동기되어 디스플레이 데이타가 전송되어지지 않는 기간은 로우로 뜨는 SSC신호를 발생하는 SSC신호 발생부(20), SOE와 수직동기신호(Vsync)를 이용하여 프레임 단위로 디스플레이 데이타가 전송되어지는 기간은 로우, 하이로 셋팅되는 VIS신호를 생성하는 VIS신호 발생부(30)로 구성된다.
상기 SSP신호 발생부(10)는 입출력단이 서로 직렬로 연결되고 클럭단에는 메인 클럭(Mclk)이 입력되는 D플립플롭(DFF1-DFF4), 상기 D플립플롭(DFF2)의 출력을 반전하는 인버터(INV1), 상기 인버터(INV1)와 D플립플롭(DFF4)의 출력을 노아링하는 노아 게이트(NOR1)로 구성된다.
그리고 상기 SSC신호 발생부(20)는 상기 D플립플롭(DFF1)의 출력을 반전시키는 인버터(INV2), 상기 인버터(INV2)의 출력과 D플립플롭(DFF2)의 출력을 노아링하는 노아 게이트(NOR2), 상기 노아 게이트(NOR2)의 출력단에 접속된 노아 게이트(NOR3), 상기 노아 게이트(NOR3)의 출력이 입력단에 입력되고 출력은 상기 노아 게이트(NOR3)의 일입력이 되는 D플립플롭(DFF5), 상기 D플립플롭(DFF5)의 출력과 상기 D플립플롭(DFF2)의 출력을 앤딩하는 앤드 게이트(AND1)로 구성된다.
또한, 상기 VIS신호 발생부(30)는 SOE신호가 클럭단에 입력되고 수직동기신호(Vsync)가 반전되어 클리어단에 입력되는 D플립프롭(DFF6), 상기 D플립플롭(DFF6)의 입출력단에 접속된 인버터(INV3), 상기 수직동기신호(Vsync)를 반전하는 인버터(INV4), 상기 인버터(INV4)의 출력이 클럭단에 입력되는 D플립플롭(DFF7), 상기 D플립플롭(DFF7)의 입출력단에 접속된 인버터(INV5), 상기 D플립플롭(DFF6), (DFF7)의 출력을 익스쿨루시브 오아링하는 익스클루시브 오아게이트(EX-OR1)로 구성된다.
상기와 같이 구성된 본 발명은 PC시스템에서 메인 클럭(Mclk)과 DTMG신호를 이용하여 수직동기신호(Vsync)를 먼저 생성하고, 도시하지 않은 GSP신호 발생부에서 DTMG신호와 수직동기신호(Vsync)를 이용하여 GSP신호를 생성한다.
그리고 메인 클럭(Mclk)과 DTMG신호를 이용하여 SSP신호 발생부(10)와 SSC신호 발생부(20)에서 SSP, SSC신호를 생성하게 되는데, SSC는 제4도 (c),(d)에 도시한 바와 같이 DTMG와 동기되어져 만들어지게 되며, SSC신호는 디스플레이 데이타가 전송되어지지 않는 기간은 로우로 동작하게 됨을 할 수 있다.
여기서, 상기 SSP신호는 DTMG신호를 D플립플롭(DFF1-DFF4)를 통하여 지연시키고 상기 D플립플롭(DFF2)의 출력을 인버터(INV1)에서 반전시켜 상기 D플립플롭(DFF4)의 출력과 노아 게이트(NOR1)에서 노아링하여 얻게 된다.
그리고 상기 SSC신호는 인버터(INV2)를 통한 상기 D플립플롭(DFF1)의 반전 출력과 상기 D플립플롭(DFF2)의 출력을 노아 게이트(NOR2),(NOR3)를 통하여 노아링하고 이를 다시 D플립플롭(DFF5)를 통하여 지연하고 이 D플립플롭(DFF5)의 출력과 상기 D플립플롭(DFF2)의 출력을 앤드 게이트(AND1)에서 앤딩하여 얻게 된다.
한편, VIS신호는 수직동기신호(Vsync)에 의해 클리어되고 SOE신호가 클럭단에 입력되는 D플립플롭(DFF6)의 출력과 인버터(INV4)에 의해 반전된 상기 수직동기신호(Vsync)가 클럭단에 입력되는 D플립플롭(DFF7)의 출력을 익스쿨루시브 오아 게이트(EX-OR1)를 통하여 얻으며, 이 VIS신호는 제4도 (b)에 나타낸 바와 같이 프레임 단위로 디스플레이 데이타가 전송되어지는 기간은 로우, 하이로 셋팅되어지므로 액정 구동장치의 제어부의 구동소비전력을 1/3정도 다운시키게 된다.
이상에서 살펴본 바와 같이 본 발명은 데이타 유효표시 이외의 기간에 신호를 발생하지 않도록 함으로써 액정 디스플레이 기기의 구동소비전력을 최소화하며, 이에 따라 노트북 PC와 같은 OA용 제품의 바테리로 작업시 작업시간을 연장할 수 있게 된다.

Claims (4)

  1. 메인 클럭과 디스플레이 타이밍신호를 이용하여 소우스 스타트 펄스를 만드는 SSP신호 발생부와, 상기 메인 클럭과 디스플레이 타이밍신호를 이용하여 상기 디스플레이 타이밍신호와 동기되어 디스플레이 데이타가 전송되어지지 않는 기간은 로우로 뜨는 소우스 쉬프트 클럭을 발생하는 SSC신호 발생부와, 소우스 출력 인에이블 신호와 수직동기신호를 이용하여 프레임 단위로 디스플레이 데이타가 전송되어지는 기간은 로우, 하이로 셋팅되는 비데오 인버젼 신호를 생성하는 VIS신호 발생부로 구성됨을 특징으로 하는 액정구동 제어장치.
  2. 제1항에 있어서, 상기 SSP신호 발생부는 입출력단이 서로 직렬로 연결되고 클럭단에는 메인 클럭이 입력되어 데이터의 실제 전송구간을 표시하는 DTMG신호를 순차 래치하여 출력하는 제1-제4 D플립플롭과, 상기 제2 D플립플롭의 출력을 반전하는 제1 인버터와, 상기 제1 인버터와 제4 D플립플롭의 출력을 노아링하여 데이터의 전송시작을 알리는 기준 신호(SSP)를 출력하는 제1 노아 게이트로 구성됨을 특징으로 하는 액정구동 제어장치.
  3. 제1항에 있어서, 상기 SSC신호 발생부는 상기 메인 클럭에 의해 동기되어 DTMG를 래치 출력하는 제1 D플립플롭의 출력을 반전시키는 제2 인버터와, 상기 제2 인버터의 출력과 제2 D플립플롭의 출력을 노아링하는 제2 노아 게이트와, 상기 제2 노아 게이트의 출력단에 접속된 제3 노아 게이트와, 상기 제3 노아 게이트의 출력이 입력단에 입력되고 출력은 상기 제3 노아 게이트의 일입력이 되는 제5 D플립플롭과, 상기 제5 D플립플롭의 출력과 상기 제2 D플립플롭의 출력은 앤딩하여 구동 데이터를 순차적으로 래치하여 데이터를 라인별로 저장하도록 제어하는 신호(SSC)를 출력하는 앤드 게이트로 구성됨을 특징으로 하는 액정구동 제어장치.
  4. 제1항에 있어서, 상기 VIS신호 발생부는 라인별로 저장된 구동 데이타가 순차 출력되도록 제어하는 소우스 출력 인에이블 신호(SOE)가 클럭단에 입력되고 수직동기신호가 반전 클리어단에 입력되는 제6 D플립플롭과, 상기 제6 D플립플롭의 입출력단에 접속된 제3 인버터와, 상기 수직동기신호를 반전하는 제4 인버터와, 상기 제4 인버터의 출력이 클럭단에 입력되는 제7 D플립플롭과, 상기 제7 D플립플롭의 입출력단에 접속된 제5 인버터와, 상기 제6, 제7 D플립플롭의 출력을 익스쿨루시브 오아링하여 LCD패널에 교류 전압을 인가하기 위한 제어 신호(VIS)를 출력하는 익스쿨루시브 오아 게이트로 구성됨을 특징으로 하는 액정구동 제어장치.
KR1019950008778A 1995-04-14 1995-04-14 액정구동 제어장치 KR0147111B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950008778A KR0147111B1 (ko) 1995-04-14 1995-04-14 액정구동 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950008778A KR0147111B1 (ko) 1995-04-14 1995-04-14 액정구동 제어장치

Publications (2)

Publication Number Publication Date
KR960038720A KR960038720A (ko) 1996-11-21
KR0147111B1 true KR0147111B1 (ko) 1998-12-01

Family

ID=19412181

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950008778A KR0147111B1 (ko) 1995-04-14 1995-04-14 액정구동 제어장치

Country Status (1)

Country Link
KR (1) KR0147111B1 (ko)

Also Published As

Publication number Publication date
KR960038720A (ko) 1996-11-21

Similar Documents

Publication Publication Date Title
KR100313243B1 (ko) 데이터 전송 장치 및 그 방법
US7133035B2 (en) Method and apparatus for driving liquid crystal display device
KR900008068B1 (ko) 표시 데이타의 변환 방법 및 그 장치
KR101252090B1 (ko) 액정표시장치
KR101319276B1 (ko) 액정표시장치 및 그의 구동 방법
CN103280205B (zh) 显示装置、时序控制器及图像显示方法
TWI409779B (zh) 用於插黑技術之液晶顯示器之源極驅動器及其方法
CN102087837A (zh) 液晶显示器
US7432901B2 (en) Driving apparatus for liquid crystal display
US7391405B2 (en) Method and apparatus for driving liquid crystal display
US3976994A (en) Liquid crystal display system
JP5299734B2 (ja) 画像処理方法、画像表示装置及びそのタイミングコントローラ
KR0147111B1 (ko) 액정구동 제어장치
JPH10301541A (ja) 液晶駆動回路
JP2005037831A (ja) 表示ドライバ及び電気光学装置
KR960030069A (ko) 액정 표시장치의 실효화면 중앙표시 구동 장치 및 방법
KR970049405A (ko) 엑스.지.에이.(x.g.a) 그래픽시스템
KR101001999B1 (ko) 액정표시장치의 구동장치 및 방법
CN104700808A (zh) 显示装置、时序控制器及图像显示方法
KR20020094893A (ko) 2 포트 데이터극성반전기를 가지는 액정표시장치 및 그구동방법
KR20070063739A (ko) 액정표시소자의 구동 장치 및 방법
KR950005568B1 (ko) Lcd 콘트롤러
KR20080057923A (ko) 액정표시장치 및 그의 구동 방법
JPH037987A (ja) 表示体制御装置
KR101147832B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120330

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 16