KR0141412B1 - 고압안정화 회로 - Google Patents

고압안정화 회로

Info

Publication number
KR0141412B1
KR0141412B1 KR1019950002224A KR19950002224A KR0141412B1 KR 0141412 B1 KR0141412 B1 KR 0141412B1 KR 1019950002224 A KR1019950002224 A KR 1019950002224A KR 19950002224 A KR19950002224 A KR 19950002224A KR 0141412 B1 KR0141412 B1 KR 0141412B1
Authority
KR
South Korea
Prior art keywords
fbt
transistor
voltage
resistor
current
Prior art date
Application number
KR1019950002224A
Other languages
English (en)
Other versions
KR960032851A (ko
Inventor
이상영
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950002224A priority Critical patent/KR0141412B1/ko
Publication of KR960032851A publication Critical patent/KR960032851A/ko
Application granted granted Critical
Publication of KR0141412B1 publication Critical patent/KR0141412B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/19Arrangements or assemblies in supply circuits for the purpose of withstanding high voltages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F38/00Adaptations of transformers or inductances for specific applications or functions
    • H01F38/42Flyback transformers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/06Generating pulses having essentially a finite slope or stepped portions having triangular shape
    • H03K4/08Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/223Controlling dimensions

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

본 발명은 모니터로 소정의 전압을 인가하는 플라이백트랜스(Fly Back Trans)의 2차전원을 감지하여 제어를 수행함으로서 화면상의 변화, 곧 사이즈의 변동을 방지하는 고압 안정화회로에 관한 것이다.
본 발명은 수평편향회로수단(20)과, PWM제어수단(40)을 포함하는 통상의 다중모드모니터의 고압 안정화회로에 있어서, 상기 FBT의 2차측에 유기된 전류의 변화를 감지하여, 그에 따른 소정의 신호를 발생하는 FBT전류감지수단(50)과, 상기 FBT전류감지수단(50)으로부터 피드백 접속되고, 상기 FBT전류감지수단으로부터 입력되는 FBT2차측의 전류변화에 의해서 구동 트랜지스터의 바이어스전압이 가변됨으로서, 상기 수평편향회로수단으로 가변된 출력을 행하여 FBT의 1차측전압을 안정시키는 바이어스인가수단(10A)을 더 포함하여 구성한 것이다.
따라서, 본 발명은 FBT(30)의 3차측에 흐르는 전류를 감지하여 FBT(30) 1차측의 전류를 제어할 뿐 아니라, FBT(30) 2차측의 전류를 감지하여 상기 FBT(30) 1차측의 전류를 제어하게 됨으로서, FBT(30) 1.2차측전류의 미세한 변화에도 민감하게 동작되어 FBT(30)의 1차측 전류를 안정되게 유지할 수 있어, 종래에 발생되던 모니터 화면상에서 상크기가 변하게 되는 문제점을 해결한다.

Description

고압 안정화회로
제1도는 종래의 고압 안정화 회로도,
제2도는 본 발명에 따른 고압 안정화 회로의 일실시예.
*도면의 주요부분에 대한 부호의 설명
10,10A:바이어스인가수단20:수평편향회로수단
30:FBT40:PWM제어수단
60:FBT전류감지수단R1∼R20, R30:저항
C1∼C7:캐패시터 Q1∼Q9:트랜지스터
D1∼D5:다이오드IC1:수평신호용집적회로
IC2:PWM조절용집적회로
본 발명은 고압 안정화회로에 관한 것으로, 특히 모니터로 소정의 전압을 인가하는 플라이백트랜스(Fly Back Trans)의 2차전류를 감지하여 고압 안정화 제어를 수행함으로서 화면상의 변화, 곧 사이즈의 변동을 방지하는 고압 안정화회로에 관한 것이다.
주지한 바와 같은 모니터, 특히 다중모드(multi-mode) 모니터에 적용되는 고압 안정화회로에 대한 종래의 기술적인 배경을 첨부된 도면, 제1도를 참조하여 설명한다.
제1도는 종래의 고압 안정화 회로도로서, 바이어스인가수단(10)에서는, 저항(R1,R2,R3)에 의해 분압된 소정전압(B+)이 캐패시터(C1)를 통행 입력되는 파라볼라신호(POL-S)와 합성되어 트랜지스터(Q1)의 베이스에 일정한 바이어스전압을 걸어주면, 이 바이어스에 따라 트랜지스터(Q1)의 컬렉터 전위가 가변되고, 따라서, 트랜지스터(Q2)의 컬렉터전위도 가변된다.
또한, 수평편향회로수단(20)에서는, 수평신호용집적회로(IC1)의 단자(P1)로부터 출력되는 수평동기신호가 저항(R5)을 통해 트랜지스터(Q3)를 구동시킨다. 따라서 트랜스(T1)가 동작하고, 그 2차측에 유기된 전압이 저항(R6)을 통해 트랜지스터(Q4)의 베이스가 인가되면, 상기 트랜지스터(Q4)는 동작하기 시작하고, 이때 상기 트랜지스터(Q4)를 통해 흐르는 포지티브(positive)전류와 다이오드(D1)를 통해 흐르는 네가티브(negative)전류가 합쳐져 톱니파 파형이 생성된다. 이때 생성된 톱니파 파형은 수평편향코일(H-DY)을 통해 플라이백트랜스(이하 FBT라 함)(30)의 1차측권선(N1)으로 흐르게 되어 수평편향 기능을 수행한다.
한편, PWM제어수단(40)에서는, 상기 수평편향회로수단(20)의 수평신호용집적회로(IC1)의 단자(P2)에서 출력되는 수평동기신호와, 상기 FBT(30)의 3차측권선(N3)에서 출력되는 3차신호를, PWM조절용집적회로(IC2)의 단자(P1) 및 단자(P2)로 각각 입력받고, 상기 두 신호를 비교한 후 그에 따른 적절한 펄스폭 변조를 수행하여, 변조된 펄스를 단자(P3)로 출력한다.
따라서, 상기 PWM조절용집적회로(IC2)의 단자(P3)에서 출력되는 조절된 펄스가 트랜지스터(FET)의 게이트에 인가되면, 상기 트랜지스터(FET)의 소오스에 인가되는 소정의 전압(FBT B+; 수평주파수가 31KHZ에서 보통 87V 인가)에 의해 트랜지스터(FET)가 활성화되어 그 드레인측의 코일(12)과 캐패시터(C6)가 접속되는 노드(n1)에는 상기 펄스폭 변조(제어)된 상태에 따른 전압이 나타나고, 이와 같은 신호는 상기 FBT(30)의 1차측권선(N1)을 통해 다시 상기 수평편향회로수단(20)으로 유입된다.
결과적으로, 상기 PWM조절용집적회로(IC2)에서 출력되는 제어된 펄스신호로 트랜지스터(EFT)를 동작시켜 상기 수평편향회로수단(20)에 전압을 입력하면, 상기 수평신호용집적회로(IC1)에서 출력되는 수평동기신호의 주파수에 의해서 수평출력용 트랜지스터(Q4)가 동작되어 수평편향코일(H-DY)에 톱니파 전류를 흐르게 함으로서 수평편향시키고, 저항(R1.R2,R3)에 의한 바이어스전압과 캐패시터(C1)를 통한 파라볼라신호(POL-S)로 트랜지스터(Q1)의 베이스에 바이어스를 걸어주어, 결국, 트랜지스터(Q2)의 걸렉터에 흐르는 전류를 제어함으로서, 전체적으로 수평편향전류를 제어하게 되고, 이는 모니터에 출력되는 수평상크기를 조절하게 된다.
그러나, 상기 회로는, 수평편향회로회로수단(20)이 동작하여 FBT(30)의 2차측 권선(N2)에 고압을 유기시키고, 이로 인해 FBT(30)의 3차측권선(N2)에 유기된 전류를 다이오드(D2) 및 캐패시터(C4)를 통해 정류하여 입력받고, 상기 수평신호용집적회로(IC1)의 단자(P2)에서 출력되는 수평동기신호를 입력받아, 이 두 신호를 PWM조절용집적회로(IC2)에서 비교하여 상기 노드(n1)에 항상 일정한 전압이 걸리도록 단자(P3)를 통해 출력펄스를 제어하는바, 이때 FBT(30)의 3차측권선(N3)에서 얻어지는 전압은 FBT(30)의 1,2차측권선(N1),(N2)의 전압이 크게 변해야지만 상기 PWM조절용집적회로(IC2)에서 비교가 된다.
따라서, 상기 회로가 둔갑하게 작동되어, 상기 FBT(30)의 2차측 전류가 소폭으로 변화되면 화면상에서의 상크기의 변화가 심해지는 문제점이 발생된다.
부연하면, 화면상에서는 FBT(30)의 2차측 전류가 많이 흐르면 상이 커지고, FBT(30)의 2차측 전류가 적게 흐르면 상이 작아지는 현상이 기인된 것이다.
본 발명은 상기한 문제점을 감안하여 안출된 것으로, 본 발명의 목적은 고압 안정화회로에 있어서, FBT의 작은 전류변화에도 민감하게 작동되는 고압 안정화회로를 구성하여, 화면상의 변화를 최대한 억제하도록 한 고압안정화회로를 제공하는 것에 있다.
이와 같은 목적을 달성하기 위한 본 발명은 수평동기신호를 이용하여 톱니파 파형을 생성하고, 이 생성된 톱니파 파형이 편향코일을 통해 흐르도록 하여주는 수평편향회로수단과, 상기 FBT의 3차측에 유기된 전압과 수평동기신포를 비교하여, 상기 FBT의 1차측권선을 통해 수평편향회로수단으로 다시 유입되는 전압이 항상 같은 레벨을 유지하도록 변조제어된 펄스를 출력하는 PWM제어수단을 포함하는 다중모드모니터의 고압 안정화회로에 있어서, 상기 FBT의 2차측에 유기된 전류의 변화를 감지하여, 그에 따른 소정의 신호를 발생하는 FBT전류감지수단과, 상기 FBT전류감지수단으로부터 피드백 접속되고, 상기 FBT전류감지수단으로부터 입력되는 FBT 2차측의 전류변화에 의해서 구동 트랜지스터의 바이어스전압이 가변됨으로서, 상기 수평편향회로수단으로 가변된 출력을 행하여 FBT의 1차측전압을 안정시키는 바이어스인가수단을 더 포함하여 된 특징이 있다.
이하, 본 발명에 따른 고압 안정화회로의 일실시예를 첨부된 도면에 의거하여 보다 상세히 설명한다. 본 발명에 참조된 도면들에서 실질적으로 동일한 구성과 기능을 가진 구성요소들은 동일한 부호를 사용할 것이다.
제2도는 본 발명에 따른 고압 안정화회로의 일실시예로서, 본 발명은 FBT(30) 1차측에 소정전압이 인가되면 수평동기신호를 이용하여 톱니파 파형을 생성하고, 이 생성된 톱니파 파형이 편향코일(H-DY)을 통해 흐르도록 하여주는 수평편향회로수단(20)과, 상기 FBT(30)의 3차측에 유기된 전압과 수평동기신호를 비교하여, 상기 FBT(30)의 1차측권선을 통해 수평편향회로수단(20)으로 다시 유입되는 전압이 항상 같은 레벨을 유지하도록 변조제어된 펄스를 출력하는 PWM제어수단(40)으로 구성되는 고압 안정화회로에, 상기 FBT(30)의 2차측에 유기된 전류의 변화를 감지하여, 그에 따른 소정의 신호를 발생하는 FBT전류감지수단(50)과, 상기 FBT전류감지수단(50)으로부터 피드백 접속되고, 상기 FBT전류감지수단(50)으로부터 입력되는 FBT(30) 2차측의 전류변화에 의해서 구동 트랜지스터의 바이어스전압이 가변됨으로서, 상기 수평편향회로수단(20)으로 가변된 출력을 행하여 FBT(30)의 1차측전압을 안정시키는 바이어스인가수단(10A)을 더 포함하여 구성된다.
이와 같은 구성을 보다 상세하게 열거하기에 앞서, 상기 수평편향회로수단(20)과 PWM제어수단(40)의 구성은 전술한 제1도의 구성과 동일함으로 생략한다.
먼저, 바이어스인가수단(10A)은 소정전압(B+)이 저항(R1)과 저항(R2)(R3)을 통해 분압되고, 동시에 캐패시터(C1)를 통해 입력되는 파라볼라전압(POL-S)과 합성된후 저항(R9)을 거쳐 저항(R11)을 통해 컬렉터가 접지된 트랜지스터(Q5)의 베이스에 인가되도록 접속되고, 상기 트랜지스터(Q5)의 컬렉터가 다아링톤(darlington) 결합된 트랜지스터(Q6)의 베이스에 연결되고, 상기 트랜지스터(Q6)의 컬렉터가 수평편향회로수단(20)의 코일(L3)에 연결되고, 상기 트랜지스터(Q6)의 컬렉터의 전위, 곧 노드(n3)의 전위를 저항(R12)과 저항(R13)을 통해 검출하여 에미터가 접지된 트랜지스터(Q7)의 베이스에 인가되도록 연결되고, 그 컬렉터가 상기 트랜지스터(Q5)의 에미터에 피드백 접속되고, 상기 트랜지스터(Q5)의 에미터에는 저항(R10)을 통해 소정전압(B+)이 인가되도록 구성된다. 미설명부호 C7은 캐패시터다.
또한, 상기 FBT전류감지수단(50)은 FBT(30)의 2차측권선(N2)이 음극선관에서 필요로 하는 고압(스크린전압, 포커스전압등)(H/V)측과 ABL(Auto Beam Limit)측으로 연결되고, 상기 ABL 측에는 저항(R9)을 통해 소정전압(B+)이 인가되도록 하고, 상기 권선(N2)에 유기되는 전압과 저항(R9)을 통한 소정전합(B+)이 평형이 된 상태에서, 다이오드(D3)를 통해 저항(R14)과 저항(R15)에 의해 분배된 노드(n4)의 전위가 기준전압을 형성하도록 하고, 소정전압(B+)이 저항(R16)을 통해 조절된 노드(n5)의 전위가 상기 노드(n4)의 전위와 같거나 낮도록 다이오드(D4)를 조절하여 저항(R18)을 통해 접지된 트랜지스터(Q8)의 베이스에 바이어스전압을 인가하도록 접속하고, 상기 트랜지스터(Q8)의 에미터 출력이 컬렉터가 저항(R19)을 통해 접지된 트랜지스터(Q9)의 베이스에 바이어스 전압이 인가되도록 연결되고, 상기 트랜지스터(Q9)의 에미터가 저항(R17)을 거쳐 상기 트랜지스터(Q8)의 컬렉터에 연결되고, 상기 트렌지스터(Q9)의 컬렉터출력이 저항(R20)을 통행 상기 바이어스인가수단(10A)의 트랜지스터(Q5)의 베이스단, 곧 노드(n2)에 인가되도록 연결하여 구성된다. 미설명부호 D4, D5는 다이오드다.
상기와 같이 구성시켜서된 본 발명의 회로동작을 이하 설명한다.
먼저, 전원이 인가되면 바이어스인가수단(10A)의 저항(R1,R2,R3)에 의해 분압된 소정전압(B+)이 캐패시터(C1)를 통해 입력되는 파라볼라신호(POL-S)와 합성되어 저항(R9)을 통해 트랜지스터(Q5)의 베이스에 일정한 바이어스전압을 걸어주면, 이 바이어스에 의해 트랜지스터(Q5)가 동작하고, 이에 의해 트랜지스터(Q6)의 베이스에 일정전류가 인가되어 트랜지스터(Q6)가 동작한다. 따라서, 상기 트랜지스터(Q6)의 동작으로 그 컬렉터출력이 수평편향회로수단(20)의 코일(L3)을 통해 편향코일(H-DY)에 흐르는 전류를 조절한다. 동시에 노드(n3)에 걸리는 전압이 저항(R12) 및 저항(R13)을 통해 분압되어 트랜지스터(Q7)의 베이스에 인가되어 트랜지스터(Q7)는 동작 대기상태에 들어간다. 이러한 트랜지스터(Q7)의 동작대기상태에서 상기 노드(n3)의 전위가 높아지면, 트랜지스터(Q7)의 베이스터 전위가 높아져 트랜지스터(Q7)의 동작을 억제시키고, 그에 따라 트랜지스터(Q5)의 에미터 유입전류를 증가시켜 트랜지스터(Q6)의 베이스 입력전류가 증가하여 노드(n3)의 전위를 낮게해 준다. 즉 상기 노드(n3)의 전위가 낮아진다. 반면에, 상기 노드(n3)의 전위가 낮으면, 트랜지스터(Q7)의 컬렉터전위가 낮아지고 그에 따라 트랜지스터(Q5)의 에미터전위도 낮아져 트랜지스터(Q6)의 베이스 입력이 적게 되어 트랜지스터(Q6)의 컬렉터전위가 높아진다. 즉 상기 노드(n3)의 전위가 높아진다.
따라서, 상기 수평편향회로수단(20)으로 출력되는 전압을 항상 일정하게 하여준다.
한편, 상기 수평편향회로수단(20)에서는, 수평신호용집적회로(IC1)의 단다(P1)로부터 출력되는 수평동기신호가 저항(R5)을 통해 트랜지스터(Q3)를 구동시킨다. 따라서 트랜스(T1)가 동작하고, 그 2차측에 유기된 전압이 저항(R6)을 통해 수평편향용 트랜지스터(Q4)의 베이스에 인가되면, 상기 트랜지스터(Q4)는 동작하기 시작하고, 이때 상기 트랜지스터(Q4)를 통해 흐르는 포지티브(positive)전류와 다이오드(D1)를 통해 흐르는 네가티브(negative)전류가 합쳐져 톱니파 파형이 생성된다. 이때 생성된 톱니파 파형은 수평편향코일(H-DY)을 통해 흐르게 되어 수평편향 기능을 수행한다.
따라서, 상기 FBT의 2차측권선(N2)에는 소정의 고압(H/V)(ABL)이 유기되어 소망하는 곳에 제공된다. 또한, 상기 FBT(30)의 2차측에 유기된 전압과 저항(R9)을 통해 공급된 소정전압(B+)이 평형을 이룬 상태에서 상기 FBT전류감지수단(50)의 다이오드(D3)를 통해 저항(R14)과 저항(R15)에 의해 분배된 전압이 노드(n4)에 기준전위를 형성하게 되고, 동시에 소정전압(B+)에 의해 저항(R16)을 통해 유입되는 노드(n5)의 전압이 트랜지스터(Q8)의 베이스에 바이어스전압을 인가하여, 상기 트랜지스터(Q8)가 동작하고, 이 트랜지스터(Q8)의 동작으로 트랜지스터(Q9)가 동작하여 저항(R17)을 통해 들어오는 전압(B+)을 컬렉터단의 저항(R20)과 저항(R19)을 통해 상기 바이어스인가수단(10A)의 트랜지스터(Q5)의 베이스단, 곧 노드(N2)에 인가된다.
따라서, 상기 FBT(30)의 2차측 전류변화에 따라 상기 바이어스인가수단(10A)의 트랜지스터(Q5)의 베이스신호가 가변됨으로서, 이는 상기 노드(n3)의 전위를 가변시켜, 결국 수평편향회로수단(20)으로 인가되는 출력이 제어되고, 이든 FBT(30)의 1차측 전류를 제어한다.
또한, PWM제어수단(40)에서는, 상기 수평편향회로수단(20)의 수평신호용집적회로(IC1)의 단자(P2)에서 출력되는 수평동기신호와, 상기 FBT(30)의 3차측권선(N3)에서 출력되는 3차신호를 다이오드(D2) 및 캐패시터(C4)를 통해 정류하여 PWM조절용집적회로(IC2)의 단자(P1) 및 단자(P2)로 각각 입력 받아, 상기 두 신호를 비교한 후 그에 따른 적절한 펄스폭 변조를 수행하여, 변조된 펄스를 단자(P3)로 출력한다.
따라서, 상기 PWM조절용집적회로(IC2)의 단자(P3)에서 출력되는 조절된 펄스가 저항(R7) 및 캐패시터(C5)를 통해 트랜지스터(FET)의 게이트에 인가되면, 상기 트랜지스터(FET)의 소오스에 인가되는 소정의 전압(FBT B+)에 의해 트랜지스터(FET)가 활성화되어 그 드레인측의 코일(L2)과 캐패시터(C6)가 접속되는 노드(n1)에는 상기 펄스폭 변조(제어)된 상태에 따른 전압이 나타나고, 이와 같은 신호는 상기 FBT(30) 1차측 권선(N1)을 통해 다시 상기 수평편향회로수단(20)으로 유입시켜, FBT(30)의 1차측 전류를 제어하게 된다.
이상에서와 같이, 본 발명에서는 FBT(30)의 3차측에 흐르는 전류를 감지하여 FBT(30) 1차측의 전류를 제어할 뿐 아니라, FBT(30) 2차측의 전류를 감지하여 상기 FBT(30) 1차측의 전류를 제어하게 됨으로서, FBT(30) 1,2차측 전류의 미세한 변화에도 민감하게 동작되어 FBT(30)의 1차측 전류를 안정되게 유지할 수 있어, 종래에 발생되던 모니터 화면상에서 상크기가 변하게 되는 문제점을 해결한 유용한 발명이다.
이상의 설명은 본 발명의 일실시예에 대한 설명에 불과하며, 본 발명은 그 구성요지의 범위내에서 다양한 변경 및 개조가 가능하다.

Claims (3)

  1. 수평동기신호를 이용하여 톱니파 파형을 생성하고, 이 생성된 톱니파 파형이 편향코일을 통해 흐르도록 하여주는 수평편향회로수단(20)과, 상기 FBT(30)의 3차측에 유기된 전압과 수평동기신호를 비교하여, 상기 FBT(30)의 1차측 권선을 통해 수평편향회로수단(20)으로 다시 유입되는 전압이 항상 같은 레벨을 유지하도록 변조제어된 펄스를 출력하는 PWM제어수단(40)을 포함하는 다중모드모니터의 고압안정화회로에 있어서, 상기 FBT(30)의 2차측에 유기된 전류의 변화를 감지하여, 그에 따른 소정의 신호를 발생하는 FBT전류감지수단(50); 및 상기 FBT전류감지수단(50)으로부터 피드백 접속되고, 상기 FBT전류감지수단(50)으로부터 입력되는 FBT(30) 2차측의 전류변화에 의해서 구동 트랜지스터의 바이어스전압이 가변됨으로서, 상기 수평편향회로수단(20)으로 가변된 출력을 행하여 FBT(30)의 1차측전압을 안정시키는 다른 바이어스인가수단(10A)을 더 포함하여 된 것을 특징으로 하는 고압 안정화회로.
  2. 제1항에 있어서, 상기 바이어스인가수단(10A)은 소정전압(B+)이 저항(R1)과 저항(R2)(R3)을 통해 분압되고, 동시에 캐패시터(C1)를 통해 입력되는 파라볼라전압(POL-S)과 합성된후 저항(R9)을 거쳐 컬렉터가 접지된 트랜지스터(Q5)의 베이스에 인가되도록 접속되고, 상기 트랜지스터(Q5)의 컬렉터가 다아링톤(darlington) 결합된 트랜지스터(Q6)를 통해 수평편향회로수단(20)의 코일(L3)에 연결되고, 상기 트랜지스터(Q6)의 컬렉터의 전위가 저항(R12)과 저항(R13)을 통해 분압되어 에미터가 접지된 트랜지스터(Q7)의 베이스에 인가 되도록 연결되고, 그 컬렉터가 상기 트랜지스터(Q10)의 에미터에 피드백 접속되고, 상기 트랜지스터(Q5)의 에미터에는 정항(R10)을 통해 소정전압(B+)이 인가되도록 구성한 것을 특징으로 하는 고압안정화회로.
  3. 제1항에 있어서, 상기 FBT전류감지수단(50)은 FBT(30)의 2차측권선(N2)에 유기되는 전압과 저항(R9)을 통해 인가되는 소정전압이 평형이 된 상태에서, 다이오드(D3)를 통해 저항(R14)과 저항(R15)에 의해 분배된 전위가 기준전압을 형성하도록 하고, 소정전압(B+)이 저항(R16)을 통해 조절된 노드(n5)의 전위가 저항(R18)을 통해 접지된 트랜지스터(Q8)의 베이스에 바이어스전압을 인가하도록 접속하고, 상기 트랜지스터(Q8)의 에미터 출력이 컬렉터가 저항(R19)을 통해 접지된 트랜스터(Q9)의 베이스에 인가되도록 연결되고, 상기 트랜지스터(Q9)의 에미터가 저항(R17)을 거쳐 상기 트랜지스터(Q8)의 컬렉터에 연결되고, 상기 트랜지스터(Q9)의 컬렉터출력이 저항(R20)을 통해 상기 바이어스인가수단(10A)의 트랜지스터(Q5)의 베이스에 연결 되도록 구성한 것을 특징으로 하는 고압 안정화회로.
KR1019950002224A 1995-02-08 1995-02-08 고압안정화 회로 KR0141412B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950002224A KR0141412B1 (ko) 1995-02-08 1995-02-08 고압안정화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950002224A KR0141412B1 (ko) 1995-02-08 1995-02-08 고압안정화 회로

Publications (2)

Publication Number Publication Date
KR960032851A KR960032851A (ko) 1996-09-17
KR0141412B1 true KR0141412B1 (ko) 1998-06-15

Family

ID=19407799

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950002224A KR0141412B1 (ko) 1995-02-08 1995-02-08 고압안정화 회로

Country Status (1)

Country Link
KR (1) KR0141412B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100437811B1 (ko) * 2002-01-29 2004-06-30 엘지전자 주식회사 모니터의 전원 공급장치

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100598125B1 (ko) * 1999-09-10 2006-07-07 삼성전자주식회사 영상표시기기의 고압 안정화회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100437811B1 (ko) * 2002-01-29 2004-06-30 엘지전자 주식회사 모니터의 전원 공급장치

Also Published As

Publication number Publication date
KR960032851A (ko) 1996-09-17

Similar Documents

Publication Publication Date Title
KR970058375A (ko) 인버터회로
JP2641190B2 (ja) ラスタ幅調整装置
US4531181A (en) High voltage power supply
KR0141412B1 (ko) 고압안정화 회로
KR100280790B1 (ko) 디스플레이장치의서지보호회로
KR870008466A (ko) 래스터 위치 조절 편향장치
JP2606295Y2 (ja) 水平偏向回路
JPH10335089A (ja) バックライト照明装置の調光用バーストパルス発生回路
KR940017706A (ko) 멀티모드 모니터의 전원전압 제어회로
US5317495A (en) Stabilized high voltage power supply circuit
US4831311A (en) High voltage stabilizing circuit for prevention of overheating
US4209732A (en) Regulated deflection circuit
KR960009141Y1 (ko) 고압 안정화 회로
KR950003490B1 (ko) 멀티 입력모드 변화에 따른 bc^+ 자동조정장치
KR100202950B1 (ko) 모니터의 고압 피드백 안정화 회로
JPS6184971A (ja) 水平偏向装置
JP2629662B2 (ja) 水平出力回路
KR100598125B1 (ko) 영상표시기기의 고압 안정화회로
JPS60134666A (ja) 表示装置
KR940011393B1 (ko) 멀티모드 모니터의 고압 안정화회로
KR0169765B1 (ko) 수직화면 폭 가변에 따른 핀쿠션 보정회로
KR930002695B1 (ko) Fbt의 고전압 안정화 회로
KR960006225Y1 (ko) 모니터 전원절전 회로
KR920004383B1 (ko) Crt 빔전류 제어회로
JPS61134181A (ja) 水平偏向回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee