KR0121115B1 - 과부하검출장치 - Google Patents

과부하검출장치

Info

Publication number
KR0121115B1
KR0121115B1 KR1019940004139A KR19940004139A KR0121115B1 KR 0121115 B1 KR0121115 B1 KR 0121115B1 KR 1019940004139 A KR1019940004139 A KR 1019940004139A KR 19940004139 A KR19940004139 A KR 19940004139A KR 0121115 B1 KR0121115 B1 KR 0121115B1
Authority
KR
South Korea
Prior art keywords
current
phase
processing unit
operational amplifiers
multiplexer
Prior art date
Application number
KR1019940004139A
Other languages
English (en)
Other versions
KR950027413A (ko
Inventor
황인삼
Original Assignee
이회종
엘지산전주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이회종, 엘지산전주식회사 filed Critical 이회종
Priority to KR1019940004139A priority Critical patent/KR0121115B1/ko
Publication of KR950027413A publication Critical patent/KR950027413A/ko
Application granted granted Critical
Publication of KR0121115B1 publication Critical patent/KR0121115B1/ko

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/25Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques
    • G01R19/2513Arrangements for monitoring electric power systems, e.g. power lines or loads; Logging
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/04Measuring peak values or amplitude or envelope of ac or of pulses
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H1/00Details of emergency protective circuit arrangements
    • H02H1/0092Details of emergency protective circuit arrangements concerning the data processing means, e.g. expert systems, neural networks
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/08Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current
    • H02H3/083Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current for three-phase systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Emergency Protection Circuit Devices (AREA)
  • Theoretical Computer Science (AREA)
  • Artificial Intelligence (AREA)
  • Evolutionary Computation (AREA)

Abstract

본 발명은 과전압검출장치에 관한 것으로, 종래에는 각 상의 전류를 중앙처리부에서 각각 연산한후 최대 상을 선택하여 과부하 요소를 판단할 수 있도록 한 구조로 회로의 구조상 각 상을 모두 연산하여야 하므로 중앙처리부의 효율이 떨어지는 문제점이 있었다. 따라서 본 발명은 각 상의 전류를 모두 연산하는 것을 피하기 위해 연산증폭기의 출력측과 아날로그스위치 및 피크홀드부와 접속한 구조로 각 상의 피크치를 검출하여 최대상을 선택한 후 최대상의 한상만을 연산할 수 있도록 한다.

Description

과부하검출장치
제1도는 종래의 과부하검출장치 구성도.
제2도는 제1도에 따른 동작흐름도.
제3도는 본 발명의 과부하검출장치 구성도.
제4도는 제3도에 따른 동작흐름도.
* 도면의 주요부분에 대한 부호의 설명
1∼3 : 부담회로부 4 : 멀티플렉서
5 : 설정회로부 6 : 중앙처리부
7 : 트립코일제어부 8 : 아날로그스위치
9 : 피크홀드부 OP1~OP3 : 연산증폭기
본 발명은 과부하검출장치에 관한 것으로, 특히 각 상(R,S,T)의 피크치를 검출하여 최대상을 선택한 후 그 최대상의 한 상만을 연산하여 과부하검출에 적당하도록 한 과부하검출장치에 관한 것이다.
종래의 과부하검출장치 구성은 제1도에 도시된 바와같이 각 상(R,S,T)의 부하전류크기를 검출하는 전류변류기(CT1~ CT3)와, 상기 전류변류기(CT1~ CT3)를 통해 검출된 부하전류를 전압크기로 변환시키는 제1내지 제3부담회로부(1~3)와, 상기 제1내지 제3부담회로부(1~3)에 의해 정해진 전압크기를 소정레벨로 증폭하는 제1내지 제3연산증폭기(OP1~OP3)와, 제품특성에 따라 장한시, 단한시 특성요소를 선정할 수 있도록 한 설정회로부(5)와, 상기 제1내지 제3연산증폭기(OP1~OP3)를 통해 입력받은 각 상의 전류크기를 상기 설정회로부(5)의 출력신호에 따라 입력받을 수 있도록 한 멀티플렉서(4)와, 상기 멀티플렉서(4)로부터 출력된 전류크기를 아날로그/디지탈변환단자(A/D)로 입력받아 부하전류의 크기 및 설정치를 연산하여 과부하특성을 판단할 수 있도록 한 중앙처리부(6)와, 상기 중앙처리부(6)의 출력에 따라 과부하 판단시선로를 차단하기 위한 트립코일제어부(7)로 구성된다.
이와 같이 구성된 종래의 기술에 대하여 살펴보면 다음과 같다.
부하에 흐르는 전류를 검출할 수 있도록 각 상에 전류변류기(CT1~ CT3)를 설치하고, 그 전류변류기(CT1~ CT3)를 통해 검출된 전류를 각각 제1내지 제3부담회로부(1~3)에서 입력받아 전압으로 변환시켜 제1내지 제3연산증폭기(OP1~OP3)로 출력시킨다.
따라서 상기 제1내지 제3연산증폭기(OP1~OP3)는 입력되는 전압에 대해 소정레벨로 증폭하여 멀티플렉서(4)로 출력한다. 그러면 상기 멀티플렉서(4)는 설정회로부(5)로부터 입력되는 제품의 특성을 미리 알려 주는 신호에 따라 상기 제1내지 제3연산증폭기(OP1~OP3)로부터 입력되는 신호를 선택하여 중앙처리부(6)의 아날로그/디지탈변환단자(A/D)로 출력시킨다.
이에 상기 중앙처리부(6)는 상기 멀티플렉서(4)로부터 출력된 부하전류의 크기를 디지탈화하고, 제품특성에 알맞게 설정회로부(5)에 의해 설정된 특성을 연산하여 얻어진 설정치와 비교하여 어느 특성에 일치하면 상기 중앙처리부(6)는 트립코일제어부(7)를 구동하여 선로를 차단하도록 한다.
상기 동작에 대하여 제2도를 참조하여 다시한번 살펴보면, 중앙처리부(6)는 먼저 설정회로부(5)를 통해 설정치를 검출한 후 각 상(R,S,T)의 전류크기를 연산하여 최대상의 전류를 선택하여 최대상의 전류가 설정치보다 큰 과부하상태인가를 체크한다. 이때 과부하상태이면 동작시간을 누적하고 과부하상태가 아니면 처음상태로 되돌아가도록 한다.
상기에서 누적된 동작시간을 설정치와 비교하여 동작시간이 설정치보다 크면 트립코일제어부(7)를 구동하여 선로를 차단한다.
그러나 이와같은 종래의 기술에 있어서, 각 상의 전류를 중앙처리부에서 각각 연산한 후 최대상을 선택하여 과부하요소를 판단할 수 있도록 한 구조로 회로의 구조상 각 상을 모두 연산하여야 하므로 중앙처리부의 효율이 떨어지는 문제점이 있었다.
따라서 본 발명의 목적은 각 상의 전류를 모두 연산하는 것을 피하기 위해 연산증폭기의 출력측과 아날로그스위치 및 피크홀드부와 접속한 구조로 각 상의 피크치를 검출하여 최대상을 선택한 후 최대상의 한상만을 연산할 수 있도록 한 과부하검출장치를 제공하기 위한 것이다.
상기 목적을 달성하기 위한 본 발명의 과부하검출장치 구성은 제3도에 도시한 바와같이 각 상(R,S,T)의 부하전류크기를 검출하는 전류변류기(CT1~ CT3)와, 상기 전류변류기(CT1~ CT3)를 통해 검출된 부하전류를 전압크기로 변환시키는 제1내지 제3부담회로부(1~3)와, 상기 제1내지 제3부담회로부(1~3)에 의해 정해진 전압크기를 소정레벨로 증폭하는 제1내지 제3연산증폭기(OP1~OP3)와, 제품특성에 따라 장한시, 단한시 특성요소를 선정할 수 있도록 한 설정회로부(5)와, 상기 제1내지 제3연산증폭기(OP1~OP3)의 신호를 받아 최대상의 전압을 검출할 수 있도록 한 피크홀드부(9)와, 상기 제1내지 제3연산증폭기(OP1~OP3)의 신호를 제어신호에 따라 피크홀드부(9)에 공급 또는 차단하는 아날로그스위치(8)와, 상기 제1내지 제3연산증폭기(OP1~OP3)를 통해 입력받은 각 상의 전류크기를 상기 설정회로부(5)의 출력신호에 따라 입력받을 수 있도록 한 멀티플렉서(4)와, 상기 멀티플렉서(4)로부터 출력된 전류크기를 아날로그/디지탈 변환단자(A/D)로 입력받아 부하전류의 크기 및 설정치를 연산하여 과부하 특성을 판단함과 아울러 상기 아날로그스위치(8)를 제어하는 중앙처리부(6)와, 상기 중앙처리부(6)의 출력에 따라 과부하 판단시 선로를 차단하기 위한 트립코일제어부(7)로 구성한다.
이와 같이 구성된 본 발명의 작용 및 효과에 대하여 상세히 설명하면 다음과 같다.
부하에 흐르는 전류를 전류변류기(CT1~ CT3)가 각 상( R,S,T)에 대하여 검출하여 제1내지 제3부담회로부(1~3)로 각각 출력하면, 상기 제1내지 제3부담회로부(1~3)에서는 전류에 해당하는 전압으로 변환하여 제1내지 제3연산증폭기(OP1~OP3)로 출력토록 한다.
따라서 상기 제1내지 제3연산증폭기(OP1~OP3)는 입력되는 전압에 대해 소정레벨로 증폭하여 멀티플렉서(4)로 출력함과 아울러 아날로그스위치(8)로 출력한다. 이때 중앙처리부(6)는 상기 아날로그스위치(8)를 제어하여 상기 제1내지 제3연산증폭기(OP1~OP3)를 통해 증폭된 신호를 피크홀드부(9)로 출력하도록 한다. 그러면 상기 피크홀드부(9)는 입력되는 전류의 값중 최대상의 피크치를 검출하여 멀티플렉서(4)로 출력한다.
상기 멀티플렉서(4)는 설정회로부(5)로부터 입력되는 설정치에 따라 제품특성을 판별하고 상기 피크홀드부(9)로부터 입력되는 피크치에 따라 제1내지 제3연산증폭기(OP1~OP3)로부터 입력되는 증폭신호의 피크치를 선택하여 중앙처리부(6)의 아날로그/디지탈입력단(A/D)으로 출력한다.
따라서 상기 중앙처리부(6)는 아날로그/디지탈입력단을 통하여 각 상의 피크치를 디지탈화하고 그 디지탈화한 값을 설정치와 비교하여 과부하요소를 판단한다. 이때 과부하가 발생하면 트립코일제어부(7)를 제어하여 선로를 차단하도록 한다.
상기 동작에 대하여 제4도에 도시한 동작흐름도에 의거하여 다시한번 살펴보면, 먼저 중앙처리부(6)는 설정치를 검출하고, 각 상중 최대상의 전류피크치를 검출 선택하여 그 선택된 피크치가 설정치보다 큰 과부하상태이면 동작시간을 누적하고, 이 누적된 동작시간이 설정치보다 크면 선로를 차단한다.
이상에서 상세히 설명한 바와 같이 본 발명은 각 상의 전류최대치를 검출한 후 최대상을 선택하여 그 최대상의 한 상만을 연산할 수 있도록 하여 중앙처리부의 효율을 높이도록 한 효과가 있다.

Claims (1)

  1. 각 상(R,S,T)의 부하전류크기를 검출하는 전류변류기(CT1~ CT3)와, 상기 전류변류기(CT1~ CT3)를 통해 검출된 부하전류를 전압크기로 변환시키는 제1내지 제3부담회로부(1~3)와, 상기 제1내지 제3부담회로부(1~3)에 의해 정해진 전압크기를 소정레벨로 중폭하는 제1내지 제3연산증폭기(OP1~OP3)와, 제품특성에 따라 장한시, 단한시 특정요소를 선정할 수 있도록 한 설정회로부(5)와, 상기제1내지 제3연산증폭기(OP1~OP3)의 신호를 받아 최대상의 전압을 검출할 수 있도록 한 피크홀드부(9)와, 상기 제1내지 제3연산증폭기(OP1~OP3)의 신호를 제어신호에 따라 피크홀드부(9)에 공급 또는 차단하는 아날로그스위치(8)와, 상기 제1내지 제3연산증폭기(OP1~OP3)를 통해 입력받은 각 상의 전류크기를 상기 설정회로부(5)의 출력신호에 따라 입력받을 수 있도록 한 멀티플렉서(4)와, 상기 멀티플렉서(4)로부터 출력된 전류크기를 아날로그/디지탈변환단자(A/D)로 입력받아 부하전류의 크기 및 설정치를 연산하여 과부하특성을 판단함과 아울러 상기 아날로그스위치(8)를 제어하는 중앙처리부(6)와, 상기 중앙처리부(6)의 출력에 따라 과부하 판단시 선로를 차단하기 위한 트립코일제어부(7)로 구성됨을 특징으로 하는 과전압검출장치.
KR1019940004139A 1994-03-03 1994-03-03 과부하검출장치 KR0121115B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940004139A KR0121115B1 (ko) 1994-03-03 1994-03-03 과부하검출장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940004139A KR0121115B1 (ko) 1994-03-03 1994-03-03 과부하검출장치

Publications (2)

Publication Number Publication Date
KR950027413A KR950027413A (ko) 1995-10-16
KR0121115B1 true KR0121115B1 (ko) 1997-11-22

Family

ID=19378312

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940004139A KR0121115B1 (ko) 1994-03-03 1994-03-03 과부하검출장치

Country Status (1)

Country Link
KR (1) KR0121115B1 (ko)

Also Published As

Publication number Publication date
KR950027413A (ko) 1995-10-16

Similar Documents

Publication Publication Date Title
EP0634826B1 (en) Earth fault circuit breaker
US5353188A (en) Overcurrent detector circuit for a circuit-breaker
US4423458A (en) Signal processing system for overload relay or the like
US20200313420A1 (en) Power Interruption Method and Device Based on Periodic Measurement of Instantaneous Power Level
AU7376594A (en) Method and apparatus for rms current approximation
KR970008761A (ko) 시간보상 기능을 갖는 직류 전동기 과전류 검출장치
JPH07501200A (ja) 供給電流をレギュレートするための装置
KR0121115B1 (ko) 과부하검출장치
US20020158633A1 (en) Method for operating an electronic overcurrent trip of a power circuit breaker
US4228477A (en) Circuit for monitoring the current distribution in parallel-connected converted branches
US20090257163A1 (en) Current gain control of circuit breaker trip unit
US6975256B1 (en) Adjustable gain precision full wave rectifier with reduced error
KR19990085704A (ko) 디지털 계전 계측장치
KR0167206B1 (ko) 전자식 회로 차단기의 과전류 차단 제어 장치
KR101328622B1 (ko) 전원부 및 부하부 보호시스템
KR950008418Y1 (ko) 전자식 배전반의 전원이상 검출회로
KR960002325B1 (ko) 전자식 배전반의 디지탈식 과전류/저전류 계전방법
KR100266510B1 (ko) 디지털 계전 계측장치
KR0137953Y1 (ko) 과전류 차단회로
JP4092718B2 (ja) 耐電圧試験装置
JPH05189065A (ja) 並列運転時の過電圧検出方式
KR970068079A (ko) 회로 차단기의 과전류 차단 제어 장치 및 방법
KR100364821B1 (ko) 변류기의 신호 변환 장치
KR100327448B1 (ko) 우선순위 제어기능을 갖는 전자식 배선용 차단기
KR0128199Y1 (ko) 차단기의 정격전류에 따른 순시치 제어회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120524

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20130515

Year of fee payment: 17

EXPY Expiration of term