JPS643371U - - Google Patents

Info

Publication number
JPS643371U
JPS643371U JP9677687U JP9677687U JPS643371U JP S643371 U JPS643371 U JP S643371U JP 9677687 U JP9677687 U JP 9677687U JP 9677687 U JP9677687 U JP 9677687U JP S643371 U JPS643371 U JP S643371U
Authority
JP
Japan
Prior art keywords
display
function
frame memory
reduction
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9677687U
Other languages
English (en)
Other versions
JPH0540618Y2 (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP9677687U priority Critical patent/JPH0540618Y2/ja
Publication of JPS643371U publication Critical patent/JPS643371U/ja
Application granted granted Critical
Publication of JPH0540618Y2 publication Critical patent/JPH0540618Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)

Description

【図面の簡単な説明】
第1図は本考案の一実施例の全体構成図、第2
図は入力映像と出力合成画像の対応を示す図、第
3図は画像縮小原理図、第4図は複数画像を時分
割に選択し、フレームメモリーに記録する場合の
時分割動作の説明図、第5図はゲート回路ならび
にアドレス制御回路の動作説明図である。 1……映像入力端子、2……入力映像処理部、
3……Y−C分離回路、4……同期分離回路、5
……A−D変換器、6……縮小演算回路、7……
アドレス制御回路、8……ゲート回路、9……書
込制御回路、10……フレームメモリー、11…
…読出し制御回路、12……ボーダー信号発生器
、13……D−A変換器、14……テレビジヨン
カラーエンコーダー、15……共通制御回路、1
6……映像出力端子、17……カウンター回路、
18……カウンター回路、19……カウンター回
路、20……デコーダー回路、21……カウンタ
ー回路、22……カウンター回路、23……AN
D回路、24……カウンター回路、25……カウ
ンター回路、26……カウンター回路、27……
AND回路、28……カウンター回路、29……
書込禁止制御回路、30……Vアドレス加算回路
、31……Hアドレス加算回路、32……アドレ
スゲート回路。

Claims (1)

    【実用新案登録請求の範囲】
  1. それぞれ独立した同期位相で再生される複数の
    異なつた画像内容のテレビジヨン動画像信号の画
    像寸法を水平方向、垂直方向とも縮小し、一台の
    表示モニター装置に同時に複数の動画像を格子状
    に分割合成表示する装置において、夫々のテレビ
    ジヨン入力信号の内から縮小用の特定画素を時分
    割に選択する機能を有し、これら選択された信号
    を予め決められた一画面表示用フレームメモリー
    の表示領域に記録する場合夫々の入力信号のラス
    ター表示位置を検出する機能を有し、これら表示
    位置に対応するフレームメモリーの記録アドレス
    に直接縮小用特定画素を記録する機能を有し、さ
    らにフレームメモリー記録アドレスを分割ブロツ
    ク単位で自由に可変する機能を有し、合成画面上
    で夫々の入力信号に対応した縮小用画像の表示位
    置をリアルタイムで移動表示する機能を有し、一
    つの表示装置に分割合成画像を表示する複数画像
    画面合成装置。
JP9677687U 1987-06-23 1987-06-23 Expired - Lifetime JPH0540618Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9677687U JPH0540618Y2 (ja) 1987-06-23 1987-06-23

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9677687U JPH0540618Y2 (ja) 1987-06-23 1987-06-23

Publications (2)

Publication Number Publication Date
JPS643371U true JPS643371U (ja) 1989-01-10
JPH0540618Y2 JPH0540618Y2 (ja) 1993-10-14

Family

ID=31321878

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9677687U Expired - Lifetime JPH0540618Y2 (ja) 1987-06-23 1987-06-23

Country Status (1)

Country Link
JP (1) JPH0540618Y2 (ja)

Also Published As

Publication number Publication date
JPH0540618Y2 (ja) 1993-10-14

Similar Documents

Publication Publication Date Title
JP2620600B2 (ja) マルチ画面表示方法
US5657095A (en) System for Combining image signals
JPS6362753B2 (ja)
JPS643371U (ja)
JPH05100647A (ja) 画像表示装置
JPS57209563A (en) Diagram editing system
JPH0513089Y2 (ja)
JP3683644B2 (ja) 映像信号変換装置
JP3031888U (ja) 表示装置
JPH0759058B2 (ja) マルチ画面表示装置
JPH056987U (ja) 画像切換装置
JPH0633510Y2 (ja) ディスプレイ画面記憶装置
JPS62159068U (ja)
JPS62156990U (ja)
JPS61111084U (ja)
JPH01160774U (ja)
JPS6251388U (ja)
JPS61156347U (ja)
JPH03106286A (ja) 多数カメラ同時表示装置
JPS61143033U (ja)
JPH0380375A (ja) 画像データ処理装置
JPH0279681A (ja) 映像表示システム
JPS6277965U (ja)
JPH0293492A (ja) 映像信号処理装置
JPH0277985U (ja)