JPS6340519B2 - - Google Patents

Info

Publication number
JPS6340519B2
JPS6340519B2 JP56132887A JP13288781A JPS6340519B2 JP S6340519 B2 JPS6340519 B2 JP S6340519B2 JP 56132887 A JP56132887 A JP 56132887A JP 13288781 A JP13288781 A JP 13288781A JP S6340519 B2 JPS6340519 B2 JP S6340519B2
Authority
JP
Japan
Prior art keywords
signal
time
call
time slot
signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP56132887A
Other languages
English (en)
Other versions
JPS5834697A (ja
Inventor
Takuto Kojima
Hisao Kono
Yoshiaki Sutani
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP13288781A priority Critical patent/JPS5834697A/ja
Publication of JPS5834697A publication Critical patent/JPS5834697A/ja
Publication of JPS6340519B2 publication Critical patent/JPS6340519B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Description

【発明の詳細な説明】 本発明は信号制御方式、さらに詳しく言えば、
時分割交換機において、通話チヤネル対応の監視
信号制御信号等の非通話信号を該当チヤネルの通
話信号とともにスイツチングするようにした信号
制御方式に関する。
時分割交換機においては、時分割通話路網にお
いて非通話信号のスイツチングを行なわないのが
一般的であり、ある回線から入力する非通話信号
を所望の回線に出力させようとする場合には、時
分割通話路を経由しないでソフトウエアにより信
号の中継を行なつた。しかし、これは交換機の処
理装置およびソフトウエアに処理能力上大きな負
担となる欠点があつた。
また、時分割交換機の通話路を、通話用の
PCMデータ8ビツト、非通話信号用のNビツト
およびパリテイ・ビツト1ビツトの、合計8+N
+1ビツトを伝達可能な構成とし、非通話信号を
通話信号とともにスイツチングできるようにした
ものもあるが、通話路メモリを増加させ、また非
通話信号に専用の信号線を要し、信号の伝送速度
を考えると、この方式は不経済となる欠点があつ
た。
本発明は、上記の従来の欠点を除去し、時分割
交換機において、処理装置およびソフトウエアに
対する負担が小さく、また、通話路メモリの増加
量、その他付加するハードウエア量が小さく、し
かも、通話信号とともに非通話信号のスイツチン
グを可能とし、回線から回線へ伝送すべき非通話
信号を上記回線間に設定された通話チヤネルを経
由して伝送可能とするとともに、時分割交換機内
の伝送路(チヤネル)のチエツクが可能な信号制
御方式を経済的に提供することを目的とする。
次に本発明の一実施例を図面について説明す
る。
第1図は本発明の一実施例の接続図である。図
において、TSWF1〜TSWFoはフオーワード時間
スイツチ、SSWは空間スイツチ、TSWB1
TSWBoはバツクワード時間スイツチであり、T
―S―T構成の時分割通話路網を構成している。
図においてはフオーワード時間スイツチTSWFo
およびバツクワード時間スイツチTSWBoの構成
および関連装置をやや詳細に示すが、他のフオワ
ードおよびバツクワード時間スイツチも同様に構
成されている。DLはPCM8ビツト構成の通話信
号を運ぶ伝送線で、ビツト並列に伝送するよう8
本の線で構成されている。SLは1ビツトの非通
話信号を運ぶ伝送線で1本の線で構成されてい
る。各時間スイツチの通話路メモリ(SPMF,
SPMB等)は、1つのアドレスに通話信号8ビ
ツトの外さらに上記非通話信号1ビツト合計9ビ
ツトを格納し得るよう構成されている。
いま、例えば、入ハイウエイHWFoにPCM端
局装置が収容されているものとすれば、その通話
信号の8ビツトデータは直並列変換されて、並列
符号とされ時分割多重化されたまま、入ハイウエ
イHWFoより8本の伝送線DLを経てフオーワー
ド時間スイツチTSWFoに入力する。一方、通話
チヤネルが運ぶ非通話信号は、PCM端局装置で
分離され、信号AあるいはBとして、該通話チヤ
ネルに与えられたタイムスロツトに同期して、入
端AあるいはBから入力する。この信号は電話機
のオン・フツク、オフ・フツクの状態を示す信
号、その他の監視制御信号等であり、高速度では
ないから1ビツトの情報で十分である。この信号
は後で詳細に説明するように、セレクタSELで選
択されて、信号線SLを経て、上記通話チヤネル
に与えられたタイムスロツトに同期してフオーワ
ード時間スイツチTSWFoに入力する。
なお、図においてPGはパリテイ・チエツク・
ビツト発生回路であり、入ハイウエイHWFo上の
通話信号を引き込み、この通話信号のデータに対
するパリテイ・チエツク・ビツトを発生し、セレ
クタSELを経て上記通話信号と同期してフオーワ
ード時間スイツチTSWFoに入力する。このパリ
テイ・チエツク・ビツトも1ビツトである。通話
信号に対応する非通話信号として、上記信号A,
Bおよびパリテイ・チエツク・ビツトの3種類が
考えられる。
図示の時分割通話路網における交換動作、すな
わち、通話チヤネルの設定は、公知のように行な
われる。すなわち、例えば、入ハイウエイHWFo
のあるタイムスロツトにより伝送線DLを経て運
ばれる通話信号は、信号線SL上のデータととも
に、フオーワード時間スイツチTSWFoの通話路
メモリSPMFに書込まれる。この書込みアドレス
は、タイムスロツト・カウンタTS―CTRの出力
を、書込みサイクルにおいてアドレスセレクタA
SEL Fが選択することにより与えられる。さ
らに所定のタイム・スロツトにおいて、保持メモ
リHMの内容が読み出され、読取りサイクルにお
いて、アドレスセレクタA SEL Fがこれを選
択し、読取りアドレスとして通話路メモリSPMF
に与えられる。この所定のタイムスロツトにおい
て読取られた通話信号および非通話信号は空間ス
イツチSSWにおいて、所定のハイウエイに読み
出されて、バツクワード時間スイツチTSWB1
TSWBoのうちの1つに入力する。バツクワード
時間スイツチにおいてもフオワード時間スイツチ
と同様にタイムスロツトの入替えが行なわれ、出
ハイウエイHWB1〜HWBoのうちの1つの所定
のタイムスロツトに出力する。
本実施例においては、上記した2種の信号Aお
よびBとパリテイ・チエツクビツトの合計3種の
信号のいづれか一種類が対応する通話信号ととも
にスイツチングされる。
このため、上記3種の非通話信号のそれぞれを
対応する通話信号を運ぶタイムスロツトと同期し
たタイムスロツトにのせ、マルチフレーム構成と
して、セレクタSELを経てフオーワード時間スイ
ツチに入力させる。第2図は、本実施例において
使用し得るマルチフレーム構成の例を示すもので
あつて、図に示すように12フレーム(F0〜F11
を以て1個のマルチフレームMFを構成する。各
フレームおよび各フレーム内のタイムスロツトは
通話信号のそれと同期している。そして、フレー
ムF0〜F3にパリテイ・チエツク・ビツトを、フ
レームF4〜F7に信号Aを、フレームF8〜F11に信
号Bを割当てる。
図において、MF―CTLはマルチフレーム・タ
イミング制御回路であり、上記第2図のように構
成したマルチフレーム中の各フレームおよび各フ
レーム中のタイムスロツトに対するタイミングを
指定する制御を行なう。
いま、第2図に示すように、マルチフレーム
MF中のフレームF0〜F3に、非通話信号としてパ
リテイ・チエツク・ビツトを伝送すべきタイミン
グを割当てるものとすれば、フレームF0〜F3
タイミングにおいて、マルチフレームタイミング
制御回路MF―CTLの出力によりセレクタSELが
制御され、セレクタSELはパリテイ・チエツク・
ビツト発生装置PGから送られるパリテイ・チエ
ツク・ビツトPBを選択して信号線SLに送出す
る。すなわち、フレームF0〜F3においては、該
フレームのある1つのタイムスロツトによつて、
入ハイウエイHWFoの8本の伝送線DLを経て運
ばれる8ビツトのデータは、信号線SLを経て送
られてくるパリテイ・チエツク・ビツトPBとと
もに、同じタイムスロツトにのつてフオーワード
時間スイツチTSWFoに入力する。このタイムス
ロツトで運ばれる通話および非通話データは、交
換処理に伴つて、ともに異るタイムスロツトに入
換えられてフオーワード時間スイツチTSWFo
出て、空間スイツチSSWによりハイウエイの入
替えが行なわれてバツクワード時間スイツチ
TSWB1〜TSWBoの何れかに入力し、さらに、
タイムスロツトの入替えが行なわれて、上記のバ
ツクワード時間スイツチに対応する出ハイウエイ
(HWB1〜HWBoのうちの1個)に出力する。
いま、上記のフオーワード時間スイツチ
TSWFoに入力した、あるタイムスロツトにより
運ばれるデータが、バツクワード時間スイツチ
TSWBoに出力するように交換処理が行なわれた
とする。そして、フオーワード時間スイツチ
TSWFoに、タイムスロツトTSiによつて入力し
たデータ(通話データ8ビツトとパリテイ・チエ
ツク・ビツト1ビツトの9ビツトのデータ)が、
タイムスロツトTSkにのつて出力し、さらに、バ
ツクワード時間スイツチTSWBoよりタイムスロ
ツトTS0にのつて出ハイウエイHWBoに出力する
ものとする。このタイムスロツトの割当ては、周
知のように図示しない中央制御装置によつて行な
われ、保持メモリHMにこの情報を書き込むこと
により行なわれる。
マルチ・フレーム・タイミング制御回路MF―
CTLは上記の情報を中央制御装置より受け、こ
の情報に基き、フレームF0〜フレームF3の期間
中にフオーワード時間スイツチTSWFoに入力し
た各タイムスロツトの、上記スイツチにおいて変
換されたタイムスロツトに同期した信号をパリテ
イ・チエツク回路PC1およびPC2に与えてこれを
動作させ、パリテイ・チエツクを行なう。さら
に、パリテイ・チエツク回路PC3に対しても同様
に対応するタイミングで制御してパリテイ・チエ
ツクを行なう。
前記のように、タイムスロツトTSiにのつてフ
オーワード時間スイツチTSWFoに入力するデー
タに対しては、上記スイツチをタイム・スロツト
TSkにのつて出力するため、該タイム・スロツト
TSkにおいて、上記フオーワード時間スイツチ
TSWFoの出力部および空間スイツチの出力部に
おいて、それぞれパリテイ・チエツク回路PC1
よびPC2でパリテイ・チエツクが行なわれ、さら
に、上記データはタイム・スロツトTS0にのつて
バツクワード時間スイツチTSWBoを出力するた
め、この出力部において、タイム・スロツトTS0
において、パリテイ・チエツク回路PC3でパリテ
イ・チエツクが行なわれる。
この場合、通話データが正しく伝達されたか否
かをチエツクするより、上記通話データを伝送す
る装置、回路が正常か否かのチエツクに、主眼が
おかれる。
PCM端局装置で分離された、各通話チヤネル
対応の信号AおよびBは、入ハイウエイHWFo
入力する通話信号を運ぶタイム・スロツトおよび
フレームと同期して、セレクタSELに入力する。
マルチフレーム・タイミング制御回路MF―
CTLは信号Aに割当てられたフレームF4〜フレ
ームF7の入力するタイミングにおいて、セレク
タSELに制御信号を送り、信号Aを選択して、信
号線SLに信号Aを出力させる。従つて、例えば
タイムスロツトTSiにのつて8本の伝送線DLを
経て運ばれる通話データ8ビツトに対して、上記
通話データに対応して送られてきた信号Aを表わ
す1ビツトが信号線Aを経て、上記と同一のタイ
ム・スロツトTSiにのつて運ばれ、通話データ8
ビツトとともにフオーワード時間スイツチ
TSWFoに入力する。このデータは、交換処理が
行なわれて、前記したように、例えばバツクワー
ド時間スイツチTSWBoの出力にタイムスロツト
TS0にのつて出力する。
上記バツクワード時間スイツチTSWBoの出力
において、上記通話データ8ビツトは8本の伝送
線DLにより出ハイウエイHWBoに出力し、信号
Aは信号線SLに出力し、しかも両者とも同一の
タイム・スロツトTS0において出力する。なお
TSLaはマルチフレーム・タイミング制御回路
MF―CTLから信号Aのタイムスロツトのタイミ
ングを指定するタイムスロツト指定信号線であつ
て、バツクワード時間スイツチTSWBoより出力
する信号線SLより分岐した信号Aの出力線とと
もに信号Aの出力端Aoutを構成する。タイムス
ロツト指定信号線TSLaには、フレームF4〜フレ
ームF7において、フオーワード時間スイツチに
入力するタイムスロツトに対応するタイムスロツ
ト(例えば、タイムスロツトTSiに対してタイ
ム・スロツトTS0)において信号が送られ、この
信号で指定されたタイムスロツトにおいて、信号
線SLから分岐する信号が、上記タイム・スロツ
ト(すなわち、通話チヤネル)に対応する信号A
であることが指定される。
いま、出ハイウエイHWBoをPCM端局装置に
接続してあるものとすれば、上記信号Aの出力端
Aoutを上記PCM端局装置に導き、これにより、
フオーワード時間スイツチTSWFoに接続されて
いるPCM端局装置へ入力する各通話チヤネル対
応の非通話信号(信号A)は、バツクワード時間
スイツチTS―WBoに接続されているPCM端局装
置へ時分割交換機に設定された通話チヤネルを介
して伝達され、さらに他局へ中継することができ
る。
信号Bに対しても、信号Aと同様に時分割交換
機に設定された通話チヤネルを介して図示交換機
の入力端から出力端へ伝達することができる。こ
の際は勿論信号BはフレームF4〜フレームF7
は割当てず、他のフレームすなわちフレームF8
〜フレームF11に割当て、マルチ・フレーム・タ
イミング制御回路MF―CTLの、信号Bののつて
いるタイムスロツトを指示するタイムスロツト指
定信号線TSLbと信号線SLの他の分岐線とにより
信号Bの出力端Boutを構成する。
図示交換機に電話機を収容する場合は、周知の
ように、電話機からの回線を加入者線回路におい
て、2線4線変換して電話機からの送話信号を符
号化し、さらに、他の電話機よりの符号化された
送話信号とともに多重化回路によつて多重化して
入ハイウエイに入力させる。一方、電話機からの
非通話信号、例えば電話機のオン・フツク、オ
フ・フツク等の状態を示す信号、制御信号等を信
号AおよびBとして加入者線回路で分離し、これ
を多くの他の電話機よりの同様な信号とともに、
通話信号に対応するタイム・スロツトにのせて信
号A,B別に多重化し、マルチフレーム構成とし
て第1図に示すセレクタ(SEL)に入力させる。
また、出ハイウエイに電話機を接続する場合
は、出ハイウエイの出力をデマルチプレクサによ
り分離して各電話機に加入者線回路を経て送り出
すとともに、信号の出力端AoutおよびBoutの信
号も、それぞれ別のデマルチプレクサにより分離
して、対応する電話機の加入者線回路に送り、所
定の監視あるいは制御を行なう。
本発明は上記実施例に限定されるものではな
く、その技術的範囲で種々の変形が可能である。
本発明は、上記のように構成され、電話機のオ
ン・フツク、オフ・フツクの状態を示す信号、回
線の状態を示す信号、その他の監視制御信号等の
非通話信号を、通話信号とともに通話チヤネルを
経て時分割通話網内を伝送することが可能とな
り、この際上記の非通話信号を時分割通話路網を
迂回させる必要がなくなり、従つてこれに要する
処理装置およびソフトウエアに対する負担が少い
という効果がある。また、例えば上記非通話信号
の一つとしてパリテイ・チエツク・ビツトを使用
することが可能となるため、パリテイ・チエツク
により時分割通話路網の正常か否かのチエツクを
簡単に行なうことが可能となる効果がある。本発
明を実施するために、時分割通話路網に付加すべ
きハードウエアの量は少くてよいから、上記が経
済的に実現し得る利点がある。
【図面の簡単な説明】
第1図は本発明の一実施例の接続図、第2図は
上記実施例に使用される非通話信号に対するマル
チフレーム構成の一例を示す図である。 HWF1〜HWFo……入ハイウエイ、DL……通
話信号用の8本の伝送線、SL……非通話信号伝
送線、TSWF1〜TSWFo……フオーワード時間ス
イツチ、SPMF,SPMB……通話路メモリ、
SSW……空間スイツチ、TSWB1〜TSWBo……
バツクワード時間スイツチ、HWB1〜HWBo
…出ハイウエイ、TS―CTR……タイム・スロツ
ト・カウンタ、HM……保持メモリ、SEL……セ
レクタ、MF―CTL……マルチフレーム・タイミ
ング制御回路、PG……パリテイ・チエツク・ビ
ツト発生回路、PC1,PC2,PC3……パリテイ・
チエツク回路。

Claims (1)

    【特許請求の範囲】
  1. 1 通話チヤネル毎に複数個の非通話信号をもつ
    通話信号を交換する時分割交換機において、該時
    分割交換機の時間スイツチの通話路メモリは、そ
    の各アドレスに符号化された通話信号とともにさ
    らに通話信号に対応する複数個の非通話信号のう
    ちの1つを格納し得るよう構成され、上記複数個
    の非通話信号のそれぞれを対応する通話信号を運
    ぶタイムスロツトと同期したタイムスロツトにの
    せてマルチフレーム構成とし、上記マルチフレー
    ムの異るフレームを上記複数個の非通話信号のそ
    れぞれに割当て、上記マルチフレームにおいて通
    話チヤネルに対応する複数個の非通話信号を一つ
    づつ順次に対応する通話信号とともに同一のタイ
    ムスロツトにおいて、上記時分割交換機に入力さ
    せ、非通話信号を該非通話信号に対応する通話信
    号とともにスイツチングすることを特徴とする信
    号制御方式。
JP13288781A 1981-08-25 1981-08-25 信号制御方式 Granted JPS5834697A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13288781A JPS5834697A (ja) 1981-08-25 1981-08-25 信号制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13288781A JPS5834697A (ja) 1981-08-25 1981-08-25 信号制御方式

Publications (2)

Publication Number Publication Date
JPS5834697A JPS5834697A (ja) 1983-03-01
JPS6340519B2 true JPS6340519B2 (ja) 1988-08-11

Family

ID=15091872

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13288781A Granted JPS5834697A (ja) 1981-08-25 1981-08-25 信号制御方式

Country Status (1)

Country Link
JP (1) JPS5834697A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62188837A (ja) * 1986-02-12 1987-08-18 Bando Chem Ind Ltd Vリブドベルトの製造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5474606A (en) * 1977-11-28 1979-06-14 Oki Electric Ind Co Ltd Signal system of digital communication path

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5474606A (en) * 1977-11-28 1979-06-14 Oki Electric Ind Co Ltd Signal system of digital communication path

Also Published As

Publication number Publication date
JPS5834697A (ja) 1983-03-01

Similar Documents

Publication Publication Date Title
US4322843A (en) Control information communication arrangement for a time division switching system
KR920004130B1 (ko) 교환장치
US4740955A (en) Communications system having voice and digital data capability and employing a plurality of voice and data buses in main service unit and serial packetized transmission to and from telephones
KR920004129B1 (ko) 교환장치 및 이 장치내에서의 통신로 설정방법
US4520477A (en) Control information communication arrangement for a time division switching system
US4280217A (en) Time division switching system control arrangement
US5208803A (en) Circuit for testing digital lines
US4069399A (en) TDM PCM Communication system
EP0171803B1 (en) Time division exchange for carrying out a loop-back test
US4558444A (en) Switching system having selectively interconnected remote switching modules
JPS588799B2 (ja) 交換ネットワ−ク
KR920005224B1 (ko) 교환장치 및 통신로 설정방법
US4484323A (en) Communication arrangements for distributed control systems
US4466095A (en) Speech path control system
JPH0336479B2 (ja)
US4839888A (en) Digital time-division multiplex switch-based telephone subscriber connection system
US3881064A (en) Pulse code modulation time division switching system
US5446731A (en) Signaling channel data transmitting/receiving circuit of a primary multiplexer
US4385380A (en) Digital concentrator switch
JPS6340519B2 (ja)
KR840002347B1 (ko) 디지탈 전자 교환장치
CA1165843A (en) Digital concentrator switch
JP2654027B2 (ja) ディジタルボタン電話装置
KR910005629A (ko) 타임 스위치 장치
JP2654026B2 (ja) ディジタルボタン電話装置