JPS6337985B2 - - Google Patents

Info

Publication number
JPS6337985B2
JPS6337985B2 JP4120879A JP4120879A JPS6337985B2 JP S6337985 B2 JPS6337985 B2 JP S6337985B2 JP 4120879 A JP4120879 A JP 4120879A JP 4120879 A JP4120879 A JP 4120879A JP S6337985 B2 JPS6337985 B2 JP S6337985B2
Authority
JP
Japan
Prior art keywords
frame
bits
code
sequence
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP4120879A
Other languages
Japanese (ja)
Other versions
JPS55134555A (en
Inventor
Naohiro Tomikawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP4120879A priority Critical patent/JPS55134555A/en
Publication of JPS55134555A publication Critical patent/JPS55134555A/en
Publication of JPS6337985B2 publication Critical patent/JPS6337985B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/12Arrangements providing for calling or supervisory signals
    • H04J3/125One of the channel pulses or the synchronisation pulse is also used for transmitting monitoring or supervisory signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

【発明の詳細な説明】 (1) 発明の対象 この発明は例えばアドレス挿入方式に係り、特
に一定間隔のフレーム列からなるデイジタル連続
情報を担体に記録する場合に、その記録位置を示
す情報(以下「アドレス情報」という)を上記デ
イジタル連続情報に挿入付加するアドレス挿入方
式に関するものであり、上記デイジタル連続情報
の各フレームに1乃至2ビツト程度の空隙を設
け、アドレス情報を該空隙部に分散して挿入する
ことを特徴とするアドレス挿入方式に関するもの
である。
[Detailed Description of the Invention] (1) Object of the Invention The present invention relates to, for example, an address insertion method, and in particular, when digital continuous information consisting of a frame string at regular intervals is recorded on a carrier, information indicating the recording position (hereinafter referred to as This method relates to an address insertion method for inserting and adding "address information" (referred to as "address information") to the digital continuous information, in which a gap of about 1 to 2 bits is provided in each frame of the digital continuous information, and the address information is distributed in the gap. The present invention relates to an address insertion method that is characterized in that the address insertion method is performed by inserting an address.

(2) 従来技術 一般にデイジタル連続情報を伝送し、あるいは
記録媒体に記録・再生する場合においては、デイ
ジタルデータの数十ないし数百ビツト毎に数ない
し十数ビツトの同期符号(「フレーム同期符号」
と呼ぶ)を挿入して1フレームを構成し、これに
よつて情報内容の同期をとることが行なわれてお
り、従つて伝送、あるいは記録されるデイジタル
連続情報列はすなわちフレーム列であるといえ
る。このようなフレーム列を担体に記録する場
合、担体上の記録位置を併わせて記録しておきた
いという要求が生じる場合がしばしばある。ま
た、一般的な通信の場合においても発信元の明確
化をはかるための情報(「ID」(Identification)
と呼ばれる)や、伝送しようとする情報に付随す
るさまざまな条件(たとえばエンフアシスの有無
など)を定期的に挿入したいという要求が生じる
場合がある。以下ではこれらの挿入しようとする
標識符号がアドレス符号である場合を例に説明す
る。
(2) Prior art In general, when transmitting digital continuous information or recording/reproducing it on a recording medium, a synchronization code (a frame synchronization code) of several to ten bits is used for every several tens to hundreds of bits of digital data.
) is inserted to form one frame, and the information content is synchronized by this. Therefore, the digital continuous information string that is transmitted or recorded can be said to be a frame string. . When recording such a frame sequence on a carrier, there is often a need to record the recording position on the carrier as well. In addition, even in the case of general communications, information ("ID") is used to clarify the origin of the sender.
In some cases, a request may arise to periodically insert various conditions (for example, the presence or absence of emphasis) attached to the information to be transmitted. In the following, a case where the indicator code to be inserted is an address code will be explained as an example.

フレーム列にアドレス符号を挿入しようとする
場合、従来は次のような手段が用いられていた。
第1図は従来のアドレス挿入方法を説明するため
の図で、同図aは1つのフレームの構成を示す
図、同図bはフレーム列を示す図、同図cは時間
軸圧縮されたフレーム列を示す図、同図dは挿入
されるアドレスフレームを示す図、同図eはアド
レスが付加されたフレーム列を示す図で、1は1
つのフレーム、10は連続フレーム列、11はフ
レーム同期符号、12はデータ、13はアドレス
符号、10Aは時間軸圧縮されたフレーム列、2
は時間軸圧縮によつて生じた間隙である。連続す
るデイジタルデータ列は数十ないし数百ビツトず
つに区切つてデータ12とし、それぞれのデータ
12にフレーム同期符号11が付加されて1つの
フレーム1が構成されている。連続するフレーム
列10のN個のフレーム毎にアドレス符号13を
挿入しようとする場合、N個のフレーム1を1ブ
ロツクとして時間軸圧縮を行ない、間隙2をもつ
新しいフレーム列10Aに変換する。間隙2は1
個ないし数個のフレーム分の長さに設けられてお
り、この部分にアドレス符号13にフレーム同期
符号11を加えたアドレスフレーム1Aを挿入
し、同期符号が付されたフレーム列10Bが形成
される。復号の際はアドレスフレーム1Aのみを
抜き取り、アドレス符号13を復号するととも
に、抜き取りによつて間隙2の生じたフレーム列
10Aを、前とは逆の時間軸伸長操作によつて連
続するフレーム列10に変換する。
When attempting to insert an address code into a frame string, the following methods have conventionally been used.
Figure 1 is a diagram for explaining the conventional address insertion method, in which figure a shows the structure of one frame, figure b shows a frame sequence, and figure c shows a time-axis compressed frame. d is a diagram showing an address frame to be inserted; e is a diagram showing a frame sequence to which addresses are added; 1 is a 1
10 is a continuous frame sequence, 11 is a frame synchronization code, 12 is data, 13 is an address code, 10A is a time axis compressed frame sequence, 2
is the gap created by time axis compression. The continuous digital data string is divided into data 12 of several tens to hundreds of bits each, and a frame synchronization code 11 is added to each data 12 to form one frame 1. When an address code 13 is to be inserted into every N frames of a continuous frame sequence 10, time axis compression is performed using N frames 1 as one block, and the frame sequence is converted into a new frame sequence 10A having a gap of 2. Gap 2 is 1
An address frame 1A consisting of an address code 13 and a frame synchronization code 11 is inserted into this part to form a frame sequence 10B with a synchronization code attached. . During decoding, only the address frame 1A is extracted and the address code 13 is decoded. At the same time, the frame sequence 10A with a gap 2 created by the extraction is converted into a continuous frame sequence 10 by performing a time axis expansion operation opposite to the previous one. Convert to

(3) 従来技術の問題点 このような信号処理を必要とする従来のアドレ
ス挿入方法では、時間軸圧縮・伸長に多量のメモ
リーを必要とし、この為の制御回路が複雑となる
欠点があつた。
(3) Problems with conventional technology Conventional address insertion methods that require such signal processing have the disadvantage that a large amount of memory is required for time axis compression and expansion, and the control circuit for this is complicated. .

(4) 発明の目的 この発明は上記従来の方法の欠点の解消を目的
として為されたもので、連続フレーム列10の各
フレームに予めそれぞれ1ないし数ビツトの間隙
を設けておき、この各間隙にアドレス符号を分散
して挿入することにより繁雑な時間軸の変換を不
要としたものである。
(4) Purpose of the Invention The present invention has been made with the aim of eliminating the drawbacks of the above-mentioned conventional method. By inserting address codes in a distributed manner, complicated time axis conversion is no longer necessary.

(5) 発明の実施例 以下にこの発明を詳細に説明する。(5) Examples of the invention This invention will be explained in detail below.

第2図はこの発明によるアドレス挿入方法の前
提概念を示す説明図である。この第2図に示すも
のにおいてはそれぞれのフレーム1はフレーム同
期符号11、データ部12の他に1〜数ビツトの
間隙4を持つように構成されている。このように
構成されたフレーム1からなるフレーム列の各間
隙4にアドレス符号13を1〜数ビツトずつに分
割したものを分散させて挿入してゆく。第2図で
は間隙4の幅を1ビツトとし、アドレス符号13
を組成する各ビツトBiを1ビツトずつ間隙4に
挿入した例を示している。図中10Cはアドレス
を挿入したフレーム列を示している。
FIG. 2 is an explanatory diagram showing the basic concept of the address insertion method according to the present invention. In the structure shown in FIG. 2, each frame 1 is configured to have a frame synchronization code 11, a data section 12, and a gap 4 of one to several bits. The address code 13 divided into one to several bits is dispersed and inserted into each gap 4 of the frame string consisting of the frames 1 thus constructed. In FIG. 2, the width of the gap 4 is 1 bit, and the address code 13
An example is shown in which one bit of each bit Bi composing the is inserted into the gap 4. In the figure, 10C indicates a frame string into which addresses are inserted.

第3図はこの発明の実施例を説明するための図
で、第2図に示したものとの相違点は、フレーム
同期符号を2種類としたものである。
FIG. 3 is a diagram for explaining an embodiment of the present invention, and the difference from that shown in FIG. 2 is that two types of frame synchronization codes are used.

今、この2種類のフレーム同期符号をフレーム
同期符号A,11aとフレーム同期符号B,11
bとし、これら両符号は符号長が等しく、パター
ンが異なるものとする。従来例で述べたようにN
フレーム毎にアドレス符号13を挿入したい場合
において、その先頭のフレーム(フレーム#1と
する)にのみフレーム同期符号A,11aを付加
するとともにその他のフレームにはフレーム同期
符号B,11bを付加し、更にアドレス符号13
の先頭ビツトB1はフレーム同期符号A,11a
で示されるフレーム#1の間隙4に挿入するよう
に取り決める。このようにするとアドレス符号1
3の同期も極めて簡単にとり得ることができる。
Now, these two types of frame synchronization codes are frame synchronization code A, 11a and frame synchronization code B, 11.
b, and these two codes have the same code length and different patterns. As mentioned in the conventional example, N
When you want to insert the address code 13 in each frame, add a frame synchronization code A, 11a only to the first frame (frame #1), and add a frame synchronization code B, 11b to the other frames, Furthermore, address code 13
The first bit B1 is the frame synchronization code A, 11a.
Arrange to insert it into gap 4 of frame #1 shown by . In this way, address code 1
3 can be synchronized very easily.

なお、アドレス符号13の符号長MがNより小
さい場合には、各フレームの間隙4を1ビツトと
しておき、アドレス符号13は第M番目のフレー
ムまで1ビツトずつ分散して挿入し、残りのN−
M個のフレームの間隙4はダミービツトを挿入す
る。また、M>Nの場合には各フレームの間隙4
を広げておき、アドレス符号13を2以上のビツ
トで分割して各フレームに分配すれば良い。この
ように挿入しようとするアドレス符号の符号長に
応じて間隙4の大きさを設定できるので、符号長
の大きなアドレス符号でも支障なく挿入できる。
Note that when the code length M of the address code 13 is smaller than N, the gap 4 of each frame is set to 1 bit, and the address code 13 is inserted one bit at a time up to the Mth frame, and the remaining N −
Dummy bits are inserted into gaps 4 of M frames. In addition, in the case of M>N, the gap 4 between each frame is
The address code 13 can be divided into two or more bits and distributed to each frame. Since the size of the gap 4 can be set according to the code length of the address code to be inserted in this way, even address codes with a large code length can be inserted without any problem.

また、上述の実施例の変形として、アドレス符
号を挿入しようとするブロツクを奇数番目のブロ
ツクと偶数番目のブロツクとに分け、奇数番目の
ブロツクのフレーム同期符号としてフレーム同期
符号A,11aを、また偶数番目のブロツクのフ
レーム同期符号にはフレーム同期符号B,11b
を用いるようにしても同様の効果が得られること
はいうまでもない。
In addition, as a modification of the above embodiment, the blocks into which address codes are to be inserted are divided into odd-numbered blocks and even-numbered blocks, and the frame synchronization code A, 11a is used as the frame synchronization code of the odd-numbered blocks. The frame synchronization code of even-numbered blocks is frame synchronization code B, 11b.
It goes without saying that similar effects can be obtained by using .

なお、本発明は前にも述べたようにアドレス情
報に限らず他の標識情報等を挿入する場合にも適
用できることはいうまでもない。
It goes without saying that the present invention is applicable not only to address information but also to the case of inserting other label information and the like as described above.

(6) 発明の効果 以上述べたようにこの発明は、フレーム同期符
号とデータとで形成される各フレームに予めその
フレームの標識符号を挿入するための間隙を設け
ておき、その各フレームの間隙に標識符号を分割
して順次挿入するようにしたもので、次のような
効果を有する。
(6) Effects of the Invention As described above, in the present invention, a gap is provided in advance for inserting the indicator code of the frame in each frame formed by the frame synchronization code and data, and the gap between each frame is The indicator code is divided into parts and inserted sequentially, and has the following effects.

第1発明について (i) 従来の方法では必要であつたブロツク単位で
の時間軸圧縮・伸長の信号処理が不要となるた
め、信号処理回路の大幅な簡略化が可能であ
る。
Regarding the first invention (i) Signal processing for time axis compression/expansion in block units, which was necessary in the conventional method, is no longer necessary, so the signal processing circuit can be significantly simplified.

(ii) フレーム配列を崩さずにある程度以上の長さ
を有する付加的な標識符号を挿入することも可
能である。
(ii) It is also possible to insert additional indicator codes having a certain length or more without disrupting the frame arrangement.

(iii) 主情報のフレーム配列を崩さずに、付加され
た標識符号の同期をも簡単に確立できる。
(iii) Synchronization of added indicator codes can be easily established without disrupting the frame arrangement of the main information.

(iv) フレームの有する主情報と上記標識符号とは
必らずしも強い相関を有する必要がない。
(iv) The main information of the frame and the indicator code do not necessarily have to have a strong correlation.

第2発明について 第1発明の上記効果(i)〜(iv)に加えて、 (v) 第2の符号化信号列の情報内容の切り替わり
に迅速に対応することができる。
Regarding the second invention In addition to the effects (i) to (iv) of the first invention, (v) it is possible to quickly respond to changes in the information content of the second encoded signal sequence.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来のアドレス挿入方法を説明するた
めの図、第2図はこの発明によるアドレス挿入方
法の前提概念を説明するための図、第3図はこの
発明の実施例を説明するための図である。 図において1,1a〜1nはフレーム、1Aは
アドレスフレーム、2,4は間隙、10はフレー
ム列、10Aは時間軸圧縮されたフレーム列、1
0Bは従来の方法によりアドレスが挿入されたフ
レーム列、10Cはこの発明によるアドレスが挿
入されたフレーム列、11,11a,11bはフ
レーム同期符号、12はデータ、13はアドレス
符号、B1〜BM,BJ-1〜BJ+4はアドレス符号を
組成する各ビツトである。なお図中、同一符号は
それぞれ同一または相当部分を示す。
FIG. 1 is a diagram for explaining the conventional address insertion method, FIG. 2 is a diagram for explaining the basic concept of the address insertion method according to the present invention, and FIG. 3 is a diagram for explaining the embodiment of the present invention. It is a diagram. In the figure, 1, 1a to 1n are frames, 1A is an address frame, 2, 4 are gaps, 10 is a frame sequence, 10A is a time-axis compressed frame sequence, 1
0B is a frame string in which addresses are inserted by the conventional method, 10C is a frame string in which addresses according to the present invention are inserted, 11, 11a, 11b are frame synchronization codes, 12 is data, 13 is address code, B1 to BM, B J-1 to B J+4 are each bit making up the address code. In the drawings, the same reference numerals indicate the same or corresponding parts.

Claims (1)

【特許請求の範囲】 1 フレーム同期符号と伝送しようとする情報か
らなる第1の符号化信号列とで形成される各フレ
ームに予め所定ビツト数の間隙を設け、当該フレ
ーム列の主として伝送しようとする情報とは異な
る内容を持つ付加的な第2の符号化信号列を上記
所定ビツト数に分散し、前記間隙に順次分散して
挿入する符号化信号列からなるフレーム列への符
号化標識の挿入方法において、 標識を付そうとするブロツクを形成するフレー
ム数より符号化標識のビツト数が小なる場合にお
いて、分割された標識符号が挿入されないフレー
ムの間隙にダミービツトを挿入するとともに、 符号長が等しくパターンの異なる2種類のフレ
ーム同期符号を有し、前記付加的な第2の符号化
信号列の先頭ビツトが挿入されるフレームにのみ
前記2種類のフレーム同期符号のうちの一方を使
用し、前記以外のフレームには前記2種類のフレ
ーム同期符号のうちの他方を使用するようにした
ことを特徴とする符号化信号列からなるフレーム
列への符号化標識の挿入方法。 2 フレーム同期符号と伝送しようとする情報か
らなる第1の符号化信号列とで形成される各フレ
ームに予め所定ビツト数の間隙を設け、当該フレ
ーム列の主として伝送しようとする情報とは異な
る内容を持つ付加的な第2の符号化信号列を上記
所定ビツト数に分散し、前記間隙に順次分散して
挿入する符号化信号列からなるフレーム列への符
号化標識の挿入方法において、 標識を付そうとするブロツクを形成するフレー
ム数より符号化標識のビツト数が小なる場合にお
いて、分割された標識符号が挿入されないフレー
ムの間隙にダミービツトを挿入するとともに、 符号長が等しくパターンの異なる2種類のフレ
ーム同期符号を有し、前記付加的な第2の符号化
信号列の情報内容が切り替わる毎に前記2種類の
フレーム同期符号の各々を切り替えて使用するこ
とを特徴とする符号化信号列からなるフレーム列
への符号化標識の挿入方法。
[Claims] 1. A gap of a predetermined number of bits is provided in advance in each frame formed by a frame synchronization code and a first coded signal string consisting of information to be transmitted, and the frame string to be transmitted is An additional second coded signal string having content different from that of the information to be read is dispersed into the predetermined number of bits, and a coded mark is added to the frame string consisting of the coded signal string which is sequentially distributed and inserted into the gaps. In the insertion method, when the number of bits of the coded indicator is smaller than the number of frames forming the block to which the indicator is to be added, dummy bits are inserted into the gaps between the frames where the divided indicator code is not inserted, and the code length is having two types of frame synchronization codes with equally different patterns, and using one of the two types of frame synchronization codes only in the frame into which the first bit of the additional second encoded signal string is inserted; A method for inserting a coded indicator into a frame sequence consisting of a coded signal sequence, characterized in that the other of the two types of frame synchronization codes is used for frames other than the above. 2. A gap of a predetermined number of bits is provided in advance in each frame formed by a frame synchronization code and a first encoded signal sequence consisting of the information to be transmitted, and content different from the information to be transmitted is mainly contained in the frame sequence. In the method for inserting a coded mark into a frame sequence consisting of a coded signal sequence in which an additional second coded signal sequence having the above predetermined number of bits is distributed and inserted into the gaps in sequence, the mark is When the number of encoded mark bits is smaller than the number of frames forming the block to be added, dummy bits are inserted into the gaps between frames where divided indicator codes are not inserted, and two types of codes with the same code length and different patterns are inserted. , and each of the two types of frame synchronization codes is switched and used each time the information content of the additional second encoded signal sequence is switched. How to insert a coding indicator into a frame sequence.
JP4120879A 1979-04-05 1979-04-05 Inserting method for coded mark into frame string consisting of coded signal string Granted JPS55134555A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4120879A JPS55134555A (en) 1979-04-05 1979-04-05 Inserting method for coded mark into frame string consisting of coded signal string

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4120879A JPS55134555A (en) 1979-04-05 1979-04-05 Inserting method for coded mark into frame string consisting of coded signal string

Publications (2)

Publication Number Publication Date
JPS55134555A JPS55134555A (en) 1980-10-20
JPS6337985B2 true JPS6337985B2 (en) 1988-07-27

Family

ID=12601982

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4120879A Granted JPS55134555A (en) 1979-04-05 1979-04-05 Inserting method for coded mark into frame string consisting of coded signal string

Country Status (1)

Country Link
JP (1) JPS55134555A (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58166167U (en) * 1982-04-30 1983-11-05 三菱重工業株式会社 Time division multiplex transmission equipment
JPH01160138A (en) * 1987-12-17 1989-06-23 Fujitsu Ltd Channel transmission system for message in exchange

Also Published As

Publication number Publication date
JPS55134555A (en) 1980-10-20

Similar Documents

Publication Publication Date Title
US4914515A (en) Method of transmitting update information for a stationary video picture
KR920702532A (en) Record carriers on which primary data files and control files are recorded, methods and devices for recording those files, and devices for reading the record carriers
EP0765082A3 (en) Subtitle signal encoding/decoding
MX9603665A (en) Picture information encoding/decoding system.
MY115523A (en) Recording data production apparatus and method, recording medium reproduction apparatus and method, and recording medium
US5313471A (en) Error concealing method
CN1114917C (en) Method and device for recording information on a carrier
JPS6337985B2 (en)
KR890011264A (en) Digital data transmission method
US7120849B2 (en) Data storage medium having link zone and apparatus and method for recording/reproducing data on/from the data storage medium
EP1641262B1 (en) Circuit for processing video signal containing information such as closed caption
JP5108867B2 (en) Record carrier with additional synchronous color pattern and method and apparatus using the record carrier
JPS6348106B2 (en)
US5065260A (en) Method for recording/reproducing expanded digital signals in conventional format
US6209117B1 (en) Method for canceling abnormal synchronization signal
JP2982571B2 (en) Digital data recording and playback method
JPH05236009A (en) Multi-medium multiplexing system
JPS5829280A (en) Coding method for television signal
US7167524B2 (en) Method of inserting sync data in modulated data and recording medium containing the sync data
JPS62241175A (en) Digital data recording system
KR0145261B1 (en) Apparatus for recording digital signals
JP3446671B2 (en) Digital data recording method
JP3258975B2 (en) Error detection method of read data in video recording / reproducing apparatus
JPH04109781A (en) Recording device and reproducing device
JPH0518298B2 (en)