JPH01160138A - Channel transmission system for message in exchange - Google Patents

Channel transmission system for message in exchange

Info

Publication number
JPH01160138A
JPH01160138A JP31743287A JP31743287A JPH01160138A JP H01160138 A JPH01160138 A JP H01160138A JP 31743287 A JP31743287 A JP 31743287A JP 31743287 A JP31743287 A JP 31743287A JP H01160138 A JPH01160138 A JP H01160138A
Authority
JP
Japan
Prior art keywords
frame
message
bit
channel
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP31743287A
Other languages
Japanese (ja)
Inventor
Naoyuki Izawa
井澤 直行
Yuzo Okuyama
奥山 裕蔵
Yasuhiro Aso
麻生 泰弘
Atsuhisa Takahashi
淳久 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP31743287A priority Critical patent/JPH01160138A/en
Publication of JPH01160138A publication Critical patent/JPH01160138A/en
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

PURPOSE:To easily extract message information by monitoring an idle bit in a message channel to process a message channel in a 2nd multi-frame unit to extract section information. CONSTITUTION:An exchange 29 applies the processing of exchange and call control or the line in a 1st multi-frame unit comprising M-sets of frame where one frame is the unit of time division multiplex to plural conventional channels 20 and message channels 22 or the like. Then the exchange applies communication of the message information 23 in the 2nd multi-frame unit different from the 1st multi-frame unit 26 by using a prescribed message channel 22 in each frame. In such a case, section information 25 is inserted to an idle bit 24 in the message channel 22 in the unit of the 2nd multi-frame 27 and the 2nd multi- frame unit 27 is recognized by the section information 25 and sent through the message channel 22 to communicate the message information 23. Thus, the message information is easily extracted without resynchronization in a terminator.

Description

【発明の詳細な説明】 〔概   要〕 時分割処理を行う交換機におけるマルチフレーム構成と
は別のマルチフレーム構成を有するメツセージチャネル
を、交換機を介して終端装置等へ送る場合の交換機内メ
ツセージチャネル伝送方式終端装置において再度同期を
とらなくともメソセージ情報を容易に抽出することを目
的とし、複数チャネルを時分割多重させた単位を1フレ
ームとし、第1の複数個のフレームからなる第1のマル
チフレーム単位で処理を行う変換機において、前記各フ
レームの複数チャネルのうち所定のメツセージチャネル
を用いて前記第1のマルチフレーム単位とは異なった第
2の複数個のフレームからなる第2のマルチフレーム単
位でメツセージ情報の通信を行う場合、前記メッセージ
チャネル内の空ビットに前記第2のマルチフレーム単位
で区切り情報を挿入し、該区切り情報によって前記第2
のマルチフレーム単位を認識して前記メツセージチャネ
ルを伝送し前記メツセージ情報の通信を行うように構成
する。
[Detailed Description of the Invention] [Summary] Intra-exchange message channel transmission when sending a message channel having a multi-frame configuration different from the multi-frame configuration in an exchange that performs time-division processing to a terminal device, etc. via an exchange For the purpose of easily extracting message information without resynchronizing in the system terminal equipment, one frame is a unit in which multiple channels are time-division multiplexed, and a first multiframe consisting of a first plurality of frames is used. In a converter that performs processing in units, a second multiframe unit consisting of a second plurality of frames different from the first multiframe unit is generated using a predetermined message channel among the plurality of channels of each frame. When communicating message information, delimiter information is inserted into empty bits in the message channel in units of the second multiframe, and the delimiter information is used to communicate message information in the second multiframe.
The message information is communicated by recognizing multi-frame units of the message channel and transmitting the message information.

〔産業上の利用分野〕[Industrial application field]

本発明は、時分割処理を行う交換機におけるマルチフレ
ーム構成とは別のマルチフレーム構成を有するメツセー
ジチャネルを、交換機を介して終端装置等へ送る場合の
交換機内メツセージチャネル伝送方式に関する。
The present invention relates to an intra-exchange message channel transmission system for transmitting a message channel having a multi-frame configuration different from the multi-frame configuration in an exchange that performs time-division processing to a terminal device or the like via an exchange.

〔従来の技術〕[Conventional technology]

音声信号等をディジタル伝送するPCM伝送方式におい
て、交換局間で通信を行うためのメツセージ情報を、通
常の通信データに混在させて伝送する方式がある。
Among the PCM transmission methods for digitally transmitting voice signals and the like, there is a method in which message information for communicating between exchanges is mixed with normal communication data and transmitted.

第5図にディジクル交換システムの全体構成図を示す。FIG. 5 shows an overall configuration diagram of the digital exchange system.

他局A−Eから各々伝送されてくる伝送速度が1.5 
M (メガ)bit/sの多重化信号1−1〜1−5は
、ディジタルトランク2で受信され8Mbit/sの多
重化信号3に時分割多重化された後、中央制御装置6に
よって制御される時分割通話路装W4で交換される。
The transmission speed transmitted from other stations A-E is 1.5
The M (mega) bit/s multiplexed signals 1-1 to 1-5 are received by the digital trunk 2, time-division multiplexed into an 8 Mbit/s multiplexed signal 3, and then controlled by the central controller 6. It is replaced by time division communication path equipment W4.

このとき、1.5 Mbit /s多重化信号1−1〜
1−5の各々には、他局A−Eがらのメツセージ情報が
後述するように通誉の時分割音声チャネ″に混在して伝
送されてくる。これらのメツセージ情報は、8Mbit
/s多重化信号3を介して終端装置5へ伝送され、そこ
で受信・解析される。なお、制御信号7は後述する本発
明の実施例において用いる信号であり、ここでは用いな
い。
At this time, 1.5 Mbit/s multiplexed signal 1-1~
Message information from other stations A to E is mixed and transmitted to each of the stations 1 to 5 on the time-division voice channel of the honor, as will be described later.
/s multiplexed signal 3 to the terminal device 5, where it is received and analyzed. Note that the control signal 7 is a signal used in an embodiment of the present invention to be described later, and is not used here.

第6図に、第5図の1.5Mbit/s多重化信号1−
1〜1−5のフォーマットを示す。これらの信号は、各
々24チャネルPCM方式に従い、1チヤネルは同図8
に示すようにビット1〜ビツト8の8ビツトの1サンプ
ル分の音声データ14を格納し、これを同図9に示すよ
うに24チャネル時分割多重している。更に、その先頭
にフレーム同期及びシグナリング同期用の1ビツトのF
/Sビット10を付加したものをフレームと名付け、同
図11に示すように12フレームを1マルチフレームと
するマルチフレーム構成によって時分割信号を伝送する
FIG. 6 shows the 1.5 Mbit/s multiplexed signal 1- of FIG.
1 to 1-5 formats are shown. These signals each follow the 24-channel PCM system, and one channel is 8 in the same figure.
As shown in FIG. 9, one sample of 8-bit audio data 14 of bits 1 to 8 is stored, and this is time-division multiplexed over 24 channels as shown in FIG. Furthermore, a 1-bit F for frame synchronization and signaling synchronization is placed at the beginning of the data.
A frame with the /S bit 10 added thereto is called a frame, and as shown in FIG. 11, time-division signals are transmitted using a multiframe configuration in which 12 frames constitute one multiframe.

この時、6フレーム目と12フレーム目は同図12に示
すように、他のフレームと同様に(同図9)1ビツトの
F/Sビット10と24の時分割されたチャネルから構
成されるが、各チャネルは同図13に示すように、音声
データ15はビット1〜ピント7までの一7ビツト構成
にされ、ビット8には各チャネルの発呼制御用のシグナ
リングビット16が挿入される。即ち、同図8の8ビツ
トの音声データ14に対して、1ビツト分の音声データ
を捨てていることになる。しかし、この1ビツトの欠落
は各チャネル毎に6フレーム、即ち6サンプルに1回だ
けなので、聴感上は問題ない。
At this time, the 6th and 12th frames, as shown in Figure 12, are composed of time-divided channels of 1-bit F/S bits 10 and 24, like the other frames (Figure 9). However, as shown in FIG. 13, the audio data 15 for each channel consists of 17 bits from bit 1 to pinpoint 7, and a signaling bit 16 for call control of each channel is inserted in bit 8. . In other words, one bit of audio data is discarded for the 8-bit audio data 14 shown in FIG. However, this 1-bit loss occurs only once every 6 frames, ie, every 6 samples, for each channel, so there is no problem with the auditory sense.

上記構成により、第5図の他局A−Eからの各1.5’
 M bit / s多重化信号1−1〜1−5には、
24チヤネルの音声データ14または15の他に、1フ
レームあたり1ビツト、1マルチフレームあたり12ピ
ントの各チャネルで共通のF/Sビット10と、1マル
チフレームあたり2ビツトづつの各チャネル個別のシグ
ナリングビット16が含まれる。
With the above configuration, each 1.5' from other stations A to E in FIG.
M bit/s multiplexed signals 1-1 to 1-5 include
In addition to 24 channels of audio data 14 or 15, F/S bit 10 common to each channel with 1 bit per frame and 12 pins per multiframe, and individual signaling for each channel with 2 bits per multiframe. Bit 16 is included.

なお、1フレームの時間幅は125μsecである。Note that the time width of one frame is 125 μsec.

即ち、各チャネルの音声データ14または15は125
μsec毎に伝送され、8KIIzサンプリングの音声
データをリアルタイムで24人分伝送可能である。
That is, the audio data 14 or 15 of each channel is 125
It is transmitted every μsec, and can transmit 8KIIz sampling audio data for 24 people in real time.

以上の構成において、各フレームの先頭に付加されるF
/Sビット10は、第8図に示すようにフレーム番号が
奇数のフレームのF/Sビット10  (Fヒツト)は
、各マルチフレーム毎に例えば“101010”に示す
ようなフレーム同期用のビットパターンを有し、フレー
ム番号が偶数のフレームのF/Sビット10(Sビット
)は、各マルチフレーム毎に例えば“001110”に
示すようなシグナリング同期用(各マルチフレーム識別
用)のビットパターンを有する。これにより、第5図の
ディジタルトランク2が第8図のFビットのパターンと
Sビットのパターンを識別して各フレーム及び各マルチ
フレームの同期をとることにより、第6図13に示した
各マルチフレームの6フレーム目と12フレーム目の各
チャネルのシグナリングビット16を検出して、発呼検
出等を行う。
In the above configuration, F added to the beginning of each frame
/S bit 10, as shown in Figure 8, F/S bit 10 (F hit) of frames with odd frame numbers is a bit pattern for frame synchronization such as "101010" for each multi-frame. The F/S bit 10 (S bit) of frames with even frame numbers has a bit pattern for signaling synchronization (for identifying each multiframe) as shown in, for example, "001110" for each multiframe. . As a result, the digital trunk 2 shown in FIG. 5 identifies the F bit pattern and the S bit pattern shown in FIG. Signaling bit 16 of each channel in the 6th frame and 12th frame is detected to perform call detection, etc.

この時、第5図のディジタルトランク2は各マルチフレ
ーム毎に同期をとる必要はなく、数個のマルチフレーム
おきに同期をとれば十分である。
At this time, the digital trunk 2 shown in FIG. 5 does not need to synchronize every multiframe, but it is sufficient to synchronize every several multiframes.

そのため第8図に示すように、フレーム番号1〜12の
最初のマルチフレームのF/Sビット10だけに同期用
のビットパターンを挿入し、あとのフレーム番号13〜
72の5マルチフレ一ム分のF/Sビット10には、例
えば記号“C”、′M″。
Therefore, as shown in Figure 8, a bit pattern for synchronization is inserted only in F/S bit 10 of the first multiframe of frame numbers 1 to 12, and
The F/S bit 10 of 5 multi-frames of 72 has, for example, the symbol "C" or 'M'.

“A”、“S” (共に2進数)で示すような交換局間
の通信用のメツセージ情報を載せることができる。即ち
、第5図の他局A−Eから伝送されてくる1、5Mbi
t/s多重化信号1−1〜1−5の各F/Sビット10
−(第6図参照)には、12フレームを1マルチフレー
ムとする単位で第6図13に示すように各チャネル別に
シグナリングビット16が伝送されてくるほか、第8図
に示すように72フレームを新たな1マルチフレームと
する単位でメツセージ情報が伝送されてくる。
Message information for communication between exchanges, such as "A" and "S" (both binary numbers), can be carried. That is, 1.5 Mbi transmitted from other stations A-E in FIG.
Each F/S bit 10 of t/s multiplexed signals 1-1 to 1-5
- (see Figure 6), 16 signaling bits are transmitted for each channel as shown in Figure 6 13 in units of 12 frames as one multiframe, and 72 frames as shown in Figure 8. Message information is transmitted in units of one new multiframe.

この場合、第8図に示すように例えばフレーム番号1か
ら数えて24フレーム目からメツセージ情報が伝送され
てくるというように予め定めておけば、第5図のディジ
タルトランク2は第8図のフレームti 号1〜12の
マルチフレームでFビットとSビットの各パターンを識
別して同期をとってから、24フレーム目からのF/S
ビット10を解析することにより他局からのメツセージ
情報を受信することができる。
In this case, if it is determined in advance that the message information will be transmitted from the 24th frame counting from frame number 1 as shown in FIG. 8, then the digital trunk 2 in FIG. After identifying and synchronizing each pattern of the F bit and S bit in multi-frames 1 to 12, F/S from the 24th frame
By analyzing bit 10, message information from other stations can be received.

次に、第7図に第5図のディジクルトランク2から出力
される8 Mbit / s多重化信号3のフォーマッ
トを示す。ここで、8 M bit / s多重化信号
3は、第6図の1.5 M bit / s多重化信号
1−1〜1−5とは異なりI6フレームを1マルチフレ
ームとしている。これは第5図では特には図示していな
いが、時分割通話路装置4が第6図の24チャネルPC
’、M方式の他に、30チャネルPCM方式も扱えるよ
うにするためであり、30チャネルPCM方式の1マル
チフレームあたり16フレームの構成に合わせたもので
ある。
Next, FIG. 7 shows the format of the 8 Mbit/s multiplexed signal 3 output from the digital trunk 2 of FIG. 5. Here, the 8 Mbit/s multiplexed signal 3 differs from the 1.5 Mbit/s multiplexed signals 1-1 to 1-5 in FIG. 6 in that the I6 frame is one multiframe. Although this is not specifically illustrated in FIG. 5, the time division communication channel device 4 is
This is to be able to handle the 30-channel PCM system in addition to the M system, and is adapted to the configuration of 16 frames per multiframe in the 30-channel PCM system.

従って、第5図のディジタルトランク2では、12フレ
ームを1マルチフレームとする5本の1.5Mbit/
s多重化信号1−1〜1−5を更に多重化して、16フ
レームを1マルチフレームとする1本の8 M bit
 / s多重化信号3に変換し、時分割通話路装置4に
出力する。
Therefore, in the digital trunk 2 shown in FIG.
s multiplexed signals 1-1 to 1-5 are further multiplexed to form one 8 Mbit multiframe consisting of 16 frames.
/s multiplexed signal 3 and output to the time division channel device 4.

今、1.5 Mbit / s多重化信号1−1〜1−
5は、ff16図9又は12に示すように各々各フレー
ム毎に24チヤネルの音声チャネルを有するため、5本
では120チヤネルとなる。これらの音声チャネルは、
8 M bit / s多重化信号3では第7図18に
示すように、各フレームのチャネル4〜63、及びチャ
ネル68〜127の120チヤネルに時分割多重される
。当然各チャネルは第6図8に対応して8ビツト構成で
ある。なお、第6図の6フレーム目と12フレーム目の
シグナリングビット16は次に述べるようにまとめて抽
出されるため、この部分には0が挿入され時分割多重さ
れる。
Now 1.5 Mbit/s multiplexed signal 1-1 to 1-
5 has 24 audio channels for each frame as shown in FIG. These audio channels are
The 8 Mbit/s multiplexed signal 3 is time-division multiplexed into 120 channels of channels 4 to 63 and channels 68 to 127 of each frame, as shown in FIG. 7 and 18. Naturally, each channel has an 8-bit configuration corresponding to FIG. 6. Incidentally, since the signaling bits 16 of the 6th frame and 12th frame in FIG. 6 are extracted together as described below, 0 is inserted into these parts and time division multiplexed.

次に、1.5 M bi’t / s多重化信号1−1
〜1−5の各シグナリングビット16 (第6図13参
照)は、各チャネル毎にフレーム6と12に計2ビット
あるため120チヤネルでは240ビツトとなる。これ
らのシグナリングビット16は、8 M bit / 
s多重化信号3では第7図20に示すように、各フレー
ムのチャネル64〜67の4チャネル分32ビットで1
6フレ一ム分の512ビツトのうち任意の240ビツト
に格納される。
Then, 1.5 Mbit/s multiplexed signal 1-1
Each of the signaling bits 16 through 1-5 (see FIG. 6, 13) is 240 bits for 120 channels since there are a total of 2 bits in frames 6 and 12 for each channel. These signaling bits 16 are 8 Mbit/
In the s multiplexed signal 3, as shown in FIG.
It is stored in any 240 bits out of 512 bits for 6 frames.

更に、1.5 M bit / s多重化信号1−1〜
1−5の各F/Sビット10(第6図9又は12参照)
は、各チャネル共通で1フレームあたり1ビツト、5本
では5ビツトあるため、これらのF/Sビット10は、
8 M bit / s多重化信号3では第7図18に
示すように、同図21のチャネル0〜3の4つの制御チ
ャネル21のうちのチャネル3の、ビット2〜ビツト6
の5ビツトに格納される。この時、各F/Sビット10
は第8図で説明したようなメソセージ情報を各々独立し
て含んでおり、チャネル3を特にメンセージチャネルと
呼ぶ。なお、制御チャネル21のチャネルθ〜2には、
障害情報等の制御情報が格納される。
Furthermore, 1.5 Mbit/s multiplexed signal 1-1~
1-5 each F/S bit 10 (see Figure 6 9 or 12)
There are 1 bit per frame common to each channel, and 5 bits for 5 channels, so these F/S bits 10 are
In the 8 Mbit/s multiplexed signal 3, as shown in FIG. 7, bits 2 to 6 of channel 3 of the four control channels 21 of channels 0 to 3 in FIG.
It is stored in 5 bits. At this time, each F/S bit 10
each independently contains message information as explained in FIG. 8, and channel 3 is especially called a message channel. In addition, in channel θ~2 of the control channel 21,
Control information such as failure information is stored.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

上記従来例において、第5図の他局A−Eから各1.5
 Mbit / s多重化信号1−1〜1−5に載って
伝送されて(る各メツセージ情報は、ディジタルトラン
ク2が各F/Sビット10から12フレ一ム単位のマル
チフレームの同期をとることによって、72フレ一ム単
位のマルチフレームのメツセージ情報を抽出するという
ことは既に述べた。
In the above conventional example, each 1.5
Each message information transmitted on the Mbit/s multiplexed signals 1-1 to 1-5 is transmitted by the digital trunk 2, which synchronizes the multi-frame units of each F/S bit 10 to 12 frames. It has already been mentioned that multi-frame message information in units of 72 frames is extracted using the above method.

ところで、各1.5 Mbit / s多重化信号1−
1〜1−5の各F/Sビット10は、第7図18に示す
ように第5図の8 M bit / s多重化信号3に
そのまま多重化されて、時分割通話路装置4に送られる
。従って、ディジタルトランク2だけではなく、時分割
通話路4に接続される他の装置、例えば第5図の終端装
置5等で上記他局A−Eからの各メツセージ情報を受信
したいという場合が生じる。
By the way, each 1.5 Mbit/s multiplexed signal 1-
Each F/S bit 10 from 1 to 1-5 is directly multiplexed into the 8 Mbit/s multiplexed signal 3 in FIG. 5, as shown in FIG. It will be done. Therefore, there may be cases where it is desired to receive message information from the other stations A to E not only through the digital trunk 2 but also through other devices connected to the time-division communication path 4, such as the terminal device 5 in FIG. .

この場合、各メツセージ情報は、第5図の終端装置5が
時分割通話路装置4からの8Mbit/s多重化信号3
を受信し、第7図18に示したチャネル3のメツセージ
チャネルを抜き出した後、ビット2〜6のうち必要とす
るビットのF/Sビット10を抽出することにより受信
される。
In this case, each message information is transmitted to the terminal device 5 in FIG.
The message is received by extracting the message channel of channel 3 shown in FIG. 7, and then extracting the required F/S bit 10 from bits 2 to 6.

ここで、8Mbit/s多重化信号3は第7図19に示
すように16フレ一ム単位のマルチフレーム構成になっ
ており、終端装置5もそれに同期して動作している。と
ころがビット2〜6の各F/Sビット10は、第8図に
示したように12フレ一ム単位のマルチフレームの同期
パターンを基準にして、72フレ一ム単位のメツセージ
情報を含んでいる。
Here, the 8 Mbit/s multiplexed signal 3 has a multi-frame structure in units of 16 frames as shown in FIG. 7, and the terminal device 5 also operates in synchronization therewith. However, each F/S bit 10 of bits 2 to 6 contains message information in units of 72 frames based on the multi-frame synchronization pattern in units of 12 frames as shown in FIG. .

従って、第5図の終端装置5が各F/Sビット10から
メツセージチャネルを抽出するためには、n装置5内に
新たに12フレ一ム単位のマルチフレームの同期パター
ンを再度抽出して72フレ一ム単位のメツセージ情報を
抽出するための回路を付加しなければならず、ハード量
の増大を生じコストが高くつくという問題点を有してい
た。
Therefore, in order for the terminal device 5 shown in FIG. A circuit for extracting message information on a frame-by-frame basis must be added, which increases the amount of hardware and increases costs.

本発明は上記問題点を解決するために、終端装置におい
て再度同期をとらなくともメツセージ情報を容易に抽出
することの可能な交換機内メツセージチャネル伝送方式
を提供することを目的とする。
SUMMARY OF THE INVENTION In order to solve the above-mentioned problems, it is an object of the present invention to provide an intra-exchange message channel transmission system that allows message information to be easily extracted without resynchronizing at the terminal device.

〔問題点を解決するための手段〕[Means for solving problems]

第1図に本発明の基本原理を示す。交換機29は、同図
20に示すように複数の通常チャネル21−2〜2l−
L(Lは自然数)、及びメツセージチャネル22等を時
分割多重させた単位を1フレームとし、同図26に示す
ように1〜Mフレーム、M+1〜2Mフレーム・・・、
(x−1>M+1〜xMフレーム(Xは自然数)という
、各々第1の複数個、即ちM個のフレームからなる第1
のマルチフレーム単位で交換、発呼制御等あ処理を行う
(同図矢印28)。
FIG. 1 shows the basic principle of the present invention. The exchange 29 has a plurality of normal channels 21-2 to 2l- as shown in FIG.
L (L is a natural number), message channel 22, etc. are time-division multiplexed, and the unit is one frame, and as shown in FIG. 26, there are 1 to M frames, M+1 to 2M frames, etc.
(x-1>M+1 to xM frames (X is a natural number), each consisting of a first plurality of frames, that is, a first frame of M frames.
Processing such as exchange and call control is performed in units of multi-frames (arrow 28 in the figure).

ここで他局との間で、同図20の各フレーム内の所定の
メツセージチャネル22を用いて、前記第1のマルチフ
レーム単位26とは異なった第2の複数個、即ちN個の
フレームからなる同図27に示す2〜N+1フレームの
第2のマルチフレーム単位で、メツセージ情報23の通
信を行う。そしてこの場合、メツセージチャネル22内
の空ビット24に、第2のマルチフレーム単位27で区
切り情報25を挿入することにより、交換機29内では
該区切り情報25によって第2のマルチフレーム単位2
7を認識してメツセージチャネル22を伝送し、メツセ
ージ情報23の通信を行う。
Here, between the other stations, a predetermined message channel 22 in each frame of FIG. The message information 23 is communicated in units of a second multi-frame of 2 to N+1 frames shown in FIG. In this case, by inserting the delimiter information 25 into the empty bit 24 in the message channel 22 in the second multi-frame unit 27, the delimiter information 25 is used in the exchange 29 to insert the delimiter information 25 into the empty bit 24 in the second multi-frame unit
7, transmits the message channel 22, and communicates the message information 23.

〔作   用〕[For production]

上記構成において交換機29内では、該交換機29の処
理単位である第1のマルチフレーム単位26とは異なっ
た第2のマルチフレーム単位27のメツセージチャネル
22を処理するために、改めて第2のマルチフレーム単
位27の同期をとる特別な手段は設ける必要がなく、メ
ツセージチャネル22内の空ビット24を監視して区切
り情報25を抽出することにより、容易に第2のマルチ
7tz−ム単位278認晶哉すること力くでき、メツセ
ージ情報を抽出することができる。
In the above configuration, in the exchange 29, in order to process the message channel 22 of the second multiframe unit 27, which is different from the first multiframe unit 26, which is the processing unit of the exchange 29, the second multiframe unit 26 is newly processed. There is no need to provide any special means for synchronizing the units 27, and by monitoring the empty bits 24 in the message channel 22 and extracting the delimiter information 25, it is easy to synchronize the second multi-channel unit 278. Message information can be extracted with ease.

〔実  施  例〕〔Example〕

以下、本発明の実施例につき詳細に説明を行う。 Hereinafter, embodiments of the present invention will be described in detail.

まず、ディジタル交換システムの全体構成図は既に説明
をした第5図と同様である。ただし本実施例では終端装
置5から中央制御装置6を介してディジタルトランク2
に、メツセージ情報抽出用の制御信号7が供給されてい
る。これについては後述する。
First, the overall configuration diagram of the digital switching system is the same as that shown in FIG. 5, which has already been explained. However, in this embodiment, the terminal device 5 connects the digital trunk 2 via the central control device 6.
A control signal 7 for message information extraction is supplied to. This will be discussed later.

次に、第2図は第5図のディジタルトランク2に関する
本発明の実施例である。第5図の他局A〜Eからの各1
.5 M bit / s多重化信号1−1〜1−5は
、各々インタフェース部30−1〜30−5に入力する
。インタフェース部30−1〜30−5は全て同じ構成
を有するため、30’−1についてのみ説明を行う。
Next, FIG. 2 shows an embodiment of the present invention relating to the digital trunk 2 of FIG. 1 each from other stations A to E in Figure 5
.. The 5 Mbit/s multiplexed signals 1-1 to 1-5 are input to interface units 30-1 to 30-5, respectively. Since the interface sections 30-1 to 30-5 all have the same configuration, only the interface section 30'-1 will be explained.

まず、同期確立部35は、1.5 Mbit / s多
重化信号1−1の12フレ一ム単位のマルチフレームの
同期を確立する。
First, the synchronization establishment unit 35 establishes multiframe synchronization in units of 12 frames of the 1.5 Mbit/s multiplexed signal 1-1.

同期確立部35の出力のうち、24チャネルの音声信号
43は多重回路31で他のインタフェース部30−2〜
30−5からの各々24チャネルの音声信号と合わせて
120チヤネルに多重化され、更に多重回路34を介し
て8Mbit/s多重化信号3として出力される。
Among the outputs of the synchronization establishment section 35, 24 channels of audio signals 43 are sent to other interface sections 30-2 to 30-2 through the multiplex circuit 31.
The signal is multiplexed into 120 channels together with the 24 channels of audio signals from the channels 30-5, and is further outputted as an 8 Mbit/s multiplexed signal 3 via the multiplexing circuit 34.

また、シグナリング抽出部36ではシグナリングビット
16が抽出され、多重回路32で他のインタフェース部
30−2〜30−5からの各シグナリングビットと多重
化され、更に多重回路34を介して8Mbit/s多重
化信号3として出力される。
Further, the signaling extraction unit 36 extracts the signaling bit 16, which is multiplexed with each signaling bit from the other interface units 30-2 to 30-5 in the multiplexing circuit 32, and further multiplexed at 8 Mbit/s via the multiplexing circuit 34. It is output as a conversion signal 3.

F/Sビット抽出部37ではF/Sビット1゜が抽出さ
れ、制御情報発生部39からの頭出しパルス42に従っ
てメモリ40に保持された後、多重回路41に出力され
る。また、障害検出部38は、同期がとれなかった場合
等に障害が発生したことを示す障害情報44を発生し多
重回路41に出力する。多重回路41ではF/Sビット
10と障害情報44を多重化し、更にその出力は多重回
路33で制御情報発生部39からの先頭フレーム情報4
5、及び他のインタフェース部30−2〜30−5から
の各出力と多重化され、更に多重回路34を介して8 
M bit / s多重化信号3として出力される。
The F/S bit extraction unit 37 extracts the F/S bit 1°, holds it in the memory 40 in accordance with the cue pulse 42 from the control information generation unit 39, and then outputs it to the multiplexing circuit 41. Further, the failure detection unit 38 generates failure information 44 indicating that a failure has occurred when synchronization cannot be achieved, and outputs it to the multiplex circuit 41. The multiplexing circuit 41 multiplexes the F/S bit 10 and the fault information 44, and the output thereof is sent to the multiplexing circuit 33 as the leading frame information 4 from the control information generating section 39.
5, and each output from other interface sections 30-2 to 30-5, and is further multiplexed with the outputs from 8 through the multiplex circuit 34.
It is output as an M bit/s multiplexed signal 3.

制御情報発生部39は、第5図の終端装置5から中央制
御装置6を介して伝送されてくる制御信号7によってメ
ツセージの伝送要求が入力した場合、同期確立部35で
同期が確立されたのを受けて、それ以後にF/Sビット
抽出部37で抽出されるF/Sビット10をメモリ40
に保持させるための頭出しパルス42を出力する。また
、同期が確立されたときの先頭フレームを表す先頭フレ
ーム情報45を出力し、多重回路33で多重化させる。
When a message transmission request is input by the control signal 7 transmitted from the terminal device 5 through the central control device 6 in FIG. After that, the F/S bit 10 extracted by the F/S bit extraction unit 37 is stored in the memory 40.
A cueing pulse 42 is output for holding the position. Further, the first frame information 45 representing the first frame when synchronization is established is outputted and multiplexed by the multiplexing circuit 33.

以上の構成の実施例の動作につき、以下に説明を行う。The operation of the embodiment having the above configuration will be explained below.

まず、各1.5 M bit / s多重化信号1−1
〜1−5のフォーマットは、既に説明した第6図と同様
であり、第6図8の8ビツトの音声データ14を同図9
に示すように24チャネル時分割多重し先頭に1ビツト
のF/Sビット10を付加して1フレームとし、同図1
1に示すように12フレームを1マルチフレームとする
マルチフレーム構成を有する。そして、第6図12.1
3に示すように、6フレーム目と12フレーム目の各チ
ャネルのビット8にシグナリングビット16が挿入され
る。
First, each 1.5 Mbit/s multiplexed signal 1-1
The format of 1-5 is the same as that of FIG. 6 already explained, and the 8-bit audio data 14 of FIG.
As shown in Figure 1, 24 channels are time-division multiplexed and one F/S bit 10 is added to the beginning to form one frame.
As shown in Fig. 1, it has a multi-frame configuration in which 12 frames constitute one multi-frame. And Figure 6 12.1
As shown in FIG. 3, signaling bit 16 is inserted into bit 8 of each channel in the 6th and 12th frames.

以上の構成において、第6図の各フレームの先頭に付加
されるF/Sビット10は、既に説明した第8図と全く
同様に、12フレームのマルチフレーム単位でFビット
パターンとSビットパターンの同期用ビットパターンを
有する。これにより、第2図の同期確立部35が第8図
の各ビットパターンを識別して各マルチフレームの同期
をとる。
In the above configuration, the F/S bit 10 added to the beginning of each frame in FIG. 6 is the same as in FIG. 8 described above, in which the F bit pattern and the S bit pattern are It has a bit pattern for synchronization. As a result, the synchronization establishing unit 35 of FIG. 2 identifies each bit pattern of FIG. 8 and synchronizes each multiframe.

次に、第5図のディジタルトランク2の出力である8 
M bit / s多重化信号3の本実施例によるフォ
ーマットを示す。このフォーマットは、第7図の従来例
の場合と大略同様であり、第3図17に示すように各フ
レーム毎に120チヤネルの音声′チャネル群1日と、
4チヤネルのシグナリングチャネル群20、及び4チヤ
ネルの制御チャネル群21の128チヤネルからなり、
更に16フレームを単位とするマルチフレーム構成を有
する。ただし、制御チャネル群21のうちチャネル3の
メツセージチャネルのビット7に、先頭フレーム情報4
5が挿入される点が異なる。これについては後述する。
Next, 8 which is the output of digital trunk 2 in FIG.
3 shows the format of the M bit/s multiplexed signal 3 according to the present embodiment; This format is roughly the same as the conventional example shown in FIG. 7, and as shown in FIG.
Consisting of 128 channels, including a 4-channel signaling channel group 20 and a 4-channel control channel group 21,
Furthermore, it has a multi-frame configuration with 16 frames as a unit. However, bit 7 of the message channel of channel 3 of the control channel group 21 contains the first frame information 4.
The difference is that 5 is inserted. This will be discussed later.

今、1.5 Mbit / s fyl化信号1−N7
)24チヤネルの音声チャネル43は多重回路31及び
34において、他のインタフェース部30−2〜3〇−
5から音声チャネルと合わせて、第3図17に示すよう
に120チヤネルの音声チャネル群18に多重化される
Now, 1.5 Mbit/s fylization signal 1-N7
) 24 audio channels 43 are connected to other interface units 30-2 to 30- in the multiplex circuits 31 and 34.
5 to voice channels are multiplexed into a voice channel group 18 of 120 channels as shown in FIG. 3.

次に、シダナリング抽出部36で抽出された1、5Mb
it/s多重化信号1−1のフレーム6とフレーム12
のシグナリングビット16 (第6図13参照)は、多
重回路32及び34で他のインタフェース部30−2〜
30−5からのシグナリングビットと共に、第3図17
のシグナリングチャネル群20に多重化される。この時
、同期確立部35において12フレ一ム単位のマルチフ
レームの同期が確立しているため、シダナリング抽出部
36は各マルチフレームの6フレーム目と12フレーム
ロを容易に抽出することができる。
Next, the 1.5 Mb extracted by the Sidana ring extraction unit 36
Frame 6 and frame 12 of it/s multiplexed signal 1-1
The signaling bit 16 (see FIG. 6, 13) is used by multiplex circuits 32 and 34 to communicate with other interface sections 30-2 to 30-2.
30-5, along with the signaling bits from FIG.
is multiplexed into a group of signaling channels 20. At this time, since the synchronization establishment section 35 has established synchronization of the multiframes in units of 12 frames, the synchronization extraction section 36 can easily extract the 6th frame and the 12th frame of each multiframe.

更に、障害検出部38で検出された障害情報44は、多
重回路41.33及び34で第3図17の制御チャネル
群21のチャネルO〜チャネル2に多重化される。
Furthermore, the fault information 44 detected by the fault detection unit 38 is multiplexed into channels O to channel 2 of the control channel group 21 in FIG. 3 by multiplexing circuits 41, 33 and 34.

次に、本発明に直接係るF/Sビット10の多重化方式
について説明する。まず、1.5 Mbit /S多重
化信号1−1の第6図に示した各フレームの先頭の1ビ
ツトのF/Sピント10は、同期確立部35で12フレ
一ム単位のマルチフレームの同期が確立した後、第8図
の従来例と同様のF/Sビット10のビットパターンが
順次F/Sビット抽出部37で抽出される。
Next, a method of multiplexing F/S bits 10 directly related to the present invention will be described. First, the F/S focus 10 of the first bit of each frame shown in FIG. After synchronization is established, the bit pattern of F/S bit 10 similar to the conventional example shown in FIG. 8 is sequentially extracted by the F/S bit extraction section 37.

この時、第5図の終端装置5からの制御信号7により、
メツセージの伝送要求が制御情報発生部39に入力した
場合に限り、頭出しパルス42がメモリ40に出力され
、F/Sビット抽出部37から抽出される第8図に示し
たようなF/Sピント10のビットパターンが、順次メ
モリ40に保持される。
At this time, the control signal 7 from the terminal device 5 in FIG.
Only when a message transmission request is input to the control information generator 39, a cue pulse 42 is output to the memory 40, and the F/S bit extractor 37 extracts the F/S bit as shown in FIG. The bit pattern of focus 10 is sequentially held in memory 40.

その後、その出力は多重回路41において第3図46の
メツセージチャネルのビット2に順次多重化されてゆく
。更に、多重回路33では他のインタフェース部30−
2〜30−5からの各F/Sビットが第3図46のメツ
セージチャネルの各ビット3〜ビツト6に各々順次多重
化されてゆく。
Thereafter, the output is sequentially multiplexed into bit 2 of the message channel 46 in FIG. 3 in the multiplexing circuit 41. Furthermore, in the multiplex circuit 33, other interface sections 30-
The F/S bits from 2 to 30-5 are sequentially multiplexed to bits 3 to 6 of the message channel in FIG. 3, respectively.

この時、各F/Sビット10のビットパターンには、第
4図に新たに示すように“C”、“M″。
At this time, the bit pattern of each F/S bit 10 includes "C" and "M" as newly shown in FIG.

“八”、′S″ (共に2進数)のようなメツセージ情
報が72フレ一ム単位で載せられている。そこで、制御
情報発生部39は、制御信号7からのメツセージの伝送
要求を入力した以後に、同期確立部35で最初に同期が
確立したマルチフレーム(第4図のフレーム番号1〜1
2)の先頭フレー12のタイミングで先頭フレーム情報
45を出力し、それが多重回路33において第3図46
のメツセージチャネルのビット7に、第4図に示すよう
に多重化される。
Message information such as "8" and 'S" (both binary numbers) is carried in units of 72 frames. Therefore, the control information generating section 39 inputs the message transmission request from the control signal 7. Thereafter, the synchronization establishment unit 35 will select the multiframe for which synchronization was first established (frame numbers 1 to 1 in FIG. 4).
2), the first frame information 45 is output at the timing of the first frame 12, and it is sent to the multiplex circuit 33 as shown in FIG.
is multiplexed into bit 7 of the message channel as shown in FIG.

以上のようにして多重化された8Mbit/s多正化信
号3は、第5図のディジタルトランク2から時分割通話
路装置4に伝送されて通常の音声チャネルの交換動作が
行われるほか、終端装置5に伝送されて上記第3図46
のメツセージチャネル各ヒツト3〜6に多重化されてい
る各メツセージ情報の抽出が行われる。
The 8 Mbit/s multiplexed signal 3 multiplexed as described above is transmitted from the digital trunk 2 in FIG. 46 in FIG. 3 above.
Message information multiplexed in each of the message channels 3 to 6 is extracted.

そしてここでは、第3図44のメツセージチャネルのビ
ット7を監視しており、先頭フレーム情t’145が抽
出されたタイミングが72フレームの先頭であることが
わかるため、それ以後にF/Sビット10として伝送さ
れてくる第4図10に示したメツセージ情報を、各ビッ
ト独立に容易に抽出することができる。
Here, bit 7 of the message channel in FIG. The message information shown in FIG. 4, which is transmitted as 10, can be easily extracted independently for each bit.

従って、fJS411imのフレーム番号1〜12のマ
ルチフレームの同期を改めてとり直す必要がなく、ハー
ド規模を大幅に縮小させることができる。
Therefore, there is no need to resynchronize the multi-frames of frame numbers 1 to 12 of fJS411im, and the hardware scale can be significantly reduced.

なお、マルチフレームの同期は第3図46のメツセージ
チャネルのピント2〜6に多重化される各F/Sビット
10間で同期がとれており、従ってビット7の先頭フレ
ーム情報45は1つだけでよい。
Note that the multi-frame synchronization is synchronized between each F/S bit 10 that is multiplexed to pins 2 to 6 of the message channel in FIG. That's fine.

〔発明の効果〕〔Effect of the invention〕

本発明によれば、交換機におけるマルチフレーム構成と
は別のマルチフレーム、構成を有するメツセージチャネ
ルを終端装置等へ送る場合に、終端装置等で再度同期を
とり直す必要がなく、容易にメツセージ情報を抽出する
ことが可能になる。
According to the present invention, when sending a message channel having a multiframe configuration different from the multiframe configuration in an exchange to a terminal device, etc., there is no need to resynchronize the terminal device, etc., and message information can be easily transmitted. It becomes possible to extract.

これにより、ハード量の縮小が可能となりコストの低減
が実現できる。
This makes it possible to reduce the amount of hardware and reduce costs.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、本発明の基本原理図、 第2図は、本発明によるディジタルトランクの説明図、 第3図は、本発明による8Mbit/s多重化信号フォ
ーマットの構成図、 第4図は、本発明の動作説明図、 第5図は、ディジタル交換システムの全体構成図、 第6図は、1.5 M bit / s多重化信号フォ
ーマントの構成図、 第7図は、従来の8Mbit/s多重化信号フォーマッ
トの構成図、 第8図は、従来例の動作説明図である。 21−1〜21−L・・・通常チャネル、22・・・メ
ツセージチャネル、 23・・・メツセージ情報、 24・・・空ビット、 25・・・区切り情報、 26・、・・第1のマルチフレーム単位、27・・・第
2のマルチフレーム単位、29・・・交換機。 特許出願人   富士通株式会社
FIG. 1 is a diagram of the basic principle of the present invention. FIG. 2 is an explanatory diagram of a digital trunk according to the present invention. FIG. 3 is a configuration diagram of an 8 Mbit/s multiplexed signal format according to the present invention. FIG. 5 is an overall configuration diagram of a digital switching system; FIG. 6 is a configuration diagram of a 1.5 Mbit/s multiplexed signal form; FIG. 7 is a diagram of a conventional 8 Mbit/s multiplexed signal formant. FIG. 8 is a diagram illustrating the operation of a conventional example. 21-1 to 21-L... Normal channel, 22... Message channel, 23... Message information, 24... Empty bit, 25... Delimiter information, 26... First multi Frame unit, 27... Second multi-frame unit, 29... Exchange. Patent applicant Fujitsu Limited

Claims (1)

【特許請求の範囲】[Claims] 複数チャネル(21−1〜21−L、22)を時分割多
重させた単位を1フレームとし、第1の複数(M)個の
フレームからなる第1のマルチフレーム単位(26)で
処理を行う交換機において、前記各フレームの複数チャ
ネルのうち所定のメッセージチャネル(22)を用いて
前記第1のマルチフレーム単位(26)とは異なった第
2の複数(N)個のフレームからなる第2のマルチフレ
ーム単位(27)でメッセージ情報(23)の通信を行
う場合、前記メッセージチャネル(22)内の空ビット
(24)に前記第2のマルチフレーム単位(27)で区
切り情報(25)を挿入し、該区切り情報によって前記
第2のマルチフレーム単位(27)を認識して前記メッ
セージチャネル(22)を伝送し前記メッセージ情報(
23)の通信を行うことを特徴とする交換機内メッセー
ジチャネル伝送方式。
One frame is a unit obtained by time-division multiplexing multiple channels (21-1 to 21-L, 22), and processing is performed in a first multi-frame unit (26) consisting of a first plurality (M) of frames. In the exchange, a second multi-frame unit (26) consisting of a second plurality (N) of frames different from the first multi-frame unit (26) is generated using a predetermined message channel (22) among the plurality of channels of each frame. When communicating message information (23) in multiframe units (27), insert delimiter information (25) into empty bits (24) in the message channel (22) in the second multiframe unit (27). then recognizes the second multiframe unit (27) based on the delimiter information, transmits the message channel (22), and transmits the message information (
23) An intra-exchange message channel transmission system characterized by performing the communication.
JP31743287A 1987-12-17 1987-12-17 Channel transmission system for message in exchange Pending JPH01160138A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP31743287A JPH01160138A (en) 1987-12-17 1987-12-17 Channel transmission system for message in exchange

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP31743287A JPH01160138A (en) 1987-12-17 1987-12-17 Channel transmission system for message in exchange

Publications (1)

Publication Number Publication Date
JPH01160138A true JPH01160138A (en) 1989-06-23

Family

ID=18088154

Family Applications (1)

Application Number Title Priority Date Filing Date
JP31743287A Pending JPH01160138A (en) 1987-12-17 1987-12-17 Channel transmission system for message in exchange

Country Status (1)

Country Link
JP (1) JPH01160138A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5593343A (en) * 1979-01-06 1980-07-15 Nec Corp Multi-frame synchronizing system
JPS55134555A (en) * 1979-04-05 1980-10-20 Mitsubishi Electric Corp Inserting method for coded mark into frame string consisting of coded signal string

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5593343A (en) * 1979-01-06 1980-07-15 Nec Corp Multi-frame synchronizing system
JPS55134555A (en) * 1979-04-05 1980-10-20 Mitsubishi Electric Corp Inserting method for coded mark into frame string consisting of coded signal string

Similar Documents

Publication Publication Date Title
JPS61135243A (en) Multiplex transmission method
JP3131863B2 (en) Data rate converter
JPH01160138A (en) Channel transmission system for message in exchange
US4467469A (en) Circuitry for recovery of data from certain bit positions of a T1 span
JPS61239736A (en) Bit steal system
US5892771A (en) System for establishing a TDM information protocol over a communications path
JP3102976B2 (en) Time slot signal phase aligner
JP2581266B2 (en) Multiplexer
JP3158758B2 (en) Terminal adapter device and data transmission method
JP3189057B2 (en) Method and apparatus for transmitting carrier relay signal
JP3492006B2 (en) Communication device and communication method thereof
JPH02177634A (en) F/s bit synchronization establishing system
JP2727709B2 (en) PCM channel tandem connection method
JPH088868A (en) Method for multiplexing communication path
JPH0477137A (en) Privacy transmission system
KR200273136Y1 (en) Non-Channel (B-CH) Interface Devices in ATM Networks
JPH088556B2 (en) Time division multiplexer
JPH06261018A (en) Data multiplexing method
JPS6238047A (en) Multiplexing system
JPS63283328A (en) Time-division multiplex transmission system
JP2002118528A (en) Communication information transmitting system
JPH03283730A (en) Adpcm channel tandem connection system
JPH02112337A (en) Branch transmission path connecting circuit
JPH02182035A (en) Line concentration system for transmission equipment
JP2000252942A (en) Digital multiplexing optical transmission apparatus