JPS63288343A - Memory card - Google Patents

Memory card

Info

Publication number
JPS63288343A
JPS63288343A JP62122958A JP12295887A JPS63288343A JP S63288343 A JPS63288343 A JP S63288343A JP 62122958 A JP62122958 A JP 62122958A JP 12295887 A JP12295887 A JP 12295887A JP S63288343 A JPS63288343 A JP S63288343A
Authority
JP
Japan
Prior art keywords
write
signal
memory
memory card
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62122958A
Other languages
Japanese (ja)
Inventor
Toshio Tsuji
辻 敏雄
Kazuhiko Sueoka
一彦 末岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP62122958A priority Critical patent/JPS63288343A/en
Publication of JPS63288343A publication Critical patent/JPS63288343A/en
Pending legal-status Critical Current

Links

Landscapes

  • Storage Device Security (AREA)

Abstract

PURPOSE:To protect write by a simple constitution, by providing a means for setting a write enable signal to an H level, when a write protect use switch is turned off. CONSTITUTION:When a write protect use switch 7 is ON, a write enable (WE) signal 5 which is inputted from a terminal 6 is inputted as it is to an IC memory 9, therefore, write and read-out of a data are freely executed. On the other hand, when the write protect use switch 7 is OFF, the WE signal 5 which is inputted from the terminal 6 is cut off, and irrespective of a signal level, the WE signal 5 which is inputted to the IC memory 9 becomes an H level by a pull-up resistance 8. In such a way, write of a data to the IC memory 9 becomes impossible, and only read-out can be executed.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、ワードプロセッサの文書用メモリー等の0ム
用、Fム用機器等の外部記憶媒体として使用されるメモ
リーカードに関するものである。
DETAILED DESCRIPTION OF THE INVENTION Field of Industrial Application The present invention relates to a memory card used as an external storage medium for ROM and FM devices such as document memory of word processors.

従来の技術 従来のメモリカードでは、第3図に示すメモリーカード
11とこれにデータの書込み・読み出しを行う外部機器
12(例えば、専用リーグライター又ハパーソナルコン
ピュータ)のアドレスバス1゜データバス2.制御信号
バス13を直接継ぐことによりデータの転送が行われる
ようになっている。
2. Description of the Related Art A conventional memory card has an address bus 1, a data bus 2, and an external device 12 (for example, a dedicated league writer or a personal computer) for writing and reading data to and from a memory card 11 shown in FIG. Data transfer is performed by directly connecting the control signal bus 13.

例えば、ICメモリ9としてスタティクRAMを内蔵し
たメモリカード11においては、制御信号として書込み
の制御を行うライトイネーブル信号5(以下WEとする
)、読み出しの制御を行うアウトプットイネーブル信号
4(以下OEとする)及びメモリチップの選択を行うチ
ップセレクト信号3(以下O8とする)の制御により書
込み、読み出しが行われる。書込みは、第4図のタイε
77図に示すように、O8をロウレベル(以下”LOW
”とする)、OEをハイレベル(以下”HIGH”とす
る)、アドレスバス1及びデータバス2を任意に設定し
た後、WEをLOW”から”HIGH”にすることによ
り行われる。読み出しは、第6図に示すように、O3を
”Lot”、WEをHIGH”、アドレスバス1及びデ
ータバス2を任意に設定した後、Ox信号4をHIGH
”からLOW”にすることにより行われる。
For example, in a memory card 11 with a built-in static RAM as the IC memory 9, a write enable signal 5 (hereinafter referred to as WE) controls writing as a control signal, and an output enable signal 4 (hereinafter referred to as OE) controls reading. Writing and reading are performed under the control of a chip select signal 3 (hereinafter referred to as O8) that selects a memory chip. Write the tie ε in Figure 4.
As shown in Figure 77, O8 is set to low level (hereinafter referred to as “LOW”).
This is done by setting OE to a high level (hereinafter referred to as "HIGH"), arbitrarily setting the address bus 1 and data bus 2, and then changing WE from "LOW" to "HIGH". For reading, as shown in FIG. 6, after setting O3 to "Lot", WE to "HIGH", and arbitrarily setting address bus 1 and data bus 2, set Ox signal 4 to HIGH.
This is done by changing the state from "to LOW".

発明が解決しようとする問題点 このような従来のメモリーカードでは、カード内部でI
Cメモリ9の制御信号(as、 wx、 ox )とカ
ード端子6が直接継がれているため、書込み・読み出し
の制御は、外部機器12からの制御に頼る必要があり、
データの保護が必要なメモリカードに対しては、カード
自体書込み保護機能が付いていないため、データの破壊
を起す可能性があった。
Problems to be Solved by the Invention In such conventional memory cards, the I/O inside the card is
Since the control signals (as, wx, ox) of the C memory 9 are directly connected to the card terminal 6, it is necessary to rely on the control from the external device 12 for write/read control.
Memory cards that require data protection do not have a write protection function themselves, so there is a possibility that data may be destroyed.

本発明はかかる点に鑑みてなされたもので、簡単な構成
で書込み保護を行うメモリーカードを提供することを目
的としている。
The present invention has been made in view of the above problems, and an object of the present invention is to provide a memory card that performs write protection with a simple configuration.

問題点を解決するための手段 本発明は上記問題点を解決するため、メモリーカード内
部のライトイネーブル信号を遮断するライトプロテクト
用スイッチと、このスイッチのオフ時に常時書込み保護
を行うためライトイネーブル信号をプルアップする抵抗
とを設けたものである。
Means for Solving the Problems In order to solve the above-mentioned problems, the present invention provides a write protect switch that cuts off the write enable signal inside the memory card, and a write protect switch that interrupts the write enable signal to always perform write protection when the switch is off. A pull-up resistor is provided.

作用 本発明は、上記した構成によりライトプロテクト用スイ
ッチをオフした時に、プルアップ抵抗により常にWz倍
信号”HIGH″になり、メモリカードの入力端子にい
かなる信号が入力されても、データの破壊はおこらない
Effect of the present invention With the above-described configuration, when the write protection switch is turned off, the Wz multiplied signal is always ``HIGH'' due to the pull-up resistor, and no matter what signal is input to the input terminal of the memory card, data will not be destroyed. It doesn't happen.

実施例 第1図は本発明の一実施例である書込み保護機能付きメ
モリーカードのブロック図である。第1図において、ア
ドレスバス1、データバス2及び二つの制御信号C53
・0ICA用の各端子6はICメモリ9に直接継がれて
いる。しがしWE信号5用の端子6はICメモリ9との
間に信号を遮断するためのライトプロテクト用スイッチ
7及びスイッチ7とICメモリ9の間にWx信号5を常
にHIGH”にするだめのプルアップ抵抗8が設けられ
ている。ライトプロテクト用スイッチ7がスイッチオン
されている時は、端子6から入力されたWE信号5は、
そのままICメモリ9に入力されるため、従来のメモリ
セード11同様、自由にデータの書込み・読み出しが行
われる。これに対し、ライトプロテクト用スイッチ7が
スイッチオフされている時は、端子6から入力されたW
TL信号6は遮断され、信号レベルに関係なく′ICメ
モリ9に入力されるWE信号6はプルアップ抵抗8によ
fi ”HIGH”になる。これにょシ、ICメモリ9
へのデータの書込みが不可能になシ、読み出しのみが可
能になる。第2図は、本発明のメモリーカード外形図の
一例である。メモリ−カ−ス10、メモリーカード端子
4及びライトプロテクト用スイッチ7から構成されてお
り、スイッチ7をオフすることにより書込み保護機能が
働く。例えば、スイッチ7として厚さ2mmの松下電子
部品(株)製(IC8D−10600)を使用すること
にょシ、厚さ約2mmの書込み保護機能付きメモリーカ
ードを提供することができる。
Embodiment FIG. 1 is a block diagram of a memory card with a write protection function which is an embodiment of the present invention. In FIG. 1, address bus 1, data bus 2 and two control signals C53
- Each terminal 6 for 0ICA is directly connected to the IC memory 9. However, the terminal 6 for the WE signal 5 is connected to the IC memory 9 by a write protect switch 7 to cut off the signal, and between the switch 7 and the IC memory 9 to keep the Wx signal 5 always HIGH. A pull-up resistor 8 is provided.When the write protection switch 7 is turned on, the WE signal 5 input from the terminal 6 is
Since the data is input to the IC memory 9 as it is, data can be freely written and read as in the conventional memory save 11. On the other hand, when the write protect switch 7 is turned off, the W input from the terminal 6 is
The TL signal 6 is cut off, and the WE signal 6 input to the IC memory 9 becomes "HIGH" through the pull-up resistor 8 regardless of the signal level. This is IC memory 9
It is no longer possible to write data to it; only reading is possible. FIG. 2 is an example of an external view of the memory card of the present invention. It is composed of a memory case 10, a memory card terminal 4, and a write protection switch 7, and when the switch 7 is turned off, the write protection function is activated. For example, by using a 2 mm thick switch 7 manufactured by Matsushita Electronic Components Co., Ltd. (IC8D-10600), a memory card with a write protection function and about 2 mm thick can be provided.

発明の効果 以上述べてきたように、本発明によれば、きわめて簡単
な構成によシ、正確にデータの保護を行う書込み保護機
能付きメモリーカードが実現でき、重要文書等のデータ
保膜の必要な記憶にきわめて有用なものとなる。
Effects of the Invention As described above, according to the present invention, a memory card with a write protection function that accurately protects data can be realized with an extremely simple configuration, and the need for data protection for important documents etc. can be realized. It is extremely useful for remembering things.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例である書込み保護機能付きメ
モ1J−カードを示すブロック図、第2図はその斜視図
、第3図は従来のメモリーカードとその外部機器のブロ
ック図、第4図は書込み時のタイばング図、第5図は読
み出し時のタイピング図である。 −1・・・・・・アドレスバス、2・・・・・・データ
バス、3・・・・・・aS信号、4・・・・・・OIC
信号、5・旧・・WX信号、6・・・・・・メモリカー
ド端子、7・・・・・・ライトプロテクト用スイッチ、
8・山・・プルアップ抵抗、9・・川・ICメモリ、1
o・・・・・・カードケース、11・・・・・・メモリ
ーカード、12・・・・・・外部機器、13・山・・制
御信号バスO 代理人の氏名 弁理士 中 尾 敏 男 ほか1名/−
−−アドレスンVス 2−一データハ゛ス 3−0這号 1t−fイ11号 、f−i椙号 第 1 図            6−メモリ刀−ド
堵子7−−−ライトブロテク)昂ス4.汁 g−−−プルアップπ1九 9−ICメモリ /θ−−カードケース 第2図 Δ /−−アトしスバス 2−−−テ“−タハ゛ス 3−一一ご41号 1l−1aち 6− 可信号 乙−−−メモリ刀−ド堝e q −−−ICメモリ /1−−−メモリカード 第3図     /2−りF鵞S邑 /3−−一智り卸株号バス
FIG. 1 is a block diagram showing a memo 1J-card with write protection function which is an embodiment of the present invention, FIG. 2 is a perspective view thereof, and FIG. 3 is a block diagram of a conventional memory card and its external equipment. FIG. 4 is a typing diagram for writing, and FIG. 5 is a typing diagram for reading. -1... Address bus, 2... Data bus, 3... aS signal, 4... OIC
Signal, 5. Old... WX signal, 6... Memory card terminal, 7... Write protect switch,
8. Mountain: Pull-up resistor, 9. River: IC memory, 1
o...Card case, 11...Memory card, 12...External device, 13...Mountain...Control signal bus O Name of agent Patent attorney Toshio Nakao and others 1 person/-
--Adleston VS 2-1 Data Base 3-0 No. 1 t-f I No. 11, f-i No. 1 Figure 6-Memory Sword 7--Light Brotech) Advice 4 .. Soup g---Pull-up π199-IC memory/θ--Card case Fig. 2Δ/--Attach bus 2---Teruse 3-11 Go No. 41 1l-1a 6- Signal available - - Memory card - - - IC memory / 1 - - Memory card Fig. 3 / 2 - RiF Eno S - village / 3 - Ichiri wholesale stock bus

Claims (1)

【特許請求の範囲】[Claims] 制御信号として負論理のライトイネーブル信号が供給さ
れる入力端子と、前記ライトイネーブル信号を遮断する
ことにより書込み保護を行うライトプロテクト用スイッ
チと、このスイッチのオフ時に常時書込み保護を行うた
めライトイネーブル信号をプルアップする抵抗とを有す
るメモリーカード。
An input terminal to which a negative logic write enable signal is supplied as a control signal, a write protect switch that performs write protection by cutting off the write enable signal, and a write enable signal that performs write protection at all times when this switch is off. A memory card with a pull-up resistor.
JP62122958A 1987-05-20 1987-05-20 Memory card Pending JPS63288343A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62122958A JPS63288343A (en) 1987-05-20 1987-05-20 Memory card

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62122958A JPS63288343A (en) 1987-05-20 1987-05-20 Memory card

Publications (1)

Publication Number Publication Date
JPS63288343A true JPS63288343A (en) 1988-11-25

Family

ID=14848839

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62122958A Pending JPS63288343A (en) 1987-05-20 1987-05-20 Memory card

Country Status (1)

Country Link
JP (1) JPS63288343A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0465741A (en) * 1990-07-05 1992-03-02 Mitsubishi Electric Corp Portable storage device
US5350945A (en) * 1991-12-18 1994-09-27 Casio Computer Co., Ltd. Coin-shaped integrated circuit memory device
EP1300769A2 (en) * 1997-06-04 2003-04-09 Sony Corporation External storrage apparatus, control apparatus therefor, and data transmission/reception apparatus

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5927349A (en) * 1982-08-03 1984-02-13 Sharp Corp Electronic apparatus
JPS6248097B2 (en) * 1979-12-07 1987-10-12 Dba Sa

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6248097B2 (en) * 1979-12-07 1987-10-12 Dba Sa
JPS5927349A (en) * 1982-08-03 1984-02-13 Sharp Corp Electronic apparatus

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0465741A (en) * 1990-07-05 1992-03-02 Mitsubishi Electric Corp Portable storage device
US5350945A (en) * 1991-12-18 1994-09-27 Casio Computer Co., Ltd. Coin-shaped integrated circuit memory device
EP1300769A2 (en) * 1997-06-04 2003-04-09 Sony Corporation External storrage apparatus, control apparatus therefor, and data transmission/reception apparatus

Similar Documents

Publication Publication Date Title
KR880014564A (en) Output buffer control circuit for memory device
JPS6242354B2 (en)
JPS63288343A (en) Memory card
ATE87107T1 (en) DATA PROTECTION DEVICE.
RU2022343C1 (en) Storage protective device
JPS59116838A (en) Read and write control system for card information
JPS62286143A (en) Semiconductor memory device
JPS61157955A (en) Tag control system
KR930020277A (en) Data transfer method using shared memory
Yoshizawa et al. A micro-processor interfaced 1 MBIT bubble memory
SU746742A1 (en) Apparatus for protecting memory
JPH0222473B2 (en)
JPS62242256A (en) Writing protection system for memory card
JPS6273349A (en) Semiconductor storage device
JPS57207942A (en) Unpacking circuit
JPS5447538A (en) Channel device
JPS61139871A (en) Document processor
JPH04130917A (en) Electronic disk device
JPS648463A (en) Memory management device
JPS58195260A (en) Electronic device
JPS63288382A (en) Memory card
JPH01105389A (en) Data latch circuit
KR940001153A (en) Serial Access Memory Device with Common Input and Output Data Lines
ES1021162U (en) Computer interconnect apparatus. (Machine-translation by Google Translate, not legally binding)
JPS5698772A (en) Magnetic bubble memory device