JPS63227217A - 線形性制御機能を有するデジタル・アナログ変換器 - Google Patents

線形性制御機能を有するデジタル・アナログ変換器

Info

Publication number
JPS63227217A
JPS63227217A JP63047695A JP4769588A JPS63227217A JP S63227217 A JPS63227217 A JP S63227217A JP 63047695 A JP63047695 A JP 63047695A JP 4769588 A JP4769588 A JP 4769588A JP S63227217 A JPS63227217 A JP S63227217A
Authority
JP
Japan
Prior art keywords
amplifier
input
current
input amplifier
switching device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63047695A
Other languages
English (en)
Other versions
JPH0681054B2 (ja
Inventor
ラリー・イー・エクレストン
ジョン・シー・エマリー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fluke Corp
Original Assignee
John Fluke Manufacturing Co Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by John Fluke Manufacturing Co Inc filed Critical John Fluke Manufacturing Co Inc
Publication of JPS63227217A publication Critical patent/JPS63227217A/ja
Publication of JPH0681054B2 publication Critical patent/JPH0681054B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K9/00Demodulating pulses which have been modulated with a continuously-variable signal
    • H03K9/08Demodulating pulses which have been modulated with a continuously-variable signal of duration- or width-mudulated pulses or of duty-cycle modulated pulses
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • H03K17/165Modifications for eliminating interference voltages or currents in field-effect transistor switches by feedback from the output circuit to the control circuit

Landscapes

  • Amplifiers (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [技術分野] この発明はディジタル・アナログ変換デバイス(DAC
)に関するものであって、特に、電気測定デバイスにお
いて利用されるような変換デバイスに関するものである
。より特定的には、この発明は公知のディジタル・アナ
ログ変換デバイスにおいて発生しかつ入力電圧源間のイ
ンピーダンスの不整合によって引き起こされる非線形問
題を修正することに関している。
[背景技術] 先行技術の電気測定デバイスでは、15Hzから10K
Hzの範囲内で比較的固定した周波数を有し、変調され
るデユーティサイクルを有する切換信号を利用すること
が公知である。信号は次にフィルタリングされ、最終的
な結果は計器の出力でバッファされて利用されるアナロ
グ直流電圧となる。パルス幅変調信号を変調し、変換し
、そしてフィルタリングするために先行技術において様
々な技術が利用されてきた。しかしながら、より広く利
用されている技術でさえ線形問題を引き起こすことが知
られている。
そのような技術の1つにおいては、信号の入力フィルタ
リングの後、非反転増幅器に与えられるパルス幅変調(
PWM)信号を発生する、パルス幅変調器(PWM)を
利用している。しかしながら、非反転増幅器配置は非線
形の間通があることが知られている。
非線形を最小限にするための方法の1つにDACに反転
増幅器を使用することが知られている。
しかしながら、そのような回路は非常に複雑でかつ非反
転増幅器よりもはるかに厳密な特性を必要とする。
たとえば、第2の反転段階では出力信号のために適切な
極性を得る必要がある。さらに、精密な増幅器を有する
精密な回路が高感度のゼロ検出および較正技術を用いて
測定装置内の信号を反転するために必要とされる。その
ような付加的回路によってノイズが信号に導入され、そ
の結果測定装置の精度に悪影響を及ぼす。
DACの入力で反転増幅器を使用することによるさらに
別の問題点に反転増幅器を使用する回路ではフィルタ回
路が増幅器の入力端子に設けられるよりもむしろ回路の
ループ内に設けられなくてはならないということがある
。そのような特に多極フィルタのためのフィルタリング
配置によって、さらに別の回路修正によって克服されな
くてはならないような深刻な安定性間層が生じるであろ
う。
さらに、反転増幅器のフィードバックループにフィルタ
が必要とされるので、増幅器に与えられる信号は高周波
数信号である。こうして、増幅器はループ利得要求を満
すために精密で、安定性のある、高周波数特性を有して
いることが必要とされる。すなわち、もし反転増幅器が
非線形性の問題を解決するために利用されるなら、高周
波数の増幅器が必要とされる。
したがって、DACデバイスにPWM信号を出す入力回
路において発生する線形に対する補償が先行技術におい
ては必要であった。すなわち、DAC入力回路で発生す
る非線形性問題を克服し、同時にその回路において付加
的な問題を生じず、かつより複雑で高価な回路も必要と
しないということが必要である。
非線形を最少限に止める別の公知の技術では、非反転増
幅器を使用し、反転増幅器を使用することによって引き
起こされる問題点を避けているが、この技術ではソフト
ウェア制御を利用し、そこでシリーズおよびシャントス
イッチの不整合抵抗が測定される。そのような不整合に
より予期される非線形は、従ってソフトウェアによって
計算されそして測定された出力電圧はコンピュータ様式
によって、計算された非線形に対して修正がなされる。
しかしながら、ソフトウェアの修正はもともとリアルタ
イムで行なわれず、かつそれを効果的に利用する前に出
力信号の高価な処理が明らかに必゛要とされる。
こうして先行技術では、非線形性を見積ったりまたは修
正したりするために行なわれるべき付加的な計算のステ
ップを必要とせずに、シリーズ−シャント回路を介して
PWMからDACに与えられる信号の線形をリアルタイ
ムに修正することが必要とされる。
[発明の開示] ゆえにこの発明の主な目的は先行技術の問題点を解決す
ることであり、すなわち、PWM入力信号を受け取るD
AC回路のための線形修正配置を提供することである。
この発明の特定の目的は入力増幅器に2つの電圧レベル
を与えるために利用される2個のスイッチング配置の間
のインピーダンス不整合によって引き起こされる非線形
性を克服する線形修正装置を提供することである。
この発明のさらなる目的は反転増幅器を使用せずに、D
ACの入力増幅器に2つの電圧レベルを与える入力スイ
ッチのインピーダンス不整合によって引き起こされる非
線形を修正することである。
この発明のさらに別の目的はフィルタがスイッチング配
置と増幅器入力との間に設けられている、非反転増幅器
に与えられるスイッチング入力電圧のための線形修正入
力回路を提供することである。
この発明の前述の目的に従えば、この発明において異な
る電圧からなる変調信号をディジタル・アナログ変換装
置に与える少なくとも2個のスイッチングデバイスの間
の抵抗差を補償するために動作可能な線形補償回路が提
供される。DACは少なくともその2個のスイッチング
デバイスを介して異なる電圧を受取る入力増幅器を有す
る。線形補償回路はスイッチングデバイスの一方の抵抗
がそれを介して入力増幅器に与えられる第1の電圧に影
響を実質的に及ぼすことをなくすための第1の手段と、
スイッチングデバイスの他方の抵抗がそれを介して入力
増幅器に与えられる第2の電圧に影響を実質的に及ぼす
ことをなくすための第2の手段とを含む。
この発明に従えば、第1の手段は電圧感知ラインを有す
る制御された増幅器を含む基準電圧源を含み、電圧源に
よって入力増幅器の入力に与えられる実質的に一定の電
圧を維持する。基準電圧源は第1のスイッチングデバイ
スをわたって感知され、それによってその他方の側面に
正確な電圧を発生する。この装置では第1のスイッチン
グデバイスによって引き起こされるであろういがなる電
圧降下もなくされる。さらに第2の手段は入力増幅器の
出力電圧をフィードバックするためのフィードバック手
段を含み、そのフィードバック手段は入力増幅器に与え
られた第2の電圧と関連した実質的にすべての電流を集
めるために配置され、それによりてスイッチングデバイ
スの他方のものから電流を除去する。こうしてその配置
は入力増幅器に与えられる第2の電圧への第2のスイッ
チングデバイスのいかなる抵抗の影響も取去る。
好ましくは、フィードバック手段は入力を入力増幅器の
出力に接続させているフィードバック増幅器を含み、そ
のフィードバック増幅器は入力増幅器の出力電圧の予め
定められた倍数に等しい出力電圧を与えるように配置さ
れている。さらに、その回路は第2のスイッチングデバ
イスから引き出された電流を入力増幅器の入力端子から
そこに与えられる電流と等しくなるように設定するため
に配置される。
この発明の別の局面に従えば、パルス幅変調信号を受取
る入力増幅器を含むディジタル・アナログ変換器の改良
が提供される。その信号は第1および第2の制御スイッ
チングデバイスによって変調されて第1の増幅器の入力
に転送される第1および第2の電圧からなる。第1およ
び第2の制御スイッチングデバイスは入力増幅器の入力
に接続されかつその改良点はスイッチングデバイスの少
なくとも1個の抵抗が入力増幅器によって生じる出力電
圧に影響を及ぼすことをなくすための抵抗除去手段を含
む。抵抗除去手段は入力増幅器の入力からそこに与えら
れる電流に実質的に等しい量の電流をスイッチングデバ
イスから引き出すための引き出し構造を含む。引き出し
構造は入力増幅器の出力とスイッチングデバイスとの間
に接続された増幅器を含む。利得制御手段が増幅器の利
得を制御するために設けられ、それによって入力増幅器
の出力電圧の予め定められた関数で増幅器の出力電圧を
与える。さらに、その引き出し構造は増幅器の出力電圧
の予め定められた関数である量の電流を設定するための
電流制御デバイスを含む。
その電流制御デバイスは接続されてその電流をスイッチ
ングデバイスから得、その結果入力増幅器の入力端子か
らスイッチングデバイスに与えられたすべての電流は引
き出し構造によって引き出される。こうしてこの発明の
配置は実質的にスイッチングデバイスの内部抵抗のいか
なる影響も入力増幅器の出力電圧または電流に及ぼさな
い。
好ましくは、改良されたディジタル・アナログ変換器に
おいて電流制御デバイスは増幅器の出力電圧対入力増幅
器の入力端子からスイッチングデバイスに与えられた電
流の割合で選択されたインビーダンスを含む。
さらに、利得制御手段は増幅器の入力および出力端子に
接続される抵抗回路網を含む。
この発明のさらに別の局面に従えば、この発明は接続さ
れてディジタルに変調された信号を受取りかつディジタ
ルに変調された信号をそれに関連した値を表わすアナロ
グ信号に変換する入力増幅器と、第1および第2の電圧
を変調して入力増幅器の入力にそれぞれ伝送するための
少なくとも2個の制御スイッチングデバイスとを含む、
ディジタル・アナログ変換器を提供する。第1の制御ス
イッチングデバイスは第1の電圧レベルに接続され、そ
して第2のスイッチングデバイスは第2の電圧レベルに
接続される。
修正手段は入力増幅器によって発生される出力電圧から
第1および第2の制御スイッチングデバイスの間の抵抗
不整合の影響を取除くために設けられる。修正手段は、
スイッチングデバイスがオンのとき入力増幅器の入力か
ら少なくとも1個のスイッチングデバイスに与えられる
電流に実質的に等しい量の電流を少なくとも1つのスイ
ッチングデバイスから引き出すための引き出し構造を含
む。引き出し構造は順に多数の構成要素を含む。
増幅器は入力増幅器の出力とスイッチングデバイスとの
間に接続される。利得制御デバイスは増幅器の利得を制
御するために設けられ、それによって入力増幅器の出力
電圧の予め定められた関数で増幅器の出力電圧を与える
。電流制御配置が増幅器の出力電圧の予め定められた関
数で電流の大きさを設定するために含まれる。電流制御
配置は接続されてスイッチングデバイスから電流を得、
それによって入力増幅器の入力端子からスイッチングデ
バイスに与えられるすべての電流が引き出し構造によっ
て引き出される。したがって、この発明の構造は実質的
にスイッチングデバイスの内部インピーダンスの効果が
入力増幅器の出力電圧または電流に影響を及ぼすことを
なくす。
この発明に従えば、修正手段はさらに第2の制御スイッ
チングデバイスのインピーダンス効果が入力増幅器の出
力電圧または電流に影響を及ぼすことをなくすための他
の手段を含む。
この発明を具体化する実際の回路において、第1および
第2の制御スイッチングデバイスはそのゲート端子に与
えられる制御電圧によって駆動されるFETスイッチン
グトランジスタを含む。スイッチング配置は入力増幅器
の入力とシリーズにかつシャントに接続されたシリーズ
およびシャント接続スイッチングトランジスタを含む。
有利には、入力増幅器は好ましくは非反転増幅器を含む
さらに、信号のためのフィルタが設けられけており、フ
ィルタは好ましくは入力増幅器の入力で・接続されてい
る。
この発明の他の目的、特徴および有利な点は以下の説明
から当業者には容易に明らかになるであろう。以下の説
明ではこの発明の好ましい実施例が記述されているがこ
れは単に例示のためであってこの発明を実施するために
適した最良のモード(および代替の実施例)に限られる
わけではない。
この明細書を研究しかつ実施されるにあたって認められ
るであろうように、この発明はさらに他の異なる実施例
が可能であり、そのい(つかの詳細はこの発明から逸脱
することなしに種々の明らかな局面で修正が可能である
。したがって、ここで与えられる図面および説明は記述
上例示的である゛とみなされるべきでこの発明を限定す
るものではない。
[発明を実施するため最良のモード1 図面を参照すると、この発明を具体化する回路構造が示
されており、そこでは精密な直流電圧レベルおよび接地
(または他の直流レベル)がディジタル・アナログ変換
のための動作増幅器およびフィルタ回路に設けられてお
り、かつ非線形がこの発明の概念に従って最小にされる
図面に示されるように、PWM信号が非反転増幅器10
の入力に与えられる。そのような信号は一般に12で示
されるシリーズ−シャントスイッチングデバイスによっ
て出され、そこではソース14およびセンス増幅器15
によって与えられる精密直流、すなわち基準電圧がシリ
ーズスイッチ16を介して入力に接続され、一方接地レ
ベルはシャントスイッチ18を介して入力に接続される
シリーズスイッチ16は第1のスイッチングトランジス
タ22と第2のセンススイッチングトランジスタ21と
から形成されてもよく、本質的には互いに直列接続され
ている。シリーズ−シャントの組合わせのスイッチはエ
ンハンスメント型電界効果トランジスタ(MOSFET
)であり、それらは所望のデユーティサイクル率を有し
、パルス幅変調器(PWM)(示されていない)によっ
て出力される制御電圧20によって制御される。スイッ
チ22および21を含むシリーズスイッチ16はシャン
トスイッチ18とともに基準電圧ソース14および増幅
器15によって利用され図面に示されるセンス電圧■8
を出す。
制御電圧はシリーズスイッチ16を形成する2個のトラ
ンジスタ21およびび22のゲートおよびシャントスイ
ッチ18を形成するトランジスタ23のゲートに与えら
れる。インバータ24は、もしトランジスタ23がトラ
ンジスタ21および22と同じ型のものであるならトラ
ンジスタ23のゲートに制御電圧20を与えるために設
けられてもよい。その代わりに、もし反対の型のトラン
ジスタであるなら、電圧20は直接にトランジスタ23
のゲートに与えられてもよい。
上述のシリーズ−シャントスイッチ組合わせは直流また
は接地電圧のいずれかを増幅器入力に接続させる。しか
しながら、シリーズおよびシャントスイッチングトラン
ジスタの抵抗間の不整合により、前述の組合わせは回路
に非線形のソースを与えることが発見されている。
動作において、様々な制御電圧20のデユーティサイク
ルによってパルス幅が変調された波形V8が提供され、
その平均値は出力電圧に等しい。
PWM波形は積分または低域フィルタ装置において抵抗
器R5およびコンデンサC7を含んで例示されるフィル
タ26を介してフィルタリングされる。単純なフィルタ
が示されているが、当該技術に関連のある熟練者には明
らかであるように、5極または6極フイルタが結果の精
密さを増すために典型的には利用される。
パルス幅変調波形Vxの平均電圧は図面でVoとして示
されているアナログまたは直流電圧によって増幅器10
の出力で表わされるべきである。
しかしながら、回路抵抗によってかつ特に一方ではトラ
ンジスタ21および22と、他方ではトランジスタ23
とのオン抵抗間の差によって、2個の電圧レベルが増幅
器10の入力端子に与えられると、ある電流の流れの相
違が存在するかもしれない。こうして、出力電圧v0は
Vxの非線形関数であってもよく、特にそのデユーティ
サイクル変調によって表わされるパラメータの非線形関
数であってもよい。
この発明において、トランジスタ21.22および23
の抵抗の影響が以下のように除去される。
センス増幅器15は基準ソース14の構造内で利用され
、基準ソース14によって寄与されるV、で電圧の部分
を規定するために、出力電圧Vxを感知しソース電圧に
おける精密な変化を提供する。そのため、トランジスタ
21ないし22がオンしているとき基準ソース14から
いかなる付加の電流も引き出されないことを確実にする
ために、スイッチング動作は必要でないかもしれないが
27で示されるように第4のスイッチングFETが設け
られてもよい。トランジスタ23に与えられる反転制御
電圧によって駆動されるこのトランジスタはこうしてト
ランジスタ21ないし22がオンのときオフになり、い
かなる電流もPWM波形の部分の間、入力から増幅器1
0に向けられないことを確実にする。こうして、フィル
タの抵抗R4へのスイッチトランジスタ21および22
の抵抗寄与は典型的には0ないし5Ωの範囲内にあるが
、これは効果的にすべて除去される。
すなわち、FET21および22の典型的な抵抗値に関
して、盲動な結果抵抗はファクタAによって割られ、こ
こでのAは特定的には増幅器15の利得を含む、基準電
圧ソース14における増幅器ループのループ利得である
。こうして、上で述べられたようにかなり大きなループ
利得では、フィルタ26および増幅器10によって見ら
れる抵抗へのFET21および22の寄与は無視され得
てかつ回路の動作に影響を与えず、効果的に0まで減じ
られる。
回路の動作の非線形を増すさらなる点はトランジスタ2
3の抵抗である。トランジスタ21および22の抵抗は
効果的に0にまで減じられているので、この発明によっ
て効果的に提供される回路はトランジスタ23の抵抗を
0にまで減じ、トランジスタ21および22の実効抵抗
と整合する。
そのために、この発明の構造はフィードバック増幅器2
8を加えている。
増幅器28は増幅器10の出力に接続される。
増幅器28は本質的に1つの割合で電圧入力を反転する
ためのものであって、適当なフィードバックおよび入力
抵抗R2が設けられている。こうして増幅器28は増幅
器10の出力電圧V0を反転する。増幅器28への入力
および出力抵抗はしかしながら非単−利得を得るためお
よび増幅器1゜のいかなる非単−の利得特性も補償する
ために、所与の異なる値であってもよいことが認められ
るべきである。
図面に示されるように、増幅器28の出力は抵抗器Ra
を介してトランジスタ23のドレインに接続される。こ
の発明の改良された回路の動作は以下の説明から理解さ
れるであろう。
フィルタ26の出力はvoで示され、これは実質的に単
一の利得バッファとして働く増幅器10の出力および入
力の両方で発見される。電圧v0はまた増幅器28への
入力でもあり、これは出力電圧−voを抵抗器R5に与
える。トランジスタ23が活性化状態にされるとすなわ
ちオンにされると、l、で示されるフィルタ26の抵抗
器R7を介した電流がトランジスタ23のドレインに流
れる。電流の大きさは 1+−1o/R+ で簡単に決定される。この発明に従えば、この電流は増
幅器28の出力電圧−voに接続される抵抗器R3を介
して流れる電流I2によって正確に整合させられる。■
2の大きさは 12− Vo / Ra で得られるので、それらの電流はR7に等しいR1を設
定することによって互いに整合させられてもよい。もち
ろん、もし必要ならば、いかなる残余の電流または回路
の相違をも相殺するために同等要求に対していくつかの
修正がなされてもよい。
たとえば、抵抗器R3は増幅器28の出力と電圧vXの
間のR5に等しい組合わされた抵抗を提供するために、
トランジスタ27のオン抵抗に等しい値だけR4よりい
くらか小さくされてもよい。
その代わりに、増幅器28の出力で増幅器21の出力よ
りも大きい出力電圧を与えることによって、オンスイツ
チングトランジスタにかかるいかなる電圧降下も補償さ
れるであろう。
したがって、トランジスタ23(またはトランジスタ2
3および27)が制御電圧20によってオンにされると
、増幅器10の入力ノードから流れ込むすべての電流は
そこから増幅器28の出力端子へと流出するm流によっ
て整合される。こうして、いかなる電流もそこを流れな
い。いかなる電流もトランジスタ23を介して流れない
ので、いかなる電圧もそこに存在しない。さらに、トラ
ンジスタ23のオン抵抗のいかなる影響も完全に取除か
れている。
この発明の上記の実施例は配置12のシャントとシリー
ズのスイッチの間の整合された抵抗を提供するので、そ
の不整合による非線形性は効果的に取除かれる。
一般的に、この発明の好ましい実施例において、増幅器
10の入力端子からそこに与えられるすべての電流をス
イッチングトランジスタ23から引き出す。この動作は
増幅器10の出力電圧の予め定められた関数である出力
電圧を発生するフィードバック増幅器を提供することに
よって達成される。この発明が適用される特定の応用に
依存して他の関数が用いられてもよいが、好ましくは増
幅器28の出力電圧は増幅器10の負の出力電圧である
抵抗器R1の形でインピーダンスはフィードバック増幅
器28に与えられる電流を制御するために選択される。
増幅器28に与えられる電流はスイツチングトランジス
タ23に与えられる電流に等しいように選択される。増
幅器28の出力と一方ではトランジスタ23での電圧、
他方では増幅器10からトランジスタ23へ与えられる
電流との間の電圧差の割合に等しいようにインピーダン
スR8を選択することにより、そのようなすべて供給電
流はトランジスタ23から引き出される。
この発明の好ましい実施例の前記の説明は例示および説
明のために提示され、あますところないわけではなくま
たこの発明を開示された厳密な形式に制限するよう意図
されてもおらず、多くの修正および変型が上述の教示に
照らし合わせて可能である。例示は発明の原理およびそ
の実際の応用を最善に説明するために選択されかつ記述
され、それによって当業者がそのために熟考された特定
の使用に適した種々の実施例およθ種々の修正をしてこ
の発明を利用することが可能となる。特許請求の範囲が
合法的かつ公正に資格を有している隅々にまで従ってい
ると解釈されるとき、この発明の範囲は前掲の特許請求
の範囲によって規定されることか意図されている。
【図面の簡単な説明】
唯一の図はこの発明を具体化する回路の例示である。 図において、10は非反転増幅器、12はシリーズ−シ
ャントスイッチングデバイス、14はソース、15はセ
ンス増幅器、16はシリーズスイッチ、18はシャント
スイッチ、20は制御電圧、21は第2のセンススイッ
チ、22は第1のスイッチングトランジスタ、23はト
ランジスタ、24はインバータ、26はフィルタ、27
は第4のスイッチング電界効果トランジスタ、28は増
幅器である。

Claims (16)

    【特許請求の範囲】
  1. (1)少なくとも2個のスイッチングデバイスを介して
    与えられかつ入力増幅器にスイッチング式に接続される
    異なる電圧からなる、変調信号を受取る入力増幅器を有
    するディジタル・アナログ変換装置であって、その改良
    点は 前記少なくとも2個のスイッチングデバイスの間の抵抗
    の差を補償するための線形補償回路手段を含み、 前記線形補償回路手段は前記スイッチングデバイスの1
    個の抵抗が前記入力増幅器にそれを介して与えられる第
    1の電圧に影響を及ぼすことを実質的になくすための第
    1の手段と、 前記スイッチングデバイスの他方の抵抗が前記入力増幅
    器へそれを介して与えられる第2の電圧に影響を及ぼす
    ことを実質的になくすための第2の手段とを含む、改良
    された装置。
  2. (2)前記第1の手段が制御増幅器手段を含み、前記入
    力増幅器への入力で実質的に一定の値で前記電圧ソース
    手段によって与えられる電圧を維持するための電圧ソー
    ス手段を含み、 前記第2の手段は前記入力増幅器の出力電圧をフィード
    バックするためのフィードバック手段を含み、前記フィ
    ードバック手段は前記入力増幅器に与えられる前記第2
    の電圧に関連して実質的にすべての電流を集めるために
    配置され、それによって前記スイッチングデバイスの前
    記他方から電流を取除きかつそのいかなる抵抗も前記入
    力増幅器に与えられる前記第2の電圧に影響を及ぼすこ
    とをなくす、請求項1記載の改良された装置。
  3. (3)前記第2の手段は前記入力増幅器の出力電圧をフ
    ィードバックするためのフィードバック手段を含み、前
    記フィードバック手段は前記入力増幅器に与えられる前
    記第2の電圧に関連してすべての電流を前記スイッチン
    グデバイスの前記他方から集めるために配置され、それ
    によって前記スイッチングデバイスの前記他方から電流
    を取除きかつそのいかなる抵抗も前記入力増幅器に与え
    られる前記第2の電圧に影響を及ぼすことをなくし、か
    つ 前記フィードバック手段は入力と出力を有するフィード
    バック増幅器手段を含み、前記フィードバック増幅器手
    段の前記入力は前記入力増幅器の出力電圧を受取るよう
    に接続され、前記フィードバック増幅器手段は前記入力
    増幅器の前記出力電圧の予め定められた倍数に等しい出
    力電圧を与え、さらに 前記入力増幅器の前記入力端子からそこに与えられた電
    流に等しくなるように、前記スイッチングデバイスの前
    記他方から引き出された電流を設定するための手段を含
    む、請求項1記載の改良された装置。
  4. (4)パルス幅変調信号を受取る入力増幅器と第1およ
    び第2の電圧を変調した態様で前記入力増幅器の入力に
    伝送するための第1および第2の制御スイッチングデバ
    イスとを有するディジタル・アナログ変換器において、
    前記第1および第2の制御スイッチングデバイスは前記
    入力増幅器の前記入力に接続され、そこでは前記第1の
    制御スイッチングデバイスは第1の電圧レベルに接続さ
    れ、かつ前記第2の制御スイッチングデバイスは第2の
    電圧レベルに接続されており、その改良点は 前記スイッチングデバイスの少なくとも一方の抵抗が前
    記入力増幅器によって出される出力電圧に影響を及ぼす
    ことをなくすための抵抗除去手段を含み、 前記抵抗除去手段は前記入力増幅器の前記入力から前記
    少なくとも一方のスイッチングデバイスに与えられる電
    流に実質的に等しい電流量を前記少なくとも一方のスイ
    ッチングデバイスから引き出すための引き出し手段を含
    み、前記引き出し手段は 前記入力増幅器の出力と前記少なくとも一方のスイッチ
    ングデバイスとの間に接続された増幅器手段と、 前記増幅器手段の利得を制御するための利得制御手段と
    を含み、それによって前記入力増幅器の前記出力で出力
    電圧の予め定められた関数で前記増幅器手段の出力電圧
    を与え、 前記増幅器手段の前記出力電圧の予め定められた関数で
    電流値を与えるための電流制御手段を含み、 前記電流制御手段は接続されて前記少なくとも一方のス
    イッチングデバイスから前記電流値を得て、 それによって前記入力増幅器の前記入力端子から前記少
    なくとも一方のスイッチングデバイスに与えられるすべ
    ての電流が前記引き出し手段によって引き出され、 それによって前記少なくとも一方のスイッチングデバイ
    スの内部抵抗のいかなる効果も前記入力増幅器の出力電
    圧または電流に影響を及ぼすことを実質的になくす、改
    良されたディジタル・アナログ変換器。
  5. (5)前記電流制御手段が前記入力増幅器の前記入力端
    子から前記少なくとも一方のスイッチングデバイスに与
    えられる前記電流に対する前記増幅器手段の前記出力電
    圧の比率で選択されるインピーダンス手段を含む、請求
    項4記載の改良されたディジタル・アナログ変換器。
  6. (6)前記利得制御手段が前記増幅器手段の入力および
    出力端子に接続される抵抗回路網手段を含む、請求項5
    記載の改良されたディジタル・アナログ変換器。
  7. (7)前記利得制御手段が前記増幅器手段の入力および
    出力端子に接続される抵抗回路網手段を含む、請求項4
    記載の改良されたディジタル・アナログ変換器。
  8. (8)ディジタルに変調された信号を受け取りかつ前記
    ディジタルに変調された信号をそれと関連した値を表わ
    すアナログ信号に変換するために接続される入力増幅器
    と、 それぞれ第1および第2の電圧を変調された態様で前記
    入力増幅器の入力に伝送するための少なくとも第1およ
    び第2の制御スイッチングデバイスとを含み、 前記第1および第2の制御スイッチングデバイスは前記
    入力増幅器の前記入力に接続され、前記第1の制御スイ
    ッチングデバイスは第1の電圧レベルに接続されかつ前
    記第2の制御スイッチングデバイスは第2の電圧レベル
    に接続され、前記第1および第2の制御スイッチングデ
    バイス間の抵抗不整合の効果を前記入力増幅器によって
    出された出力電圧から取除くための修正手段を含み、 前記修正手段は前記少なくとも一方のスイッチングデバ
    イスがオンのとき、前記入力増幅器の前記入力から前記
    少なくとも一方のスイッチングデバイスに与えられる電
    流に実質的に等しい電流量を前記少なくとも一方のスイ
    ッチングデバイスから引き出すための引き出し手段を含
    み、 前記引き出し手段は 前記入力増幅器の出力と前記少なくとも一方のスイッチ
    ングデバイスとの間に接続される増幅器手段と、 前記増幅器手段の利得を制御するための利得制御手段と
    を含み、それによって前記入力増幅器の前記出力で出力
    電圧の予め定められた関数で前記増幅器手段の出力電圧
    を与え、 前記増幅器手段の前記出力電圧の予め定められた関数で
    電流値を与えるための電流制御手段を含み、 前記電流制御手段は前記少なくとも一方のスイッチング
    デバイスから前記電流値を得るために接続され、 それによって、前記入力増幅器の前記入力端子から前記
    少なくとも一方のスイッチングデバイスに与えられるす
    べての電流が前記引き出し手段によって引き出され、 それによって前記少なくとも一方のスイッチングデバイ
    スの内部インピーダンスのいかなる効果も前記入力増幅
    器の出力電圧または電流に影響を及ぼすことを実質的に
    なくす、ディジタル・アナログ変換器。
  9. (9)前記修正手段が第2の前記制御スイッチングデバ
    イスのインピーダンス効果が前記入力増幅器の出力電圧
    または電流に影響を及ぼすことをなくすための手段をさ
    らに含む、請求項8記載のディジタル・アナログ変換器
  10. (10)前記第1および第2の制御スイッチングデバイ
    スが前記入力増幅器の前記入力にシリーズにかつシャン
    トに接続されるシリーズおよびシャント接続スイッチン
    グトランジスタを含む、そのゲート端子に与えられる制
    御電圧によって駆動されるFETスイッチングトランジ
    スタを含む、請求項8記載のディジタル・アナログ変換
    器。
  11. (11)前記入力増幅器が非反転増幅器を含む、請求項
    10記載のディジタル・アナログ変換器。
  12. (12)前記入力で前記入力増幅器に接続されるフィル
    タ手段をさらに含む、請求項11記載のディジタル・ア
    ナログ変換器。
  13. (13)前記入力で前記入力増幅器で接続されるフィル
    タ手段をさらに含む、請求項10記載のディジタル・ア
    ナログ変換器。
  14. (14)前記入力増幅器が非反転増幅器を含む、請求項
    8記載のディジタル・アナログ変換器。
  15. (15)前記入力で前記入力増幅器に接続されるフィル
    タ手段をさらに含む、請求項14記載のディジタル・ア
    ナログ変換器。
  16. (16)前記入力で前記入力増幅器に接続されるフィル
    タ手段をさらに含む、請求項8記載のディジタル・アナ
    ログ変換器。
JP63047695A 1987-02-26 1988-02-26 線形性制御機能を有するデジタル・アナログ変換器 Expired - Lifetime JPH0681054B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US19,427 1987-02-26
US07/019,427 US4716398A (en) 1987-02-26 1987-02-26 Linearity control circuit for digital to analog converter

Publications (2)

Publication Number Publication Date
JPS63227217A true JPS63227217A (ja) 1988-09-21
JPH0681054B2 JPH0681054B2 (ja) 1994-10-12

Family

ID=21793163

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63047695A Expired - Lifetime JPH0681054B2 (ja) 1987-02-26 1988-02-26 線形性制御機能を有するデジタル・アナログ変換器

Country Status (6)

Country Link
US (1) US4716398A (ja)
JP (1) JPH0681054B2 (ja)
CN (1) CN1021393C (ja)
DE (1) DE3806185A1 (ja)
FR (1) FR2611409B1 (ja)
GB (1) GB2202402B (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3911974A1 (de) * 1989-04-12 1990-10-18 Rump Elektronik Tech Apparat und verfahren zur erzeugung eines analogen ausgangssignales aus einer digitalen information
US5184129A (en) * 1989-09-13 1993-02-02 Advanced Micro Devices, Inc. Switchable DAC with current surge protection
US5023614A (en) * 1989-09-13 1991-06-11 Advanced Micro Devices, Inc. Switchable DAC with current surge protection
US5291074A (en) * 1990-04-05 1994-03-01 Vanguard Semiconductor, A Division Of Ca Micro Devices BiCMOS track and hold amplifier
DE4103813A1 (de) * 1991-02-08 1992-08-27 Thomson Brandt Gmbh Verfahren und vorrichtung zur zeit/spannungs-wandlung
US6208195B1 (en) 1991-03-18 2001-03-27 Integrated Device Technology, Inc. Fast transmission gate switch
US5289062A (en) * 1991-03-18 1994-02-22 Quality Semiconductor, Inc. Fast transmission gate switch
JPH06506333A (ja) 1991-03-18 1994-07-14 クウォリティ・セミコンダクタ・インコーポレイテッド 高速トランスミッションゲートスイッチ
CA2171307C (en) * 1993-09-16 2004-11-23 Zwie Amitai Scan test circuit using fast transmission gate switch
US5563541A (en) * 1994-05-19 1996-10-08 Sony/Tektronix Corporation Load current detection circuit
US5402082A (en) * 1994-07-14 1995-03-28 Fluke Corporation Voltage and resistance synthesizer using pulse width modulation
US6970118B2 (en) * 2002-08-14 2005-11-29 National Instruments Corporation High-speed high-resolution ADC for precision measurements
US20070236518A1 (en) * 2006-04-03 2007-10-11 Oto Leonard D Hysteretic led driver with low end linearization
US11394351B2 (en) 2019-11-19 2022-07-19 Mediatek Inc. High-linearity amplifier

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL273084A (ja) * 1960-12-30
GB1264421A (ja) * 1969-01-02 1972-02-23
DE2059140C3 (de) * 1970-12-01 1982-01-21 Siemens AG, 1000 Berlin und 8000 München Elektronische Schaltung mit Schaltereigenschaften
US3991323A (en) * 1975-03-19 1976-11-09 Honeywell Inc. Pulse duration to current converter
DD118764A1 (ja) * 1975-04-04 1976-03-12
DE2811729C3 (de) * 1978-03-17 1982-01-28 Furman, Anatolij Vasil'evič, Žukovskij, Moskovskaja oblast Schalteinrichtung
DE2814784C3 (de) * 1978-04-05 1981-06-19 Anatolij Vasilievič Šukovskij Moskovskaja oblast Furman Schalteinrichtung
JPS5585135A (en) * 1978-12-21 1980-06-26 Sony Corp Mos-fet switching circuit
GB2083723B (en) * 1980-09-05 1984-06-27 Philips Electronic Associated Electronic analogue switching device

Also Published As

Publication number Publication date
DE3806185A1 (de) 1988-09-08
GB8804049D0 (en) 1988-03-23
US4716398A (en) 1987-12-29
JPH0681054B2 (ja) 1994-10-12
FR2611409A1 (fr) 1988-09-02
GB2202402B (en) 1991-02-06
FR2611409B1 (fr) 1994-10-14
GB2202402A (en) 1988-09-21
DE3806185C2 (ja) 1990-08-16
CN88101063A (zh) 1988-09-07
CN1021393C (zh) 1993-06-23

Similar Documents

Publication Publication Date Title
JPS63227217A (ja) 線形性制御機能を有するデジタル・アナログ変換器
US4507619A (en) Amplifier with signal-dependent voltage supply source
CA1144244A (en) Auto-zero amplifier circuit with wide dynamic range
CA1061468A (en) Pwm signal amplifier
JPH04329710A (ja) 2逓倍回路
WO2004049560A1 (de) Verfahren und vorrichtung zur korrektur von signalverzerrungen in einer verstärkereinrichtung
US5231360A (en) Multi-range voltage amplifier having multiplying digital/analog converters and programmable filter using multiplying DAC in feedback loop
US7227408B2 (en) Low distortion class-D amplifier using sampling of a servo-loop amplifier output
US7301393B2 (en) Low distortion class-D amplifier using carrier reference signal symmetry modulation
US20050200410A1 (en) Low distortion class D amplifier using a controlled delay
JPH01180728U (ja)
KR100481769B1 (ko) 듀티 사이클 변조 제어 신호를사용하는 버스 제어 장치
US20090072902A1 (en) Low distortion class-d amplifier
US5440307A (en) Method and facility for time/voltage conversion
JPH05347563A (ja) D/a変換装置
JPS6223224A (ja) デイジタル中継器用直流再生回路
WO2000033095A1 (en) Circuit with improved dynamic response for measuring current in pulse width modulated amplifiers
SU1411928A1 (ru) Генератор импульсов тока
SU308385A1 (ru) Цифровой омметр
GB2281160A (en) Compensation for temperature drift and input offset in differential amplifiers
SU1515357A1 (ru) Амплитудный селектор
SU1764152A1 (ru) Формирователь импульсов
SU1524006A1 (ru) Линейный преобразователь действующего значени переменного напр жени
SU1119036A1 (ru) Устройство дл формировани непрерывных бипол рных функций
KR950003439Y1 (ko) 반파 정류회로