JPS63180208A - Receiver - Google Patents

Receiver

Info

Publication number
JPS63180208A
JPS63180208A JP1178887A JP1178887A JPS63180208A JP S63180208 A JPS63180208 A JP S63180208A JP 1178887 A JP1178887 A JP 1178887A JP 1178887 A JP1178887 A JP 1178887A JP S63180208 A JPS63180208 A JP S63180208A
Authority
JP
Japan
Prior art keywords
tracking error
signal
contribute
control voltage
thrown
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1178887A
Other languages
Japanese (ja)
Other versions
JPH0744429B2 (en
Inventor
Joji Kane
丈二 加根
Koji Hashimoto
興二 橋本
Tomohiro Kimura
知弘 木村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP62011788A priority Critical patent/JPH0744429B2/en
Publication of JPS63180208A publication Critical patent/JPS63180208A/en
Publication of JPH0744429B2 publication Critical patent/JPH0744429B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

PURPOSE:To minimize a tracking error with electronic circuitry only by switching a changeover switch by a band changeover control so as to apply a local oscillation control voltage and a tracking error minimizing control voltage respectively to each variable capacitor. CONSTITUTION:With a switch SW 24 thrown to the output control signal of a PLL synthesizer 20 and with a SW 25 thrown to the position of the output control signal of a D/A converter 23, variable capacitors VC16, 19 contribute mainly tuning change and VC15, 33 contribute to a correcting function minimizing a track error. When the switches are thrown to the opposite position, the VC 15, 33 contribute to tuning change and the VC 16, 19 contribute to the correcting function. A data to minimize the tracking error is stored in the memory 22 in advance corresponding to the reception frequency. The control output signal of a channel selector 27 is fed as a program signal of a programmable counter of a synthesizer 20, as an address signal of the memory 27 and a switching signal of a changeover controller 26. Thus, the tracking error is minimized by the electronic circuitry only.

Description

【発明の詳細な説明】 産業上の利用分野 本発明はラジオ、テレビなどに用いる受信装置に関する
ものである。      ゛ 従来の技術 近年、受信装置におけるトラッキング調整は自動化の方
向社ある。
DETAILED DESCRIPTION OF THE INVENTION FIELD OF INDUSTRIAL APPLICATION The present invention relates to a receiving device used for radio, television, etc.゛Prior Art In recent years, there has been a trend toward automation of tracking adjustment in receiving devices.

以下図面を参照しながら、従来の受信装置の一例につい
て説明する。
An example of a conventional receiving device will be described below with reference to the drawings.

第3図は従来の受信装置のブロック図を示すものである
。第3図において、1はアンテナ、2はインダクタ、3
はトリマキャバッタ、4はバリキャップ、5はRFアン
プ、6はインダクタ、7は   ゛トリマキャパッタ、
8はバリキャップ、9は局部発振用のPLLシンセサイ
ザ、lOは選局器、11はミキサー、12はIFアンプ
である。
FIG. 3 shows a block diagram of a conventional receiving device. In Figure 3, 1 is an antenna, 2 is an inductor, 3
is a trimmer capacitor, 4 is a varicap, 5 is an RF amplifier, 6 is an inductor, 7 is a trimer capatter,
8 is a varicap, 9 is a PLL synthesizer for local oscillation, IO is a channel selector, 11 is a mixer, and 12 is an IF amplifier.

以上のように構成された受信装置について、以下そのト
ラッキング調整動作について説明する。
The tracking adjustment operation of the receiver configured as described above will be described below.

コイル6、トリマキャパッタ7、バリキャップ8、およ
びPLLシンセサイザ9よりなる局部発振器の発振出力
信号はミキサー11に供給され、バリキャップ8に対す
る制御電圧は高周波場中段におけるバリキャップ4に対
しても共通に印加される。ここで、インダクタ2、トリ
マキャパッタ3、バリキャップ4よりなる同調部に対す
るトラッキング調整はインダクタ2もしくはトリマキャ
パッタ3を調整して最大感度を得るように行われる。
The oscillation output signal of the local oscillator consisting of the coil 6, trimmer capacitor 7, varicap 8, and PLL synthesizer 9 is supplied to the mixer 11, and the control voltage for the varicap 8 is also common to the varicap 4 in the middle stage of the high frequency field. is applied to Here, the tracking adjustment for the tuning section consisting of the inductor 2, the trimmer capacitor 3, and the varicap 4 is performed by adjusting the inductor 2 or the trimmer capacitor 3 to obtain the maximum sensitivity.

発明が解決しAする問題点 しかしながら上記のような構成では、インダクタもしく
はトリマキャパッタは機械的調整部品であるので、自動
調整化できないという問題点を有していた。更に、受信
バンドを充分に広帯域化できないという問題点を有して
いた。
Problems to be Solved by the Invention A: However, in the above configuration, since the inductor or trimmer capacitor is a mechanical adjustment component, there is a problem that automatic adjustment cannot be performed. Furthermore, there is a problem in that the receiving band cannot be sufficiently widened.

本発明は上記問題点に鑑み、インダクタもしくはトリマ
キャバソタなどによる機械的調整を排し、半導体技術を
活用したトラッキング調整を行ない得ると共に、受信バ
ンドの広帯域化を行ない得る受信装置を提供するもので
ある。
In view of the above-mentioned problems, the present invention provides a receiving device that eliminates mechanical adjustment using an inductor or a trimmer cabaret, etc., can perform tracking adjustment using semiconductor technology, and can widen the reception band.

問題点を解決するための手段 上記問題点を解決するために本発明の受信装置は、高周
波増中段の同調器においてバリキャンプを2個宛設置し
、それぞれのハリキャップに対する制御電圧ラインがバ
ンド切換制御によって切換えられるスイッチを介して局
部発振制御電圧ラインおよびあらかじめ記憶されたトラ
ッキングエラー最小化制御電圧ラインと接続されるとい
う構成を備えたものである。
Means for Solving the Problems In order to solve the above problems, the receiver of the present invention installs two varicaps in the tuner of the high frequency amplification stage, and the control voltage line for each varicap is band-switchable. It has a configuration in which it is connected to a local oscillation control voltage line and a tracking error minimization control voltage line stored in advance through a switch that is switched by control.

作用 本発明は上記した構成によって、バンド切換制御によっ
て切換えられるスイッチが局部発振制御電圧とトラッキ
ングエラー最小化制御電圧を切換えて高周波増中段の同
調器におけるそれぞれのバリキャップに印加されること
になり、それぞれのバリキャップの容量変化範囲が異な
ることによって受信バンドの切換と共にトラッキングエ
ラーが最小になる調整が同時に行われることとなる。
Effect of the present invention With the above-described configuration, the switch switched by the band switching control switches between the local oscillation control voltage and the tracking error minimization control voltage to be applied to each varicap in the tuner of the high frequency amplification stage. Since the capacitance change ranges of the respective varicaps are different, the switching of the reception band and the adjustment to minimize the tracking error are simultaneously performed.

実施例 以下本発明の一実施例の受信装置について、図面を参照
しながら説明する。
Embodiment Hereinafter, a receiving apparatus according to an embodiment of the present invention will be described with reference to the drawings.

第1図は本発明の一実施例における受信装置のブロック
図を示すものである。第1図において、13はアンテナ
、14はインダクタ、15および16はバリキャップ、
17はRFアンプ、18はインダクタ、19および33
はバリキャップ、20は局部発振用のPLLシンセサイ
ザ、21はミキサー、22はメモリ、23はD/Aコン
バータ、24および25はスイッチ、26はバンド切換
制御器、27は選局器、28はIFアンプ、29ないし
32は高周波阻止用抵抗である。
FIG. 1 shows a block diagram of a receiving device in an embodiment of the present invention. In FIG. 1, 13 is an antenna, 14 is an inductor, 15 and 16 are varicaps,
17 is an RF amplifier, 18 is an inductor, 19 and 33
is a varicap, 20 is a PLL synthesizer for local oscillation, 21 is a mixer, 22 is a memory, 23 is a D/A converter, 24 and 25 are switches, 26 is a band switching controller, 27 is a channel selector, 28 is an IF Amplifiers 29 to 32 are high frequency blocking resistors.

以上のように構成された受信装置について、以下その動
作を説明する。
The operation of the receiving device configured as described above will be described below.

第1図において、まずスイッチ24がPLLシンセサイ
ザ20の出力制御信号側に、スイッチ25がD/Aコン
バータ23の出力制御信号側にそれぞれ切換えられてい
るとする。この場合は、バリキャップ16および19が
主たる同調可変に寄与し、バリキャップ15および33
がトラッキングエラーを最小にする補正機能に寄与する
。次にスイッチ24がD/Aコンバータ23の出力制御
信号側に、スイッチ25がPLLシンセサイザ20の出
力制御信号側にそれぞれ切換えられたとする。この場合
は、バリキャップ15および33が主たる同調可変に寄
与し、バリキャップ16および19がトラッキングエラ
ーを最小にする補正機能に寄与する。ここで、ハリキャ
ップ16および19、ならびにバリキャップ15および
33それぞれの容量変化特性例を第2図に示す。第2図
において、例えばバリキャップ16および19がAに示
す特性、バリキャップ15および33がBに示す特性で
あれば、バリキャップ16および19が主たる同調可変
に寄与する場合は比較的低い受信バンドをカバーし、バ
リキャップ15および33が主たる同調可変に寄与する
場合は比較的高い受信バンドをカバーすることになる。
In FIG. 1, it is assumed that the switch 24 is switched to the output control signal side of the PLL synthesizer 20, and the switch 25 is switched to the output control signal side of the D/A converter 23. In this case, the varicaps 16 and 19 mainly contribute to tuning variation, and the varicaps 15 and 33
contributes to the correction function that minimizes tracking errors. Next, assume that the switch 24 is switched to the output control signal side of the D/A converter 23, and the switch 25 is switched to the output control signal side of the PLL synthesizer 20. In this case, the varicaps 15 and 33 contribute to the main tuning variation, and the varicaps 16 and 19 contribute to the correction function that minimizes the tracking error. Here, examples of capacitance change characteristics of the varicaps 16 and 19 and the varicaps 15 and 33 are shown in FIG. 2. In FIG. 2, for example, if the varicaps 16 and 19 have the characteristics shown in A, and the varicaps 15 and 33 have the characteristics shown in B, then if the varicaps 16 and 19 mainly contribute to tuning variation, the receiving band will be relatively low. If the varicaps 15 and 33 mainly contribute to tuning variation, a relatively high reception band will be covered.

第2図において、特性AおよびBが共通のバイアス制御
電圧範囲■、ないし■2において、バリキャップ容量C
AzないしC□でオーバラップしておれば、切換えられ
る受信バンドは両者間で連続性が維持できる。また特性
AおよびBが上記の様にオーバラップするものもしくは
オーバラップしないものを選択するのは任意である。第
1図において、メモリ22に記憶されるデータは、受信
周波数に対応してトラッキングエラーが最小となるよう
にバリキャップで補正されるべき容量に相当するディジ
タル信号があらかじめ記憶設定されているものである。
In Fig. 2, in the bias control voltage range ■ or ■2 where the characteristics A and B are common, the varicap capacitance C
If they overlap between Az and C□, continuity can be maintained between the receiving bands to be switched. Further, it is optional to select whether the characteristics A and B overlap or do not overlap as described above. In FIG. 1, the data stored in the memory 22 is pre-stored as a digital signal corresponding to the capacity to be corrected by the varicap so that the tracking error is minimized in accordance with the reception frequency. be.

そして、その記憶されたディジタル信号はD/Aコンバ
ータ23でアナログ制御電圧に変換される。第1図にお
いて、選局器27の制御出力信号はPLLシンセサイザ
20のプログラマブルカウンタ(図示せず)のプログラ
ム信号として、またメモリ22のアドレス指定信号とし
て、またバンド切換制御器26の切換制御信号として共
通に供給されるものである。
The stored digital signal is then converted into an analog control voltage by the D/A converter 23. In FIG. 1, the control output signal of the channel selector 27 is used as a program signal for a programmable counter (not shown) of the PLL synthesizer 20, as an addressing signal for the memory 22, and as a switching control signal for the band switching controller 26. It is commonly supplied.

なお、実施例において局部発振器はPLLシンセサイザ
20としたが、PLLシンセサイザ20はD/Aコンバ
ータを用いたオープンシンセサイザ方式を用いてもよい
In the embodiment, the local oscillator is the PLL synthesizer 20, but the PLL synthesizer 20 may be an open synthesizer using a D/A converter.

発明の効果 以上のように本発明は、ハリキャップ15.16.19
および33、スイッチ24および25、バンド切換制御
器26、メモリ22、D/Aコンバータ23、更に選局
器27を設けることにより、広帯域の受信バンドにおい
て純電子的にトラッキングエラーを最小にし、常に最高
感度を得ることができる。これによって高精度なトラッ
キング調整最良状態が広帯域の受信バンドにおいて長時
間に渡って安定に確保でき、高性能な受信装置を構成す
ることができる。
Effects of the Invention As described above, the present invention provides Haricap 15.16.19
and 33, switches 24 and 25, band switching controller 26, memory 22, D/A converter 23, and furthermore, by providing a channel selector 27, the tracking error is minimized purely electronically in the wide reception band, and the tracking error is always maximized. Sensitivity can be obtained. As a result, the best state of highly accurate tracking adjustment can be stably ensured over a long period of time in a wide reception band, and a high-performance receiving device can be constructed.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例における受信装置のブロック
図、第2図は本発明の実施例に用いるバリキャップの特
性側図、第3図は従来の受信装置のブロック図である。 14、18・・・・・・インダクタ、15.16.19
.33・・・・・・ハリキャップ、24.25・・・・
・・スイッチ、20・・・・・・PLLシンセサイザ、
22・・・・・・メモリ、23・・・・・・D/Aコン
バータ、26・・・・・・バンド切換制御器、27・・
・・・・選局器。
FIG. 1 is a block diagram of a receiving device according to an embodiment of the present invention, FIG. 2 is a characteristic side view of a varicap used in the embodiment of the present invention, and FIG. 3 is a block diagram of a conventional receiving device. 14, 18...Inductor, 15.16.19
.. 33...Haricap, 24.25...
...Switch, 20...PLL synthesizer,
22... Memory, 23... D/A converter, 26... Band switching controller, 27...
...Tuition selection device.

Claims (1)

【特許請求の範囲】[Claims] それぞれ容量変化特性が異なる第1および第2の電圧可
変容量素子を設置した少なくとも1個以上の高周波増中
段同調器に対し、局部発振器の同調器における電圧可変
容量素子に印加する可変制御電圧ならびにそれぞれの高
周波増中段同調器毎にあらかじめ定められて記憶された
トラッキングエラーを最小にするための補助制御電圧が
準備され、それぞれの上記可変制御電圧および補助制御
電圧が受信する周波数バンドに対応して上記第1および
第2の電圧可変容量素子に対して任意に切換えられて印
加されることを特徴とする受信装置
A variable control voltage applied to the voltage variable capacitor in the local oscillator tuner and each An auxiliary control voltage is prepared for minimizing the tracking error which is predetermined and stored for each high frequency intensifier stage tuner, and each of the above variable control voltages and the auxiliary control voltage corresponds to the frequency band to be received. A receiving device characterized in that the voltage is arbitrarily switched and applied to the first and second variable capacitance elements.
JP62011788A 1987-01-21 1987-01-21 Receiver Expired - Lifetime JPH0744429B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62011788A JPH0744429B2 (en) 1987-01-21 1987-01-21 Receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62011788A JPH0744429B2 (en) 1987-01-21 1987-01-21 Receiver

Publications (2)

Publication Number Publication Date
JPS63180208A true JPS63180208A (en) 1988-07-25
JPH0744429B2 JPH0744429B2 (en) 1995-05-15

Family

ID=11787664

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62011788A Expired - Lifetime JPH0744429B2 (en) 1987-01-21 1987-01-21 Receiver

Country Status (1)

Country Link
JP (1) JPH0744429B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9916901D0 (en) * 1999-07-19 1999-09-22 Cambridge Silicon Radio Ltd Adjustable filter

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5547722A (en) * 1978-09-30 1980-04-04 Matsushita Electric Ind Co Ltd Tuner circuit for television receiver
JPS60189314A (en) * 1984-03-08 1985-09-26 Nippon Technical Co Ltd Tracking adjusting circuit of tuner

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5547722A (en) * 1978-09-30 1980-04-04 Matsushita Electric Ind Co Ltd Tuner circuit for television receiver
JPS60189314A (en) * 1984-03-08 1985-09-26 Nippon Technical Co Ltd Tracking adjusting circuit of tuner

Also Published As

Publication number Publication date
JPH0744429B2 (en) 1995-05-15

Similar Documents

Publication Publication Date Title
US5822687A (en) Method and apparatus for automatic tuning calibration of electrically tuned filters
US8306491B2 (en) Controlling fine frequency changes in an oscillator
JPH0210604B2 (en)
KR910003230B1 (en) Mujlti-band fm receiver for receiving fm broadcasting signals and tv broadcasting sound signals
US3825858A (en) Local oscillator for use in a vhf tuner for a television receiver
JPS61251313A (en) Electronic tuning type fm receiver
US3568112A (en) Digital pushbutton tuning for signal-controlled receiver
US3965427A (en) Television tuning system with precision substrate switch assembly
JPS63180208A (en) Receiver
US4266295A (en) Continuous tuning control particularly adapted for use in variable frequency receivers and generators
US20070004362A1 (en) Methods and apparatus to generate small frequency changes
JPH0644185Y2 (en) Local oscillator circuit in electronic tuning tuner
US7088984B2 (en) Electronic tuner
US3983490A (en) Signal overload protection circuit for varactor tuner
JPS63180209A (en) Receiver
JPS5852374B2 (en) frequency synthesizer receiver
EP0629045B1 (en) Tuning device for a receiver of radioelectric signals with coils obtained by printing
US20020168953A1 (en) Frequency scanning receiver
JPH0514569Y2 (en)
JPH04584Y2 (en)
JPH0750853B2 (en) Receiver
JPH0666641B2 (en) Preset
JPH05115048A (en) Tuner circuit
JPS61251314A (en) Electronic tuning type receiver
JPH02121516A (en) Antenna tuning control circuit