JPS63163396A - マトリックス形フラットパネル表示装置 - Google Patents

マトリックス形フラットパネル表示装置

Info

Publication number
JPS63163396A
JPS63163396A JP62317250A JP31725087A JPS63163396A JP S63163396 A JPS63163396 A JP S63163396A JP 62317250 A JP62317250 A JP 62317250A JP 31725087 A JP31725087 A JP 31725087A JP S63163396 A JPS63163396 A JP S63163396A
Authority
JP
Japan
Prior art keywords
addressing
video
graphics processor
numbered
circuits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62317250A
Other languages
English (en)
Inventor
ジャン−ピエール、ブロン
ダニエル、ジルー
ピエール、ルソー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thales SA
Original Assignee
Thomson CSF SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson CSF SA filed Critical Thomson CSF SA
Publication of JPS63163396A publication Critical patent/JPS63163396A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はマトリックスアドレッシング型フラットパネル
データを表示する装置に関するものである。
本発明はアビオニクスにおいて制御データを表示するた
めに特に用いられる。本発明の表示装置はヘッドアップ
表示装置またはヘッドダウン表示装置として構成できる
〔従来の技術〕
最近の航空機においては従来の電子機械的計器が用いら
れなくなるにつれて、航空機のダツシュボード計器に表
示すべきデータが次第に増大しつつある。表示されるあ
る種のデータは飛行の安全または操縦のために重要であ
り、したがってデータは信頼度が高く、常時表示される
か、表示できるものでなくてはならない。
〔発明の概要〕
本発明の目的は表示装置の特定の構造によりそれらの不
可避の要求を満すことである。
本発明によれば、偶数映像を形成する偶数番号の行と偶
数番号の列および奇数映像を形成する奇数番号の行と奇
数番号の列をそれぞれアドレスする4つの回路群を備え
、互いに飛越し走査された偶数映像と奇数映像から形成
された映像を得るためのマトリックスアドレッシング手
段およびマトリックス形フラットパネルで構成された表
示器と、列および行のアドレッシングによる走査信号の
アドレッシングにより表示すべきビデオ信号を発生する
グラフィックプロセッサ手段とを備え、このグラフィッ
クプロセッサ手段は2つの副群に分割され、第1の副群
は偶数映像の発生に用いられ、第2の副群は奇数映像の
発生に用いられるような、マトリックス形フラットパネ
ル表示装置が得られる。
本発明の表示装置の構造によりパネルを観察することに
よって誤データを検出できるから、誤データが表示され
る可能性が減少することにより安全度が高くなるという
利点が得られる。このことは、使用される構造により、
航行可能性を確認することについて非常に厳密な諸要求
に適合する高いレベルの安全性が確保されることを意味
する。
別の利点は、重要なデータを常に利用できるということ
から得られる。というのは、使用する方法により、故障
が生じた後でそれらの重要なデータを再生して、少なく
ともその重要な作業データに限られた表示を維持するこ
とによってそれらのデータを保護することが可能となる
からである。このことは、分解すべき装置が少ないから
保守費用が減少することも意味する。
フランス特許FR−A−2571571号明細書には映
像発生器の製作が記載されている。その映像発生器は、
映像記憶装置を介して、種々の走査、たとえば記号発生
器により直接発生される円走査、または映像記憶装置を
用いる他の種類の走査たとえはテレビジョン型フレーム
走査すなわち飛越し走査、あるいはマトリックス走査を
用いている表示器を制御できる。
〔実施例〕
以下、図面を参照して本発明の詳細な説明する。
まず、本発明のフラットパネル表示装置が示されている
第1図を参照する。このフラットパネルは、ガラスまた
はセラミックで作られた後部板1と、ガラスまたはシリ
コンで作られ、パネルの前面を構成した透明な前部板2
で構成され、その後部板の上にパネルの線に対応する透
明な電極2が互いに平行にアレイ状に配置され、前部板
2の上に列に対応する別の電極4のアレイが第1のアレ
イに垂直に置かれる。間に狭い間隙がある後部板1と前
部板2の間に固体状、液体状または気体状の電子光学的
物質5が、マトリックスを構成している電極の2つのア
レイに接触して設けられる。
その電子光学的物質5の上に映像が形成される。
色を発生するためには、希望の陰を発生するように、ま
たは同時に制御することにより白黒の映像を発生するよ
うに、赤、緑、青に順次対応するように行と列を分布で
きることに注意されたい。
行電極2と列電極3は制御用の集積回路またはアドレッ
シング回路(ドライバと呼ばれる)に接続される。それ
らの集積回路またはアドレッシング回路はそれらの電極
へ電気信号を送る。映像が更新されるたびにパネルの全
てのドツトに達するような速さでパネルのドツトが行ご
とにアドレスされる。一般にその速さは50Hzまたは
601!zである。
使用する電子光学的物質に応じて、制御電気信号に対す
る反応がアドレスされた各ドツトに現われ、その反応が
外観を変化させる。その変化は発光の変化、または光反
射もしくは光透過の変化との2つの態様をとる。光透過
変調装置のためには、後方に置かれた照明装置6がパネ
ルに表示されたデータを見るために必要な光を発生する
第1の例に対応する物質がプラズマパネル、ルミネッセ
ントパネルすなわち発光ダイオード、VED (真空蛍
光表示器)パネル等のような能動表示装置のために用い
られる。
第2の例に対応する物質が受動表示装置のために用いら
れる。最もよく知られている物質は液晶物質である。液
晶物質にはコレステリック、ネマチック、スメクチック
、フェロエレクトリック等のいくつかの種類がある。
それらの物質は2つの群に分類できる。第1の物質群は
能動表示装置に用いられる。能動表示装置においては各
ビクセルがバリスタ型(VRD)の非直線素子、薄膜ト
ランジスタ(TFTs)、バック−フロント・ダイオー
ド(back−to−rrontdiod)等へ直列接
続される。第2の物質群は電子光学的記憶効果を持つ物
質を含む。それらの物質には、組合わされた温度および
電気的モードで動作する液晶物質と、フェロエレクトリ
ック液晶物質、スメクチック液晶物質が含まれる。
現在の技術状態においては、ねじれネマチック電気光学
的効果を持つフラット液晶パネルに本発明を応用すると
有利である。それらのパネルは、能動TPTマトリック
スおよび色フィルタに組合わされると、最近の航空機の
全ての制御データを表示できる高精細度カラーマトリッ
クス形フラットパネルを構成する。
高精細度液晶表示(LCD)パネルは、いわゆる偶数映
像の発生に関連する偶数番号行と偶数番号列をアドレス
する2組の回路と、いわゆる奇数映像の発生に関連する
奇数番号行と奇数番号列をアドレスする他の2組の回路
群とを有する。この動作原理は、映像が飛越し走査され
る2つの半フレームで構成されるテレビジョンの動作原
理に類似する。しかし、2つの半フレームが時間的に順
次表示されるテレビジョン装置とは異なり、偶数映像と
奇数映像が同時に表示され、映像が更新されるたびに全
てのビクセルに達する。それら4組の回路群が第1図に
示されている。第1図は偶数映像に関連する2つの回路
群の電極における接続を示す。図示を簡単にするために
他の2つの回路群の接続は示していない。高精細度映像
を得るために、それら4組の回路群は更に分割される。
すなわち、図示の例においては、各列アドレッシング回
路群は3つの回路に分割され(すなわち、偶数番号列で
は回路7A、7B、7C,奇数番号列では回路9A、9
B、9C)、各行アドレッシング回路群は2つのブロッ
クに分割される(すなわち、偶数番号行ではブロックI
OAと10B、を数番号行ではブロック12A、12B
)。2つの群と3つの群への分割は限定的でない例とし
て示すものである。
このように分割する理由は、アドレッシング回路へ接続
するために行と列を飛越し走査することを必要とする接
続装置の小さいピッチと、多数の出力を生ずるアドレッ
シング回路が高価であること、ピクセルのアドレッシン
グが、各行において3列を同時にアドレスでき、したが
ってビデオ信号の帯域を狭くできること、等の多くの要
因に関連することである。
補助グラフィックプロセッサ装置がビデオ信号SVI、
SV2.SV3と、り0 ッ’)信号Hを形成する。そ
れらのビデオ信号は種々の列アドレッシング回路7,9
へそれぞれ与えられ、クロック信号Hは、行アドレッシ
ング回路10.12に用いられている行カウンタのカウ
ントを増加させる。
本発明によれば、その補助グラフィックプロセッサ装置
は、偶数映像を形成するために用いられる回路7と10
のための信号を形成する第1のグラフィックプロセッサ
21と、奇数映像を形成するために用いられる回路9と
12のための信号を発生する第2のグラフィックプロセ
ッサ22とを有する。各グラフィックプロセッサは、グ
ラフィックプロセッサ21について示すように、映像記
憶装置212に関連する少なくとも1つの記号発生器2
11を有する。制御信号と、表示すべき映像に対応する
信号はインターフェイス回路23゜24をそれぞれ介し
てグラフィックプロセッサ21.22へ与えられる。回
路は円で示しである。
それらの回路はたとえばセンサであって、それらのセン
サの信号は指定された記号により変換しなければならな
い。たとえば、回路C2Aは高度センサに関するものと
仮定される。その回路C2Aの信号は処理されてから、
インターフェイス24を介してグラフィックプロセッサ
22へ与えられる。高度センサC2Aとは異なる別の高
度測定器C2Bが同じ情報をインターフェイス23を介
してグラフィックプロセッサ21へ与えるために用いら
れる。このように表示すべき同じデータを翻訳するため
に多数のソースを設ける冗長性は、安全上の理由から航
空機搭載機器およびその他の機器においてしばしば見ら
れる。重要な作業データとして分類されるデータのため
に用いられる本発明の表示装置においては、それの表示
を保存しなければならない重要な作業データとして分類
されるデータのためにその冗長機器は用いられる。
各グラフィックプロセッサは、記号発生器と映像記憶装
置に加えて、第2図に示されている重要な素子、すなわ
ち、記号発生器から映像記憶装置に対するアクセスを制
御して、テレビジョンモードで呼出し動作を行うために
パネル走査信号を与えるビデオ制御回路213を有する
。回路214はマイクロプロセッサのような制御および
コンビ二−タ回路を表す。その回路214はパネルで表
示すべきデータをバスとインターフェイス23(図示せ
ず)を介して受ける。
偶数映像と奇数映像の2つの映像を同時に表示せねばな
らないから、グラフィックプロセッサ副群21,22は
同期される。たとえば1つのビデオ制御回路213がマ
スタと名づられ、スレーブと名づけられた他のビデオ制
御回路へ同期信号を与える。それらの同期信号はドツト
速度におけるクロック信号と、行同期信号および映像同
期信号である。
第2図は2つのプロセッサ21.22を用いる最も簡単
な種類の構造を示すものであって、この装置により、チ
ャネルが故障した時に、精細度が半分である別のチャネ
ルを用いて映像の表示を維持することを可能にするもの
である。したがって、データは常に利用および使用でき
る。この方法によりある程度の融通性が得られる。すな
わち、偶数映像と奇数映像に対応する2つのチャネルを
非対称にできる。先に説明したように、データは種々の
データ源から来るから、前記差を記号発生器へ与えるこ
ともできる。グラフィックプロセッサ21における記号
発生器211はグラフィックプロセッサ22において用
いられる記号発生器とは異なる。したがって、故障また
は表示されているデータが誤っている場合には、飛越し
走査される2つの映像は異なることになり、表示された
データをもはや信頼できないユーザーへ視覚的な警報を
与える。そうすると、ユーザー、すなわち、航空機にお
いては操縦士は、必要があれば、故障しているチャネル
を無<シ、それの表示を別のチャネルで再構成するよう
に、同じデータに対して利用できる他の装置で確認と点
検を行う。
必要があれば、再構成のために残りのビデオ制御回路の
マスタとスレーブの役割を変更する。
その再構成はユーザーが操作する機械的切換え装置によ
り簡単に行うことができる。この切換え装置の制御は、
種々の起り得る状況に自動的に応答するようにプログラ
ムできる。
信号の処理において特殊化するプロセッサいわゆるDS
P(デジタル信号プロセッサ)を記号発生器として使用
することが可能である。それらのグラフィックプロセッ
サは、映像記憶装置に格納すべき記号のプロットを計算
するために用いられる。そのようなプロセッサの例がテ
キサス・インスツルメンツ(Texas Instru
ments)製のTMS 32011OまたはTMMS
 32020およびアナログ・デバイス(Analog
 Device)製のADSP 2100である。
第3図に示されている本発明の別の実施例によれば、グ
ラフィックプロセッサの1つ、たとえばプロセッサ22
に対して、各プロセッサは1つの記号発生器を持つ代り
に、並列に動作するいくつかのそのような記号発生器を
有する。各記号発生器はそれの映像記憶装置に組合わさ
れる。この実施例においては、4個の記号発生器211
A〜211Dと、映像記憶装置212A〜212Dおよ
びグラフィック制御器213A〜213Dを含む関連す
る回路とが設けられる。プロセッサ214はそれの主素
子、すなわち、マイクロプロセッサ214Aと、プログ
ラム記憶装置214Bと、データ記憶装置214Cとを
有する。プログラムバスとデータバスが示されている。
チェーンAはマスタであって、他のスレーブにされたチ
ェーンB、 C,Dのために読出しモード同期と書込み
モード同期(ビクセル同期、ライン同期およびフレーム
同期)を行う。映像記憶装置により与えられたビデオ信
号はビデオマルチプレクサ215へ与えられ、それから
それらのビデオ信号は出力インターフェイス回路216
を介して、クロック信号とともに偶数番号列アドレッシ
ング回路と偶数番号行アドレッシング回路へ送られる。
図示の補助回路は公知技術により作られ、平滑回路21
7A、217B、217Cと、サーフェーシング回路2
18と、色範囲回路219Aと、ビクセルアレンジ回路
219Bとを有する。たとえば、マスタチェーンAが静
止映像に関連する記号を発生し、チェーンBは動く映像
に関連する記号を発生し、チェーンCは表面記号を発生
し、チェーンDは気象レーダ装置から来る記号に関係す
る。平滑回路217Cは必須のものではない。
それらの回路の動作を以下に説明する。
平滑回路217A〜217Cはアナログ形式で表示した
トレースされる記号を与える。とくに、それは、映像記
憶装置とパネル5が個別のものとなるという事実により
ひき起されるステップを無くすものである。トレースさ
れる記号が通るビクセルのビデオ信号のレベルと、隣接
するビクセルのビデオ信号のレベルとを重みづけするこ
とにより平滑化が行われる。平滑回路は、たとえば1組
の読出し専用記憶装置を有することができる。その読出
し専用記憶装置は、トレースされる記号の位置と向きに
応じて、トレースされる記号のドツトへ与えられる係数
を与える。
サーフェーシング回路218により表面の内部を色で塗
りつぶすことが可能にされる。各表面のドツトに対する
色符号が映像記憶装置に格納される。
色範囲回路219Aは映像記憶装置により与えられた色
符号を用いてビデオレベルR,V、  Bを符号化する
。プロセッサによりダイナミックに口−ドできる表によ
りトランスコーティングが行われる。これにより無数の
色が与えられる。
各ドツトへ3種類のビデオ信号が同時に送られるシャド
ウマスタ陰極線管における表示とは異なり、走査線に沿
って、3つのビデオ信号のうちのただ1つのビデオ信号
がパネル5の各ドツトへ送られる。ピクセルアレンジ回
路219Aはパネル上の色ドツトの分布についての知識
(その知識はたとえば読出し専用記憶装置に格納されて
いる)を用いて、パネル5へ送られる正しいビデオ信号
を選択する。
各映像のためにいくつかの記号発生器を用いるこの実施
例は下記のような利点を有する。この実施例はプロット
作業を分担する。この実施例は、その数の記号発生器を
与えられ表示のためのプロッティング負荷に適合させる
ことを可能にするモジュール構造を有する。重要なデー
タの表示は、チェーンの障害の場合に安全に保たれる。
したがって、たとえば、マスタチェーンAとスレーブチ
ェーンBの記号発生器により重要なデータが発生される
ものとし、スレーブチェーンBが故障したとすると、チ
ェーンAの記号発生器213AがチェーンBに欠けてい
るデータを発生するように、それに従って計画されたプ
ログラミングを有することが可能である。第2図に示さ
れている前記例においては、各プロセッサ21.22は
1つの記号発生器に重要なデータを有し、一方に故障が
起きると表示される映像が消える結果となる。故障とい
うのは、映像記憶装置からスタートして、信号の形成ま
で、たとえば前記センサ2A、2Bまで下流側へ拡がる
ことがあるチャネルの故障を意味する。
ここで説明している実施例では、前記フランス特許FR
−A−2571571号明細書に記載されている合成ビ
デオ映像形成技術を参照できる。
そのフランス特許明細書に記載されている技術は、領域
内の素子の発生の諸特徴に適する定められている周期的
更新記憶装置を各領域に割当てることにより、格納され
ている映像をそれらの領域に分割することについてのも
のである。この技術は2つのチェーンへ適用できる。そ
の理由は、一方のチェーンが静止素子に関連し、他方の
チェーンが動く素子に関連するからである。
第4図は、表示パネル5がいくつかのバンド、たとえば
3つの垂直バンド5A、5B、5Cに分割される第3の
実施例を示す。各バンドは一対のグラフィックプロセッ
サにより関連する列アドレッシング回路9A、9B、9
C,IIA、IIB。
11Cを介してモニタされる。それらのグラフィックプ
ロセッサは第1のバンド5Aのためのグラフィックプロ
セッサ21A、22Aと、第2のバンド5Bのためのグ
ラフィックプロセッサ21B。
22Bと、第3のバンド5Cのためのグラフィックプロ
セッサ21C,22Cである。ブロックすなわちグラフ
ィックプロセッサ21B内に示されているように、各プ
ロセッサは相互に関連する記号発生器と映像記憶装置を
有する。この実施例によれば、1つのバンドに関連する
2つのグラフィックプロセッサはこのバンド内に表示す
べき全てのデータをプロットする。
同期切換え回路29Aが第2図の回路29から得られる
。その同期切換え回路は、チャネル障害の場合に必要な
再構成を行うために必要な各種の全てのスイッチを有す
る。各障害はパネルのバンドと関連するグラフィックプ
ロセッサに対応する。
第4図に示されている別の実施例においては、第3図に
示されている実施例と同様に、各グラフィックプロセッ
サにいくつかの記号発生器が設けられていることは問題
外にされる。
この第3の実施例の利点は、1つのチャネルの記号発生
器または列アドレッシング回路で、あるいはパネルにお
いて、もしくはプロセッサの下流側で障害が起きると失
われた重要なデータの処理と表示を別のチャネルまたは
いくつかの別のチャネルで考慮に入れることができる。
したがって、残りの素子で、操縦士が使用できる完全な
映像を簡略化した形式で呈示することが可能である。
第5図はバンド5Aに対応するチャネルが使用できなく
なった例を示す。プログラミングは、この表面バンドA
、A1.C,CIに存在する記号が、行の方向に圧縮さ
れるパネルの表面Al、B。
CI、Dにより依然として境界を定められているセット
へ運ばれる。映像の高さを低くすることにより類似性変
換の部分を新しい映像へ与えるようにプログラミングを
計画することもできる。
このようにして、パネル全体が表示される例と比較して
3分の−に縮小されて示されている完全な映像が表面A
2.B2.C2,D2内に形成される。
【図面の簡単な説明】
第1図は本発明の装置の全体を示す概略ブロック斜視図
、第2図は本発明の装置の一実施例のブロック図、第3
図は本発明の装置の別の実施例のブロック図、第4図は
本発明の装置の更に別の実施例のブロック図、第5図は
第4図に示されている装置における表示の保護を示す線
図である。 1・・・後部板、2.4・・・電極、3・・・前部板、
6・・・照明装置、7,9・・・列アドレッシング回路
、10.12・・・行アドレッシング回路、21.22
・・・グラフィックプロセッサ、29・・・同期切換え
回路、211・・・記号発生器、212・・・映像記憶
装置、213・・・グラフィック制御器、214・・・
マイクロプロセッサ。

Claims (1)

  1. 【特許請求の範囲】 1、偶数映像を形成する偶数番号の行と偶数番号の列お
    よび奇数映像を形成する奇数番号の行と奇数番号の列を
    それぞれアドレスする4つの回路群を備え、互いに飛越
    し走査される偶数映像と奇数映像から形成された映像を
    得るためのマトリックスアドレッシング手段と、マトリ
    ックス形フラットパネルとで構成された表示器と、 列と、行へ与えられた走査信号のアドレッシングにより
    表示のためのビデオ信号を発生するグラフィックプロセ
    ッサ手段と、 を備え、このグラフィックプロセッサ手段は2つの副群
    に分割され、第1の副群は前記偶数映像の発生に関与し
    、第2の副群は前記奇数映像の発生に関与することを特
    徴とするマトリックス形フラットパネル表示装置。 2、特許請求の範囲第1項記載の装置であって、各グラ
    フィックプロセッサ副群は映像記憶装置に関連する少な
    くとも1つの記号発生器を備えることを特徴とする装置
    。 3、特許請求の範囲第2項記載の装置であって、グラフ
    ィックプロセッサ手段はマトリックスアドレッシングの
    ための同期手段を備え、前記副群は統合され、前記副群
    の一方はマスタの役割を果し、前記副群の他方はスレー
    ブの役割を果すことを特徴とする装置。 4、特許請求の範囲第3項記載の装置であって、前記副
    群の間の同期接続点に相互接続され、故障のためにマス
    タの役割がもはや行われない時に、マスタの役割を接続
    することを可能にする切換え手段を備えることを特徴と
    する装置。 5、特許請求の範囲第4項記載の装置であって、各グラ
    フィックプロセッサ副群は制御およびモニタプロセッサ
    と、ビデオ制御回路とを備え、前記グラフィックプロセ
    ッサ副群がマスタとして機能する時は同期信号を与える
    ために、および前記グラフィックプロセッサ副群がスレ
    ーブとして機能する時は同期信号を受けるために、前記
    ビデオ制御回路は前記切換え手段へ接続されることを特
    徴とする装置。 6、特許請求の範囲第2項記載の装置であって、各グラ
    フィックプロセッサ副群は並列に動作するいくつかの記
    号発生器を備え、対応するデータを映像記憶装置に格納
    するために各記号発生器は映像記憶装置に組合わされ、
    映像記憶装置はビデオマルチプレクサ回路へ接続される
    ことを特徴とする装置。 7、特許請求の範囲第1項記載の装置であって、各アド
    レッシング回路群は、偶数番号行のアドレッシングのた
    めのm個の回路と、奇数番号行のアドレッシングのため
    のm個の回路と、偶数番号列のアドレッシングのための
    n個の回路と、奇数番号列のアドレッシングのためのn
    個の回路とで構成されたいくつかの回路を備えることを
    特徴とする高精細度表示に用いられる装置。 8、特許請求の範囲第7項記載の装置であって、パネル
    映像を連続するn個のバンドの形でモニタできるように
    、列アドレッシング回路と同数のグラフィックプロセッ
    サ副群を備えることを特徴とする装置。
JP62317250A 1986-12-16 1987-12-15 マトリックス形フラットパネル表示装置 Pending JPS63163396A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR8617575A FR2608300B1 (fr) 1986-12-16 1986-12-16 Systeme de visualisation sur ecran plat matriciel avec affichage protege des donnees primordiales pour l'exploitation
FR8617575 1986-12-16

Publications (1)

Publication Number Publication Date
JPS63163396A true JPS63163396A (ja) 1988-07-06

Family

ID=9341942

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62317250A Pending JPS63163396A (ja) 1986-12-16 1987-12-15 マトリックス形フラットパネル表示装置

Country Status (5)

Country Link
US (1) US4859997A (ja)
EP (1) EP0274942B1 (ja)
JP (1) JPS63163396A (ja)
DE (1) DE3777606D1 (ja)
FR (1) FR2608300B1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013220815A (ja) * 2012-04-16 2013-10-28 Ge Aviation Systems Ltd 航空機二重チャネルディスプレイのための装置

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0368572B1 (en) * 1988-11-05 1995-08-02 SHARP Corporation Device and method for driving a liquid crystal panel
JPH02157813A (ja) * 1988-12-12 1990-06-18 Sharp Corp 液晶表示パネル
JP2755689B2 (ja) * 1989-06-12 1998-05-20 株式会社東芝 液晶表示用集積回路および液晶表示装置
FR2660471A1 (fr) * 1990-03-30 1991-10-04 Sextant Avionique Dispositif de visualisation de securite utilisant un ecran a matrice de points et tableau de bord d'aeronef comportant au moins un tel dispositif.
US5206749A (en) 1990-12-31 1993-04-27 Kopin Corporation Liquid crystal display having essentially single crystal transistors pixels and driving circuits
US5743614A (en) * 1990-12-31 1998-04-28 Kopin Corporation Housing assembly for a matrix display
US5258320A (en) * 1990-12-31 1993-11-02 Kopin Corporation Single crystal silicon arrayed devices for display panels
US5528397A (en) * 1991-12-03 1996-06-18 Kopin Corporation Single crystal silicon transistors for display panels
US5376979A (en) * 1990-12-31 1994-12-27 Kopin Corporation Slide projector mountable light valve display
US6320568B1 (en) 1990-12-31 2001-11-20 Kopin Corporation Control system for display panels
US5321505A (en) * 1991-01-11 1994-06-14 Microelectronics & Computer Technology Corporation Computer scalable visualization system
FR2674663A1 (fr) * 1991-03-29 1992-10-02 Thomson Lcd Ecran matriciel a definition amelioree et procede d'adressage d'un tel ecran.
WO1994011855A1 (en) * 1992-11-06 1994-05-26 Virtual Vision, Inc. Head mounted video display system with portable video interface unit
EP0673012A3 (en) * 1994-03-11 1996-01-10 Canon Information Syst Res Control for a display with multiple common lines for each pixel.
KR100295712B1 (ko) * 1994-03-11 2001-11-14 미다라이 후지오 컴퓨터디스플레이시스템컨트롤러
JP3454971B2 (ja) * 1995-04-27 2003-10-06 株式会社半導体エネルギー研究所 画像表示装置
US6025821A (en) * 1998-02-10 2000-02-15 Prince Corporation Drive system for vacuum fluorescent display and method therefor
US6140993A (en) * 1998-06-16 2000-10-31 Atmel Corporation Circuit for transferring high voltage video signal without signal loss
EP1783599A3 (en) * 1998-09-04 2007-06-13 Innovative Solutions & Support, Inc. Flat panel display using dual cpu's for an aircraft cockpit
AU5808299A (en) * 1998-09-04 2000-03-27 Innovative Solutions And Support Inc. Flat panel display using dual cpu's for an aircraft cockpit
GB9902343D0 (en) * 1999-02-04 1999-03-24 Sharp Kk overnment Of The United Kingdom Of Great Britain And Northern Ireland The Addressable matrix arrays
US6671406B1 (en) * 1999-12-29 2003-12-30 Honeywell International Inc. System, method and apparatus for pattern recognition with application to symbol recognition and regeneration for a caligraphic display
JP3873139B2 (ja) * 2000-06-09 2007-01-24 株式会社日立製作所 表示装置
US20020112479A1 (en) * 2001-01-09 2002-08-22 Keefer Bowie G. Power plant with energy recovery from fuel storage
FR2843646B1 (fr) * 2002-08-13 2004-10-29 Thales Sa Dispositif de visualisation a architecture electronique securisee
FR2843823B1 (fr) * 2002-08-20 2006-04-21 Thales Sa Visualisations a cristaux liquides a commande fiabilisee
WO2005035469A1 (en) * 2003-10-02 2005-04-21 Shell Internationale Research Maatschappij B.V. Production of 1-alkenes from mixed olefin streams using catalytic distillation
GB2500401B (en) * 2012-03-20 2020-06-03 Ge Aviat Systems Ltd Apparatus for an aircraft cockpit display
GB2507524B (en) * 2012-11-01 2016-02-24 Ge Aviat Systems Ltd Apparatus for aircraft dual channel display
EP3746877B1 (en) * 2018-01-31 2022-11-09 KONCAR - KET d.o.o. Method and device for displaying safety unit signals with information regarding reliability of displayed signals

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4468659A (en) * 1980-08-25 1984-08-28 Sharp Kabushiki Kaisha Electroluminescent display panel assembly
JPS6180226A (ja) * 1984-09-28 1986-04-23 Toshiba Corp アクテイブ・マトリツクス駆動装置
FR2571571B1 (fr) * 1984-10-05 1986-11-28 Thomson Csf Procede d'elaboration d'images video synthetiques en vue d'une visualisation en temps reel et a haute densite d'information et dispositif utilisant ce procede

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013220815A (ja) * 2012-04-16 2013-10-28 Ge Aviation Systems Ltd 航空機二重チャネルディスプレイのための装置

Also Published As

Publication number Publication date
EP0274942B1 (fr) 1992-03-18
FR2608300A1 (fr) 1988-06-17
EP0274942A3 (en) 1988-07-27
FR2608300B1 (fr) 1989-03-31
DE3777606D1 (de) 1992-04-23
US4859997A (en) 1989-08-22
EP0274942A2 (fr) 1988-07-20

Similar Documents

Publication Publication Date Title
JPS63163396A (ja) マトリックス形フラットパネル表示装置
KR100378885B1 (ko) 반도체 표시장치
US5124695A (en) Display device
US7199775B2 (en) Display device array substrate and display device
KR100362957B1 (ko) 디스플레이장치및디스플레이시스템
US6466193B1 (en) Image display device and method for displaying image
WO2014089859A1 (zh) 液晶显示器及其驱动显示方法
US6304242B1 (en) Method and apparatus for displaying image
US20130229398A1 (en) Display apparatus and method of driving the same
WO2020255536A1 (ja) 液晶表示装置
JP2001281620A (ja) 液晶表示装置及び液晶表示素子の駆動方法
JPH0244315A (ja) マトリックス表示装置
JP2020112752A (ja) 表示装置
JP2535624B2 (ja) 液晶ディスプレイ装置
JPH03172085A (ja) 液晶表示装置
JPS60163023A (ja) 液晶表示体
US20240071271A1 (en) Projection-type display apparatus
US20240047469A1 (en) Display panel and display device
SU981986A1 (ru) Устройство дл отображени информации на экранах ЭЛТ
JPH0635420A (ja) フラットパネルディスプレイ
KR0118493Y1 (ko) 플라즈마 디스플레이 패널의 데이타 분리 구동장치
JPH0418593A (ja) 放電パネル表示装置
CN107615371A (zh) 显示装置以及显示装置的图像控制方法
CN1083934A (zh) 彩色荧光液晶显示器
JPH0567239B2 (ja)