JPS63153583A - 表示装置 - Google Patents

表示装置

Info

Publication number
JPS63153583A
JPS63153583A JP61301051A JP30105186A JPS63153583A JP S63153583 A JPS63153583 A JP S63153583A JP 61301051 A JP61301051 A JP 61301051A JP 30105186 A JP30105186 A JP 30105186A JP S63153583 A JPS63153583 A JP S63153583A
Authority
JP
Japan
Prior art keywords
display
signal
supplied
personal computer
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61301051A
Other languages
English (en)
Other versions
JP2508673B2 (ja
Inventor
利彦 河合
飛嶋 孝明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP61301051A priority Critical patent/JP2508673B2/ja
Priority to KR87011372A priority patent/KR960009030B1/ko
Priority to US07/128,069 priority patent/US5065346A/en
Publication of JPS63153583A publication Critical patent/JPS63153583A/ja
Application granted granted Critical
Publication of JP2508673B2 publication Critical patent/JP2508673B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/04Deflection circuits ; Constructional details not otherwise provided for
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/391Resolution modifying circuits, e.g. variable screen formats
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/12Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/14Display of multiple viewports

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、通常のパーソナルコンピュータからの低解像
度の表示信号を、CAD / CAM装置等に用いられ
る高解像度のディスプレイ装置でA表示するための表示
装置に関する。
〔発明の概要〕
本発明は表示装置に関し、パーソナルコンピュータから
の表示信号をメモリプレーンに書込み、このメモリプノ
ーンをディスプレイ装置からの信号にて読出し、この続
出された信号をディスプレイ装置の表示信号路に設けら
れたスイッチ回路を介して供給することにより、簡単な
構成で低解像度の表示信号を高解像度のディスプレイ装
置に表示できるようにしたものである。
〔従来の技術〕
いワユるパーソナルコンピュータにおいては一般に表示
の解像度は640 X 200〜640 X 350程
度のものが多く採用されている。これに対してCAD 
/CAM等のイメージ関連のワークステーション等では
1024 X 1024等の高解像度のディスプレイ装
置が設けられている。
一方パーソナルコンピュータにおいて、一般に数多□く
使用されている機種では多種多様のアプリケーションプ
ログラムが開発されている。このため上述のワークステ
ーション等を使用しているユーザにおいても別にパーソ
ナルコンピュータを設けて種々のアプリケーションプロ
グラムの利用を行っている場合が多い。
その場合に従来は、パーソナルコンピュータ用の低解像
度のディスプレイ装置と、ワークステーション用の高解
像度のディスプレイ装置とを独立に設けてそれぞれの表
示を行うようにしているが、これでは大容積のディスプ
レイ装置を2台設けるために全体のシステムが大規模に
なり、また両者を同時に使用していた場合にはそれぞれ
の表示を知るために別のディスプレイ装置を見なければ
ならず作業効率が低下されてしまうおそれがある。
そこで例えばワークステーション用Q高解像度のディス
プレイ装置にパーソナルコンピュータからの表示を行え
るようにすることが要求された。
その場合に従来は以下のような方法が考えられる。
■ マルチスキャンタイプのディスプレイを使用し、デ
ィスプレイコントローラ出力を切り換える。
■ アプリケーションプログラムのディスプレイ表示ル
ーチンを書きかえる。
■ パーソナルコンピュータ側のディスプレイコントロ
ーラへのアクセスをハードウェア的に解析し、それをホ
ストプロセッサがワークステーションのディスプレイコ
ントローラに適した形にソフトウェアにより変換表示す
る。
■ パーソナルコンピュータ用のディスプレイコントロ
ーラのVRAMとワークステーションのVRAMを一つ
のVRAMで共有する方法。
しかし、これらの方法では、 ■ ではディスプレイ自体が高価になり、高解像度には
対応が難しい。
■ ではハードウェアのコストは低いが、ユーザが書き
かえることは、実際上不可能。
■ ではソフトの変更はいらないが、ホストプロセッサ
に解析するプログラムを実行させる必要があり、アプリ
ケーションプログラムも同時に実行するため、マルチタ
スクあるいは、マルチプ四セッサ構成にする必要がある
■ では■と同様にソフトの変更がいらないが、ディス
プレイ用メモリの使用率が高くなり、メモリのスピード
を速くする必要がある。また、このディスプレイ用メモ
リのデータは、ドツトイメージのデータとは限らず、ア
トリビュート等固有意味を持つフォーマットを含んでい
るために、これらを解析するバードウェアが2重に必要
となる等、ハードウェアの負担が大きい。
等の欠点がある。
〔発明が解決しようとする問題点〕
以上述べたように従来の技術では、低解像度のパーソナ
ルコンピュータからの表示信号を高解像度のディスプレ
イ装置で表示することを容易に行うことができないなど
の問題点があった。
〔問題点を解決するための手段〕
本発明は、パーソナルコンピュータ(2)からの低解像
度の表示信号を上記パーソナルコンピュータ側のクロッ
ク信号に基づいたアドレス(カウンタ(71(8))に
てメモリプレーン(5)に書込み、高解像度のディスプ
レイ装置αeの表示信号路にスイッチ回路Iを設けて制
御部aυからの任意の表示ウィンドウ期間にこのスイッ
チ回路を切換えると共に、上記表示ウィンドウ期間に出
力される上記ディスプレイ装置側のクロック信号に基づ
いたアドレス(カウンタ(171(21))にて上記メ
モリプレーンを読出し、これによって読出された上記表
示信号が上記切換えられたスイッチ回路を通じて上記デ
ィスプレイ装置の表示信号路に供給されるようにした表
示装置である。
〔作用〕
これによれば、パーソナルコンピュータからの表示信号
をディスプレイの画面上にウィンドウ表示することがで
き、複雑な操作等を用いることな<、容易ニパーソナル
コンピュータの低解像度の表示信号を高解像度のディス
プレイ装置に表示することができる。
〔実施例〕
第1図において、(1)はパーソナルコンピュータ(p
c)のディスプレイコントローラ(DC)を示す。
このディスプレイコントローラtxtを介してパーソナ
ルコンピュータのCPUt21からの表示のための信号
がVRAM (31K書込マレ、コノVRAM(3)カ
ラ本来は低解像度のディスプレイモニタに供給されるべ
き表示信号が取出される。
この取出された表示信号がシリアル−パラノル変換回路
(4)に供給されると共にディスプレイコントローラ(
1)からのビットクロックが変換回路(4)に供給され
て、例えば16ビツトごとにパラレル変換されたデータ
が形成される。このデニタがメモリプレーン(5)に供
給される。
さらにディスプレイコントローラ(1)からのピットク
ロックが16分周回路(6)に供給され、この分局信号
がX(水平)アドレスカウンタ(7)のカウント端子に
供給されると共に、コントローラ(1)からの水平同期
信号がカウンタ(7)のリセット端子に供給される。ま
たコントローラ(1)からの水平同期信号がy(垂直)
アドレスカウンタ(8)のカウント端子に供給されると
共に、コントローラ(1)からの垂直同期信号がカウン
タ(8)のリセット端子に供給される。これによりメモ
リプレーン(5)上のxy軸の書込アドレスが形成され
、このアドレスがアドレス切換スイッチ(9)に供給さ
れる。
また分周回路(6)からの分周信号がプライオリティ付
の調停回路ααに供給され、所定の優先順位等に従って
メモリプレーン(5)の書込/読出制御信号及びスイッ
チ(4)の切換信号等が形成される。そしてこの場合に
分周回路(6)からの分局信号が供給された時点で最優
先でメモリプレーン+510書込制御が行われると共に
スイッチ(9)がカウンタ(71(8)側に切換えられ
る。そしてこのスイッチ(9)からのアドレスがメモリ
プレーン(5)に供給される。
以上の構成によってパーソナルコンピュータのCPU(
2)で形成された低解像度の表示信号がメモリプレーン
(5)に書込まれる。そしてこの構成によればパーソナ
ルコンピュータのVRAM (31から取出される本来
ディスプレイモニタに供給される表示信号が水平・垂直
に同期したxy軸のアドレスで書込まれるので、メモリ
プレーン(5)上には表示されるイメージがそのまま書
込まれることになる。
これに対してαυはワークステーション(WS )のデ
ィスプレイコントローラ(DC)を示す。このディスプ
レイコントローラαυを介してワークステーションのC
PU(13からの表示のための信号がVRAMα3に書
込まれる。このVRAMα3がコントローラ旺υからの
読出アドレスに従って読出され、読出された例えば16
ビツトパラレルの信号がウィンドウスイッチIを介して
パラレル−シリアル変換回路α9に供給される。そして
この変換回路(151にコントローラ圓からのピットク
ロックが供給され、シリアル変換された信号が高解像度
のディスプレイモニタ〔6)に供給される。
さらにディスプレイコントローラ住υからのウィンドウ
切換信号がウィンドウスイッチ圓に供給され、所定のウ
ィンドウ期間にスイッチIがVRAMα3とは逆の側に
切換えられる。
このウィンドウ期間にディスプレイコントローラUυか
らのVRAM (131の読出クロック信号がXアドレ
スカウンタσDのカウント端子に供給されると共に、コ
ントローラ圓からの水平同期信号がカウンタαDのロー
ド端子に供給される。またスタートアドレスレジスタα
樽からのCPUf2j等によって任意に設定されたX軸
のスタートアドレスがカウンタ(Iηに供給される。
さらに上述のウィンドウ期間にコントローillからの
水平同期信号がアスペクト補正回路0に供給されると共
に、コントローラσυからVRAM(13に供給される
読出アドレス中のy軸方向を示す所定の下位ビットが補
正回路翰に供給される。これにより補正回路α9からは
、コントローラαυからのy軸アドレスの所定の変化ご
とに水平同期信号が抽出される。
この抽出された水平同期信号がyアドレスカウンタ翰の
カウント端子に供給されると共に、コントローラaυか
らの垂直同期信号がカウンタ翰のロード端子に供給され
る。またスタートアドレスレジスタQυからのCPU 
(2)等によって任意に設定されたy軸のスタートアド
レスがカウンタ翰に供給される。
このアドレスカウンタ住η翰からの信号がアドレス切換
スイッチ(9)に供給される。またディスプレイコント
四−ラ任υからのウィンドウ切換信号が調停回路叫に供
給され、この信号が供給されている期間にメモリプレー
ン(5)の続出制御が行われると共にスイッチ(9)が
カウンタ鰭(2)側に切換えられる。
そしてこのスイッチ(9)からのアドレスがメモリプレ
ーン(5Jに供給され、読出された信号がウィンドウス
イッチIに供給される。
以上の構成によってメモリプレーン(5)に書込まれた
表示信号が、ディスプレーコントローラaυで設定され
たウィンドウ期間に読出され、この期間にスイッチIが
切換えられることによってディスプレイモニタMQの表
示画面上の所定のウィンドウ範囲にメモリプレーン(5
)に書込まれた表示のはめ込まれた表示が行われる。
さらに第2図は全体のシステム構成を示し、パーソナル
コンピュータ用のディスプレイコントローラ(13、C
P U (2)、ワークステーション用のディスプレイ
コントローラαυがバス(101)で結合されると共に
、コントローラfilと(111との間に上述の表示回
路(100)が設けられる。
これによりパーソナルコンピュータ用のアプリケーショ
ンプログラムはディスプレイコントリーラ(1)のVR
AM (31にアクセスをおこなうことにより、スピー
ドの低下、ソフトウェアの変更が不必要である。ディス
プレイコントローラ(1)のVRAM (3)の内容は
、上述の様にイメージデータとして、外部メモリプレー
ン(5)に転送され、ワークステーション用ディスプレ
イコントローラαυのVRAM (13ノウイントウプ
レーンとして、モニタディスプレイueに表示される。
こうして上述の装置において、パーソナルコンピュータ
からの表示信号がメモリプレーンに書込まれ、この信号
が読出されてワークステーションの高解像度のディスプ
レイモニタで表示されることにより、簡単な構成で1台
のディスプレイ装置で低解像度と高解像度の表示を行う
ことができる。
さらに上述の装置によれば、 ■ 外部メモリプレーンに表示イメージのみが書込まれ
るため、パーソナルコンビz−pの固有のアトリビュー
トフォーマットには影響されない。
■ カラーに対してはバッファのメモリプノーンを増や
すことで容易に対応できる。
■ ディスプレイの周波数の違いを7レームバツフアで
吸収するために、両方のコントローラに対しての負担が
ない。
■ まったく別のメモリプレーンであるので、ワークス
テーション上のディスプレイで、ハードウェアウィンド
ウ表示が出来る。
■ 外部メモリプレーンの同−Y方向メモリを複数回読
み出すことによりアスペクトレシオ合せることが可能で
あり、パーソナルコンピュータ側のVRAMにはアクセ
スしないので処理の低下が起きない。
■ メモリプレーンに対する表示スタートアドレスを指
定できるため、ボーダーアリアなどを除いた表示をワー
クステーション上の画面に表示出来る。
などの利点を得ることができる。
〔発明の効果〕
この発明によれば、パーソナルコンピュータからの表示
信号をディスプレイの画面上にウィンドウ表示すること
ができ、複雑な操作等を用いることなく、容易にパーソ
ナルコンピュータの低解像度の表示信号を高解像度のデ
ィスプレイ装置に表示することができるようになった。
【図面の簡単な説明】
第1図は本発明の一例の構成図、第2図はその説明のた
めの図である。 (1+、■はディスプレイコントロー5、<5)はメモ
リプレーン、 (7)、(81,(Lη、四はアドレス
カラ/り、(9)はアドレス切換スイッチ、ααはプラ
イオリティ付調停回路、(141はウィンドウスイッチ
である。

Claims (1)

  1. 【特許請求の範囲】 パーソナルコンピュータからの低解像度の表示信号を上
    記パーソナルコンピュータ側のクロック信号に基づいた
    アドレスにてメモリプレーンに書込み、 高解像度のディスプレイ装置の表示信号路にスイッチ回
    路を設けて制御部からの任意の表示ウィンドウ期間にこ
    のスイッチ回路を切換えると共に、上記表示ウィンドウ
    期間に出力される上記ディスプレイ装置側のクロック信
    号に基づいたアドレスにて上記メモリプレーンを読出し
    、 これによって読出された上記表示信号が上記切換られた
    スイッチ回路を通じて上記ディスプレイ装置の表示信号
    路に供給されるようにした表示装置。
JP61301051A 1986-12-17 1986-12-17 表示装置 Expired - Fee Related JP2508673B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP61301051A JP2508673B2 (ja) 1986-12-17 1986-12-17 表示装置
KR87011372A KR960009030B1 (en) 1986-12-17 1987-10-14 Display device
US07/128,069 US5065346A (en) 1986-12-17 1987-12-03 Method and apparatus for employing a buffer memory to allow low resolution video data to be simultaneously displayed in window fashion with high resolution video data

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61301051A JP2508673B2 (ja) 1986-12-17 1986-12-17 表示装置

Publications (2)

Publication Number Publication Date
JPS63153583A true JPS63153583A (ja) 1988-06-25
JP2508673B2 JP2508673B2 (ja) 1996-06-19

Family

ID=17892268

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61301051A Expired - Fee Related JP2508673B2 (ja) 1986-12-17 1986-12-17 表示装置

Country Status (3)

Country Link
US (1) US5065346A (ja)
JP (1) JP2508673B2 (ja)
KR (1) KR960009030B1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08328540A (ja) * 1995-05-26 1996-12-13 Nec Corp 画像データ合成表示装置

Families Citing this family (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2748562B2 (ja) * 1988-07-13 1998-05-06 セイコーエプソン株式会社 画像処理装置
JPH0383097A (ja) * 1989-08-28 1991-04-09 Toshiba Corp 縦スクロール用アドレス発生装置
US5239625A (en) * 1991-03-05 1993-08-24 Rampage Systems, Inc. Apparatus and method to merge images rasterized at different resolutions
JPH05181443A (ja) * 1991-07-01 1993-07-23 Seiko Epson Corp コンピュータ
US5437464A (en) * 1991-08-30 1995-08-01 Kabushiki Kaisha Sega Enterprises Data reading and image processing system for CD-ROM
DE4129459A1 (de) * 1991-09-05 1993-03-11 Thomson Brandt Gmbh Verfahren und vorrichtung zur ansteuerung von matrixdisplays
US5805132A (en) * 1991-09-17 1998-09-08 Minolta Co., Ltd. Image editing apparatus capable of setting image processing region on display screen
US5572234A (en) * 1991-09-20 1996-11-05 Intel Corporation Display element density conversion
EP0616466B1 (en) * 1992-01-07 2000-06-07 Thomson Consumer Electronics, Inc. Horizontal panning for wide screen television
GB9200281D0 (en) * 1992-01-08 1992-02-26 Thomson Consumer Electronics A pip horizontal panning circuit for wide screen television
KR930018994A (ko) * 1992-02-29 1993-09-22 이필곤 T.v 내장용 화상표시회로
US5426723A (en) * 1992-03-09 1995-06-20 Spacelabs Medical, Inc. System and method for scaling graphic images
US5287189A (en) * 1992-08-21 1994-02-15 Thomson Consumer Electronics, Inc. Displaying an interlaced video signal with a noninterlaced video signal
US5404437A (en) * 1992-11-10 1995-04-04 Sigma Designs, Inc. Mixing of computer graphics and animation sequences
US5420605A (en) * 1993-02-26 1995-05-30 Binar Graphics, Inc. Method of resetting a computer video display mode
EP0691011B1 (en) 1993-03-25 2002-09-04 MGI Software Corporation Method and system for image processing
US5654738A (en) * 1993-05-17 1997-08-05 Compaq Computer Corporation File-based video display mode setup
US5477241A (en) * 1993-09-20 1995-12-19 Binar Graphics Incorporated Method of resetting a computer video display mode
US5500654A (en) * 1993-12-27 1996-03-19 Kabushiki Kaisha Toshiba VGA hardware window control system
US5515107A (en) * 1994-03-30 1996-05-07 Sigma Designs, Incorporated Method of encoding a stream of motion picture data
US5598576A (en) * 1994-03-30 1997-01-28 Sigma Designs, Incorporated Audio output device having digital signal processor for responding to commands issued by processor by emulating designated functions according to common command interface
US6124897A (en) * 1996-09-30 2000-09-26 Sigma Designs, Inc. Method and apparatus for automatic calibration of analog video chromakey mixer
US5528309A (en) 1994-06-28 1996-06-18 Sigma Designs, Incorporated Analog video chromakey mixer
US6037926A (en) * 1994-11-18 2000-03-14 Thomson Consumer Electronics, Inc. Emulation of computer monitor in a wide screen television
US5613051A (en) * 1994-12-21 1997-03-18 Harris Corp. Remote image exploitation display system and method
US5598525A (en) 1995-01-23 1997-01-28 Cirrus Logic, Inc. Apparatus, systems and methods for controlling graphics and video data in multimedia data processing and display systems
US5790881A (en) * 1995-02-07 1998-08-04 Sigma Designs, Inc. Computer system including coprocessor devices simulating memory interfaces
JPH098989A (ja) * 1995-06-19 1997-01-10 Brother Ind Ltd パラレルデータ転送システム及び電子機器
JP2951871B2 (ja) * 1995-07-11 1999-09-20 富士通株式会社 表示データ出力装置及び情報処理装置及び表示データ出力方法
US5926166A (en) * 1995-08-21 1999-07-20 Compaq Computer Corporation Computer video display switching system
US5872572A (en) * 1995-12-08 1999-02-16 International Business Machines Corporation Method and apparatus for generating non-uniform resolution image data
US5719511A (en) * 1996-01-31 1998-02-17 Sigma Designs, Inc. Circuit for generating an output signal synchronized to an input signal
US6128726A (en) * 1996-06-04 2000-10-03 Sigma Designs, Inc. Accurate high speed digital signal processor
US5818468A (en) * 1996-06-04 1998-10-06 Sigma Designs, Inc. Decoding video signals at high speed using a memory buffer
US6295388B1 (en) * 1996-06-10 2001-09-25 Agfa Corporation Method for selecting an area of full resolution image detail for viewing during scanning
JPH10124021A (ja) * 1996-10-16 1998-05-15 Sony Corp 画像処理装置、画像処理方法及び表示システム
KR100248395B1 (ko) * 1997-10-23 2000-03-15 정선종 디지털 통신용 채널 부호기 설계방법
US6728313B1 (en) 1998-01-08 2004-04-27 Intel Corporation Method and apparatus for performing MPEG II dequantization and IDCT
US6823016B1 (en) 1998-02-20 2004-11-23 Intel Corporation Method and system for data management in a video decoder
US6205181B1 (en) 1998-03-10 2001-03-20 Chips & Technologies, Llc Interleaved strip data storage system for video processing
US6687770B1 (en) 1999-03-08 2004-02-03 Sigma Designs, Inc. Controlling consumption of time-stamped information by a buffered system
JP3778540B2 (ja) * 1999-05-17 2006-05-24 東芝デジタルメディアエンジニアリング株式会社 信号処理回路及び情報記録装置
US6433786B1 (en) 1999-06-10 2002-08-13 Intel Corporation Memory architecture for video graphics environment
US6476822B1 (en) * 1999-08-30 2002-11-05 Ati International Srl Method and apparatus for displaying images
US6654956B1 (en) 2000-04-10 2003-11-25 Sigma Designs, Inc. Method, apparatus and computer program product for synchronizing presentation of digital video data with serving of digital video data
US8810480B2 (en) * 2006-08-04 2014-08-19 Apple Inc. Methods and apparatuses for controlling display devices
US8073995B2 (en) * 2009-10-19 2011-12-06 Research In Motion Limited Efficient low-latency buffer
CN110460784B (zh) * 2019-08-19 2022-02-25 京东方科技集团股份有限公司 显示通道的切换方法及模块、显示驱动装置、显示设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57158879A (en) * 1981-03-27 1982-09-30 Tokyo Shibaura Electric Co Scanning converter
JPS6139092A (ja) * 1984-07-31 1986-02-25 日本電気株式会社 表示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4425581A (en) * 1981-04-17 1984-01-10 Corporation For Public Broadcasting System for overlaying a computer generated video signal on an NTSC video signal
JPS59160174A (ja) * 1983-03-02 1984-09-10 フアナツク株式会社 グラフイツクデイスプレイ装置
US4542376A (en) * 1983-11-03 1985-09-17 Burroughs Corporation System for electronically displaying portions of several different images on a CRT screen through respective prioritized viewports

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57158879A (en) * 1981-03-27 1982-09-30 Tokyo Shibaura Electric Co Scanning converter
JPS6139092A (ja) * 1984-07-31 1986-02-25 日本電気株式会社 表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08328540A (ja) * 1995-05-26 1996-12-13 Nec Corp 画像データ合成表示装置

Also Published As

Publication number Publication date
KR880008228A (ko) 1988-08-30
KR960009030B1 (en) 1996-07-10
US5065346A (en) 1991-11-12
JP2508673B2 (ja) 1996-06-19

Similar Documents

Publication Publication Date Title
JPS63153583A (ja) 表示装置
JPS6061794A (ja) 画面分割表示装置
JPS61251967A (ja) 画像処理装置
JPS62145483A (ja) 画像拡大縮小回転装置
JPS60217387A (ja) Crt表示装置
JPS58136093A (ja) 表示制御装置
JPS60251431A (ja) メモリ表示装置
JPS6258297A (ja) 表示装置のフレ−ムメモリ制御回路
JP2562824Y2 (ja) 波形記憶装置
JPS615283A (ja) 画像表示方式
JPS6334585A (ja) デイスプレイ装置
JPS6332588A (ja) 表示制御装置
JPS6323191A (ja) グラフイツク表示装置
JP2000250510A (ja) 表示制御装置
JPH01124023A (ja) ビット・ブロック・トランスファーlsiのビデイオ信号変換回路
JPH1011047A (ja) 画像表示制御装置
JPS63276091A (ja) マルチウィンドウにおけるスクロ−ル方式
JPS6280695A (ja) ブリンク制御回路
JPS62177670A (ja) 高速二次元dma回路
JPS649637B2 (ja)
JPS61109094A (ja) カ−ソル表示装置
JPS6159391A (ja) 静止画移動回路
JPS63175885A (ja) Crt表示装置の表示メモリクリア方式
JPS60129786A (ja) 画像メモリ装置
JPS61235890A (ja) 表示用メモリのアクセス制御方式

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees